You are on page 1of 4

1

Circuito autom atico y manual


Andr es Felipe Giraldo Forero Septiembre de 2009

ResumenEn esta pr actica se implementa un circuito conmutador con modalidades manual y autom atica en el que se hace uso de una gran variedad de compuertas l ogicas, como lo son las tri-estado, las Schimitt Triger, las de colector abierto, entre otras. Adem as se introducir an los conceptos de rel es y de fotodiodos. Palabras ClavesCompuertas l ogicas, Rel es, Fotodiodos, Mapas de karnaugh, Histeresis.

IV.

M ARCO T E ORICO

IV-A. Las compuertas Schmitt Trigger Son iguales a las compuertas vistas hasta ahora pero tienen la ventaja de tener umbrales de conmutaci on muy denidos llamados VT+ y VT-, esto hace que puedan reconocer se nales que en las compuertas l ogicas comunes ser an una indeterminaci on de su estado y llevarlas a estados l ogicos denidos, mucho mas denidos que las compuertas comunes que tienen un solo umbral de conmutaci on.[1] El comportamiento del dispositivo se gr aca en la Figura 1. Si el voltaje de entrada Vin aumenta desde 0 hasta Y, la salida bajar a abruptamente al nivel L (tramo BC), y se mantendr a en ese nivel aunque el voltaje de entrada se mueva entre los puntos E y D. A medida que Vin decrece, la salida se mantendr a en nivel L hasta que Vin = X, donde Vout se dispara Abruptamente al nivel H (punto F en la gura),La acci on descrita se conoce como hist eresis.[2]

I.

O BJETIVOS

Familiarize y conocer la utilidad de algunas compuertas l ogicas. Comprender la importancia de los rel es y los fotodiodos en los circuitos electr onicos. Aprenda a dise nar e implementar circuitos combinacionales, utilizando los mapas de karnaugh. II. I NTRODUCCI ON

Dentro de las familias l ogicas de circuitos integrados, existen subfamiliasque responden a consideraciones especiales de dise no. Puede ser que inevitablemente, se deba trabajar con se nales ruidosas o bien, puede ser necesario impulsar a partir de compuertas l ogicas, cargas con un consumo superior de potencia, de modo que en el mercado existe una amplia gama de circuitos integrados con prestaciones especiales, de los cuales, algunos ser an objeto de estudio en la siguiente pr actica. III. M ATERIALES

1 Fotodiodo 1 Transistor NPN 1 DIP switche de 5 contactos 1 Diodo 1N4001 1 Rel e de 5V 1 LED de color rojo 1 LED de color verde 1 Circuito integrado 7404 1 Circuito integrado 7405 1 Circuito integrado 7414 6 Resistencias de 1k Compuertas seg un el dise no Resistores seg un el dise no
Sistemas Digitales Universidad Nacional de Colombia

Figura 1. Comportamiento del voltaje en una Schmitt Trigger.

IV-B. Las compuertas de Colector Abierto Las compuertas de colector abierto, corresponden a un transistor conectado como amplicador inversor. Si la se nal de entrada, generada por el resto del circuito en el integrado es H, el transistor conduce y Si la entrada es L, el transistor no conduce. La resistencia externa no se incluye en el microcircuito. La salida de la compuerta es s olo la linea del colector del transistor. Sin la resistencia,

cuando la se nal de entrada es H, el transistor conduce y la salida se hace L (0 volts). Sin embargo, cuando la se nal de entrada es L, la salida no tiene una fuente interna de voltaje para hacer que el voltaje de salida sea H (5 volts). Por este motivo, se debe polarizar el colector con una resistencia externa como se muestra en la Figura 2. Esta resistencia recibe el nombre de pullup porque su funci on es justamente empujar el voltaje del colector hacia arriba. La salida de colector abierto permite conectar dos o m as salidas a un solo nodo.[2]

3. Comprobar el correcto funcionamiento de todos los elementos a utilizar. 4. Por medio del uso de una fuente variable, un mult metro y un osciloscopio, observe los voltajes de umbral de las compuertas con hist eresis (Schmitt Trigger). 5. Montar el circuito de la Figura 8 teniendo precauci on especial en el manejo de las fuentes de voltajes diferentes si las hay. 6. Observar el comportamiento del montaje y compararlo con el dise no previamente realizado. 7. Retirar el buffer Schmitt Trigger del circuito y observar el funcionamiento del montaje. VI. COMBINACIONAL D ISE NO

El dise no del circuito combinacional se realizara empleando los mapas de karnaugh, estos mapas son representationes gr acas de las ecuaciones booleanas que ayudan a visualizar simplicaciones.[3]
Figura 2. Esquema de una compuerta de colector abierto.

XY + XY = X

IV-C.

Las compuertas Tri-estado

VI-A. Condiciones 1. La idea es ubicar unos y ceros de acuerdo con salidas de funci on. 2. Pueden agruparse unosque est an ubicados en un rect angulo de tama no 2n para n = 0,1,2.... 3. Deben tomar se los rect angulos de mayor tama no posible. 4. Pueden haber elementos compartidos por varios rect angulos. 5. Deben usarse la menor cantidad de rect angulos que sean posibles. 6. De cada rect angulo se eliminaran n-variables, se eliminaran las variables que est en junto a su complemento.[3] VI-B. Ejemplo A partir de la tabla de verdad de la Figura 4, dise nar un circuito con el menor n umero de compuertas l ogicas.

Una compuerta triestado (tri-state) es esencialmente una compuerta con salida en la que es posible habilitar o deshabilitar la salida a trav es de una linea de control. Cuando la compuerta est a habilitada, su salida entrega niveles L y H igual que una compuerta normal. Cuando est a deshabilitada, la salida permanece desconectada del resto del circuito; en realidad est a en un estado de alta impedancia, que para efectos pr acticos se puede considerar como un interruptor abierto. La Figura 3 muestra la tabla de verdad de la compuerta triestado.[2]

Figura 3. Tabla de verdad de la compuerta triestado.

V.

P ROCEDIMIENTO

1. Calcular las resistencias del inversor con transistor, teniendo en cuenta los valores de resistencia de la fotocelda. 2. Dise nar un circuito combinacional, utilizando mapas de karnaugh

NOTA: Las X en la tabla de verdad son condiciones no importa, las condiciones no importa son variables que pueden utilizarse para construir secciones mas grandes en el mapa de karnaugh. A partir de la tabla de verdad, se genera el mapa de karnaugh teniendo en cuenta las condiciones nombradas anteriormente, y que el cambio entre casillas vecinas solo se de una sola variable por vez, este mapa se puede observar en la Figura 5.

A C D

+ (C D ) + A B

+ (B C )

(1)

La ecuaci on (1) es la ecuaci on booleana del circuito que se dise no.

Figura 4. Tabla de verdad del circuito combinacional.

Figura 7. Circuito combinacional.

VII.

O BSERVACIONES

El informe debe ser presentados en latex formato IEEE doble columna, con ecuaciones y guras debidamente numeradas, se debe contener los siguientes: Titulo Resumen Palabras claves Introducci on Materiales Marco te orico Procedimiento Dise no combinacional Resultados Observaciones Conclusiones Referencias cruzadas NOTA: La presente practica se realizo con base a la practica acercamiento a las compuertas l ogicas y la practica uso de las compuertas l ogicas. R EFERENCIAS
[1] U RL : http : //perso.wanadoo.es/luisj u/edigital/ed08.html Electronicadigital (leccion8) [2] U RL : http : //www2.ing.puc.cl/ iee2782/apuntes.pdf Laboratoriodesistemasdigitales [3] Notas de clase, dirigidas por el profesor Jorge Jaramillo, Sistemas digitales 01-2009.

Figura 5. Mapa de karnaugh sin agrupar unos.

Ahora con los mapas de karnaugh, se agruparan todos los unos, utilizando el menor n umero de rectangulos posibles, teniendo en cuenta que los rectangulos solo pueden estar formados, por un n umero de N cuadrados, donde N es una potencia de dos.

Figura 6. Mapa de karnaugh agrupando unos.

A partir del mapa de karnaugh agrupado, se escribe la ecuaci on booleana y posteriormente se crea el circuito.

Figura 8. Montaje general

You might also like