Professional Documents
Culture Documents
konsep logik
get logik litar kombinasi get logik
ELEKTRONIK BERDIGIT
KELUARGA LOGIK - TTL - CMOS SISTEM NOMBOR PERDUAAN - OPERASI TAMBAH DAN TOLAK KONSEP LOGIK
PENGUNAAN FLIP-FLOP - PEMBILANG - PERANTI INGATAN - PEMASA 555 - DAFTAR ANJAKAN GET LOGIK
ELEKTRONIK BERDIGIT
Pengenalan
Sistem nombor perduaan hanya mempunyai nombor 0 dan 1 yang mewakili suis buka dan suis tutup. Get DAN akan menghasilkan keluaran logik 1 hanya apabila kesemua masukan berada pada keadaan logik 1. Get ATAU akan menghasilkan keluaran logik 1 apabila sekurang-kurangnya satu
Konsep logik
Konsep logik
Suis S
LED 5V R VK
Apabila suis pada keadaan buka: -Arus tidak dapat mengalir melalui perintang R. -Voltan VK, menjadi 0 V. -LED tidak menyala. -Pada ketika ini, voltan VK berada pada keadaan logic 0 dan LED tidak menyala bagi menunjukkan keadaan tersebut. Apabila suis ditutup: -Arus dapat mengalir melalui perintang R. -Voltan VK, menjadi 5 V. -LED menyala. -Pada ketika ini, voltan VK berada pada keadaan logic 1 dan LED menyala bagi menunjukkan keadaan tersebut.
Keadaan Logik 0 1
GET LOGIK
GET LOGIK
Get logik merupakan komponen asas bagi binaan komponen litar elektronik berdigit yang lain. Get logik ialah satu komponen yang mempunyai satu keluaran dan mungkin satu atau lebih masukan. Keluaran bagi tiap-tiap get logic bergantung kepada keadaan di masukan. Jenis get yang berlainan menghasilkan keluaran yang berlainan. Get-get yang terdapat dalam elektronik berdigit ialah get TAK, DAN, ATAU, TAK DAN, TAK ATAU dan ATAU Eksklusif
Get TAK
Get yang paling asas mempunyai satu masukan sahaja. Get TAK berfungsi menukar keadaan di keluarannya menjadi songsang daripada keadaan di masukan. Jika masukan adalah logik `0, maka keluaran adalah logik `1 Terdapat bulatan kecil di keluaran get TAK. Dalam litar logik, simbol bulatan kecil bermaksud operasi songsang.).
Get DAN
Get logik yang mempunyai dua atau lebih masukan dan hanya satu keluaran. Bagi get DAN, keluarannya adalah pada logik `1 hanya apabila kedua-dua masukannya pada logik `1. Keadaan ini boleh juga ditunjukkan oleh jadual kebenaran seperti dalam rajah Operasi get DAN juga boleh ditunjukkan oleh ungkapan logik dengan keluaran Y adalah bersamaan dengan masukan A DAN masukan B seperti yang ditunjukkan oleh ungkapan berikut Y = A.B ( A.B disebut A DAN B ) Get DAN boleh mempunyai lebih daripada dua masukan. Rajah dibawah menunjukkan simbol, jadual kebenaran dan ungkapan bagi get DAN tiga masukan.
Get ATAU
mempunyai dua masukan atau lebih dan hanya satu keluaran, sama seperti get DAN. Bagi get ATAU, keluarannya akan menjadi `1 jika salah satu atau kedua-dua masukannya berada pada tahap logik `1. Ungkapan logik bagi keluaran Y bagi get ATAU adalah bersamaan dengan A ATAU B seperti yang ditunjukkan oleh ungkapan berikut: Y= A+B A + B disebut sebagai A ATAU B.
Litar dalam elektronik berdigit boleh dibahagikan kepada dua kategori iaitu litar kombinasi get logik dan litar jujukan. Litar kombinasi get logik ialah litar rangkaian get dengan keluaran yang bergantung kepada keadaan di masukan get pada keadaan semasa. Ialah rangkaian beberapa get dengan keluaran yang bergantung kepada keadaan di masukan. Kombinasi get logic akan dibina berdasarkan ungkapan logic dan ungkapan logic terhasil berdasarkan kombinasi get logic. Antara kegunaan litar kombinasi get logik ialah dalam pembinaan litar penambah atau penolak dan juga dalam melaksanakan sesuatu reka bentuk litar logik. Kebolehan menganalisis litar kombinasi get logik adalah diperlukan terutamanya dalam mereka bentuk litar logik.
Ungkapan logik bagi setiap jenis get telah dipelajari sebelum ini. Cara mendapatkan ungkapan logik daripada litar kombinasi get logik ditunjukkan melalui satu contoh yang mudah seperti
Get Dan
A B
Y=A.B
Y=(A+B).C
Keluaran kombinasi get logic
Y=(A+B).C
A=1
MASUKAN
KELUARAN
A
1 B=0 1 1
B 0 1 0 1
Y 1 0 1 0
Y=1
1 0 1 1
A X
B
C Y
SEKIAN,TERIMA KASIH