You are on page 1of 2

MICROPROCESADORES I Nombre: Claudio Patio Modos de Funcionamiento MICROPROCESADOR 8086 El terminal MN / MX controla si el procesador est en modo mnimo o mximo,

conectndolo a tierra o a una tensin de 5V. Funcionamiento MODO MINIMO Y MAXIMO No admite la multitarea, mientras que en modo mximo es capaz de soportar un bus local, para ampliar directamente el 8086, y un bus de sistema MULTIBUS, que permite configuraciones con varios procesadores, ms concretamente el 8086 debe estar en modo mximo si quiere trabajar en colaboracin con el procesador de datos 8087 y el procesador de entrada / salida 8089. En el modo mximo, el 8086 depende de otros chips adicionales como es el controlador de bus 8288 para generar el conjunto completo de seales de control de bus. El modo mnimo permite al 8086 trabajar de una forma ms autnoma.

En ambos modos, las seales del 8086 se pueden agrupar de la siguiente manera: Alimentacin Reloj Control y estado Direcciones Datos

Hay tres terminales para la alimentacin: GND en los terminales 1 y 20, y una tensin de entrada de 5V en el terminal 40. El terminal de tierra es tierra a la vez para la alimentacin y para las seales. Cuenta con una entrada de la seal de reloj (CLK) en el terminal 19. Del S0 al S7 son seales de estado en los terminales 26, 27, 28, 38, 37, 36, 35, 34 respectivamente. En ciertos momentos son salidas del procesador. En otros momentos aparecen otras seales distintas en los mismos terminales. Mirando el estado pueden decirse cosas tales como el tipo de acceso al bus (lectura o escritura, memoria o E/S), el registro de segmento en uso y el estado del sistema de interrupciones. S0, S1 y S2 son slo accesibles en modo mximo, en cuyo caso se introducen en los chips controladores de bus 8288.

En el modo mnimo no es preciso el controlador de bus 8288 puesto que el propio procesador genera por si slo algunas de estas seales de control.

DT/R, transmite/recibe datos.


Indica que el bus de datos transmite datos (DT/R=1) o los recibe (DT/R=0) Esta seal es necesaria para habilitar los circuitos de acoplamiento del bus de datos externo. Permanece en alta impedancia durante un reconocimiento de solicitud de bus.

You might also like