Welcome to Scribd, the world's digital library. Read, publish, and share books and documents. See more
Download
Standard view
Full view
of .
Look up keyword
Like this
7Activity
0 of .
Results for:
No results containing your search query
P. 1
aritmetika_dasar

aritmetika_dasar

Ratings: (0)|Views: 175 |Likes:
Published by evhyajah

More info:

Published by: evhyajah on Jun 21, 2010
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as DOC, PDF, TXT or read online from Scribd
See more
See less

02/20/2014

pdf

text

original

 
PETUNJUK PRAKTIKUM ELEKTRONIKA DIGITAL 1
PERCOBAAN 8.RANGKAIAN ARITMETIKA DIGITAL DASAR
UUUU
TUJUAN:
Setelah menyelesaikan percobaan ini mahasiswa diharapkan mampu
Memahami rangkaian aritmetika digital :
adder 
dan
 subtractor 
Mendisain rangkaian
adder 
dan
 subtractor 
 
(Half dan Full)
 berdasarkan Tabel Kebenaran yang diketahui
UUUU
PERALATAN:
1.Logic Circuit Trainer ITF-02 / DL-022.Oscilloscope
UUUU
TEORI:
Rangkaian aritmetika digital dasar terdiri dari dua macam : Adder, ataurangkaian penjumlah, berfungsi menjumlahkan dua buah bilangan yang telahdikonversikan menjadi bilangan-bilangan biner, dan Subtraktor, atau rangkaian pengurang, yang berfungsi mengurangkan dua buah bilangan.
UUUU
1. HALF ADDER
Sebuah rangkaian
 Adder 
terdiri dari
 Half Adder 
dan
 Full Adder 
. Half Adder menjumlahkan dua buah bit input, dan menghasilkan nilai jumlahan (
 sum
) dan nilailebihnya (
carry-out 
).
 Half Adder 
diletakkan sebagai penjumlah dari bit-bit terendah(
 Least Significant Bit 
). Blok Diagram dari sebuah rangkaian
 Half Adder 
ditunjukkan pada gambar 8-1.
PERCOBAAN 8.Halaman 36RANGKAIAN ARITMETIKA DIGITAL DASAR
 
PETUNJUK PRAKTIKUM ELEKTRONIKA DIGITAL 1
Gambar 8-1. Blok Diagram
 Half Adder 
Prinsip kerja
 Half Adder 
ditunjukkan pada gambar 8-2.Gambar 8-2. Prinsip Kerja
 Half Adder 
Sebuah
 Half Adder 
mempunyai Tabel Kebenaran seperti pada Tabel 8-1.
Tabel 8-1. Tabel Kebenaran Half Adder 
PERCOBAAN 8.Halaman 37RANGKAIAN ARITMETIKA DIGITAL DASAR
Half Adder AB
Σ
C
B
O
B
     I     N     P     U      T     O      U      T     P     U      T
C
in
C
in
A
1
A
0
+ B
1
B
0
Σ
2
Σ
1
Σ
0
+ +C
out
C
out
A
0
B
0
Σ
0
C
out
0 0 0 00 1 1 01 0 1 01 1 0 1
 
PETUNJUK PRAKTIKUM ELEKTRONIKA DIGITAL 1
Berdasarkan output-output yang didapatkan dari Tabel Kebenaran, dibuat rangkaianseperti gambar 8-3.Gambar 8-3. Rangkaian
 Half Adder 
UUUU
2. FULL ADDER
Sebuah
 Full Adder 
menjumlahkan dua bilangan yang telah dikonversikanmenjadi bilangan-bilangan biner. Masing-masing bit pada posisi yang sama salingdijumlahkan.
 Full Adder 
sebagai penjumlah pada bit-bit selain yang terendah.
 Full  Adder 
menjumlahkan dua bit input ditambah dengan nilai
Carry-Out 
dari penjumlahan bit sebelumnya. Output dari Full Adder adalah hasil penjumlahan (
Sum
)dan bit kelebihannya (
carry-out 
). Blok diagram dari sebuah
 full adder 
diberikan padagambar 8-4.Gambar 8-4. Blok Diagram Full Adder Tabel Kebenaran untuk sebuah
 Full Adder 
diberikan pada Tabel 8-.2.
PERCOBAAN 8.Halaman 38RANGKAIAN ARITMETIKA DIGITAL DASAR
Σ
BBB
0
BBB
=A
BBB
0
BBB
B
BBB
0
BBB
+A
BBB
0
BBB
B
BBB
0
BBB
 
A
BBB
0
BBB
 
B
BBB
0
BBB
C
BBB
OUT
BBB
=A
BBB
0
BBB
B
BBB
0
BBB
Σ
BBB
0
BBB
 =A
BBB
0
BBB
B
BBB
0
BBB
+A
BBB
0
BBB
B
BBB
0
BBB
FullAdder AB
Σ
C
BBB
O
BBB
C
BBB
IN
BBB
     I     N     P     U      T     U      T     P     U      T

Activity (7)

You've already reviewed this. Edit your review.
1 thousand reads
1 hundred reads
Achmad Jamaludin liked this
Amie Mnz liked this
Kholifah Hani liked this
Alvika Muis liked this
Seffin Arsyad liked this

You're Reading a Free Preview

Download
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->