Welcome to Scribd, the world's digital library. Read, publish, and share books and documents. See more
Download
Standard view
Full view
of .
Look up keyword or section
Like this
21Activity

Table Of Contents

0 of .
Results for:
No results containing your search query
P. 1
esercitazioni_sed

esercitazioni_sed

Ratings: (0)|Views: 7,806 |Likes:
Published by gearsecond87

More info:

Published by: gearsecond87 on Aug 22, 2011
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as PDF, TXT or read online from Scribd
See more
See less

07/16/2014

pdf

text

original

 
EsercitazionidiSistemi Elettronici Digitali
Selezione e risoluzione esercizia cura del Prof. Maurizio ZamboniTraduzione e impaginazione con l’ausilio diMarco Druetta, Andrea Maria Milazzo,Salvatore Ganci, Matteo Frittelli,Gabriele Brancaleoni, Antonio FattoreDocumento realizzato in L
A
TEX21 gennaio 2010
 
Indice
1 Algebra Booleana - Circuiti Combinatori di base 7
1.1 Copertura mappe di Karnough . . . . . . . . . . . . . . . . . . . 71.2 Copertura mappe di Karnough . . . . . . . . . . . . . . . . . . . 81.3 Copertura con Sum of Product (SoP) . . . . . . . . . . . . . . . . 91.4 Copertura con Sum of Product . . . . . . . . . . . . . . . . . . . 101.5 Sintesi con porte NAND . . . . . . . . . . . . . . . . . . . . . . 121.6 Sintesi con porte NOR . . . . . . . . . . . . . . . . . . . . . . . 13
2 Sintesi dei Circuiti Combinatori di Base 15
2.1 Sintesi con porte NAND . . . . . . . . . . . . . . . . . . . . . . 152.2 Multiplexer 2-to-1 . . . . . . . . . . . . . . . . . . . . . . . . . . 162.3 Multiplexer 4-to-1 . . . . . . . . . . . . . . . . . . . . . . . . . . 182.4 Multiplexer in cascata . . . . . . . . . . . . . . . . . . . . . . . . 192.5 Espansione di Shannon . . . . . . . . . . . . . . . . . . . . . . . 212.6 Espansione di Shannon . . . . . . . . . . . . . . . . . . . . . . . 232.7 Sintesi con Decoder . . . . . . . . . . . . . . . . . . . . . . . . . 242.8 Sintesi multiuscite con Decoder . . . . . . . . . . . . . . . . . . 242.9 Sintesi con LUT a due ingressi . . . . . . . . . . . . . . . . . . . 262.10 Sintesi con LUT a tre ingressi . . . . . . . . . . . . . . . . . . . 272.11 Sintesi con Blocchi MPX-based . . . . . . . . . . . . . . . . . . 28
3 Fondamenti di VHDL 31
3.1 VHDL - Descrizione di funzioni booleane . . . . . . . . . . . . . 313.2 VHDL - Sintesi con porte NAND . . . . . . . . . . . . . . . . . . 323.3 VHDL - Sintesi con PoS . . . . . . . . . . . . . . . . . . . . . . 353.4 VHDL - Encoder 8-to-3 . . . . . . . . . . . . . . . . . . . . . . . 363.5 VHDL - Decoder BCD 7 segmenti . . . . . . . . . . . . . . . . . 37
4 FPGA 39
4.1 PLA di tipo NOR-NOR - SoP . . . . . . . . . . . . . . . . . . . 394.2 PLA di tipo NOR-NOR - PoS . . . . . . . . . . . . . . . . . . . 411
 
4.3 PLA nMOS-LIKE . . . . . . . . . . . . . . . . . . . . . . . . . . 424.4 PLA con LUT . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
5 Blocchi Aritmetici 46
5.1 Decimali Senza segno . . . . . . . . . . . . . . . . . . . . . . . . 465.2 Complemento a 1 . . . . . . . . . . . . . . . . . . . . . . . . . . 475.3 Complemento a 2 . . . . . . . . . . . . . . . . . . . . . . . . . . 475.4 Complemento a 1 e complemento a 2 . . . . . . . . . . . . . . . . 485.5 XOR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 485.6 Operatore XOR . . . . . . . . . . . . . . . . . . . . . . . . . . . 485.7 Sottrazioni UNSIGNED . . . . . . . . . . . . . . . . . . . . . . 495.8 Sottrazioni SIGNED . . . . . . . . . . . . . . . . . . . . . . . . 505.9 Convertitore in Complemento a 2 . . . . . . . . . . . . . . . . . . 515.10 Overow . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 535.11 Carry-out . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 545.12 Addizioni e sottrazioni con segno . . . . . . . . . . . . . . . . . . 555.13 Somme/Sottrazioni binarie con segno . . . . . . . . . . . . . . . 565.14 Somma e sottrazione in modulo e segno . . . . . . . . . . . . . . 575.15 Somma di 3 numeri di 4 bit . . . . . . . . . . . . . . . . . . . . . 605.16 Incrementatore e Decrementatore per 2 . . . . . . . . . . . . . . . 605.17 Complemento a 9 di un digit BCD . . . . . . . . . . . . . . . . . 625.18 Addizione BCD e VHDL . . . . . . . . . . . . . . . . . . . . . . 635.19 Sottrazione BCD . . . . . . . . . . . . . . . . . . . . . . . . . . 665.20 Interpretazione grafica di un numero BCD a 3 digit con segno . . 675.21 Half-adder ternario . . . . . . . . . . . . . . . . . . . . . . . . . 685.22 Full-adder ternario . . . . . . . . . . . . . . . . . . . . . . . . . 705.23 Sottrattore decimale . . . . . . . . . . . . . . . . . . . . . . . . . 715.24 Sommatore binario 2-bit . . . . . . . . . . . . . . . . . . . . . . 725.25 Sommatore 4-bit . . . . . . . . . . . . . . . . . . . . . . . . . . 745.26 Somme algebriche in Complemento a 2 . . . . . . . . . . . . . . 745.27 Sommatore con una costante . . . . . . . . . . . . . . . . . . . . 755.28 Conta numero di 1 presenti in ingresso . . . . . . . . . . . . . . . 755.29 Comparatore
>
=
<
. . . . . . . . . . . . . . . . . . . . . . . . 785.30 Comparatore di uguaglianza di due numeri senza segno su 4 bit . . 805.31 Comparatore su 4-bit . . . . . . . . . . . . . . . . . . . . . . . . 815.32 Comparatore su 4-bit modulare . . . . . . . . . . . . . . . . . . . 825.33 Comparatore su 4-bit realizzato con un sottrattore a 4 bit . . . . . 835.34 Comparatore di uguaglianza e maggioranza su 4-bit modulare . . 845.35 Sommatore Ripple-Carry . . . . . . . . . . . . . . . . . . . . . . 855.36 Carry-Lookahead Gerarchico . . . . . . . . . . . . . . . . . . . . 865.37 Codice VHDL ignoto . . . . . . . . . . . . . . . . . . . . . . . . 872

Activity (21)

You've already reviewed this. Edit your review.
Angela Ameruoso liked this
1 thousand reads
1 hundred reads
Serena Di Vico liked this
giuseppegerax liked this
Tiziana Bove liked this
Momo Badr added this note
lkmkò
Paolo Rocchi liked this
Paolo Rocchi liked this

You're Reading a Free Preview

Download
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->