Professional Documents
Culture Documents
wilyandias@hotmail.com
NDICE 1. Especificaes 2. Descrio dos Circuitos 3. Vista Explodida e Lista de Peas 4. Lista de Peas Eltricas 5. Diagrama de Blocos 6. Diagrama de Placas 7. Identificao de Problemas e Esquemas Eltricos
1. Especificaes do SGH-X480
1.1 - Especificaes Gerais GSM
EGSM 900 Fase 2 DCS 1800 Fase 1 PCS 1900 Fase 1
Separao Tx/Rx Mod. Bit rate/ Bit Period Perodo Time Slot / Perodo do Quadro Modulao Potncia MS Classe de Potncia Sensibilidade Multiplex TDMA Alcance do celular Temperatura de Operao
45MHz 270,833kbps 3,692s 576,9s 4,615ms 0,3GMSK 33dBm ~ 5dBm 5pcl ~ 19pcl -102dBm 8 35km
95MHz 270,833kbps 3,692s 576,9s 4,615ms 0,3GMSK 30dBm ~ 0dBm 0pcl ~ 15pcl -100dBm 8 2km -20C ~+50C
80MHz 270,833kbps 3,692us 576,9us 4,615ms 0,3GMSK 30dBm~0dBm 0pcl ~ 15pcl -100dBm 8 2km
1-1
Especificaes ANOTAES
1-2
3. Filtro SAW Para converter a onda eletromagntica em onda acstica e ento passar para a faixa de freqncia especfica. para filtrar a faixa de freqncia entre 925 e 960MHz. - Filtro GSM (F800) - Filtro DCS (F800) para filtrar a faixa de freqncia entre 1805 e 1880MHz. para filtrar a faixa de freqncia entre 1930 e 1990MHz. - Filtro PCS (F801) 4. Cristal (U802) Para gerar o clock de referncia de 13MHz para excitar a lgica e o RF. Depois de processamento adicional, o clock de referncia aplicado a U801 demodulador IQ de RX e modulador IQ de TX. Os osciladores para o demodulador IQ de RX e modulador IQ de TX so controlados por dados seriais para selecionar o canal e usar o modo de travamento rpido para operao de alto desempenho de GPRS. 5. Si4210 (U801) Este circuito integrado dispe de 4 LNAs (amplificadores de baixo rudo) para as faixas GSM 900, EGSM 900, DCS 1800 e PCS 1900. As entradas LNAs so casadas aos filtros SAW de sada balanceada de 150 ohms por meio do circuito externo casador de impedncia LC.O misturador em quadratura rejeita-imagem converte para baixo o sinal de RF freqncia intermediria de 200kHz. A sada do misturador amplificada com um amplificador analgico de ganho programvel (PGA) que controlado por AGAIN. O sinal de FI em quadratura digitalizado pelo conversor A/D de alta resoluo(ADC). A sada ADC convertida para baixo baseband com um sinal digital LO de quadratura. A converso decimal digitalizada e os filtros FIR realizam a filtragem digital e retiram o rudo de quantizao ADC, sinais de interface de referncia e bloqueio . Aps a seleo de canal, a sada digital amplificada prorporcionalmente pelo amplificador digital PGA que controlado por DGAIN. Os DACs enviam um sinal analgico diferencial para os pinos BIP BIN, BQP BQN para realizar a interface com o IC baseband de entrada analgica. , ,
2.1.2 Seo TX
O sinal IQ da baseband enviado ao offset PLL - esta funo est includa no circuito integrado U801. A seo do transmissor de U801 consiste de um conversor para cima de baseband I/Q, um offset phase-locked loop (OPLL) e 2 isoladores de sada (buffers) de 50 ohms que podem excitar um Amplificador de Potncia externo (PA). O Si4210 gera um sinal de modulao cujo nvel de potncia cerca de 1,5dBm e injetado ao Amplificador de Potncia (U900). A potncia de sada do PA (amplificador de potncia) e a variaes da potncia so bem controladas pelo circuito de controle automtico de potncia. usado o seguinte offset PLL. 200kHz offset 30 kHz largura de faixa Faixa de Modulao 400kHz offset 30 kHz largura de faixa 600kHz ~ 1.8MHz offset 30 kHz largura de faixa GSM DCS PCS GSM DCS PCS GSM DCS PCS -35dBc -35dBc -35dBc -66dBc -65dBc -66dBc -75dBc -68dBc -75dBc 2-1
Descrio de circuitos
2.2.2
Conectores
1. Conector do LCD O LCD consiste do LCD principal (cores - 65K STN LCD) . O CI seleciona sinal da seo EMI no tridente, LCD_CS, que pode habilitar o LCD principal. O sinal LED+habilita o LED branco do LCD principal. No modo sleep, o LED branco estar desligado. Esses dois sinais provm da seo IO do DSP no tridente. O sinal RST do CSP2200B1 comea o processo de inicializao do LCD. Linhas de dados de 8-bits (D(0)~D(7)) transferem dados e comandos para o LCD por meio do emi_filter. Dados e comandos usam o sinal A(2). Caso esse sinal esteja em High, as entradas para o LCD sero comandos. Em Low sero dados. exigido um sinal que informa a condio de entrada ou sada ao LCD. Mas para esse sistema esse sinal no ser necessrio. Assim o sinal CP_WEN ser usado para gravar dados e comandos ao LCD. O sinal de potncia para o LCD VCCD.
2-2
Descrio de circuitos
2. Conector JTAG O Tridente tem duas portas JTAG para os ncleos ARM e DSP (DSP16000). Assim esse sistema tem dois conectores para as portas JTAG. Os pinos de inicializao para o ncleo ARM so CP_ e para o DSP so DSP_. Os sinais CP_TDI e DSP_TDI so usados como entradas de dados. Os sinais CP_TDO e DSP_TDO so usados como sadas de dados. Os sinais CP_TCK e DSP_TCK so usados para o clock pois a comunicao JTAG sncrona. Os sinais CP_TMS e DSP_TMS so sinais de modo de teste. A diferena entre estes o sinal RESET_IN que usado para a reinicializao do ncleo ARM. 3. Conector do teclado Consiste de pinos de interface para as teclas no tridente - KEY_ROW[0~4] e KEY_COL[0~4]. Esses sinais compoem a matriz. O resultado da matriz informa a condio das teclas interface de teclas no tridente. Alguns pinos so conectados a varistores para proteo de ESD (descarga eletrosttica). E a tecla liga-desliga est separada da matriz. Assim o sinal liga-desliga potncia est conectado a CSP2200 para habilit-lo. Nove LED de teclas utilizam a tenso de alimentao +VBATT. Elas esto conectadas ao sinal BACKLIGHT no CSP2200. Esse sinal habilita os LEDs com controle de corrente. 4. Filtro EMI (Interferncia eletromagntica) Este sistema utiliza o filtro EMI para reduzir rudos provenientes da seo LCD. Algins sinais de controle so conectados ao LCD sem o filtro EMI.
2.2.3. Conector de FI
um conector de 24 pinos e dividido em duas partes. Uma delas uma fonte de alimentao para o sistema princiipal. A outra para usar SDS, DEBUG, DLC-DETECT, JIG_ON, VEXT, VTEST, VF e GND. Elas so conectados ao CI fonte de alimentao, microprocessador e CI de processamento de sinal.
2.2.4. udio
Os sinais AOUTAP e AOUTAN de CSP2200 esto conectados ao alto-falante principal por meio de uma chave analgica. Os sinais AOUTBP e AOUTBN esto conectados ao alto-falante-microfone do fone de ouvido por meio da tomada do fone de ouvido. Os sinais MICIN e MICOUT esto conectados ao microfone MIC principal. Os sinais AUXIN e AUXOUT esto conectados so microfone-fone de ouvido. O YMU762MA3 um LSI (circuito integrado Large Scale Integration) para celulares capaz de reproduzir msica de alta qualidade por meio de sintetizador de FM e decodificador ADPCM includos nesse dispositivo. Em resumo, o YMU762MA3 dispe de 16 sons com diferentes tons. Uma vez que esse dispositivo capaz de gerar simultaneamente at tons sncronos com a reproduo do sintetizador de FM, vrias vozes podem ser usadas como efeitos sonoros. Uma vez que os dados reproduzidos do YMU762MA3 so interpretados a qualquer momento por meio do FIFO, a extenso de dados (perodo de reproduo) no ser limitado, de modo que o dispositivo poder flexivelmente operar com aplicaes como o servio de distribuio de msica para chamada de entrada. O sequenciador interno do hardware permite a reproduo de msica complexa sem sobrecarga excessiva CPU dos celulares. Alm disso, os registradores do sintetizador de FM podem ser operados diretamente para gerao de som em tempo real permitindo, por exemplo, a utilizao de vrios efeitos sonoros ao usar o programa de jogos instalado nos celulares. O YMU762 inclui um amplificador de alto-falante com alta taxa de remoo do ripple (ronco) cuja sada mxima 550mW (SPVDD=3.6V). O dispositivo est tambm equipado com funes convencionais como um vibrador e um circuito controlador dos LEDs em sincronismo com a msica. Para o fone de ouvido, est disponvel um terminal de sada estreo. Com o propsito de habilitar o YMU762MA3 para demonstrar sua capacidade total, Yamaha prope utilizar o SMAF:Synthetic music Mobile Application Format como formato de distribuio de dados que compatvel com multimidia. Uma vez que o SMAF usa uma estrutura que coloca a importancia na sincronizao entre som e imagem, vrios contedos podem ser gravados no mesmo incluindo uma melodia de chamada de entrada com palavras que podem ser usadas no karaoke e um canal de comercializao que combina textos, imagens e sons e outros. O sequenciador de hardware do YMU762MA3 interpreta diretamente e reproduz blocos relevantes para sntese (reproduo de msica e ADPCM com sintetizador FM) que esto includas nos dados distribudos no SMAF.
2-3
Descrio de circuitos
2.2.5. Memria
Este sistema utiliza uma memria LRS18BO da SHARP. Ela consiste de memria flash de 256Mbits e SCRAM de 64Mbits. Dispe de uma linha de dados de 16bit, D[0~15] conectada ao tridente, LCD ou CSP2200. Ela tem linhas de endereamento de 23bit - A[1~23]. Elas tambm esto conectadas. O sinal CP_CSROMEN de seleo de dispositivo no tridente habilita as memrias flash. Utilizam tenso de alimentao VCCD e VCC_1.8V. Durante a gravao, CP_WEN est em Low e habilita o processo de gravao para a memria flash e SCRAM. Durante a leitura, CP_OEN est em Low e fornece informao de sada que est localizada no endereamento do tridente na memria flash ou SCRAM para as linhas de dados. Cada dispositivo seleciona sinais na memria flash ou SCRAM do tridente. O processo de leitura ou gravao ser realizado depois que CP_WEN ou CP_OEN seja habilitado. Memrias utilizam FLASH_RESET, sinal isolado do RESET de CSP2200 para proteo ESD. O sinal A[0] habilita o byte inferior da SCRAM e o sinal UPPER_BYTE habilita o byte superior da SCRAM.
2.2.6. Trident
O Trident consiste do ncleo ARM e ncleo DSP. Ele tem 20K*16 bits RAM e 144K* 16bits ROM no DSP. Ele tem 4K*32bits ROM e 2K*32bits RAM no ncleo ARM. O DSP dispe de timer, uma unidade de entrada/sada de 1 bit (BIO), JTAG, EMI e HDS (Sistema de Desenvolvimento de Hardware). O ncleo ARM constitudo de EMI, PIC (Controlador Interrupto Programvel), unidade reinicializao/potncia/clock, controlador DMA, TIC (Controlador de Interface de Teste), ponte perifrica, PPI, SSI (Interface Serial Sncrona), ACC (Controlador de Comunicaes Asncrono), timer, ADC, RTC (Clock de Tempo Real) e interface de teclado. As linhas de endereamento DSP_AB[0~8] e as linhas de dados DSP_DB[0~15] do ncleo DSP so conectadas ao CSP2200. As linhas de endereamentoA[0~20] e as linhas de dados D[0~15] do ncleo ARM so conectadas memria, LCD e YMU762. O ICP (Porta de Comunicao Interprocessador) controla a comunicao entre os ncleos ARM e DSP CSROMEN, CSRAMEN e CS1N a CS4N no ncleo ARM so conectadas a cada memria. WEN e OEN controlam o processo da . memria. Os sinais externos IRQ (Interrupt ReQuest) de cada uma das unidades, como YMU, Tomada-Fone, Fone-Mic e CSP 1093 necessitam de processo compatvel. Alguns pinos PPI tem vrias funes especiais. CP_KB[0~9] recebem a condio da tecla FPCB e so usados para as comunicaes usando cabo data link(DEBUG_DTR/RTS/TXD/RXD/CTS/DSR). Os sinais de controle UP_CS/SCLK/SDI para CSP2200 so sinais de sada nos pinos PPI. Ele tem uma porta de sinal para carga (CHG_DET), SIM_RESET e FLIP_SNS que indicam a condio aberta ou fechada do gabinete e pinos de controle JTAG (TDI/TDO/TCK) para os ncleos ARM e DSP Ele recebe no pino CKI o clock de 13MHz de TCXO . externo e recebe o clock de 32,768kHz de X1RTC. A seo ADC (Conversor Analgico/Digital) recebe a condio de temperatura, tipo e tenso de bateria. So usados sinais de controle (DSP_INT, DSP_IO e DSP_RWN) para o ncleo DSP Ele habilita o LCD principal pelos pinos IP do DSP. .
2.2.7. CSP2200
O CSP2200 integra as funes de controle e temporizao para aplicaes de celulares GSM+2 com as funes ADC e DAC e gerenciamento de potncia.. O CSP2200 se relaciona ao tridente por meio de uma interface paralela de 16-bit. Ele serve como interface que conecta um DSP circuitao de RF num telefone celular GSM+2. O DSP pode carregar 148bits de dados burst no registrador interno do CSP2200 e programar o registrador de controle e temporizao de eventos do CSP2200 com o tempo exato para enviar o burst. Quando o temporizador do registrador de controle e temporizao de eventos coincide com o contador interno de quarto de bit e o contador interno do campo, os 148bits do registrador interno so modulados em GMSK de acordo com os padres GSM+2. A informao de fase resultante transformada em tenses de sada diferenciais I e Q que podem ser conectadas diretamente a um modulador RF nos pinos TXOP e TXON. O DSP avisado quando a transmisso for completada. Para a recepo de dados baseband, um DSP pode programar o registrador de controle e temporizao de eventos do CSP2200 com o tempo exato para iniciar a recepo de amostras de I e Q atravs dos pinos TXIP e TXIN. Ao ser atingido o tempo, a poro de controle do registrador de controle e temporizao de eventos iniciar a seo de recepo da baseband convertendo os pares da amostra I e Q. As amostras so armazenadas num registrador de dupla isolao at que o registrador contenha 32 pares de amostras. O CSP2200 avisa ento o DSP que tem suficiente tempo para ler toda informao antes que os prximos 32 pares de amostras sejam armazenados. O conversor ADC da faixa de voz gera uma interrupo ao DSP toda vez que ele termina a converso de uma palavra PCM de 16bit. O DSP l ento a nova amostra de entrada e carrega simultaneamente o conversor DAC de sada de faixa de voz com uma nova palavra de sada PCM. A sada da faixa de voz pode ser conectada diretamente ao alto-falante via pinos AOUTAN e AOUTAP e ao fone de ouvido via pinos AOUTBN e AOUTBP. H 7 LDOs fontes de energia do microprocessador, LCD, etc. As sadas dos 7 LDOs so programveis;
2-4
2-5
QFU01 1
QPC01 2
QFR01 6
7 8 QVO01 9
QSC14
QMI03
10
QIF01 11 QKP01 12
QRE01 23 QCR04 24
QRF01 25
QBA01 26
3-1
3-2
3.3.6 TA (GH44-00184A)
3-3
3-4
Listas de Peas Eltricas Posio R202 R417,R424 R408,R412 R111,R409,R411,R422,R603 R604,R605 C110,C211,C501,C503,C801,C424 C101,C118,C120,C205,C505,C601,C602,C603, C803,C808,C819 C619,C620 C401 C811 C415 C210,C418,C912,C915,C916 C408 C414,C431 C606 C207,C410,C411,C422,C432,C905,C105,C106, C302,C802 C413,C903,C913 C806 C102,C433,C434,C901 C908 C904 C607 C812 C109,C117 C906 C816,C817 C911 C108,C119,C124,C403,C404,C407,C419,C502, C121 C807,C809 C804,C805,C907 C818 C103,C201,C202,C204,C703,C704,C810,C814, C412,C420,C600,C618 C909 C112,C113,C114,C115,C116,C208,C701,C705 C405 C417 C416 C104,C209,C702,C706 C615 C217 C216 C425,C430 C423 C910 C111 C123,C125,C303,C402 C220,C221 Cdigo 2007-007009 2007-007101 2007-007107 2007-007142 2007-007308 2203-000233 2203-000254 2203-000278 2203-000330 2203-000359 2203-000386 2203-000425 2203-000438 2203-000585 2203-000628 2203-000679 2203-000812 2203-000854 2203-000995 2203-001017 2203-001072 2203-001383 2203-001385 2203-001405 2203-001412 2203-001598 2203-002668 2203-002677 2203-002687 2203-005061 2203-005065 2203-005234 2203-005288 2203-005450 2203-005482 2203-005496 2203-006090 2203-006093 2203-006137 2203-006190 2203-006208 2203-006324 2203-006438 2203-006562 2203-006636 2404-001105 2404-001151 2404-001239 2404-001240 2404-001268 2503-001041 Descrio R-CHIP R-CHIP R-CHIP R-CHIP R-CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP;2.2uF,+80-20%,1 C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP;10000NF,10%,6.3 C-CERAMIC,CHIP;1000NF,+80-20%, C-CERAMIC,CHIP C-CERAMIC,CHIP C-CERAMIC,CHIP C-CER,CHIP C-CER,CHIP C-CER,CHIP C-CER,CHIP C-TA,CHIP C-TA,CHIP C-TA,CHIP C-TA,CHIP C-TA,CHIP C-NETWORK 4-2
Listas de Peas Eltricas Posio L807,L901 L803 L903,L904 L401,L402 L805 L201 L902 L802 L806 L804 OSC600 U802 U201,U202,U203 F801 F800 F900 L301 L701 CON901 CN100 CN300 CN301 CN200 CN401 BAT40 Cdigo 2703-002170 2703-002199 2703-002201 2703-002202 2703-002205 2703-002339 2703-002367 2703-002558 2703-002608 2703-002815 2801-003856 2801-004426 2901-001286 2904-001480 2904-001523 2911-000002 3301-001659 3301-001729 3705-001355 3709-001298 3710-001994 3711-005829 3711-005885 3722-002067 4302-001177 6902-000634 GG68-10705A GH09-00036A GH39-00127A GH39-00283A GH41-00766A GH44-00643A GH61-00028A GH68-01335D GH68-01778A GH68-02026A GH68-06469K GH69-00985A GH69-02690M GH69-02722A GH70-00036A GH70-00361A GH71-03864A GH71-04620A GH71-04866A GH72-19069A GH72-19070A GH72-19071A GH72-19073A GH72-19074A GH72-19075A Descrio INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD INDUCTOR-SMD CRYSTAL-SMD CRYSTAL-SMD FILTER-EMI SMD FILTER-SAW FILTER-SAW DUPLEXER-ASM BEAD-SMD BEAD-SMD CONNECTOR-COAXIAL CONNECTOR-CARD EDGE CONNECTOR-SOCKET CONNECTOR-BATTERY CONNECTOR-HEADER JACK-EAR PHONE BATTERY-LI(2ND) BAG PE LABEL(P)-SEAL IC MICOM-SGHX480 CBF SIGNAL-SGHQ200 TEST CBF SIGNAL-SGHE800TEST PCB-SGHX480/X488 PCB CHARGER-SGHE715 TA(JAPAN) SPRING ETC-LOCKER LABEL(P)-IMEI LABEL(P)-BARCODE SHIPPING LABEL(P)-WATER SOAK LABEL(R)-MAIN(BRAZ) BOX(P)-MASTER 020 BOX(P)-UNITS(BRAZ) CUSHION-CASE(1-2) ICT-MAGNETIC ICT-SPEAKER DECO NDC-HINGE DUMMY NPR-FOLDER DECO NDC-FOLDER BRACKET PMO-FOLDER DAMPER L PMO-FOLDER DAMPER R PMO-FOLDER STOPPER PMO-KEY FUNC(M/O/C) PMO-KEY DECO PMO-KEY NAVI
U600
4-3
Listas de Peas Eltricas Posio Cdigo GH72-19076A GH72-19077A GH72-19078A GH72-19079A GH72-19080A GH72-19081A GH72-19082A GH72-19083A GH72-19084A GH72-19087A GH72-19185A GH73-04032A GH73-04834A GH74-08728A GH74-08731A GH74-09036A GH74-09046A GH74-09047A GH74-11934A GH74-12559A GH74-12562A GH74-12563A GH74-12564A GH74-12565A GH74-12566A GH74-12567A GH74-12571A GH74-12572A GH74-12573A GH74-12574A GH74-12646A GH74-13625A GH74-13626A GH74-13728A GH74-13730A GH74-13731A GH74-13732A GH74-13733A GH74-13783A GH74-13784A GH74-13962A GH74-13963A GH74-13964A GH75-04662A GH80-00865A GH94-01230A GH96-01711A GH97-03956A GH97-03957A GH99-08452K Descrio PMO-KEY IN PMO-KEY SND PMO-KEY END PMO-KEY NUM(3X4) PMO-FRONT COVER PMO-REAR COVER PMO-FOLDER UPPER PMO-FOLDER LOWER PMO-LED REFLECTOR PMO-BATT LOCKER PMO-FORDER BADGE RMO-KEY BASE RUB RMO-REAR INTENNA RUBBER MPR-TAPE MIC RUBBER MPR-TAPE MAGNETIC MPR-MAIN WIN BOHO VINYL MPR-BOHO VINYL W/SUB OUT MPR-LOWER BOHO VINYL MPR-BOHO BATT LOCKER MPR-TAPE STOPPER MPR-TAPE DECO-1 MPR-TAPE DECO-2 MPR-TAPE LED REFLECTOR MPR-TAPE BADGE MPR-TAPE SPEAKER DECO MPR-TAPE WINDOW MPR-TAPE EAR COVER MPR-TAPE REAR COVER MPR-GASKET LCD CONNECTOR MPR-PORON WINDOW MPR-SPONGE MIC MPR-TAPE UPPER(2) MPR-TAPE CONTOCON MPR-TAPE UPPER INSULATE MPR-TAPE UPPER R MPR-TAPE UPPER L MPR-TAPE PBA EMI MPR-TAPE J TAG MPR-SPONGE UPPER H FORM MPR-FORM CONTOCON MPR-TAPE REAR INSULATION MPR-TAPE PBA GLD SHEET A MPR-TAPE PBA GLD SHEET B MEC-HINGE(CAN TYPE) INSTALL-SGHQ200 TEST JIG SMD-SGH-X480 ELA ETC-SGHX480 MEA FRONT-SGHX480(EU) MEA REAR-SGHX480(EU) PAA MAIN-SGHX480(XSG)
4-4
4-5
5. Diagrama de Blocos
5-1
Diagramas de Blocos
5-2
6. Diagrama de Placas
6-1 Diagrama Superior da Placa Principal - SGH-X480
6-1
Diagramas de Placas
6-2
No liga
No
Descarregue novamente.
No
Carregue a bateria.
No Pino J12 de U100 > 2,8V? Sim No Pino G11 de U100 = 1,8V? Sim Verifique o circuito de U100 e C115.
No
Verifique o sinal do clock no pino 3 de U802. Freqncia=26MHz Vrms>300mV? Sim Verifique novamente se no liga.
No
FIM
7-1
2. Falha na inicializao
No
Sim Verifique se o sinal no pino K9 de U100 est em H ao reinicializar o celular. Sim H forma de onda de 32,768kHz em C619 e C620? Sim A tenso em C114 est em High? Sim No O display LCD est OK? Sim No O som est OK? Sim FIM Verifique o circuito do udio. Verifique o circuito do LCD. No Verifique o U100. No
No
Verifique o U600.
7-2
3. Carto SIM
exibido Insira carto SIM no display LCD do celular. Sim H algum sinal nos pinos N9, R10 e P10 de U100? Sim H algum sinal nos pinos K12, K11, K14 e J11 de CN100? Sim No
Verifique o U600.
No
Verifique o U100.
FIM
7-3
No
No
Verificar U101.
Verificar se ICHRG 1,4V (durante a carga) e cerca de 180mV (com carga total). Sim
No
FIM
7-4
C102
C103
C104
CN100
6 6 5 5 4 4 GG GG 7 89 11 2 2 33 C109
AUX_ADC3 D13 GNDS1 F7 GNDS2 F8 GNDS3 F9 GNDS4 F10 GNDS5 G7 GNDS6 G8 GNDS7 G9 GNDS8 G10 GNDS9 H6 GNDS10 H7 GNDS11 H8 GNDS12 H9 GNDS13 J7 GNDS14 J8 GNDS15 J9 GNDS16 J10 GNDS17 K10 NC5 1 NC6 2 VDD5 VDD67 GNDQ GND_PSC1 GND_PSC2 GND_HCUR VDD1 VDD2 VDD3 VDD_IO1 VDD_IO2 VSS1 VSS2 VSS3 VSS4 VDDD GNDD VDDB GNDB VDDV GNDV VDD_OCTL GND_OCTL
VRTC
VCCA
VRF
DSP_AB(0:8)
TP107
DCS_TX_EN GSM_TX_EN
U100
POS BAT100
DSP_DB(15) DSP_DB(14) DSP_DB(13) DSP_DB(12) DSP_DB(11) DSP_DB(10) DSP_DB(9) DSP_DB(8) DSP_DB(7) DSP_DB(6) DSP_DB(5) DSP_DB(4) DSP_DB(3) DSP_DB(2) DSP_DB(1) DSP_DB(0) DSP_AB(8) DSP_AB(7) DSP_AB(6) DSP_AB(5) DSP_AB(4) DSP_AB(3) DSP_AB(2) DSP_AB(1) DSP_AB(0) VSIM VRTC LED2_DRV LED1_DRV RING_DRV VIB_DRV VLDO_7 VLDO_6 VL5S_B VL5S_A VLDO_5 VL4S_B VL4S_A VLDO_4 VLDO_3 VLDO_2 VLDO_1 VACC UP_CS UP_SCLK TP101 UP_SDI C117 C112 C113 C114 C115 CSN_PSC SCLK_PSC SDO_PSC SDI_PSC K8 L8 N7 M7 C111 K12 H11 G12 G13 F13 F15 C12 A14 C9 D10 B10 B11 A12 B12 A13 J12 G11 F14
D2 D3 E3 E2 F3 F2 F1 F4 G4 G3 H5 J6 J5 K3 K2 K1 K5 K7 M1 M2 N2 N1 L5 P1 K6 L3 L2 R3 DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 AB8 AB7 AB6 AB5 AB4 AB3 AB2 AB1 AB0 I|O RWN RESETN_CSP
NEG
C116
SVC_RED SVC_GREEN SVC_BLUE PCS_RX_EN XOENA TX_BAND_SEL RF_EN TX_EN VEXT VBAT CH_BDRV CH_ISEN CH_RES E14 E13 E11 F12 D14
E6 C5 F5 E5 A4 G6 B3 A3 OCTL0 OCTL1 OCTL2 OCTL3 OCTL4 OCTL5 OCTL6 OCTL7 SERLE1 SERLE2 SERDA SERCK ADC_AUX2 ADC_AUX1 VREF CREF RTC_ALMN D15 E10 A10 E9 H10 B1 A2 C1 C2
AFC TXPOWER
KEY_COL(2) 1 3
INTRQ
TP106 TP105 TP104 TP103 TP102
PWR_ON JIG_ON
CLK32K DSP_INT
AUXOUTN AUXOUTP AUXINN AUXINP MICOUTN MICOUTP MICINN MICINP AOUTBN AOUTBP AOUTAN AOUTAP
R107
CLK13M_MC
R109
R110 U101 1 8 VIN 2 _PPR 3 4 _CHG _EN BAT IREF IMIN GND 7 6 5 R112 R111 ICHRG
VBAT C122
U102
C125
JIG_ON_IF
TA_VEXT
R113
R116
GND 9
R114
R115
7-5
5. Seo do microfone
Verificar se as conexes do microfone esto OK. Sim Verifique a tenso de referncia no circuito do microfone.
Verifique U100.
Sim FIM
7-6
6. Seo do alto-falante
O toque de som no falante Melody? Sim H algum sinal no pino 5 e pino 7 de U402? No H algum sinal no pino 2 e pino 10 de U402?
Sim
No
No
Sim
Sim
Verifique U402.
Sim
Verifique U402.
Verifique U100.
FIM
7-7
VBAT
VCCD
U402 R402 AOUTAP R403 2 AOUTAN D(1) SPK1N D(0) AUDIO_AMP_EN CP_WEN YMU_SPK1N YMU_EN C404 3 4 5 SPK1P 8 IN2 COM1 IN1 NC1 GND 11 NC2 GND YMU_SPK1P 6 7 9 COM2 NO1 10 NO2 VCC 1
R401
25 G
24
23
22
21
20
19
18
17 G
36
D1
16
VBAT
15 14 13 12 11 HPOUT-L/MONO 10 G 35
R404
C401
R405
C402
C403
R419
V404 V402
C405
R406
V401
V403
1 C408
CLK13M_YMU R408 C409 C412 MICOUTP R409 L401 J_MIC+ C413 C414 C415 MICINN R411 MICOUTN R412 C422 R413 R414 2.7K R415 C421 VCCA C420 L402 V411 C417 R410 MIC1 MICINP C411 V410 C410 YMU_LED YMU_IRQ RST
R407
C407
VCCD
C418
C416
C419
C424
C423 R416
CN401
EAR_MIC_N 6 EAR_SPK_P 2
JACK_IN 5
AUXINP AOUTBN AUXOUTP R424 C431 6 5 4 R427 VCCA VCCD ZD304 C433 C432 C434 R425 C427 C430 R423 R420 NC
EAR_MIC_P 1 EAR_SPK_N 3
V405
12 78 R439 R435
3 R426 NC
AUDIO
7-8
7. Receptor EGSM
Sintoniza normalmente o canal? Sim Pino 9 de F900 > -65 dBm? Sim Pino 11 de F900 > -65 dBm? Sim
Pinos 21 e 22 de U801 > -65 dBm?
No
No
No
No
No
No
Sim
Verifique U100.
7-9
8. Transmissor EGSM
No
No
Verificar e substituir U100. Condio de TX Ativo Potncia TX DAC: cdigo 500 aplicado Canal: 62 RBW: 100kHz VBW: 100kHz SPAN: 10MHz Nvel referncia: 10dBm Atenuao: 20dB
No
C910=3,7V?
No
Sim Entre R903 e U900 =1,2V? Sim No Verificar e substituir R903. Sim No Verificar e substituir U100
No
Trocar U900.
7-10
9. Receptor DCS
Sintoniza normalmente o canal? Sim Pino 9 de F900 > -65 dBm? Sim Pino 1 de F900 > -65 dBm? Sim
Pinos 19 e 20 de U801 > -65 dBm?
No
No
No
No
No
No
Sim
Verifique U100.
7-11
No
No
Verificar e substituir U100. Condio de TX Ativo Canal: 698CH(DCS), 660CH(PCS) Potncia TX DAC: cdigo 350 aplicado RBW: 100kHz VBW: 100kHz SPAN: 10MHz Nvel referncia: 10dBm Atenuao: 20dB
No
C910=3,7V?
No
Sim Entre R903 e U900 =1,2V? Sim No Verificar e substituir R903. Sim No Verificar U100.
No
7-12
Sintoniza normalmente o canal? Sim Pino 9 de F900 > -65 dBm? Sim Pino 3 de F900 > -65 dBm? Sim
Pinos 17 e 18 de U801 > -65 dBm?
No
No
No
No
No
No
Sim
Verifique U100.
7-13
No
No
Verificar e substituir U100. Condio de TX Ativo Canal: 698CH(DCS), 660CH(PCS) Potncia TX DAC: cdigo 350 aplicado RBW: 100kHz VBW: 100kHz SPAN: 10MHz Nvel referncia: 10dBm Atenuao: 20dB
No
C910=3,7V?
No
Sim Entre R903 e U900 =1,2V? Sim No Verificar e substituir R903. Sim No Verificar U100.
No
7-14
VCCD
VRF
C814 R808 L800 C802 GSM_PAM_IN TP806 C803 DCS_PAM_IN 91 11 13 3 8 XOUT 14 16 0 12 15 C816 F801 OUT IN 4 OUT G 5 G 2 L805 1 C818
RF_EN
C801
13MHZ_BB
VIO
17 RFIPP 18 RFIPN 19 RFIDP C804 20 RFIDN F800 21 RFIEP (MURATA) C805 L802 U801 (MURATA) L804 C817
PCSRX
VDD
VDD
GND
T801
7 BIP 6 BIN 5 BQP 4 BQN 3 SDIO 2 _SEN 1 SCLK RFIAN (MURATA) L806 24 RFIAP C807 23 RFIEN
_PDN
RFOL
RFOH
_RESET
RTX_IP
RTX_IN
T803
RTX_QP
RTX_QN
SERDAT
1 IN 4 IN G G G G 10 5 3 2 L807 C806
DCSRX
SERLE
SERCLK
XEN
AFC
VDD
VDD
35 34
NC
NC
R803
R804
R805
R807
XOENA R809 AFC
C819
C815
1) Toyocom & KSS to be reviewed 2) Toyocom samples to be reviewed starting 5/26/04 ; to coordinate with Toyocom on behalf of Mr.Park/Samsung
7-15
CON901
ANT900
ANT901
G VBAT 4
CG 3
C901
J_ANT
C910 C909
L904
C902
L901
C903
L903
C908 1 3 8 91 0 11 12 13 14 15 16 17 R902 43 42 22 23 24 25 26 27 28 29 33 36 38 44
C904
F900 48 GSM850/900IN GSM850/900OUT 6 L902 31 DCS/PCSOUT 4 GND GND 5 GND 7 30 DCS/PCSIN GND EGSMRX C906 C907 DCSRX PCSRX 9 ANT 1 DCS_RX 31 PCS_RX DCS/PCS_TX 5 GSM850/900_TX 7 GSM850/900_RX 11 G G G G G 14 13 12 8 6
GSM_PAM_IN
47 GND1GSM
46 VCC1GSM
R901 37
DCS_PAM_IN
U900
32 GND 34 GND 49
40
TX_EN
18
19
20
21
35
39
C912
C913
C914
C915 C916
7-16
NC NC NC NC NC NC NC NC NC NC NC NC VCC2GSM
C104 2.2UF
10V CN100 PC-D6-A3-H3.0-S 6 6 1 1 5 5 2 2 4 4 3 3 G G G G 7 8 9 10 C106 33PF 50V C107 33PF 50V C108 100NF 16V C109 2.2UF 16V VRTC
GND_OCTL VDD_OCTL GNDV VDDV GNDB VDDB GNDD VDDD VSS4 VSS3 VSS2 VSS1 VDD_IO2 VDD_IO1 VDD3 VDD2 VDD1 GND_HCUR GND_PSC2 GND_PSC1 GNDQ VDD67 VDD5
NC6 NC5 GNDS17 GNDS16 GNDS15 GNDS14 GNDS13 GNDS12 GNDS11 GNDS10 GNDS9 GNDS8 GNDS7 GNDS6 GNDS5 GNDS4 GNDS3 GNDS2 GNDS1 AUX_ADC3
DSP_DB(0:15) DSP_DB(15) DSP_DB(14) DSP_DB(13) DSP_DB(12) DSP_DB(11) DSP_DB(10) DSP_DB(9) DSP_DB(8) DSP_DB(7) DSP_DB(6) DSP_DB(5) DSP_DB(4) DSP_DB(3) DSP_DB(2) DSP_DB(1) DSP_DB(0) DSP_AB(8) DSP_AB(7) DSP_AB(6) DSP_AB(5) DSP_AB(4) DSP_AB(3) DSP_AB(2) DSP_AB(1) DSP_AB(0) D2 D3 E3 E2 F3 F2 F1 F4 G4 G3 H5 J6 J5 K3 K2 K1 K5 K7 M1 M2 N2 N1 L5 P1 K6 L3 L2 R3 E6 C5 F5 E5 A4 G6 B3 A3 B1 A2 C1 C2
DSP_AB(0:8)
DSP_IO DSP_RWN CSP_RESET SVC_RED SVC_GREEN SVC_BLUE PCS_RX_EN XOENA TX_BAND_SEL RF_EN TX_EN
DB15 DB14 DB13 DB12 DB11 DB10 DB9 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 DB0 AB8 AB7 AB6 AB5 AB4 AB3 AB2 AB1 AB0 I|O RWN RESETN_CSP OCTL0 OCTL1 OCTL2 OCTL3 OCTL4 OCTL5 OCTL6 OCTL7 SERLE1 SERLE2 SERDA SERCK
B VBAT R102 NC KEY_BL1 C110 100PF 50V VCCB VCCA VRF VCCD VCC_1.8A R103 1.2K
TP107
DCS_TX_EN GSM_TX_EN
U100 CSP2200B1
POS BAT100
ML-414RM/F9HE
NEG UP_CS UP_SCLK TP101 UP_SDI C117 2.2UF 16V C112 1UF 6.3V C113 1UF 6.3V C114 1UF 6.3V C115 1UF 6.3V C116 1UF 6.3V C111 1uF 10V
VRTC
AOUTAP AOUTAN AOUTBP AOUTBN MICINP MICINN MICOUTP MICOUTN AUXINP AUXINN AUXOUTP AUXOUTN VXVCM VREGP VREGN DAICK DAIRN DAIDI DAIDO
D9 AFC E7 TXP
VREF
B5 B6 D7 D6 C7 C6
P11 N12 R12 P12 N14 M14 N15 P15 M15 L14 K13 L13 R13 M13 R14 R4 P4 L6 M6
N4 D1 R6 P5 P3
D AFC TXPOWER
KEY_ROW(0)
TP102
JIG_ON PWR_ON
AOUTAP AOUTAN AOUTBP AOUTBN MICINP MICINN MICOUTP MICOUTN AUXINP AUXINN AUXOUTP AUXOUTN
CLK13M_MC
CLK32K
DSP_INT
INTRQ
RST
PWR_KEEP
R107 NC
R108 10 FLASH_RESET TA_VEXT VBAT C123 10UF 10V U102 TC7S32FU Y A GND 3 4 CHG_DET JIG_ON CHG_ON C124 100NF 16V 1 2 3 4 VIN _PPR _CHG _EN GND 9 R109 100K R110 NC VBAT U101 ISL6294CR BAT IREF IMIN GND 8 7 6 5 R112 27K R111 10K,1% ICHRG C122 NC CSP_RESET
R116 0
Engineer Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 Date Changed 6
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 1 of 9
2005.01.27
QA CHK 7
7-17
10 9 8 7
R201
10
V203
V206
V204
V205
VC040205X150R 5.6V,20A
NFA21SL307X1A45L U202
LCD CONNECTOR
VCCD U200 TPS61061DRB 1 LED_EN 2 3 LEDE R210 18 R202 82 R209 1K 9 4 GND EN ILED FB VIN OUT SW PGND 8 7 6 5 L201 22uH C217 1000nF 10V C216 220NF 25V VBAT LED+ T200 T201 T202 T203 T204 T205 T206 T207 T208 T209 T210 T211 T212 T213 C220 100PF C210 1NF 50V 1 GS BL_DIM 2 1 2 3 4 CP_WEN CP_TDO RST CP_TDI CP_TMS CP_TCK DSP_TDO DSP_TDI DSP_TMS DSP_TCK TR_RST DSP_RWN 8 7 6 5 C221 100PF 1 2 3 4 C211 100PF 50V 8 7 6 5
VBAT
VDD_VIB
GND
D Q201 SI1012R
LCD BACKLIGHT
JTAG CON
ALIMENTAO UDIO RX
Engineer Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 2 of 9
Changed by user8 1 2 3 4 5
Date Changed 6
2005.01.27
QA CHK 7
7-18
VCCD B
VCCD
VCCD
VCCD
VCCD
VBAT B
R300 220K DLC_DETECT SDS_TXD SDS_RXD DEBUG_TXD DEBUG_RXD DEBUG_DTR DEBUG_CTS DEBUG_RTS DEBUG_DCD JIG_ON_IF DEBUG_DSR DEBUG_RI TA_VEXT
R301 220K
R302 220K
R303 220K
R304 220K R305 R306 R307 R308 R309 R310 R311 R312 R313 R314 R315 R317 R316 1K 1K 1K 1K 1K 1K 1K 1K 1K 1K 0 1K 1K DLC_DETECT SDS_TXD SDS_RXD DEBUG_TXD DEBUG_RXD VCCD DEBUG_DTR GND DEBUG_CTS DEBUG_RTS GND DEBUG_DCD JIG_ON VTEST DEBUG_DSR DEBUG_RI VEXT VEXT
CN300 1004-0018-399 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 NC NC
7 2 8 3
1 7 2 8
1 7 2 8 3
ZD305 GMF05C-HS3 6V
I/F CONNECTOR
Engineer F Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 1 2 3 4 5 Date Changed 6
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 3 of 9
2005.01.27
QA CHK 7
7-19
YMU_SPK1P
D(2)
D(3)
D(4)
D(5)
D(6)
D(7)
U402 NLAS4684MNR2 10 9 8 NO2 COM2 IN2 NC2 GND GND 11 C404 100NF 16V VCC NO1 COM1 IN1 NC1 1 2 3 4 5
R401 100K 25 24 23 22 21 20 19 18 17
SPOUT2
SPOUT1
D2
D3
D4
D5
D6
D7
MTR
SPVSS
33 26 27 28 29 30 31 32 C406 NC 34
36 16 15 14 13 12 11 C405 22NF 16V R406 6.8K R404 0 C401 150PF 50V R405 47K C402 10UF 10V C403 100NF 16V B VBAT
YMU_SPK1P
7 6
V403
R419 NC
VREF
PLLC
CLKI
IOVDD G 1
HPOUT-L/MONO 10
/RST
VDD
/IRQ
VSS
LED
NC
35
C408 220PF 50V CLK13M_YMU R408 100K,1% MICOUTP C MICINP C413 47PF 50V MICINN MICOUTN R412 100K,1% R411 10K,1% VCCA C421 NC C420 220NF 10V R413 1.8K R415 910 L402 27nH V411 VC040205X150R 5.6V,20A C417 220NF 6.3V C418 1NF 50V C416 4.7UF 6.3V C419 100NF 16V R410 10K C414 22PF 50V C415 18PF 50V R409 10K,1% C409 NC C410 33PF 50V YMU_LED YMU_IRQ RST R407 3.3K C407 100NF 16V VCCD
L401 27nH
R414 2.7K
R416 0 D
R418 1.8K
R421 30
CN401 7000-2.5G-DB1-A
JACK_IN
AOUTBN AUXOUTP R424 43K E VCCA VCCD ZD304 GMF05C-HS3 6V 1 7 2 8 R439 1K 3 R426 R435 18K NC C431 22PF 50V 6 5 4 C430 10UF 6.3V R423 30 R427 1K C433 56PF 50V C432 33PF 50V C434 56PF 50V R420 NC
R425 0 C427 NC
1 R437 6.2K
F AUDIO
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 4 of 9
2005.01.27
QA CHK 7
7-20
VCCD
VCC_1.8A
A(1:23) U500 A(23) A(22) A(21) A(20) A(19) A(18) A(17) A(16) A(15) A(14) A(13) A(12) A(11) A(10) A(9) A(8) A(7) A(6) A(5) A(4) A(3) A(2) A(1) F6 D5 C5 A3 E5 G3 G4 B3 A5 A6 A7 A8 A4 B5 B6 B4 G5 G6 H4 H5 G7 G8 G9 H6 A23 A22 A21 A20 A19 A18 A17 A16 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 D9 SC-VCC D10 F-VCC E7 F-VCC A10 VCCQ DQ15 DQ14 DQ13 DQ12 DQ11 DQ10 DQ9 DQ8 DQ7 DQ6 DQ5 DQ4 DQ3 DQ2 DQ1 DQ0 B7 B9 C7 D7 E6 E8 F7 F8 B10 C8 C10 C9 E10 E9 F10 F9 D(0:15) D(15) D(14) D(13) D(12) D(11) D(10) D(9) D(8) D(7) D(6) D(5) D(4) D(3) D(2) D(1) D(0)
FLASH_RESET R501 10 C505 10NF 16V CP_CSRAMEN CP_CSROMEN CP_CSROM2EN R502 0 C506 NC VCC_1.8A
E3 F3 F4 H9 B8 C3 C4 D4 G10 H7 H3 D8 E4
_F-WP _LB _UB _OE _SC-WE _F-WE _F-RY/BY _RST _SC-CE1 _F-CE0 _F-BE1 MODE VPP
NC NC NC NC NC NC NC NC NC NC NC NC NC NC
LRS18B0
ALIMENTAO
MEMORY
Engineer F Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 1 2 3 4 5 Date Changed 6
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 5 of 9
2005.01.27
QA CHK 7
7-21
10
11
12
JTAG
A
VCCD
VCC_1.8A
VCC_1.8A
VCCD
VRTC 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
CN901 JTAG-32PIN TR_RST DSP_TDO DSP_TDI DSP_TMS DSP_TCK DSP_RWN VBAT JIG_ON SDS_RXD SDS_TXD 1 TRST 1 2 TDO 2 3 TDI 3 4 TMS 4 5 TCK 5 6 F-WE 6 V_BATT GND 7 8 GND V_BUS HP/POWER D+ 9 10 DRXD SPK+ 11 TXD 12 SPK28 13 MIC+ 29 14 MOT+ 30 15 15 31 16 ANT 16
VCC_1.8A
R618 10K YMU_LED A(22) A(23) C606 27PF 50V C608 10NF 16V
J_ANT
1 NC 2 NC
D(0:15) D(0) D(1) D(2) D(3) D(4) D(5) D(6) D(7) D(8) D(9) D(10) D(11) D(12) D(13) D(14) D(15) A(0) A(1) A(2) A(3) A(4) A(5) A(6) A(7) A(8) A(9) A(10) A(11) A(12) A(13) A(14) A(15) A(16) A(17) A(18) A(19) A(20) A6 B5 F8 F7 C5 D6 E7 D5 C4 B4 B3 C1 C2 D2 D3 E3 B13 F11 E14 D15 B15 C14 A16 A15 B17 C17 D16 F14 G14 G13 G17 J12 K12 K13 K14 L14 L15 L16 A12 A13 M15 M14 M11 N14
A(0:20)
XCP_D0 XCP_D1 XCP_D2 XCP_D3 XCP_D4 XCP_D5 XCP_D6 XCP_D7 XCP_D8 XCP_D9 XCP_D10 XCP_D11 XCP_D12 XCP_D13 XCP_D14 XCP_D15
VDDE VDDE VDDE VDDE VDDE VDDE VDDE VDDE VDDE VDDE
VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
TDO TRST TDI TMS TCK CKO IOBIT#2 IOBIT#1 INT#0 IO7 RWN AB#8 AB#7 AB#6 AB#5 AB#4 AB#3 AB#2 AB#1 AB#0 DB#15 DB#14 DB#13 DB#12 DB#11 DB#10 DB#9 DB#8 DB#7 DB#6 DB#5 DB#4 DB#3 DB#2 DB#1 DB#0 XTIC_MODE XCPTSTSTOP_CKO
F12 F15 H12 G12 H13 G15 L12 K11 N4 R12 U5 T17 T14 R14 P12 P11 N11 R13 M10 U13 P10 R11 T11 U11 M8 N8 N7 P7 M6 R7 T7 U7 P6 R6 U6 P5 D12 M12 ICHRG R617 R611 100K NC
LED_EN
D A(21)
R608 47K
XCP_A0_BEON XCP_A1 XCP_A2 XCP_A3 XCP_A4 XCP_A5 XCP_A6 XCP_A7 XCP_A8 XCP_A9 XCP_A10 XCP_A11 XCP_A12 XCP_A13 XCP_A14 XCP_A15 XCP_A16 XCP_A17 XCP_A18 XCP_A19 XCP_A20 XCP_A21 XCP_CSROMEN XCP_CSRAMEN XPA0/CS1N XPA1/CS2N XPA2/CS3N XPA3/CS4N
DSP_AB(8) DSP_AB(7) DSP_AB(6) DSP_AB(5) DSP_AB(4) DSP_AB(3) DSP_AB(2) DSP_AB(1) DSP_AB(0) DSP_DB(15) DSP_DB(14) DSP_DB(13) DSP_DB(12) DSP_DB(11) DSP_DB(10) DSP_DB(9) DSP_DB(8) DSP_DB(7) DSP_DB(6) DSP_DB(5) DSP_DB(4) DSP_DB(3) DSP_DB(2) DSP_DB(1) DSP_DB(0)
U600 TR09WQTKE5IN3B-DT
CP_CSROMEN CP_CSRAMEN CP_CSROM2EN LCD_CS DLC_DETECT YMU_EN E CP_WEN CP_OEN DEBUG_DCD UPPER_BYTE INTRQ VCCD FLIP_SNS YMU_IRQ R609 100K
VCCB
D11 XAG3 E11 XAG2 A11 XAG1 B11 XAG0 XBSWN X1RTC X2RTC XRTCALARM_N XOSC32OUT B7 A7 D10 E8 C6
XCP_KB0/SIN0 XCP_KB1/SIN1 XCP_KB2/SIN2 XCP_KB3/SIN3 XCP_KB4/SIN4 XCP_KB5/SOUT0 XCP_KB6/SOUT1 XCP_KB7/SOUT2 XCP_KB8/SOUT3 XCP_KB9/SOUT4
K5 XPA11/IRDARX N1 XPA12/IRDATX
G6 G3 XPA13_TX1 XPA14_RX1
F3 XPA30_IM0 E1 XPA31_IM1
H4 XPA15/TX0 L3 XPA16/RX0
OSC600 MC-146(32.768KHz,20ppm)
G5 XPA28_IOM0 F1 XPA29_IOM1
TR_RST
R604 33K,1%
L4 L5 M4 T1 R2 T3 U3 P3 T4 N3
D7 G8 C7 F9 D13
R605 33K,1%
KEY_COL(0:4) F KEY_COL(0) KEY_COL(1) KEY_COL(2) KEY_COL(3) KEY_COL(4) KEY_ROW(0) KEY_ROW(1) KEY_ROW(2) KEY_ROW(3) KEY_ROW(4)
KEY_ROW(0:4)
CP_TDO TR_RST CP_TDI CP_TMS CP_TCK DEBUG_DSR EAR_SWITCH KEY_LED_EN JACK_IN PWR_KEEP SIMRST DEBUG_RI FLASH_RESET
R602
0
AUDIO_AMP_EN LED_EN CHG_ON UP_CS UP_SCLK
R616
KEYDOME_HOLE G7 G8
SIDEKEY_HOLE TP9
TRIDENT
BOARD_HOLE H G1 G2 G3 G4 Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 1 2 3 4 5 6 7 8 9 Date Changed Time Changed 3:17:44 pm QA CHK 11 REV 2.4 Drawing Number Sheet 12 of 9 TITLE Engineer H
SAMSUNG ELECTRONICS
Size A2
SGH-X480
6
2005.01.27
10
7-22
D701 SSC-SB104 B
D702
D703
D704
D705
D706
D707
D708
D709
D711
VCCD
VCCD
KEY_BL1 R715 100K R713 0 FLIP_SNS U702 A3212ELH-SAMSUNG 2 OUT VCC GND 3 C703 100NF 10V 1
L701 BLM15AG102SN1D
KEY_COL(4:0)
U703 VBAT VCCD SEND KEYPAD CLEAR KEYPAD 1 1 2 1 2 4 3 VDD CE VOUT GND 1 2 LVCC
KEY_ROW(4:0)
1 KEYPAD 1 KEY_ROW(1) 2
2 KEYPAD 1 2
3 KEYPAD 1 2
UP KEYPAD 1 2
VOL701 NEW_VOLUME_KEY 1 2 3 4 7 KEYPAD 1 KEY_ROW(3) * KEYPAD 1 KEY_ROW(4) 2 0 KEYPAD 1 2 SH KEYPAD 1 2 RIGHT KEYPAD 1 2 F2 KEYPAD 1 2 V714 V715 V716 uClamp0501H 6V 2 8 KEYPAD 1 2 9 KEYPAD 1 2 LEFT KEYPAD 1 2 F1 KEYPAD 1 2
4 KEYPAD 1 KEY_ROW(2) E 2
5 KEYPAD 1 2
6 KEYPAD 1 2
DOWN KEYPAD 1 2
ALIMENTAO
VC040205X150R 5.6V,20A V707 V708 V709 V710 V711 F Engineer Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 1 2 3 4 5 Date Changed 6
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 7 of 9
2005.01.27
QA CHK 7
7-23
C814 100NF 10V R808 0 L800 NC C802 39PF 50V C803 10PF 50V C816 0.75PF 50V 17 RFIPP 18 RFIPN BIN 19 RFIDP BQP 4 RTX_QN 3 SERDAT 2 SERLE 1 SERCLK SCLK _SEN SDIO RFIEN RFIAP RFIAN 23 24 (MURATA) L806 6.8nH C807 1.2PF 50V C809 1.2PF 50V L803 12nH C808 10PF 50V BQN U801 SI4210-GM RFIDN 21 RFIEP (MURATA) L802 27nH 20 C804 1PF 50V C805 1PF 50V (MURATA) L804 9.1nH C817 0.75PF 50V F801 FAR-F6EB-1G9600-B2BW 3 OUT 1 IN 4 OUT G G L805 5 2 3.9nH
GSM_PAM_IN
G SM D CS
B
DCS_PAM_IN
10
11
12
13
14
15
16
_PDN
_RESET
GND
VDD
VDD
RFOL
VIO
RFOH
T801
RTX_IP
T803
RTX_QP
PCS
DCSRX
F800 FAR-G6EE-1G8425-Y2PQH 6 OUT GSM 7 OUT 8 OUT DCS 9 OUT G G G G 10 5 3 2 EGSMRX 1 IN 4 IN L807 6.8nH C806 4PF 50V
D CS G SM
C
35 34
33
32
31
30
29
28
27
26
R803 NC
R804 NC
R805 NC
R807 0
XOENA
XMODE
XTAL1
XTAL2
GND
XDIV
VDD
VDD
XEN
NC
NC
AFC
3 2 D
4 1 U802 CX3225SB-H2827
C819 10PF
50V
CLK13M_TR
CLK13M_MC CLK13M_YMU
1) Toyocom & KSS to be reviewed 2) Toyocom samples to be reviewed starting 5/26/04 ; to coordinate with Toyocom on behalf of Mr.Park/Samsung
Engineer F Drawn by R&D CHK DOC CTRL CHK MFG ENGR CHK Changed by user8 1 2 3 4 5 Date Changed 6
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 8 of 9
2005.01.27
QA CHK 7
7-24
CON901 KMS-510
ANT900
ANT901
G VBAT 4
C 3
A 2
L904 33nH
C902 NC
G SM
1 3 8 9 10 11 12 13 14 15 16 17
L901 6.8nH
L903 33nH
VBATT
VBATT
NC NC NC NC NC NC NC NC NC NC NC NC
G SM
C
NC NC NC NC NC NC NC NC NC NC NC NC
R902 22 GSM_PAM_IN 48
43
42
22 23 24 25 26 27 28 29 33 36 38 44 6
F900 ESHS-C085TK
GSM850/900IN
GSM850/900OUT
47
L902 1.0NH
DCSRX PCSRX
46
1 3 5 7 11
VCC1GSM
GND GND
D CS
DCS_PAM_IN
U900 RF5146
TX_BAND_SEL 40 BANDSEL
D CS/ PCS
D 51
GND 52 GND
VC1 Tx(DCS) H L L
VC2 L H L
VCC3DCS/PCS
VCC2DCS/PCS
VCC1DCS/PCS
45
VRAMP
GND GND
53 54
VCC2GSM
VCC3GSM
VCCOUT
VCCOUT
Tx(GSM) RX
18
19
20
21
35
39
RF_TX_DCS
SAMSUNG ELECTRONICS
TITLE: Size A3
SGH-X480
REV 2.4 Drawing Number 8 Sheet 9 of 9
Changed by user8 1 2 3 4 5
Date Changed 6
2005.01.27
QA CHK 7
7-25
ANOTAES
ANOTAES
Setembro 2005
7-26