Welcome to Scribd, the world's digital library. Read, publish, and share books and documents. See more
Download
Standard view
Full view
of .
Save to My Library
Look up keyword
Like this
2Activity
0 of .
Results for:
No results containing your search query
P. 1
arkom

arkom

Ratings: (0)|Views: 157|Likes:
Published by Iwan Gunawan

More info:

Published by: Iwan Gunawan on Jun 18, 2012
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as DOCX, PDF, TXT or read online from Scribd
See more
See less

11/13/2013

pdf

text

original

 
I Pendahuluan
RISC
Reduced Instruction Set Computer atau “ Komputasi set Instruksi YANGDisederhanakan“ Pertama Kali di gagas oleh John Cocke, Peniliti dari IBM di Yorktown , NewYork 
pada tahun 1974 , saat ia membuktikan bahwa 20% Instruksi pada sebuah Prosesor, ternyatamenangani 80% dari kerja seluruhnya. Komputer pertama yang menggunakan Konsep RISC iniadalah IBM pc/xt pada era 80-an, Istilah RISC sendiri pertama kali di populerkan oleh DavidPetterson , pengajar pada University of California di Barkely.Definisi RISC
RISC yang jika di terjemahkan berarti “komputasi Kumpulan Instruksi yang di sederhanakan”
merupakan sebuah arsitektur komputer atau arsitektur komputasi modern dengan instruksi
 – 
instruksidan jenis eksekusi yang paling sederhana. Arsitekture ini di gunakan pada komputer dengan kinerjatinggi seperti komputer vektor, selain di gunakan dalam komputer vector, desain ini juga diimplementasikan pada prosesor komputer lain.Instruksi komputasi diatur dikurangi, atau RISC (/ r
ɪ
sk /), adalah sebuah desain CPU strategiyang didasarkan pada wawasan yang disederhanakan (sebagai lawan kompleks) instruksi dapatmemberikan kinerja yang lebih tinggi jika kesederhanaan ini memungkinkan eksekusi jauh lebih cepatdari setiap instruksi. Sebuah komputer yang didasarkan pada strategi ini adalah satu set instruksikomputer berkurang (juga RISC). Ada banyak usulan untuk definisi yang tepat, [1] tetapi istilah iniperlahan digantikan oleh arsitektur beban-toko yang lebih deskriptif. Terkenal RISC keluargatermasuk DEC Alpha, AMD 29K, ARC, ARM, Atmel AVR, Blackfin, MIPS, PA-RISC, Power(termasuk PowerPC), SuperH, dan SPARC.Beberapa aspek dikaitkan dengan RISC desain berlabel pertama sekitar 1975 meliputipengamatan bahwa memori-terbatas penyusun waktu itu sering tidak mampu mengambil keuntungandari fitur dimaksudkan untuk memudahkan perakitan coding manual, dan bahwa mode pengalamatankompleks mengambil banyak siklus untuk melakukan karena untuk mengakses memori tambahanyang dibutuhkan. Dikatakan bahwa fungsi-fungsi seperti akan lebih baik dilakukan oleh urutaninstruksi sederhana jika hal ini dapat menghasilkan implementasi cukup kecil untuk meninggalkanruangan untuk register banyak, [2] mengurangi jumlah akses memori lambat. Dalam desainsederhana, kebanyakan instruksi panjang seragam dan struktur yang sama, operasi aritmatika dibatasiuntuk register CPU dan hanya terpisah memuat dan menyimpan instruksi memori akses. Properti inimemungkinkan keseimbangan yang lebih baik dari tahap pipa dari sebelumnya, membuat RISC pipasecara signifikan lebih efisien dan memungkinkan frekuensi clock yang lebih tinggi.
II Penggunaan RISC pada ARM ( Advanced RISC Machine )
Arsitektur ARM merupakan arsitektur prosesor 32-bit RISC yang dikembangkan oleh ARMLimited. Dikenal sebagai Advanced RISC Machinedimana sebelumnya dikenal sebagai Acorn RISCMachine. Pada awalnya merupakan prosesor desktop yang sekarang didominasi oleh keluarga x86.Namun desain yang sederhana membuat prosesor ARM cocok untuk aplikasi berdaya rendah. Hal inimembuat prosesor ARM mendominasi pasar mobile electronic dan embedded system dimanamembutuhkan daya dan harga yang rendah.Pada tahun 2007, sekitar 98% dari satu miliar mobile phone yang terjual menggunakan setidaknyasatu buah prosesor ARM. Dan pada tahun 2009, prosesor ARM mendominasi sekitar 90% dari

You're Reading a Free Preview

Download
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->