P. 1
2-4-compuertasand-or-120911191601-phpapp01

2-4-compuertasand-or-120911191601-phpapp01

|Views: 1|Likes:
Published by Obed Maldonado

More info:

Published by: Obed Maldonado on Aug 28, 2013
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as PDF, TXT or read online from Scribd
See more
See less

06/13/2015

pdf

text

original

Universidad Politécnica de Chiapas

Ing. Biomédica Fundamentos de Electrónica Ing. Othoniel Hernández Ovando

COMPUERTAS AND/OR

1 Suchiapa, 31 de Enero de 2012

11/09/2012 2 .Este tema está limitado al análisis de los niveles de voltaje. y no se incluye un análisis detallado de álgebra booleana o de lógica positiva y negativa.

11/09/2012 3 .NIVELES LÓGICOS: En los circuitos digitales es muy común referiste a las entradas y salidas que estos tienen como si fueran altos o bajos. el "1" se supondría que tiene un voltaje de +5 voltios y el "0" voltios. (niveles lógicos altos o bajos). A la entrada alta se le asocia un "1" y a la entrada baja un "0". Lo mismo sucede con las salidas. Si estuviéramos trabajando con circuitos integrados TTL que se alimentan con +5 voltios.

Compuerta OR 11/09/2012 4 .

en tanto que una entrada de 0V tiene asignado un “0”. 11/09/2012 5 . esto es el nivel de 10V tiene asignado un “1” para el algebra booleana.Una compuerta OR es tal. que el nivel de voltaje de salida será de 1 si alguna o ambas entradas son 1. La salida es de 0 si ambas entradas están en el nivel 0. La figura muestra una compuerta OR positiva.

11/09/2012 6 .3V El nivel de voltaje de salida no es de 10V como se definió para una entrada de 1.Al hacer un análisis de la red mostrada. encontramos que: VO = E – VD1 = 10V – 0.3V es lo suficientemente grande para ser considerado como 1. pero el 9.7V = 9.

Tabla de Verdad – Compuerta OR: 7 .

Compuerta AND 11/09/2012 8 .

Una compuerta AND es tal. esto es el nivel de 10V tiene asignado un “1” para el algebra booleana. que el nivel de voltaje de salida será de 1 si ambas entradas son 1. La salida es de 0 si una o más entradas están en el nivel 0. 11/09/2012 9 . La figura muestra una compuerta AND positiva. en tanto que una entrada de 0V tiene asignado un “0”.

11/09/2012 10 .Al hacer un análisis de la red mostrada.7V A pesar de que no hay 0V como se especifico antes para el nivel 0. encontramos que: VO = VD2 = 0. el voltaje de salida es lo suficientemente pequeño para poder considerarlo en un nivel 0.

Tabla de Verdad – Compuerta OR: 11 .

Práctica 1 11/09/2012 12 .

Materiales: • 4 diodos 1N4004. • 2 Resistencia 470 Ω. • 1 Fuente de alimentación. • 1 Resistencia 1 KΩ. • 2 Diodo LED. Equipo . • 1 Multímetro.Herramientas: • 1 Protoboard. • Cables UTP para conexiones. • Pinza de corte y de punta. 13 . • 1 Osciloscopio.

Compruebe la tabla de compuertas OR y/o AND: verdad de las 14 .

You're Reading a Free Preview

Download
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->