You are on page 1of 8

Lyce.

Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

CHAP : A.3 Leon : A.3.1

LOGIQUE SEQUENTIELLE
LES COMPTEURS

Partie : Automatique Dure : 8 heures

I. MISE EN SITUATION

Prsentation du systme technique : Horloge numrique


Une des applications les plus courantes des compteurs est lhorloge numrique, c'est--dire une horloge o lheure du jour est indique au moyen de chiffres : deux chiffres pour les heures, deux chiffres pour les minutes et deux chiffres pour les secondes.

Dcodeur

Dcodeur

Dcodeur

Dcodeur

Dcodeur

Dcodeur

Remarque : Dans le cas des horloges numriques pile, le signal dhorloge est fourni gnralement par un oscillateur quartz.
Carte relle dune horloge numrique

Compteur modulo..

Compteur modulo..

Compteur Modulo..

Horloge 1Hz

Section des heures Section des minutes Section des secondes

Schma synoptique dune horloge numrique

II. RAPPEL 1- Dfinition dun compteur : Cest un dispositif lectronique qui rsulte de lassemblage dun ens emble combinatoire (.) et squentiel (..) cadenc par un signal dhorloge H (information compter). Le cycle de fonctionnement progresse dans un sens ou dans lautre : Sens croissant : ---- ... Sens dcroissant : ---- ... Il est possible davoir un dispositif qui ralise les deux fonctions. On rencontre deux types de compteur : - Compteur . (Vu en 3me Sc.T) - Compteur . (Lobjectif de cette leon) 2- Modulo dun compteur : Aussi appele capacit du compteur, cest le nombre dtats de sortie du compteur. Pour un compteur rgulier (partant de 0 et avec un pas unitaire : 0, 1, 2, 3 ..), on peut exploiter le modulo N pour dterminer le nombre de bascules n et on a : .. < N ..
Exemple 1: Compteur modulo 7 : .... Exemple 2: Dcompteur modulo10 : ...

On peut dterminer le nombre de bascules autrement : il suffit de convertir en binaire le plus grand nombre figurant dans le cycle de comptage ; le nombre de bits de ce dernier est gale au nombre de bascules. 3- Compteur asynchrone : Cest une mise en cascade de bascules T. Le signal dhorloge est appliqu seulement sur lentre H de la premire bascule (sortie de poids le plus faible LSB). Pour les autres bascules,
Document lves ----------------------------- 2012 2013 ---------------------- Page 1/8

Lyce.Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

lentre dhorloge de chacune est relie la sortie normale ou complmente de la bascule prcdente et on a : Fonction Comptage Dcomptage
Remarque : Une bascule T peut tre ralise base de bascule RS, JK ou D.

Horloge FD

Horloge FM

4- Tables des transitions des diffrentes bascules : Transitions Bascule RS R= R= R= R= S= S= S= S= Bascule JK J= J= J= J= K= K= K= K= Bascule D D= D= D= D=

: . : .... 0 : . 1 : .

III. COMPTEUR / DECOMPTEUR SYNCHRONE: 1- Signal dhorloge : toutes les entres dhorloge des diffrentes bascules. 2- Synthse dun compteur synchrone :

Le signal dhorloge est appliqu simultanment sur

Q B0 Q

Q B1 Q

Q B2 Q

La mthode de rsolution dun tel problme consiste :

- Dterminer le nombre ncessaire de bascules utiliser. - Etablir la table de comptage et transitions. - Choisir le type de la bascule et mettre en quations les entres de commande des diffrentes bascules. - Tracer le logigramme. 3- Exemples dapplications : Exemple N1 : Compteur synchrone modulo 6 o Nombre de bascules :
Mthode N1 : . Mthode N2 : .

o Table de comptage et transitions : Etat actuel Etat futur Transitions


n n n n+1 n+1 n+1

(B)10
0 1 2 3 4 5

Q2
0

Q1
0 0

Q0
0 1 0

(B)10

Q2

Q1

Q0

T2

T1

T0

Document lves ----------------------------- 2012 2013 ---------------------- Page 2/8

Lyce.Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

o Equations et schma de cblage : Choisissons des bascules D:

Q1 Q0 Q2
0 1 00 01 11 10

Q1 Q0 Q2
0 1 00 01 11 10

Q1 Q0 Q2
0 1 00 01 11 10

D0 =
Logigramme:
Q0 D0 S Q0
CLK R Q0

D1 =

D2 =

Q1 D1 S Q1
CLK R Q1

Q2 D2 S Q2
CLK R Q2

H0

H1

H2

Exemple N2 : Dcompteur synchrone dont le cycle pair (6 4 2 0) o Nombre de bascules : o Table de comptage et transitions : Etat actuel (Q n) (B)10 0 2 4 6 o Equations et schma de cblage : Choisissons des bascules JK: Q2n Q1 n Q0 n (B)10 Etat futur (Q n+1) Q2 n+1 Q1 n+1 Q0 n+1 Transitions T2 T1 T0

Q1 Q2 Q0
0 1 00 01 11 10

Q1 Q2 Q0
0 1 00 01 11 10

Q1 Q2 Q0
0 1 00 01 11 10

J0 =

J1 =

J2 =

Q1 Q2 Q0
0 1 00 01 11 10

Q1 Q2 Q0
0 1 00 01 11 10

Q1 Q2 Q0
0 1 00 01 11 10

K0 =

K1 =

K2 =

Document lves ----------------------------- 2012 2013 ---------------------- Page 3/8

Lyce.Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

Logigramme:
Q0
H0

Q1
H1

Q2
H2

J0 S Q0 K0 R Q0
CLK

J1 S Q1 K1 R Q1
CLK

J2 S Q2 K2 R Q2
CLK

*Autre exemple: Voir Manuel de cours pages 61 et 64.

Activit 1 page 47 (M.A.)


IV. COMPTEUR / DECOMPTEUR synchrone & asynchrone base de Circuit Intgr: IV.1- Prsentation: La plupart des compteurs intgrs, quils soient synchrone (la plupart des cas) ou asynchrone prsentent des fonctionnalits puissantes telles que :
- la remise zro et la remise pleine capacit ; - le pr-chargement parallle ; - le choix entre le mode compteur ou dcompteur ; etc.. N.B : il est primordial de lire la documentation technique et surtout aux tables de fonctionnement, tables de vrit et aux chronogrammes donns par le constructeur. Exemples des compteurs base des Circuits Intgrs:

Exemple de dsignation des broches de CI : 74192

14 : Entre deffacement (RAZ). 11 : Entre de chargement


parallle.

2, 3, 6 et 7 : sorties de
comptage ou de dcomptage.

1, 9, 10 et 15 : entres de
programmation.

4 : horloge en mode dcompteur. 12 : fin de comptage. 5 : horloge en mode compteur. 13 : fin de dcomptage.

Document lves ----------------------------- 2012 2013 ---------------------- Page 4/8

Lyce.Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

IV.2- Exercices dapplications : Exercice N1 : 1. Le C.I 74LS293 cest un compteur binaire asynchrone contenant...bascules donc ...bits. 2. Pour obtenir le cycle le plus long lentre ..... doit tre connecte la sortie ... 3. Effectuer le cblage suivant de manire raliser un compteur asynchrone modulo 12.
J=K=1
10 CKA J
Clock

QA 9 Q J
Clock

QB 5 Q J
Clock

QC 4 Q J
Clock

QD 8 Q

K R 12 MR 1 13 12 MR 2 11

K R K
CKB

K R K

K R K

4. Pour un compteur binaire asynchrone modulo 42: a- Dterminer le nombre des bascules utiliser:... b- Justifier le nombre de circuit intgr utiliser:....... c- Dterminer lquation de RAZ:..

Horloge

Exercice N2:
On donne le CI suivant :

74 HC193 : Compteur / dcompteur binaire synchrone.


Etat des entres
MR UP DN PL D0

Donnes parallles
D1 D2 D3 Q0

Sorties
Q1 Q2 Q3

cascade
TCU TCD

1 0 0 0

Travail demand :

X X X X X X X 0 0 0 0 X X 1 X X X X D0 D1 D2 D3 FM 1 0 X X X X Comptage 1 FM 0 X X X X Dcomptage - FM : front montant du signal dhorloge. - X : tat indiffrent (0 ou 1).

1 1 X X

1 1 X X

1. Dduire le modulo maximal de ce circuit :...... 2. Pour un compteur modulo 27, justifier le nombre de circuit intgr utiliser :
Document lves ----------------------------- 2012 2013 ---------------------- Page 5/8

Lyce.Feriana // Labo : GE

4me Sc.T

Prof : Mr Raouafi Abdallah

3. Complter le schma de cblage suivant fin de raliser un compteur modulo 6 en utilisant


lentre PL puis lentre MR pour la remise 0.
15 1 10 9 5 4 11 14 D0 D1 D2 D3 UP DN PL MR Q0 Q1 Q2 Q3 TCU TCD 3 2 6 7 12 13 15 1 10 9 5 4 11 14 D0 D1 D2 D3 UP DN PL MR Q0 Q1 Q2 Q3 TCU TCD 3 2 6 7 12 13

74HC193

74HC193

4. Complter le schma de cblage suivant fin de raliser un compteur modulo 20 en utilisant lentre MR pour la remise 0 et TCU pour la mise en cascade.

15 1 10 9 5 4 11 14

D0 D1 D2 D3 UP DN PL MR

CI1

Q0 Q1 Q2 Q3 TCU TCD

3 2 6 7 12 13

15 1 10 9 5 4 11 14

D0 D1 D2 D3 UP DN PL MR

CI2

Q0 Q1 Q2 Q3 TCU TCD

3 2 6 7 12 13

74HC193

74HC193

5. Complter le schma de cblage suivant fin de raliser un compteur modulo 36 en utilisant


lentre PL pour la remise 0 et TCU pour la mise en cascade.

15 1 10 9 5 4 11 14

D0 D1 D2 D3 UP DN PL MR

CI1

Q0 Q1 Q2 Q3 TCU TCD

3 2 6 7 12 13

15 1 10 9 5 4 11 14

D0 D1 D2 D3 UP DN PL MR

CI2

Q0 Q1 Q2 Q3 TCU TCD

3 2 6 7 12 13

74HC193

74HC193

Document lves ----------------------------- 2012 2013 ---------------------- Page 6/8

Lyce.Feriana // Labo : GE

4me Sc.T2

Prof : Mr Raouafi Abdallah

Exercice N3: On donne le chronogramme de fonctionnement du compteur / dcompteur en circuit intgr 4510.
CP CE

U/D
MR PL P0 P1

P2

P3

Q0 Q1 Q2 Q3 TC 0 1 2 3 4 5 6 7 8 9 8 7 6 5 4 3 2 1 0 0 9 6 7 0

I. Etude sur un seul circuit intgr 4510 :


Complter les tableaux suivants : Mot binaire (P4P3P2P1) Etats des entres MR=0 et PL=1 MR=1 et PL=0 Mot binaire (Q4Q3Q2Q1) Mot dcimal
Modulo maximal . Mode compteur . Mode de fonctionnement .. Mode dcompteur ..

0101

II. Etude sur deux circuits intgrs 4510 lis en cascade: Compteur modulo 24.
1. Justifier le nombre de circuit intgr utiliser :.......... 2. Dterminer lquation de RAZ :. 3. Complter alors le schma de cblage ci-dessous, et dafficher impulsion sur un bouton poussoir (chargement parallle). le nombre 15 chaque

4. Lors de simulation, mettre CI=0 et dduire son rle :.... Document lves ----------------------------- 2011 2012 ---------------------- Page 7/8

Lyce.Feriana // Labo : GE

4me Sc.T2

Prof : Mr Raouafi Abdallah

Exercice N4:
Extrait de document technique de circuit intgr 4029.

X : Etat indiffrent (0 ou 1). H : 1 logique. L : 0 logique. BIN : Mode binaire. DEC : Mode dcimal. 1- Dduire le modulo maximal de deux circuits en cascade en mode BCD : ..... 2- Dduire le modulo maximal de trois circuits en cascade en mode Binaire : .. 3- Justifier le nombre de CI utiliser pour raliser un compteur modulo 10 pour les deux modes.
**Mode binaire : ....

**Mode BCD : ..

4- Complter, les schmas de cblages suivants fin de raliser un compteur binaire modulo 10, un compteur BCD modulo 5 puis un dcompteur binaire modulo 8.

5- Complter le schma de cblage fin de raliser un mme compteur modulo 14 en mode BCD. CU: Unit CU : Circuit CiCrcuit Unit CD: Dizaine CD : Circuit Circuit Dizaine

HORLOGE

Horloge

BON TRAVAIL

+Vcc+Vcc

CU

CD

Document lves ----------------------------- 2011 2012 ---------------------- Page 8/8