Circuito Nominal Usando KCL para obtener la corriente entrada-salida : = + 2
[4]
Sustituyendo [2] y [3] en [4] = + =
+[(1+ ) + ] 2 2 2 (1 + ) + (1 + ) 4 2
Modelo para lnea media
Circuito Nominal Por lo tanto los parmetros ABCD pueden ser obtenidos de las siguientes ecuaciones :[3]y[5];
Modelo para lnea media
Circuito Nominal Las contantes ABCD son complejas y como el modelo es una red simtrica de dos puertos: A=D El determinante de la matriz de transmisin es unitario(1). AD-BC=1 (Favor pruebe esto!)
Surge Impedance Loading (SIL)
Cuando una lnea esta cargada por un terminal con una impedancia igual a su impedancia caracterstica, la corriente de recepcin en el extremo final es = = Para una lnea sin perdidas , puramente resistiva. La carga correspondiente a la surge impedance a voltaje nominal se le conoce como: the surge impedance loading(SIL).
; =
Surge Impedance Loading (SIL)
Surge Impedance Loading (SIL)
SIL es una medida usual para determinar la capacidad de una lnea pues indica cuando los requerimientos de potencia reactiva son bajos. Para cargas significativamente mayores que el SIL, el capacitor paralelo quiz necesite minimizar la cada de tensin a lo largo de la lnea. Mientras que para cargas muy inferiores al SIL ,quiz se requieran inductores paralelos.
Capacidad de transmisin de potencia
La capacidad de manipulacin de potencia de una LT esta dada por: Limite trmico de carga Limite de estabilidad
Limite trmico de carga =3
Modelo de lnea larga
La capacitancia paralelo y la admitancia serie deben tratarse como cantidades distribuidas. El V y I sobre la lnea deben resolverse la ecuacin diferencial de la LT.