Professional Documents
Culture Documents
ELECTRONICA DIGITALA
CUPRINS
Sistemul de numeraie zecimal Sistemul de numeraie binar Sistemul de numeraie octal Sistemul de numeraie hexazecimal Exemple de conversii de cod Adunarea i scderea numerelor nezecimale Reprezentarea numerelor negative Inmulirea i mprirea in binar Codarea binar a numerelor zecimale Probleme si aplicatii pag.1 pag.1 pag.1 pag.2 pag.2 pag.3 pag.4 pag.4 pag.5 pag.5 pag.6 pag.6 pag.6 pag.7 pag.7 pag.7 pag.8 pag.8 pag.8 pag.9 pag.9 pag.10 pag.12 pag.14 pag.14 pag.15 pag.15 pag.16 pag.17 pag.18 pag.19 pag.19 pag.20 pag.20 pag.21 pag.22 pag.23 pag.28 pag.34 pag.45 pag.48 pag.58 pag.67 pag.68
ELECTRONICA DIGITALA
ELECTRONICA DIGITALA
CAPITOLUL 1 - SISTEME DE NUMERATIE.CODURI1.1. Sistemul de numeraie zecimal Sistemul de numeraie utilizat cel mai frecvent este sistemul de numeraie poziional. Intr-un asfel de sistem, un numr se reprezint printr-un ir de cifre n care fiecare din poziile cifrelor are o anumit pondere. Valoarea unui numr este suma ponderat a cifrelor sale, de exemplu: 1734=1x1000+7x100+3x10+4x1 Virgula zecimal face posibil utilizarea unor puteri ale lui 10 att pozitive ct i negative: 5185,68=5x1000+1x100+8x10+5x1+6x0,1+8x0,01 In general: un numr N de forma n1n0n-1n-2 are valoarea: N=n1101+n0100+n-110-1+n-210-2 adic : N =
i=n
p 1
r i
Cifra cea mai din stnga este este cifra de cel mai mare ordin sau cifra cea mai semnificativ (MSB) iar cifra cea mai din dreapta este cifra de cel mai mic ordin sau cifra cea mai puin semnificativ (LSB). 1.2 Sistemul de numeraie binar Baza de numeraie este 2 iar valoarea numrului este: B = Exemple de echivalente zecimale ale numerelor binare: 100112=1x24+0x23+0x22+1x21+1x20=1910 1000102=1x25+0x24+0x23+1x22+1x21+0x20=3410 101,0012=1x22+0x21+1x20+0x2-1+0x2-2+1x2-3=5,12510 Exemplu de transformare binar- zecimal: 179:2=89 rest 1 (LSB) :2= 44 rest 1 :2= 22 rest 0 :2= 11 rest 0 deci: 17910=10110012 :2= 5 rest 1 :2= 2 rest 1 :2= 1 rest 0 :2=0 rest 1 (MSB) 1.3 Sistemul de numeraie octal. Are baza 8. Exemple: Conversie zecimal-octal: - se fac mpriri repetate la 8 i se pstreaz restul. Rezultatul se citete de la ultimul rest spre primul (MSB). 467:8=58 rest 3 (LSB) :8= 7 rest 2 deci: 46710=7238 :2= 0 rest 7 (MSB) Conversie octal - zecimal - pornind de la relaia de reprezentare a numerelor ntr-o baz dat (8) numrul zecimal de obine prin adunarea coeficienilor puterilor lui 8. 12348=1x83+2x82+3x81+4x80=66810 Conversie binar-octal - de la dreapta spre stnga se mparte cuvntul binar n grupe de trei bii, pentru fiecare scriindu-se cifra zecimal de la 0 la 7 corespunztoare 1000110011102=100 011 001 1102 =43168 Conversie octal-binar - fiecrei cifre din cuvntul octal i corespunde o grupare de trei bii n binar. 12348=001 010 011 1002 1
i=n p 1
2 i
ELECTRONICA DIGITALA
1.4 Sistemul de numeraie hexazecimal. Are baza 8. Exemple: Conversie zecimal-hexazecimal: - se fac mpriri repetate la 16 i se pstreaz restul. Rezultatul se citete de la ultimul rest spre primul (MSB). 3417:16=213 rest 9 (LSB) :16= 13 rest 5 deci: 341710=D5916 :16= 0 rest 13 (MSB) Conversie hexazecimal - zecimal - pornind de la relaia de reprezentare a numerelor ntr-o baz dat (16) numrul zecimal de obine prin adunarea coeficienilor puterilor lui 16. C0DE16=12x163+0x162+13x161+14x160=4937410 Conversie binar-hexazecimal - de la dreapta spre stnga se mparte cuvntul binar n grupe de patru bii, pentru fiecare scriindu-se cifra zecimal de la 0 la F in hexa corespunztoare. 1000110011102= 1000 1100 1110 = 8CE16 Conversie hexazecimal-binar - fiecrei cifre din cuvntul hexazecimal i corespunde o grupare de patru bii n binar. C0DE16= 1100 0000 1101 11102 1.5 Exemple de conversii de cod. 101110110012=27318=5D916=149710 001010011102=12348=29C16=66810 10,10110010112=010,101 100 101 1002=2,54548 9F,46CH=1001 1111, 0100 0110 11002 1.5.1 Numere binare, zecimale, octale i hexazecimale. ZECIMAL 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 BINAR 0 1 10 11 100 101 110 111 1000 1001 1010 1011 1100 1101 1110 1111 OCTAL 0 1 2 3 4 5 6 7 10 11 12 13 14 15 16 17 IR DE 3BITI 000 001 010 011 100 101 110 111 HEXA 0 1 2 3 4 5 6 7 8 9 A B C D E F IR DE 4 BITI 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111
ELECTRONICA DIGITALA
1.6 Adunarea i scderea numerelor nezecimale. 1.6.1. Adunarea numerelor binare. - pentru a realiza adunarea a dou numere binare, X i Y, se adun bii cei mai puin semnificativi cu transportul iniial. Se aplic acelai procedeu tuturor biilor pe rnd pornind de la dreapta i adugnd transportul provenit de pe fiecare coloan la suma coloanei urmtoare. X 190+ Y 141 S 331 10111110+ 10001101 101001011 X 170+ Y 85 S 255 10101010+ 01010101 11111111
1.6.2. Scderea numerelor binare. - pentru a realiza scaderea a dou numere binare, X i Y, se scad bii cei mai puin semnificativi cu imprumutul iniial. Se aplic acelai procedeu tuturor biilor pe rnd pornind de la dreapta i scznd imprumutul provenit de pe fiecare coloan la diferenta coloanei urmtoare. I 0 11011010 X 21011010010Y 109 01101101 D 101 01100101 I 0 00000000 X 22111011101Y 76 01001100 D 145 10010001 cuvnt de mprumut
1.6.4. Tabla adunrii i scderii n sistemul binar. X Y Cin sau Bin 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Unde: Cin transport de la rangul inferior Cout transport spre rangul superior Bin mprumut de la rangul superior Bout mprumut spre rangul inferior Cout 0 0 0 1 0 1 1 1 Suma 0 1 1 0 1 0 0 1 Bout 0 1 0 0 1 1 0 1 Diferena 0 1 1 0 1 0 0 1
ELECTRONICA DIGITALA
1.7 Reprezentarea numerelor negative. 1.7.1. Reprezentarea prin bit de semn - numrul apare sub forma unei valori precedate de un semn care arat dac acea valoare este negativ sau pozitiv. Bitul de semn 1 reprezint un numr negativ iar bitul de semn 0 un numr pozitiv. 110101012= - 8510 010101012=+8510 011111112=+12710 111111112= - 12710 1.7.2. Reprezentarea prin complement fa de 2 - se complementeaz bit cu bit numrul pozitiv corespunztor adunndu-se la cel mai puin semnificativ bit valoarea 1. 1710= 000100012 11101110 + 11910= 011101112 10001000 + 1 1 1110111 12= - 1710 1.7.3. Reprezentarea prin complement fa de 1 - se complementeaz bit cu bit numrul pozitiv corespunztor . 100010012= - 11910
1710= 000100012 1110111 02= - 1710 11910= 011101112 100010002= - 11910 1.7.4. Adunarea i scderea complementelor fa de 2 - scderea se realizeaz prin adunarea unui numr negativ in complement fa de 2. 3+ 4 7 0011 0100 0111 - 2+ -6 -8 1110 1010 11000 6+ -3 3 0110 1101 10011 4+ -7 -3 0100 1001 1101
1.8 Inmulirea i mprirea in binar. - procedur asemntoare cu sistemul zecimal 1.8.1. Inmulirea 11x 13 33+ 11 143 1.8.2. Imprirea 217:11 11 19 107 99 8 1011x 1101 1011+ 0000 1011 1011 10001111 = 14310 11011001: 1011 1011 10011 0101 0000 1010 0000 10100 1011 10011 1011 1000 rest
ELECTRONICA DIGITALA
1.9 Codarea binar a numerelor zecimale. Cifra zecimal BCD (8421) Cu exces de 3 2421 Gray * 0 0000 0011 0000 0000 1 0001 0100 0001 0001 2 0010 0101 0010 0011 3 0011 0110 0011 0010 4 0100 0111 0100 0110 5 0101 1000 1011 0111 6 0110 1001 1100 0101 7 0111 1010 1101 0100 8 1000 1011 1110 1100 9 1001 1100 1111 1101 10 1010 0000 0101 1111 11 1011 0001 0110 1110 12 1100 0010 0111 1010 13 1101 1101 1000 1011 14 1110 1110 1001 1001 15 1111 1111 1010 1000 OBS: Codul Gray are proprietatea de adiacen, adic trecerea de la o secven binar la alta se face prin modificarea unui singur bit in scopul reducerii posibilitii apariiei de erori. Regula de producere este urmtoarea: - bitul cel mai semnificativ al codului Gray este acelai cu bitul cel mai semnificativ al codului binar. - ceilai bii ai codului Gray se produc prin sume repetate modulo2 ai biilor corespunztori din codului binar. Ex.: 0111 (binar) = 0 0+1 1+1 1+1 = 0100 (Gray) 1.10 Probleme si aplicatii 1. Efectuai urmtoarele conversii intre sistemele de numeraie: a) 11010112=?H b) 101101112=?H c) 101101002=?8 d) 10101111002=?8 e) 1740038=?2 f) 67,248=?2 g) AB3DH=?2=?10=?8 h) 9E36,7AH=?2=?10=?8 i) 71588=?2=?10=?H j) 351110=?2=?8=?H k) 432110=?2=?8=?H 2. Fiecare dintre urmtoarele operaii aritmetice este corect n cel puin un sistem de numeraie. Determinai care este baza de numeraie n fiecare caz. a) 1234+5432=6666 b) 33:3=11 c) 302:20=12,1 d) 41:3=13 e) 23+44+14+32=223 f) 3. Efectuai urmtoarele operaii: a) b) c) d) e) f) g) h) i) j) k) l) m) n) o) 11010112+101101112=?2 11111112+101111112=?2 10000112+100101012=?2 23058+21158=?8 87958+43158=?8 11011112 -101101112=?2 11010012 - 001111112=?2 23158 - 20138=?8 71158 - 80138=?8 AD59H+FE25H=?H BC35H - AE45H=?H 12310x1210=?2=?H 47310x1410=?2=?H 47310:1410=?2=?H 12310:1210=?2=?H
41 = 5
5
ELECTRONICA DIGITALA
TABEL FUNCTIONARE
PARAMETRII
+ ECC R1 D1
M
R1C D3 D4 T Y
A B
A 0 0 1 1
B 0 1 0 1
D1 cd cd cd bl
D2 cd cd cd bl
D3 bl bl bl cd
D4 bl bl bl cd
T bl bl bl cd
Y 1 1 1 0
+Ecc=+5V
D2
+ ECC A B = Y AB U0
R2 1,6K T 2
R4 130 T 3 D3
Y A B
+ 5V
Y AB =
D1
D2
R3 1K
T 4 V0
T 1 E1 E2
C
E1 E2
tranzistor "multiemitor"
PARAMETRII +Ecc=+5V Nivele logice: VOH= 2,75V VOL= 0,2V VIH= 25V VIL= 0,4 IIH=0,04mA IIL=1,6mA IOH=0,8mA IOL=16mA Tp= 10ns Pd=10mW/poarta Fan-out=10
PARAMETRII Vcc=GND VEE=-5,2V Nivele logice: VOH= -0,9V VOL= -1,7V VIH= -1,2V VIL= -1,4V fp= 1GHz Pd=25mW/poarta
Valabil pentru seria ECL10K
ELECTRONICA DIGITALA
2.4 POARTA TTL- TSL ((Three-State-Logic-structura de baza) SCHEMA TABEL FUNCTIONARE ECC + 5V A F=A EN R4 R2 R1 130 1,6K 4K D 1 0 0 1 EN T 3 1 0 0 T A 2 0 1 HZ T 1 D2 1 1 HZ Y T 4 R3 V0 1K
PARAMETRII +Ecc=+5V Nivele logice: VOH= 2,75V VOL= 0,2V VIH= 25V VIL= 0,4 IIH=0,04mA IIL=1,6mA IOH=0,8mA IOL=16mA Tp= 10ns
Pd=10mW/poarta Fan-out=10
A EN
2.5 POARTA TTL DE PUTERE CU COLECTOR IN GOL (OPEN-COLECTOR) SCHEMA TABEL FUNCTIONARE
ECC R1 4K
A
ECC2 + 30V RC
R2 3K T 2
+ 5V R4 2K
T 1
A 0 1
T1 cd bl
T2 bl cd
T3 bl cd
T4 cd bl
Y 0 1
T 4 R3 2K T 3 V0
A 0 0 1
B 0 1 0 1
T1 BL BL SAT SAT
T2 BL SAT BL SAT
T3 SAT BL B B
Y1 0 1 1 1
1 0 0 0
Y= A+ B 2 B T 2 A B Y= A+ B 1 Y= A+ B 2
ELECTRONICA DIGITALA
TABEL FUNCTIONARE
+ VDD S P SP S DP Y S N SN S DN
A 0 1
TP cd BL
TN BL cd
Y 1 0
T P A
T N
CMOS-TTL
TL T ECC + 5V R4 130 T 3 D3 T 4
T N
CMOS
+ VDD + 5V
CMOS
TL T
1K
T P S P SP S DP
+ VDD = + 5V
S N SN S DN
ECC = + 5V
2.9 REGULI DE LEGARE A INTRRILOR TTL NEUTILIZATE 1. Conectare la surs printr-o 2.Conectare la o surs auxiliar rezisten 5V>VIN>2,4V
ECC = + 5V 1K
ELECTRONICA DIGITALA
ELECTRONICA DIGITALA
A +B + A +B = A A + AB = A + B A + AB = A + B A + AB = A + B A(A + B) = A + AB = A
AB + AC + B C = AC + B C A +B + A +B = A AB + BC + CA = AB + B C + C A A B = AB + AB = B A = A B A 1 = 1 A0 = A ( A + B)(B + C)(C + A) = AB + BC + CA ( A + B)( A + C) = AC + AB AC(B + C) = ABC
Exemplu: A + B + A + B = A B + AB = A( B + B) = A
3.2. CIRCUITE LOGICE COMBINAIONALE. DEFINIII. Este definit de tripletul: CLC=(X,Y,F) unde: X= X1,X2,Xk,Xm = mulimea cuvintelor de intrare i XK=x n-1,x n-2,,xj,x1 cu xj[0,1], j=1,2,n-1, m=2n Y= Y1,Y2,Yk,YP = mulimea cuvintelor de ieire F:XY funcia de transfer si y0=F0(x n-1,x n-2,,xj,x0) y1=F1(x n-1,x n-2,,xj,x0). yP=FP(x n-1,x n-2,,xj,x0)
X0 X1 Xn-1
CLC
Y1 Y P
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 3.3. REPREZENTARI ALE FUNCTIILOR DE TRANSFER. 3.3.1. REPREZENTAREA TABELAR. 3.3.1.1. Tablel de adevr pentru funcii logice de o singur variabil X 0 1
ELECTRONICA DIGITALA
F1 F2 F3 1 0 1 0 1 1 F0= funcia element nul F1= funcia negaie (contact normal nchis) F2= funcia identitate (contact normal deschis) F3= funcia element unu (contact permanent)
F0 0 0
3.3.1.2 Tabel de adevr pentru funcii logice de doua variabile de intrare AB 00 01 10 11 F0 0 0 0 0 F1 1 0 0 0 F2 0 1 0 0 F3 1 1 0 0 F4 0 0 1 0 F5 1 0 1 0 F6 0 1 1 0 F7 1 1 1 0 F8 0 0 0 1 F9 1 0 0 1 F10 0 1 0 1 F11 1 1 0 1 F12 0 0 1 1 F13 1 0 1 1 F14 0 1 1 1 F15 1 1 1 1
10
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 3.3.1.3. Reprezentarea tabelara generala a fuctilor de transfer LINIA Xn-1, 0 0 1 0 . . i 0/1 . . 2n-2 1 2n-1 1 Obs.: Deoarece dji [0,1] rezult c pentru
n
ELECTRONICA DIGITALA
xn-2, . 0 0 0/1
F0,
. .
..
1 1 0 dj(2n-2) 1 1 1 dj(2n-1) n n variabile de intrare, care realizeaz 2 cuvinte de intrare pot exista
un numr de q= 2 2 funcii Fj distincte. Dac toate valorile dji sunt cunoscute spunem c funcia este complet definit. 3.3.2. REPREZENTAREA ANALITIC. O alt form de reprezentare a aplicaiei generale 3.3.1.3 pentru n variabile ale cuvntului de intrare este exprimarea analitic: F=F(Xn-1, xn-2, . x1, x0), cu F:BB, B=[0,1] EX: S se reprezinte analitic funcia F dat prin reprezentare tabelar: i 0 1 2 3 4 5 6 7 C 0 0 0 0 1 1 1 1 Valorile variabilelor B 0 0 1 1 0 0 1 1 A 0 1 0 1 0 1 0 1 Termeni produs (mintermi, Pi)
C B A = P0
F (di) 0 1 1 0 1 0 0 1
C B A = P1 C B A = P2 C B A = P3 C B A = C B A = P5 C B A = P6 C B A = P7
FCD= forma canonic disjunctiv= C B A + C B A + C B A + C B A = P1+ P2+ P4+ P7= FCD= forma canonic conjunctiv=( C + B + A )( C + B + A )( C B A )( C B A )= S0 S3 S5
2 1
6
(1,2,4,7) S = (0,3,5,6)
d P
i= 0
i i
i FCC=
(d
i= 0
2 1
+ Si )
3.3.3. REPREZENTAREA PRIN DIAGRAM KARNAUGH EX.1: S se reprezinte n diagrama Karnaugh funcia de dou variabile dat tabelar:
11
ELECTRONICA DIGITALA
OBS: 1. Codificarea pe linie i pe coloan a variabilelor de intrare se face in cod Gray (adiacen). 2. Diagrama Karnaugh asociat funciei F de n variabile va avea 2n cmpuri. 3.4. MINIMIZAREA FUNCTIILOR DE TRANSFER UTILIZAND DIAGRAMA KARNAUGH. 3.4.1. Minimizarea funcilor de trei variabile Ex: S se minimizeze urmtoarea funcie dat sub form analitic: F= (0,1, 6,7). Gsii forma canonic disjunctiv minim i forma caninic conjunctiv minim.
12
ELECTRONICA DIGITALA
3.4.2. Minimizarea funcilor de patru variabile. EX. S se minimizeze funcia de patru variabile dat sub forma analitic F=(0,1,6,7,8,9,10,14,15). Gsii forma disjunctiv minim i forma conjunciv minim.
OBS.: REGULI DE MINIMIZARE UTILIZND DIAGRAMA KARNAUGH Pentru gsirea formei canonice disjunctive minime se alctuiesc grupri de 1. O grupare conine un numr de 2 la putere de 1 (20,21,22,23,24). Se urmrete obinerea unor termeni care s conin un numr ct mai mic de variabile. Variabila care n cmpul ei nu conine total (sau conine total) gruparea format se exclude. Dac gruparea aparine total cmpului unei variabile atunci se ia variabila nenegat iar dac nu se ia variabila negat. In cazul minimizrii dup 1 se obin termini de tip produs. Forma canonic disjunctiv minim se obine prin nsumarea acestor termini de tip produs. Pentru gsirea formei canonice conjunctive minime se alctuiesc grupri de 0. O grupare conine un numr de 2 la putere de 0 (20,21,22,23,24). Se urmrete obinerea unor termeni care s conin un numr ct mai mic de variabile. Variabila care n cmpul ei nu conine total (sau conine total) gruparea format se exclude. Dac gruparea aparine total cmpului unei variabile atunci se ia variabila negat iar dac nu se ia variabila nenegat. In cazul minimizrii dup 0 se obin termini de tip sum. Forma canonic conjunctiv minim se obine prin produsul acestor termini de tip sum. 13
ELECTRONICA DIGITALA
3.5. Sinteza cu pori SI-NU a funcilor de transfer. EX. S se implementeze utiliznd doar pori SI-NU funcia: F=(0,1,6,7,8,9,14,15).
Pentru implementarea cu pori SI-NU a unei funcii de transfer este necesar aplicarea Teoremei lui de Morgan in vederea transformrii sumei de termeni n produs negat (vezi cap.3.1).
3.6. Sinteza cu pori SAU-NU a funcilor de transfer. EX. S se implementeze utiliznd doar pori SAU-NU funcia: F=(2,3,4,5,10,11,12,13).
Pentru implementarea cu pori SAU-NU a unei funcii de transfer este necesar aplicarea Teoremei lui de Morgan in vederea transformrii produsului de termeni n sum negat (vezi cap.3.1).
14
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 3.7 CIRCUITE LOGICE COMBINATIONALE INTEGRATE 3.7.1. CIRCUITUL CODIFICATOR - asociaz un cod numeric la ieire unei intrri active la un moment dat TABEL DE ADEVAR SCHEMA BLOC
ELECTRONIC DIGITAL
SCHEMA LOGIC
3.7.2. CIRCUITUL DECODIFICATOR - asociaz o ieire activ unui cod numeric de la intrare TABEL DE ADEVAR SCHEMA BLOC
SCHEMA LOGIC
3.7.3. CIRCUITUL MULTIPLEXOR I DEMULTIPLEXOR. 3.7.3.1. CIRCUITUL MULTIPLEXOR - asociaz ieirii o intrare selectat de intrrile de adrese. Are m intrari de date i p intrari de selectie cu m=2p TABEL DE ADEVAR SCHEMA BLOC SCHEMA LOGIC MUX 4:1 MUX 4:1 SCHEMA MUX 8:1
EN 1 0 0 0 0 ... 0 0
B 0 0 0 0 0 ... 1 1
A 0 0 0 1 1 ... 1 1
Y 0 D0 D0 D1 D1 ... D3 D3
D0 D1 D2 D3 EN A B
MUX 4:1
Y = D 0 AB + D1 AB + D 2 AB + D 3 AB
15
ELECTRONIC DIGITAL
3.7.3.1.2 IMPLEMENTAREA FUNCILOR LOGICE UTILIZND MULTIPLEXOARE ex: S se implementeze cu MUX 8:1 funcia: F=(1,3,4,5,6,7,10,11,14,15)
3.7.3.2. CIRCUITUL DEMULTIPLEXOR asociaz intrarea unei ieiri selectate de intrrile de adrese. Are m ieiri de date i p intrari de selectie cu m=2p TABEL DE ADEVAR DMUX 1:4 SCHEMA BLOC DMUX 1:4 SCHEMA LOGIC SCHEMA DMUX 1:4
16
ELECTRONIC DIGITAL
SUMATORUL COMPLET
17
ELECTRONIC DIGITAL
3.8. MEMORII ROM (READ ONLY MEMORY) Funcia de memorare o au acele circuite digitale care pot stoca i regenera la comand informaia sub form de cuvnt. Organizarea unei memorii semiconductoare este cea sub forma unei matrici de dimensiune A (adrese) linii i D (date) coloane.n fiecare nod al matricei poate fi nmagazinat un bit. Se consider c la fiecare adres (locaie) poate fi memorat un cuvnt, lungimea cuvntului fiind egal cu numrul de coloane. Capacitatea memoriei exprimat n bii est e egal cu produsul AxD. n general capacitatea se exprim n numr de adrese nmulit cu numr de coloane. Ex: 1Kbit=1K adresex1bit date=210x1bit=1024X1bit. Exist dou tipuri importante de memorie: a) memoria RAM (Random Accesc Memory)- memorie cu acces aleatoriu de tip volatil cu pierderea informaiei la dispariia tensiunii de alimentare i b) memoria ROM (Read Only Memory) de tip nonvolatil i care odat scris poate fi doar citit. 3.8.1. Structura memoriei ROM
18
ELECTRONIC DIGITAL
3.8.3. Extensia capacitii memoriei ROM EX: Utiliznd circuite ROM de capacitate 1Kx8bii=8Kbii s seimplementeze un modul ROM de 32Kbii prin : a) extensia capacitii de adresare
19
ELECTRONIC DIGITAL
3.8.4. Implementarea funcilor logice utiliznd memorie ROM Ex: S se implementeze utiliznd memorii ROM urmtoarele funcii F0=( 1,4,5,7), F1=( 0,1,3,4), F2=( 2,3,4,7), F1=( 0,5,6,7).
A0
D0 D1 D2 D3
F0 F1 F2 F3
20
ELECTRONIC DIGITAL
3.11. CIRCUITE LOGICE COMBINATIONALE- APLICATII Problema 3.1 Funcii binare elementare (unare i de 2 variabile-tabel) Problema 3.2 S se implementeze un convertor de cod binar-Gray pentru trei variabile de intrare. Problema 3.3 S se implementeze un convertor de cod Gray- binar pentru trei variabile de intrare. Problema 3.4 S se implementeze funcia Y = A B utiliznd doar pori SI-NU cu dou intrri. Problema 3.5 Se dau funciile: f1=P0+P4+P5+P6 i f2=P1+P2+P3+P7 . Se cere implementarea lor utilizn doar pori SI-NU cu trei intrri n numr minim. Problema 3.6 S se implementeze funcia care semnalizeaz apariia numerelor prime n intervalul: 0-15 Problema 3.7 S se implementeze funcia f(A,B,C)=S0S1S3S4S5 utiliznd doar pori SAU-NU cu trei intrri. Problema 3.8 S se implementeze funcia f(A,B,C,D)=P2+P3+P4+P5+P6+P7+P11+P13+P15 utiliznd doar un singur tip de pori. Problema 3.9 S se implementeze funcia f(A,B,C,)=P1+P3+P6+P7 studiindu-se posibilitatea evitrii hazardului static. Problema 3.10 S se implementeze funcia f(A,B,C,)=P2+P3+P5+P6 studiindu-se posibilitatea evitrii hazardului static. Problema 3.11 Sumatorul complet de un bit. Descriere funcionare. Problema 3.12 Sumatorul complet de un 4 bii. Descriei funcionarea prin stabilirea relaiilor de definire a Gn . transportului pentru fiecare celul n funcie de variabilele intermediarePn i Problema 3.13 Comparatorul numeric de 4 bii CDB 485 Problema 3.14 Generator/detector de paritate de patru bii. 21
ELECTRONIC DIGITAL
Problema 3.15 Circuitul codificator/decodificator Problema 3.16 Circuitul multiplexor/demultiplexor Problema 3.17 S se implementeze utiliznd celule MUX 8:1 un MUX 32:1 Problema 3.18 S se implementeze utiliznd circuite multiplexoare urmtoarea funcie: f(A,B,C,D)=P0+P3+P7+P11+P13 Problema 3.19 S se implementeze utiliznd circuite multiplexoare urmtoarea funcie: f(A,B,C,D)=P1+P4+P8+P12+P14 Problema 3.20 S se implementeze utiliznd circuite multiplexoare urmtoarea funcie: f(A,B,C,D)=P2+P5+P9+P13+P14 Problema 3.21 S se implementeze utiliznd circuite multiplexoare funcia care semnalizeaz apariia numerelor prime n intervalul 0-15. Problema 3.22 Memoria ROM. Structur i organizare. Problema 3.23 Celula de memorie ROM. Problema 3.24 S se implementeze un modul ROM de 32K utiliznd dou variante: a) extensia capacitii de adresare utiliznd circuite ROM de 1Kx8 bii b) extensia capacitii de ieire utiliznd circuite ROM de 1Kx8 bii Problema 3.25 S se implementeze cu ROM urmtoarele funcii logice: f1=P0+P5+P6+P7+P9, f2=P1+P4+P5+P7+P10 ,f3=P2+P3+P4+P8+P12 , f4=P1+P5+P7+P13+P15 Problema 3.26 S se implementeze cu ROM urmtoarele funcii logice: Problema 3.27 S se implementeze cu ROM urmtoarea funcie logic:
63 0
(1,3,7,15,17,19,33,37,42,45,49,51,53,60,62)
se implementeze un modul ROM de 64K utiliznd dou variante: extensia capacitii de adresare utiliznd circuite ROM de 1Kx8 bii b)extensia capacitii de ieire utiliznd circuite ROM de 1Kx8 bii se implementeze un modul ROM de 128K utiliznd dou variante: extensia capacitii de adresare utiliznd circuite ROM de 4Kx8 bii b)extensia capacitii de ieire utiliznd circuite ROM de 4Kx8 bii se implementeze un modul de multiplexare 32:1 utiliznd MUX 8:1
22
ELECTRONIC DIGITAL
7400
1A 1 1B 2 1Y 3 2A 4 2B 5 2Y 6 GND 7
7401
1Y 1 1A 2 1B 3 2Y 4 2A 5 2B 6 GND 7
7402
1Y 1 1A 2 1B 3 2Y 4 2A 5 2B 6 GND 7
7409
7410
7411
1A 1 1B 2 1Y 3 2A 4 2B 5 2Y 6 GND 7
1A 1 1B 2 2A 3 2B 4 2C 5 2Y 6 GND 7 Y A BC =
14 VCC 13 1C 12 1Y 11 3C 10 3B 9 3A 8 3Y
1A 1 1B 2 2A 3 2B 4 2C 5 2Y 6 GND 7 Y A BC =
14 VCC 13 1C 12 1Y 11 3C 10 3B 9 3A 8 3Y
7446
7447
7448
L 3 T R0 4 B RBI 5 D 6 A 7 GND 8
L 3 T R0 4 B RBI 5 D 6 A 7 GND 8
4052
Y IN/OU T 0 1 2 2
4053
4054
X IN/OUT
S ROB 4 1 T E PLAY 2 15 OUT bx sau by DIS /IN FR Q IN E 14 OUT ax sau ay /IN OUT4 3 13 ay OUT 4 3 IN/OU T 12 ax OU 2 5 T 11 A OUT1 6 10 B 9 C VEE 7 VSS 8
22
ELECTRONICA DIGITALA
Intrari x1 x2
xn
Intrari secundare
z1(t)
z2(t) zk(t)
CLC
z1(t)
z2(t) zk(t)
y1 Iesiri y2 Y yp
1
2
q(t)
q+(t)
fig. 4.1 Din relaile de stare se trage concluzia c deoarece atarea prezent q(t) este aceeai cu starea urmtoare (q+(t-) de la momentul t- nsemn ca n funcionarea circuitului intervine si evolutia anterioara cea ce duce face ce ca iesirile s nu fie dependente doar de intrarile prezente ci i de intrrile anterioare i care se regsesc n valoarea strii prezente. Dac se introduc notaile: -X mulimea configurailor de intrare compus din maxim 2n cuvinte de forma: x1,x2,...xn . -Y mulimea configurailor de iesire compus din maxim 2p cuvinte de forma: y1,y2,...yp. -Q mulimea starilor sistemului compus din maxim m= 2k stri pentru un cuvnt de stare de forma: z1,z2,...zk.
23
ELECTRONICA DIGITALA
Dependenta iesirilor fa de cuvntul de intrare i de cuvntul de stare prezent (la un moment dat t) reprezint funcia de transfer intrare-iesire (f) al sistemului dat sub forma urmtoare:
Funcia de tranziie a strilor (g) reprezint procesul de modificare a strilor ca funcie de cuvntul de
z'1 = g1[xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )] z'2 = g 2 [xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )] ... z'k = g k [xn ( t ),... x2 ( t ), x1 ( t ); zk ( t ),... z2 ( t ), z1 ( t )]
g: XQQ Ansamblul celor dou sisteme reprezint modelul matematic al unui circuit logic secvenial ce se mai poate exprima prin cvintuplul CLS=(X,Y,Q,f,g) Daca multimea strilor este vid atunci CLS devine un CLC iar n cazul cnd mulimile X,Z,Q sunt finite CLS este definit ca fiind un automat finit. * Def. 1: Un automat finit n sens Mealy este definit prin cvintuplul: Aml=(X,Y,Q,f,g) unde: X,Y,Q sunt multimi nevide si finite iar aplicaile f:XQY si g: XQQ se numesc funcii caracteristice * Def. 2: Un automat finit n sens Moore este definit prin cvintuplul: Aml=(X,Y,Q,f,g) unde: f:QY (automatele Moore sunt cazuri particulare a automatelor Mealy, n acest caz ieirile automatului nu mai sunt dependente de intrri ci doar de starea prezent).
Def. 3: Dac pentru orice xX i pentru orice qQ cu g ( x, q ) = 1 atunci automatul este determinist
( tranziia intr-o stare este unic cu condiia ca automatul s aib cel puin o stare stabil). * Def. 4 : Automatul A se numete iniial dac exist o stare q0 unic (q0Q) de la care se pune n funcionare ( de regul un automat este adus n starea iniial printr-o comand extern diferit de intrrile X). Dac q0 nu este unic automatul se numete neiniial. * Def. 5 : Un automat a crui evoluie este independent de intrare se numete automat autonom. * Def. 6 : Un automat A'=(X',Y',Q',f',g') se numeste subautomat al automatului A dac : X'X, Y'Y, Q'Q i f'=f, g'=g . * Def. 7 : Un subautomat A(q0)=(X,Y,Q,f,g) se numete automat conex de stare q0 dac orice alt stare a sa este accesibil din q0. * Def.8 : Dou stri sunt echivalente dac evoluia automatului pornind de la oricare din aceste stri genereaz aceleai ieiri (iruri de configuraii binare identice). Structura automatelor de tip Mealy i Moore imediate si cu intarziere este prezentat n fiugura 4.2. Circuitul secvenial la care starea urmtoare devine stare prezent dup un anumit timp determinat de ntrzierile datorate propagrii interne interne este numit circuit secvenial asincron. Dezavantajul unei structuri asincrone este instabilitatea sa, lucru ce poate fi nlturat n modul de funcionare sincron. CLS sincron se obine dintr-o structura general de CLS nlocuind elementele de ntrziere cu elemente de memorie (regitri). Bii z'k ai cuvntului strii urmtoare sunt introdui n registrul de memorie numai n momentul de aplicare a unui impul de ceas (clock). Momentele de nscriere pot fi fronturile pozitive sau negative ale impulsului de tact. Pentru inlturarea fenomenului nedorit de instabilitate a intrarilor este necesar o sincronizare a intrarilor cu celelalte procese din sistem la un moment dat, astfel in momentul aplicarii impulsului de tact sunt inscrise intr-un registru de memorie (intrare) si aplicabile pe toata durata impusului la intrarile CLC.
24
ELECTRONICA DIGITALA
4.1.1. REPREZENTAREA PRIN GRAF MEALY SAU MOORE A AUTOMATELOR. De cele mai multe ori proiectarea unui automat este o cerin impus de problemele practice cerute de benficiar care de cele mai multe ori este expus intr-un limbaj natural. innd cont de aceste cerine proiectantul trebuie s porneasc aciunea de realizare a automatului plecnd de la reprezentri grafice i matematice ct mai apropiate de limbajul utilizatorului. Graful de tranziie a strilor este o imagine sugestiv n acest sens privind funcionarea CLS ului. n principiu reprezentarea prin grafuri de tranziie a unui automat const n asignarea fiecarui nod din graf a unei stri iar fiecrui arc orientat din graf a unei tranziii ntre cele dou stri. Pentru automatele Mealy pe un arc de tranziie se noteaz variabila de intrare ce provoac tranziia respectiv precum i ieirea generat de aceast tranziie. Pentru structurile Moore, deoarece ieirile sunt funcii numai de starea prezent pe arce sunt trecute combinaile intrrilor ce provoac tranziia respectiv iar n nod sunt trecute ieirile pentru starea care le genereaz. n general modelul Moore necesit mai multe stri pentru a sadisface toate condiile de ieire dar n acest caz funcile de ieire sunt mai simple deoarece nu sunt dependente de varibilele de intrare cea ce face ca automatul Moore s fie folosit uzual pentru proiectarea automatelor asincrone. Modelu Mealy este folosit n special pentru proiectarea automatelor sincrone.
fig. 4.2
25
ELECTRONICA DIGITALA
Ex: n figura 4.3 este prezentat o reprezentare in graf a modelelor Mealy i Moore pentru un automat ce detecteaz secvenele de intrare 00,01,11 i 10 i genereaz la ieire 1 dup ultima secven 10.
fig. 4.3 4.1.2. REPREZENTAREA PRIN ORGANIGRAMA ASM (ALGORITHMIC STATE MACHINE) A AUTOMATELOR. Tipurile de automate studiate n capitolele precedente lucreaz cu o serie de date i informaii care produc un rezultat propus n urma unei secvene de evenimente cu un numr finit de pai. Aceast secven de evenimente poart numele de algoritm fiind impus de proiectant i respectat n implementarea acestor automate. Scopul principal n construcia unui algoritm este ca el s conin un numr redus de pai, fiecare pas fiind precis determinat caracteriznd algoritmul ca fiind finit i determinist. Organigrama unui automat este o reprezentare grafic a funcilor de tranziie a strilor, a funcilor de transfer intrare ieire ce-i determin funcionarea, respectnd precis paii algoritmului impus. pentru realizarea organigramei unui automat sunt necesare restricii de notare, reprezentare i strutur. n compunerea unei organigrame sunt utilizate trei tipuri de simboluri, de stare, de decizie i de ieire condiionat prezentate n figura 4.4. 26
ELECTRONICA DIGITALA
fig. 4.4. EX: S se conceap diagrama funcional pentru un automat care s numere pn la 8 att n cod binar natural ct i n cod Gray. Dac automatul numr pn la 8 sunt necesari 3 bit de ieire (23=8), tipul luat ca exemplu se numete numrtor i are caracteristic faptul c nu are intrri (iesirile depind doar de stari, deci automatul este de tip Moore) trecerea de la o stare la alta se face ciclic la aplicarea impulsului de tact (fig. 4.5)
Y2 0 0 0 0 1 1 1 1
Y0 0 1 1 0 0 1 1 0
fig. 4.5 27
ELECTRONICA DIGITALA
28
ELECTRONICA DIGITALA
4.2. SINTEZA AUTOMATELOR SINCRONE SI ASINCRONE. In general proiectarea unui automat face necesara parcurgerea unei serii de etape obligatorii cum ar fi: 1. construcia diagramei de tranziii si a organigramei automatului, 2. reducerea numarului de stari, 3. codificarea starilor, 4. deducerea ecuailor pentru starile urmtoare i ieiri i 5. implementarea fizic a automatului. n cea ce urmeaz vor fi abordate detaliat fiecare din cele cinci etape de proiectare. Prin sincronizarea unui semnal se nelege aducerea acelui semnal n acelai timp cu semnalul de clock aciune ce se face pe unul din fronturile de comutare (negativ sau pozitiv). Principiul const n inscrierea ntr-un registru (memorie) a valorii semnalului din momentul sincronizarii, informatia fiind pstrat pn la urmtorul front de sincronizare. Problemele ce pot aprea sunt generate de faptul c este practic imposibil ca toi bii dintrun cuvnt s se modifice n acelasi moment. 4.2.1 Reducerea numrului de stri. Dup construirea tabelului de tranziii al unui automat i dup un studiu atent se poate ajunge la concluzia c automatul respectiv contine un numr prea mare de stri, fapt ce poate determina complexitatea implementrii. Pentru a elimina acest impediment este necesar reducerea numrului de stri grupndu-le n clase de echivalen. Putem spune c dou stri sunt echivalente dac pentu orice secven a intrrilor automatul generez aceleai ieiri i evolueaz n stri urmtoare echivalente cnd pornete din oricare din cele dou stri. Procedura de gsire a claselor de echivalen const in stabilirea unor perechi de stri care generez aceleai ieiri i care tranziteaz n stri urmtoare echivalente. Dac acest lucru este posibil cele dou stri pot fi substituite n tabel doar cu una din ele, de obicei cu cea cu numrul de cod mai mic. Adesea n practic se pot ntlni cazuri n care nu toate configuraile de la intrare sunt necesare n funcionarea automatului cea ce face ca n aceste condiii nici ieirile i nici strile urmtoare s nu aib importan pentru automat. Aceste cazuri se noteaz n tabelul de tranziii cu simbolul de incomplet definit (-).Pentru construcia claselor de echivalen n locul acestor semne de incomplet definit se pot considera stari sau iesiri n aa fel nct strile considerate s fie echivalente. Metoda const n construcia unui tabel n care pe coloan se trec toate strile eliminndu-se prima iar pe linii se trec toate starile eliminndu-se ultima (figura 4.6.b). La intersectia linilor cu coloanele se trec "implicanii" sau condiile de echivalen (adica cele dou stri sunt echivalente dac este sadisfcut relatia din "csua" respectiv). Se introduc urmtoarele notaii: X , casua marcat cu semnul respectiv semnific faptul c cele dou stri sunt evident neechivalente (au ieiri diferite), dac strile sunt evident echivalente n csua respectiv se introduce semnul "E". Exemplul 1. Pentru automatul Mealy descris n tabelul de tranziii din figura 4.6.a s se deduc tabelul redus al strilor de tranziie. Se determina partiia n clase de echivalen dup urmtorul algoritm: -etapa1: a) Se determin partiia n clase de 1 echivalen (adic strile echivalente cnd la intrare se aplic secvene de lungime 1). Se determin perechile de stri echivalente (starile care la aplicarea intrarilor conduc la aceleasi iesiri). De exemplu strile (1,4) sunt evident neechivalente deoarece pentru secventele de intrare x1,x2,x3, se obin secvenele de ieire (1,0,0)1 i (0,1,1)4 care nu sunt identice. strile (1,3) sunt evident echivalente deorece conduc att la ieiri identice ct i la stri identice. b) Se construiesc clasele de echivalen inspectnd perechile echivelente pe coloane de la dreapta la stnga. Se observ c datorit tranzitivitii relaiei de echivalen perechile de stri (7,8), (5,8) si (5,7) formeaz clasa de stri echivalente {5,7,8}. Se continu inspectarea i se gsete partiia de 1 echivalent C1={1,3,5,7,8},{2,4,6,9}. C'1={1,3,5,7,8} C"1={2,4,6,9}
Determinarea claselor de echivalen a strilor prin metoda implicanilor primi sau algoritmul Paul-Unger.
28
ELECTRONICA DIGITALA
fig. 4.6.
-etapa2: Se determin partiia n clase de 2 echivalen:(clase ce conin strile echivelente pentru toate secvenele de intrare de lungime 2). Acesta se face examinnd tabelul i eliminnd perechile de stri ce ce nu conduc la stri 1 echivalente apartinnd lui C'1 si C"1. De exemplu starile (1,8) sunt 2 echivalente deoarece conduc la perechile de stri (2,4) C"1 i (5,7) C'1. n continuare se observ c perechile de stri (2,9), (4,9) I (6,9) nu sunt 2 echivalente deoarece conduc la perechile (4,7), (2,9) respectiv (6,7) care nu sunt echivalente. Deci rezult c la partiia dup lungime 2 starea 9 numai este echivalent cu 2,4 i 6. Rezult deci: C2={1,3,5,7,8},{2,4,6},{9}. -etapa3: Similar cu rezolvarea etapei 2 se stabilete partiia n clase 3 echivalente eliminnd din tabel perechile ce conduc la 2,9,4,9 i 6,9 care sunt neechivalente la aplicarea secvenelor de intrare de lungime3. Rezult: C3={1,3,5,7,8},{2,4},{6},{9}. -etapa4: Se determin partiia n clase de 4 echivalen C4={1,3, 8},{5,7},{2,4},{6},{9}. -etapa4: Se determin partiia n clase de5 echivalen. ntruct nu mai apar elemente discernabile rezult: C4=C5=C unde C este partiia sistemului n clase de echivalen. Asfel se reduce spaiul Q al sistemului S de la 9 la 5 stri dup cum urmeaz:
1,3,8q1 2,4q2 5,7q3 6q4 9q5 Sistemul S' echivalent cu S va avea 5 stari i tabelul de tranziii definit astfel (figura 4.7).
29
ELECTRONICA DIGITALA
fig.4.7 nlocuind n tabel perechile de stri cu clasele de echivalent crora le aparin rezult sistemul echivalent cu S definit de:
fig.4.8
4.2.2 Codificarea strilor. Odat obinut tabelul redus al strilor automatului urmtorul pas const n atribuirea unui numr binar unic fiecrui nume de stare, operaie numit de asignare a strilor (de codificare a strilor). Pentru un numr de r stri ale unui automat numrul de bii k pentru codificarea variabilelor de stare se determin cu relaia: 2k-1< r 2k Din relaia de mai sus se poate observa c operaia de reducere a numrului de stri poate duce la o micorare a numrului variabilelor de stare numai dac se poate reduce numrul de stri sub valoarea 2k-1. Ca exemplu un numr de 13 stri necesit o codificare pe un cuvnt de 4 biti iar o reducere a numrului de stri la 8 nu micoreaz cuvntul de stare. S-a demonstrat c dac pentru un tabel al tranziilor cu r linii i (stri) codul unei stri se poate exprima cu k bii, atunci numrul total de asignri distincte na a celor 2k cuvinte este dat de realaia McCluskey:
( 2 k 1)! na = k ( 2 r )! k !
30
ELECTRONICA DIGITALA
4.2.3. SINTEZA UNUI AUTOMAT PORNIND DE LA ORGANIGRAMA ASM. Exemplul 1: Pornind de la organigrama din figura 4.16 s se gseasca expresile functilor de tranzitie g si a functilor de transfer f. Automatul prezint trei intrari x3x2x1 care se testeaz pentru adevrat in starea 1 iar pentru fals n starea 0, sunt generate trei iesiri neconditionate de tip Moore: OUT1, OUT2, OUT3 ( ieiri condiionate doar de starea prezent) i dou ieiri de tip Mealy: OUTM1 I OUTM2 (ieiri condiionate att de starea prezent ct i de tranziile din aceast stare). 1. Asignarea strilor. Studiind funcionarea automatului se stabileste diagrama Karnaugh pentru spaiul strilor. Variabilele diagramei Karnaugh sunt marimile de intrare i biii cuvntului de stare prezent (vezi diagrama din figura 4.9) unde : C1-C11 sunt cile de tranziie, A,B,...F sunt strile corespunztoare.
fig 4.9
31
ELECTRONICA DIGITALA
fig. 4.10 Urmtorul pas este extragerea din diagrama de asignare a starilor a cilor de tranziie, a condiiei intrrilor pentru tranziia respectiv precum i a codului strii care realizeaz tranziia.
Condiia de tranziie
X3 X2
X3
Z3 Z2 Z1
(000)
X 3X 2 X1
X1
Z3Z2 Z1
(010)
X3
X3
Z3 Z2 Z1
(001)
X2
X2 -
Z3Z2 Z1
(110)
Z3Z2 Z1
(011)
Z3 Z2 Z1
(100)
a) Se construiete tabelul de tranziii al strilor (reprezentarea simbolic) innd seama de condiia intrarii pentru tranziia respectiv i de tranziia strilor. Ex: Starea A tranziteaz n starea B dac este sadisfcut condiia intrarilor: x 3 x 2 (figura 4.11a). Condiia x 3 x 2 se codific 00- ( semnul - semnifica faptul c tranziia se efectueaz indiferent de valoarea lui x1). b) Se construiete reprezentarea asignat a tabelului de tranziii al strilor nlocuind in reprezentarea simbolic caracterele strilor (A,B,...F) cu variabilele de stare ce le caracterizeaz (figura 4.11b)
32
ELECTRONICA DIGITALA
fig. 4.11
stri.
Tabelul iesirilor neconditionate de tip Moore se construiete pentru iesirile care sunt dependente doar de OUT1= z1 z2 z3
33
ELECTRONICA DIGITALA
Tabelul ieirilor condiionate de tip Mealy se construiete innd seama prezente ct i de intrarile automatului.
OUTM1=
4.3. CIRCUITE BASCULANTE BISTABILE Circuitele basculante bistabile (CBB) sunt automate sincrone sau asincrone care prezint dou stri stabile. Funcia principal realizat de un CBB este de element fundamental de memorie (volatil) pentru 1 bit. Structurile cele mai simple de CBB sunt circuitele de ordinul unu cu o singur bucl de reacie RS sau D. Alte structuri CBB mai evoluate sunt circuitele de ordin doi JK i T. 4.3.1. Latch-uri. Generaliti. Construit pe o structur de automat asincron, circuitul latch modeleaz funcionarea unui "zvor". Operaia de zvorre comport dou aciuni: dac zvorul este nchis orice alt operaie de nchidere nu are efect iar dac este deschis orice alt operaie de deschidere nu are efect. Nu poate fi definit starea zvorului pentru o aciune simultan de deschidere i nchidere. Pornind de la afirmaile de mai sus se construiete diagrama de tranziii (figura 4.12a) i apoi conform etapelor de sintez a automatelor sincrone se stabilete tabelul succesiunilor prin asignarea strii 10 i 21 (fig.4.12b i c). Diagrama Karnaugh pentru sinteza funciei de excitaie z+si structura fizic a automatului sunt date n figura 4.23d i e.
fig. 4.12
34
ELECTRONICA DIGITALA
4.3.2. CIRCUITE BASCULANTE BISTABILE (CBB) 4.3.2.1. CBB cu tranzistoare bipolare. Schema de baz a unui CBB cu tranzistoare bipolare este prezentat n figura 4.13
fig. 4. 13 CBB rmne pemanent n oricare din cele dou stri schimbarea din una n alta se face sub aciunea unui impuls extern (x1, x2). Strile stabile sunt date de starea funcional a tranzistoarelor T1 i T2 (T1 saturat, T2 blocat i T1 blocat, T2 saturat). Bascularea se poate face prin aplicarea unui semnal pozitiv pe baza tranzitorului blocat sau prin aplicarea unui semnal negativ (punere la mas) pe baza tranzistorului saturat. Impedanele de cuplaj sunt rezistene dar uneori sunt folosii i condensatori n paralel (condensatori de accelerare). 4.3.2.2. Circuit basculant monostabil (CBM). CBM prezint o stare stabil i una cvasistabil (figura 4.14). Dac circuitul a fost adus n starea cvasistabil printr-un semnal extern, el revine n starea permanent stabil dup un timp predeterminat de constanta t= RC1 a circuitului. Impedantele de cuplaj sunt una pur capacitiv iar cealalt rezistiv.
fig.4.14 4.3.2.3. Circuit basculant astabil (multivibrator) CBA. Caracteristic pentru circuitele CBA este faptul c nici una din stri nu este permanent stabil, el continund s le schimbe ntr-un anumit ritm (figura 4.15). n schema din figur se poate constata c, impedanele de cuplaj sunt pur capacitive iar tensiunile pe colectorii tranzistoarelor ( ieirile ) sunt ridicate (+5V) cnd tranzistoarele sunt blocate i aproape nul la saturaie. Tranzistoarele funcioneaz alternant ( T1 blocat, T2 saturat i invers), cea ce duce la generarea la ieire a unor impulsuri dreaptunghiulare cu o durat dat de constanta de temporizare t2=R4C2 i t1=R3C1.
35
ELECTRONICA DIGITALA
fig.4.15 Circuitele integrate consacrate astabil/monostabil sunt CDB 4121,CDB 4123 i timerul A 555. 4.3.2.4. Circuitul basculant nesimetric Trigger Schmitt. Structura intern a triggerului Schmitt reprezint un circuit regenerativ ca i circuitele basculante bistabile (fig.4.16). Sub aciunea comutaiei intrrilor i prin intermediul reaciei pozitive (rezisten de emiter RE comun celor dou tranzistoare) circuitul ajunge n starea final. Vi=0 inversorul construit cu tranzistorul T1 este blocat iar inversorul realizat cu T2 este n conducie, tensiunea V0 are valorea tensiunii de saturaie a lui T2 (V0L). 0<Vin<UBE=0,7V : Tranzistorul T1 este blocat iar T2 n saturaie. Tensiunea de ieire V0 este egal cu tensiunea de saturaie a lui T2 (V0L).
I E 2 = IB2 + I C 2
nlocuind cu UBE=0,7V, UCE=0,2V i valorile cunoscute ale rezistenelor rezult: VE=1,8V, V0=VE+UCE=1,9V, Vin < 0,7+1,8=2,5V. Coordonatele punctului C sunt: C ( 2,5V; 1,9V). Vin=Vp+ = 2,5V Tranzistorul T1 intr n conducie, curentul IC1 crete, UCE1=UBE2 scade. Tranzistorul T2 se blocheaz. Coordonatele punctului D sunt D( 2,5; Vcc). Vp+ <Vin<Vcc. Orice crestere a tensiunii va duce la saturarea lui T1 si blocarea lui T2. valoarea lui IC1 dac se neglijeaz IBE1 va fi:
I C1 =
Vcc U CE ( sat ) R1 + R E
= 1mA
VE = I C1 R E = 1V
Vp- <Vin<Vcc. Scderea tensiunii Vin provoac scderea curentului IC1 i creterea tensiunii UCE1. Cnd UCE1=UBE2=0,7V tranzistorul T2 va intra n conducie. Acelai efect are i creterea tensiunii UBE2 datorat micorrii de cderii de tensiune pe rezistena RE.
I C1 =
VE=IC1RE=0,88V Vp-=VE +UBE1=0,88+0,7=1,6V Coordonatele punctului E sunt (1,6V; Vcc). Orice scdere a tensiunii Vin duce la blocarea lui T1 i saturarea lui T2, coordonatele punctului B sunt (1,6V; 1,9V). Caracteristica obinut pentru triggerul Schmitt este a caracteristic de tip releu cu histerezis valoarea histerezisului fiind = Vp+ - Vp-= 0,9V. Din caracteristica de funcionare se pot deduce urmtoarele: circuitul rspunde rapid la variaii lente ale tensiunii de intrare, valoarea pragurilor de basculare depinde de valorile rezistenelor R1, R2 i a tensiunii de alimentare Vcc. 36
ELECTRONICA DIGITALA
Caracteristica de tip releu recomand circuitul pentru formarea fronturilor i amplitudinilor semnalelor digitale cnd acestea se obin din semnale digitale distorsionate sau din semnale analogice. Alte structuri de circuit trigger Schmitt sunt construite utiliznd i amplificatoare operaionale in conexiune cu reacie pozitiv semnalul de intrarea fiind aplicat pe intrarea neinversoare.
fig. 4.16 4.3.2.5. Circuitul basculant bistabil RS asincron realizat cu pori logice. Pentru determinarea funcionrii CBB sunt necesare cteva notaii consacrate: "R" = reset, intrarea de tergere; "S"= set, intrarea de nscriere; "Q"= starea prezent ( Q = negata strii prezente), "Q+ "= starea urmtoare. Schemele de baz pentru CBB-RS cu pori SI-NU i pori SAU-NU sunt date n figura 4.17 a, b i c. Pentru gsirea ecuaiei de funcionare a CBB-RS (cu pori SI-NU) se pleac de la forma implementat n figura 4.28b unde variabilelor de intrare S set i R reset li se asociaz variabilele x1 i x2. Ieirea y a CBB este unic determinat pentru o anumit secven de intrare x1x2 dac i numai dac se cunosc funcile caracteristice ( funcia de excitaie g i funcia de transfer f) i starea iniial. y=f(x1,x2,z1,z2)= x1z2
= x1 + z2 = S + z2 = z1 =Q
Q = S + z2 = S + QR W = Q = R + z1 = R + QS
Din analiza funcionrii CBB (utiliznd tabelele de adevr I de excitaii) se determin ecuaile caracteristice ce descriu funcionarea CBB-RS:
Q + = S + QR = S + QR = (QR )S Q = S + QR = (Q + R) + S
Ecuaile caracteristice descriu funcionarea unui CBB construi cu pori SI-NU i cu pori SAU-NU. Funcia de memorare este executat de CBB pentru combinaia intrrilor SR=00 n acest caz CBB reine informaia nscris anterior. Pentru combinaia intrrilor SR=10, CBB execut funcia de inscriere n starea 1 (setare) iar pentru combinaia intrrii SR=01 execut operaia de tergere (resetare sau nscrierea strii 0). Pentru cazul n care cele dou intrri sunt active simultan SR=11 dac cele dou pori sunt identice ieirile ar comuta alternativ generndu-se un tren de impusuri dreptunghiulare cu factor de umplere 50% I perioad egal cu 2tp. n 37
+
ELECTRONICA DIGITALA
realitate porile nu sunt identice cea ce face ca la activarea simultan a intrrilor cea mai rapid poart s ajung n starea n care a fost comandat iar cealalt mai lent n starea opus. Acest procedeu de activare simultan a intrarilor (SR=11) comand CBB fie in starea 0 fie n starea 1 neexistnd nici un control (starea de nedeterminare a iesirii). Acest lips de control poate fi eliminat restricionnd neactivarea intrrilor simultan. Condiia de funcionare a CBB-RS asincron este:
Exemplu: Circuit care realizeaz comanda TTL ferm a unui contact mecanic (figura 4.30).
SR= 0 ( SR
= 1)
fig. 4.17 Din relaile de mai sus se va construi tabelul de adevr ( sau de stri) a CBB-RS.
fig. 4.18 Din analiza funcionrii CBB (utiliznd tabelele de adevr I de excitaii) se determin ecuaile caracteristice ce descriu funcionarea CBB-RS:
Q + = S + QR = S + QR = (QR )S Q = S + QR = (Q + R) + S
Ecuaile caracteristice descriu funcionarea unui CBB construi cu pori SI-NU i cu pori SAU-NU. Funcia de memorare este executat de CBB pentru combinaia intrrilor SR=00 n acest caz CBB reine informaia nscris anterior. Pentru combinaia intrrilor SR=10, CBB execut funcia de inscriere n starea 1 (setare) iar pentru combinaia intrrii SR=01 execut operaia de tergere (resetare sau nscrierea strii 0). Pentru cazul n care cele dou intrri sunt active simultan SR=11 dac cele dou pori sunt identice ieirile ar comuta alternativ generndu-se un tren de impusuri dreptunghiulare cu factor de umplere 50% I perioad egal cu 2tp. n realitate porile nu sunt identice cea ce face ca la activarea simultan a intrrilor cea mai rapid poart s ajung n starea n care a fost comandat iar cealalt mai lent n starea opus. Acest procedeu de activare simultan a intrarilor (SR=11) comand CBB fie in starea 0 fie n starea 1 neexistnd nici un control (starea de nedeterminare a iesirii). Acest lips de control poate fi eliminat restricionnd neactivarea intrrilor simultan. Condiia de funcionare a CBB-RS asincron este:
+
Exemplu: Circuit care realizeaz comanda TTL ferm a unui contact mecanic (figura 4.19).
SR= 0 ( SR
= 1)
38
ELECTRONICA DIGITALA
fig. 4.19 Se tie c, contactele mecanice pe lng timpul mare de acionare pe care l au, lamela elastic poate produce datorit elasticitii cteva oscilaii nainte de a se opri pe poziia comandat. nlturarea acestui fenomen se face prin includerea n schem a unui CBB-RS care reine doar prima dintr-o succesiune de comenzi de setare sau resetare. 4.3.2.6. Circuite basculante bistabile RS sincrone. n structurile digitale este necesar un control total asupra fenomenului de procesare a informaiei. De aceea este necesar ca proiectantul s tie cnd, cum i unde are loc procesarea. n cazul CBB-RS asincrone acest proces era greu de controlat cea ce face oportun introducerea unui semnal de clock cu rol de validare (sincronizare ) a intrrilor. Sincronizarea intrrilor se face prin intermediul unor pori validate fie pe palierul de high sau low al semnalului de clock (figura 4.20)
fig.4.20 Se consider notaile: S, R varibile de intrare de tip nivel, Si, Ri variabile de intrare de tip impuls (sunt valide doar pe durata impulsului de tact) i St=ST, Rt=RT semnale de intrare corespunztoare momentului t, unde T este durata impulsului de clock. Ecuaia caracteristic a CBB-RS sincron este:
Q t +1 = S i R i Q t = S i + R i Q t = ST + RTQ t = S t + R t Q t
4.3.2.7. Circuitul basculant bistabil JK cu condiia de funcionare: SR= 0
Denumirea specific a acestui tip de circuit basculant bistabil vine de la denumirea n limba englez (J) jump= salt i (K) keep= a ine. Principalul scop n proiectarea CBB-JK este eliminarea strii de nedeterminare 39
ELECTRONICA DIGITALA
specific CBB-RS pentru combinaia SR=11 a intrrilor prin impunerea circuitului de basculare n starea opus. Bascularea forat n starea opus impune existena unei funcionri cu autonomie ridicat fa de intrri lucru ce se poate face prin includerea CBB-RS ntr-o bucl de reacie cea ce face ca noua structur construit s fie un circuit de ordinul 2. Construcia CBB-JK urmrete metoda general de sintez a automatelor sincrone (fig 4.21a)avnd ca element de memorie un CBB-RS. n figura 4.21 sunt prezentate toate fazele de sintez a CBB-JK dup metoda general de sintez a automatelor sincrone.n figura 4.21a este reprezentat diagrama de tranziii care descrie funcionarea unui CBB-RS din care a fost eliminat restricia de activare simultan a intrrilor prin introducerea pe arcele de tranziie ntre strile 1 i 2 a comenzii de intrare JK=11. Odat obtinut diagrama de tranziii se trece la construcia tabelului asignat de tranziii a strilor (fig.4.21b) cu starea 1 (0) i starea 2 (1). Urmtorul pas este transpunerea spaiului strilor n diagram Karnaugh pentru gsirea funciei de excitaie adic ecuaia de funcionare a CBB-JK. Se construiesc apoi diagramele Karnaugh pentru stabilirea variabilelor strii urmtoare Z+1 i Z+2 care sunt intrri pentru blocul de memorie ( memoria este construit din bistabilul RS deci Z+1=S i Z+2= R). Intrrile CBB-RS extrase din diagrama Karnaugh a varibilelor strii urmtoare va fi:
S = JQ R = KQ
iar ecuatia de functionare pentru CBB-JK este: unde Qt este starea bistabilului la momentul t. Conform diagramei de stabilire a semnalelor S i R (fig.4.21d) se construiete cu pori SI-NU CBB-JK sincron prezentat n fig 4.21e. Legtura ncruciat pentru reacie va determina posibilitatea ca bistabilul JK s intre n oscilaii pentru J=K=1 i CLK activ, procesul fiind eliminat prin aplicarea pentru acest bistabil a structurilor master-slave ce vor fi prezentate ulterior.
Q t + 1 = JQ + KQ t
fig.4.21
40
ELECTRONICA DIGITALA
Rezultatul sintezei CBB-JK este stabilirea tabelelor caracteristic i de excitaie (figura 4.22a i b).
fig.4.22 4.3.2.8. Circuitul basculant bistabil de tip D (delay). Revenind la dezavantajul principal al CBB-RS o nou metod de eliminare a restriciei RS=11 a intrrilor este construcia bistabilelor de tip D. Una din soluile care rezolv aceast problem este forarea celor dou intrri R i S de a avea totdeauna valori opuse adic S 4.23 din care se extrage forma ecuaiei de funcionare
Q t +1 = Dt
t +1
Q t +1 = ( R + S t ) Q t + S t Q St = Dt
Deci CBB-D va avea urmtoarea structur:
Rt = D
fig . 4.24 Din analiza diagramei de semnale rezult c CBB-D lucreaz ca i repetor dar realizeaz i principala funcie a CBB i anume cea de ntrziere (delay). CBB-D urmrete la fiecare impul de tact evoluia intrrii sesiznd la ieire modificarea intrrii de date pe toat durat palierului activ al ceasului. Ca i structurile RS 41
ELECTRONICA DIGITALA
simple CBB-D sunt folodite n mod special pentru realizarea unor structuri complexe de memorie cum ar fi: registrele de deplasare si blocurile de memorie adresabile prin decodificatoare i multiplexoare. PRESET (prenscriere) i CLEAR (tergere) sunt intrri asincrone prioritare utile n sistemele digitale pentru nscrierea unei informaii de iniializare sau resetare a unor structuri ce conin bistabili. Circuit integrat consacrat care conine patru celule D este CDB 475. 4.3.2.9 Circuitul basculant bistabil de tip T. CBB-T are o funcionare descris in tabelul de adevr i n tabelul de tranziii din figura 4.25a i b. Funcionarea circuitului const n comutarea n starea opus pentru T=1, iar pentru T=0 semnalul de clock nu modific starea bistabilului. Ecuaia caracteristic de funcionare a CBB-T este:
Q t +1 = Q T + Q t T = Q t T
Proprietatea de bascula la fiecare impuls de tact recomand folosirea CBB-T ca i numrtor modulo 2 (fig.4.25). Utilizarea circuitului ca i divizor cu 2 a frecvenei duce la obinerea pe ieirea Q a unui semnal divizat cu un factor de umplere foarte aproape de 0,5 chiar dac semnalul aplicat pe intrarea clock are un factor de umplere mult diferit de 0,5.
fig. 4.25 Deoarece circuitul nu exist sub form de circuit integrat independent este necesar construcia lui utiliznd alte structuri de bistabili RS, JK i D. Se scriu comasat toate tabelele de tranziii a CBB RS, JK, D i T (fig 4.26a). Din tabelul de tranziii se construiete diagrama Karnaugh al spaiului strilor pentru fiecare tip de bistabil n parte considernd ca variabile de intrare Q i T. n figura 4.26 b i c este prezentat exemplul de construcie a unui CBB-T pe o structur D.
fig. 4.26
42
ELECTRONICA DIGITALA
fig 4.27 4.3.2.10. Circuitul basculat bistabil RS-MASTER-SLAVE. Principiul MASTER-SLAVE. Dup cum s-a menionat, un bistabil RS simplu cu tact poate comuta pe durata impulsului de tact (pe palier) i ca urmare a comutrii intrrilor de date din acest interval. n multe situsii se impune ca tranziia ieirii s se fac n momente bine determinate fr s fie influenate de modificarea strilor de la intrare. n acest scop s-au adoptat o serie de structuri formate din dou circuite bistabile simple nseriate, unul Master (stpn) ale crui ieiri sunt aplicate ca intrri la urmtorul bistabil Slave (sclav) n aa fel nct ieirile celui de al doilea bistabil s fie complet izolate de intrrile ansamblului. Cele dou bistabile sunt validate n opoziie de ctre semnalul CLK. O structur de CBB-RS-MS este prezentat n figura 4.28a iar semnalele explicative pentru temporizri n figura 4.28b.
fig. 4.28 -Momentul t1: La aplicarea frontului cresctor al semnalul CLK, CLK dezactiveaz intrrile letch-ului slave i separ cele dou bistabile, bistabilul slave rmne n starea comandat de master la momentul t1. -Momentul t2: n acest moment impulsul de clock are un nivel suficient de mare pentru a deschide porile SI-NU de la intrarea masterului, acesta fiind nscris n starea corespunztoare intrrilor RS i pstreaz aceast stare pe toat durata palierului dac datele de intrare rmn constante. 43
ELECTRONICA DIGITALA
-Momentul t3: La acest moment semnalul se clock devalideaz bistabilul master prin blocarea porilor SINU de pe intrri. Starea care a fost nscris n master la momentul t3 este transferat bistabilului slave (t4) validat de semnalul CLK . Dup aceti timpi procesul se repet. Dup cum se poate observa transferul de date de la intrare la ieirea CBB-MS comport dou etape: prima etap const n nscrierea datelor in latch-ul master iar a doua transferul acestora n slave. Acest lucru nu se poate face oricum existnd cteva restricii de timp. Prima restricie de timp impus este ca durata activ a palierului semnalului CLK s fie mai mare dect timpul de propagare prin master. O alt restricie este ca intrrile de date s fie meninute constante un timp egal cu ty+tz+tm. Dac acest lucru nu se ntmpl bistabilul slave va memora starea masterului n momentul t3 cea ce face ca n general aceste structuri s fie proiectate pentru comutaie pe frontul posterior al semnalului CLK. Structura master-slave dispune i de intrri prioritare care acioneat direct asupra bistabilului slave. Semnalele PRESET i CLEAR nu pot fi activate simultan i execut nscrierea i resetarea structurilor de bistabili raportat la funcionarea global a unui sistem digital complex. 4.3.2.11. Circuitul basculant bistabil JK Master-Slave (CBB-JK-MS). CBB-JK-MS se compune ntr-o organizare clasic de structur master-slave din dou bistabile RS la care se realizeaz cele dou legturi de reacie specifice bistabilelor JK. Funcionarea bistabilului comport dou faze: nscrierea datelor n bistabilul master i apoi transferul lor n slave. i n acest caz ieirile sunt izolate fa de intrri eliminndu-se posibilitatea de apariie a oscilailor la ieire.
fig. 4.29
Se menin i n cazul CBB-JK-MS acealei restrici de timp i de stare a intrrilor ca i la structura CBBRS-MS : durata activ a palierului semnalului CLK s fie mai mare dect timpul de propagare prin bistabilul master i o alt restricie este ca intrrile de date s fie meninute constante un timp egal cu ty+tz+tm. Problemele care apar sunt generate de posibilitatea apariiei unui impuls nedorit (zgomot) pe intrarea K (figura 4.29b) suficient ca comute circuitul master din starea unu n zero, fenomenul se transmite i bistabilului slave care preia eronat informaia. Eliminarea acestei probleme de transparen a CBB-JK-MS se face prin meninerea constant a intrrilor pe durata palierului semnalului CLK plus timpul de prestabilire. De multe ori n practic meninerea constant a intrrilor un timp aa de lung este dezavantajoas de aceea se impune soluia constructiv de realizare a unui CBB-JK-MS care permite modificarea intrrilor pe durata palierului activ de clock denumit i bistabil cu date deblocate. Constructiv aceast structur este alctuit dintr-un dispozitiv de comutaie pentru partea de master i o structur clasic master-slave pentru partea de slave, realizndu-se astfel un transfer amnat al coninutului din master n slave.
44
ELECTRONICA DIGITALA
45
ELECTRONICA DIGITALA
4.4. REGISTRE n tehnica sistemelor digitale, tehnic de calcul i automatizri se folosesc diferite sisteme electronice capabile s memoreze temporar o informaie i s o transfere la cerere. Asemenea sisteme realizate cu CBB-RS-MS, CBB-JKMS i cu ferite de comutaie care pot s ndeplineasc funcile de mai sus se numesc registre. Aceste tipuri de memorie sunt folosite ca supori de memorie tampon pentru un singur cuvnt, de exemplu pentru stocarea temporar a unui operand sau a rezultatului ntr-o unitate de calcul aritmetic i logic (ALU). ntr-un registru format din n bistabili se poate nscrie o informaie de forma: b0,b1,b2, ... ,bn unde bi = (1,2,...n) poate avea valorile 0 sau 1. n funcie de modul n care se face scrierea i citirea registrele sunt de urmtoarele tipuri: - regitrii serie -informaia este introdus succesiv bit cu bit . Scrierea se comand cu ajutorul impulsurilor de clock, cte unul pentru fiecare cifr binar. - regitrii parallel - Informaia este nscris simultan pentru toate rangurile si este citit paralel. -regitrii serie-paralel - informaia este introdus bit cu bit i este i se citete simultan pentru toate rangurile. -regitrii paralel-serie - informaia este introdus paralel iar citirea se face serie bit cu bit. 4.4.1. Registre serie. Registrele serie se obin printr-o extindere de tip serie de celule bistabile de tip D. n figura 4.30 este prezentat o structur de registru serie pentru patru bii precum i funcionarea sa la aplicarea pe intrare a secvenei 1001. Ecuaia de transfer a circuitului este: Qi(t+T)=Qi-1(t) CLK Qi(t+iT)=x(t) conform ecuaiei fundamentale de funcionare a bistabililor de tip D. Pentru nscrierea datelor sunt necesare patru impulsuri de clock, al cincilea impuls de ceas introduce n registru 0. Cititea se face tot pe durata a patru impulsuri de clock dup care registrul n registru rmne valoarea 0 dac pe intrarea serial nu avem accesibil alt cuvnt de informatie.
fig 4.30 Orice operaie de transfer de la o celul de bistabil la alta este corect dac sunt ndeplinite cteva restricii legate de temporizare. Problemele ce pot aprea sunt generate de defazajul de clock care se manifest n special la un numr mare de celule. O alt problem const n faptul c transferul de la o celul al alta nu este posibil dac timpul de propagare prin celula anterioar nu este mai mare dect timpul de meninere al celulei urmtoare. n general aceste restricii de temporizare sunt eliminate prin utilitarea uor celule de bistabili realizate n aceeai tehnologie. Din studiul privind ntrzierile controlate ce apar n funcionarea corect a unui registru serial putem spune c din acest punct de vedere acesta poate fi considerat echivalentul n digital al liniei de ntrziere analogic. Din aceste moduri de funcionare i conform ecuaiei de transfer rezult c registrele serie pe lng operaia important de memorare a unui cuvnt poate fi utilitat i pentru procesare: deplasarea la dreapta cu k poziii a unui cuvnt nscris realizeaz operaia de mprire cu 2k a acelui cuvnt iar deplasarea la stnga cu k poziii realizeaz operaia de nmulire cu 2k a cuvntului. 45
ELECTRONICA DIGITALA
Ca i componen intern registrele paralel sunt alctuite din n bistabili de tip D (uzual), singura legtur ntre ele este semnalul de clock comun. Cuvntul este nscris paralel pe intrrile de date D0, D1, ...Dn-1 i este citit tot paralel pe ieirile Q0,Q1,..., Qn-1 (figura 4.31a). Exploatnd caracteristica bistabililor de a genera i negata variabilelor nscrise, regitri paraleli genereat att variabilele negate ct i cele nenegate ale intrrilor. Acest transfer paralel al datelor de la intrarea la ieirea unui registru paralel nu se face oricum ci sub controlul unor semnale externe. nscrierea datelor n registru se face sincronizat cu semnalul de clock (pe front). Unele structuri de regitri paraleli dispun i de un semnal prioritar de nscriere LOAD DESABLE care cnd este activ blocheaz nscrierea datelor chiar dac semnalul de clock este activ. O alt comand controleaz validarea datelor la ieire OUTPUT ENABLE pentru regitri conectai la magistrale deci cu ieiri TSL. Semnalul de tergere CLEAR acioneaz asupra intrrilor prioritare asincrone de reset al bistabililor (figura 4.31b i c). Exemplu de circuit integrat consacrat folosit pentru construcia de regitri paraleli este CDB475 (4 bistabili D). O aplicaie important a structurilor paralele de regitrii este funcionarea cuplat a unui registru paralel cu un sumator complet - registrul acumulator (figura 4.32). Fiecrei celule a registrului i corespunde o celul a sumatorului complet. Fiecare celul sumator complet nsumeaz bitul cuvntului de intrare b0,b1,b2,b3, bitul de transfer anterior de la celula precedent i bitul Qi de la celula corespunztoare a celulei bistabilului (i=0,1,2,3). Bitul sum rezultat se aplic la intrarea D a bistabilui corespunztor unde este nscris la activarea semnalului clock iar bitul de transfer rezultat se aplic celulei sumator urmtoare ca bit de transfer anterior. Rezult c la fiecare activare a clock-ului coninutul registrului este nsumat cu valoarea secvenei paralele de la intrarea sumatoarelor b0,b1,b2,b3. Dac coninutul registrului este Q3,Q2,Q1,Q0=0000 i transferul anterior Ci=0 dup n impulsuri de ceas coninutul registrului este egal cu de n ori valoarea cuvntului b0,b1,b2,b3. Cnd se aplic b0,b1,b2,b3=0001 si Ci=0 coninul registrului este incrementat la fiecare impuls de clock funcionnd ca i numrtor binar sincron. Pentru combinaia b0,b1,b2,b3=1111si Ci=0 circuitul funcioneaz ca i numrtor sincron cu decrementare. Un circuit acumulator poate executa operaii de adunare, numrare deplasare. Folosind i o structur extern de legturi se pot construi i circuite acumulator programabile pentru mai multe operaii: adunare, scdere, deplasare stnga dreapta, tergere i ncrcare. Structurile compuse pe baz de regitrii acumulator i extrem de folosite n tehnica de calcul pot fi utilizate pentru calcule mai complexe asupra numrului de impulsuri de clock aplicate cum ar fi: extragerea rdcinii ptrate, ridicare la putere de diferite ordine, logaritmare n baza 2 etc. Deoarece dup aplicarea ultimului impuls de clock la ieire se genereaz valoarea funciei calculate deci procesarea informaiei n timp real un avantaj foarte important. 4.4.3. Registrul serie-paralel. (registrul cu ncrcare paralel i deplasare serial (CDB 495.) Structura bazat pe regitri serie-paralel i paralel-serie poate asigura prin modul se selectare funcionarea ca i registru paralel sau modul registru serie. Practic principuil de funcionare a acestor circuite const n folosirea aceleai celule de bistabil pentru cele dou moduri de funcionare prin modificarea conexiunilor de intrare i ieire la nivelul celulei. Schema de principiu al unui registru serie-paralel este prezentat n figura 4.33a. Selecia celor dou moduri de lucru se face utiliznd multiplexoare 2:1 pentru fiecare celul de bistabil D. Pentru modul de lucru Mod=0 ieirea unei celule Qi este conectat la intrarea de date a urmtoarei, structura funcioneaz ca i registru serie. Cuvntul serial se aplic pe intrarea serie bit cu bit i dup al n-lea impuls se citeste serial la ieirea celulei Qn. Dac Mod=1 se selecteaz intrarea 1 a multiplexorului permind ncrcarea paralel a cuvntului de date n celulele de bistabili. Acest mod corespunde funcionrii ca i registru paralel. Registrul cu ncrcare paralel i deplasare serial CDB 495. Conine patru celule de bistabili RS n configuraie D (figura 4.33b), ieirea fiecrei celule este legat la intrarea celulei urmtoare prin intermediul unui multiplexor 2:1 realizat cu dou pori SI si o poart SAU. Mod=0 - se realizeaz ncrcarea serial cuvntului de date de pe intrarea serial i deplasarea la stnga sincron cu semnalul de ceas CLOCK 1. Mod=1 - se realizeaz ncrcarea paralel sincron cu semnalul de ceas CLOCK 2. Dac este utilizat doar un mod de lucru cele dou terminale CLOCK 1 si CLOCK 2 se leag mpreun. Deplasarea la dreapta se realizeaz sincron cu semnalul CLOCK 2 i Mod=1 dar sunt necesare i cteva conexiuni externe: ieirea QD la intrarea C, QC la B i QB la A, intrarea de date va fi terminalul D iar ieirea serie 46
ELECTRONICA DIGITALA
va fi terminalul QA. Realiznd modalitatea alternativ de lucru prezentat mai sus registrul poate fi folosit pentru implementarea sistemelor de transmisie serial- pentru emisie prin "mpachetarea" cuvntului serial de date cu bitii de start i stop iar pentru recepie decodificarea i extragerea din cuvntul recepionat a datelor utile dup o eventual corecie a erorilor (prin arbori de paritate).
fig. 4.31
fig 4.32
47
ELECTRONICA DIGITALA
fig. 4.33 4.5. CIRCUITE NUMRTOARE. Numrtorul electronic binar reprezint o structur logic de tip secvenial (automat finit) capabil s-i modifice coninutul care exprim un numr de bii memorai ca urmare a aplicrii impulsurilor la intrare i care asfel sunt numrate bit cu bit. Dei numrarea se face n cod binar (cel mai adesea cel natural) la ieire coninutul poate fi afiat direct n binar sau n urma unui proces de decodificare, acesta poate fi redat i sub forma altor coduri cum ar fi codul zecimal, cod alfanumeric etc. Structural circuitul numrtor reprezint un automat cu mulimea intrrilor zero (X=0), de tip Moore A=(Y,Q,f,g) cu mulimea strilor egal cu mulimea ieirilor Y=Q. n general circuitele numrtoare au o stare iniial unic de obicei zero, dar exist si structuri ce i modific starea iniial de aici i denumirea de numrtoare presetabile sau cu prenscriere. Un circuit de numrare modulo M este un automat care prezint M stri i care sadisface condiia ca din fiecare stare se poate trece numai ntr-o singur stare urmtoare printr-o tranziie necondiionat parcurgndu-se astfel ciclic cele M stri (figura 4.34). Un numrtor modulo M n care M nu este prim se obine din nscrierea de numrtoare modul M1,M2,...Mk respectnd relaia: M= M1M2...Mk. Ca i exemplu un numrtor modulo 8 (M=8) se poate implementa prin nscrierea a trei numrtoare modulo 2, deci a trei celule de bistabili (23=8). Circuitele nimrtoare pot fi clasificate n dou grupe: sincrone- n care semnalul de clock se aplic simultan la toate celulele de bistabili si asincrone n care impulsul de clock se aplic doar primei celule comutaia bistabilelor fiind succesiv n timp.
48
ELECTRONICA DIGITALA
fig. 4.34
n practic construcia numrtoarelor asincrone se realizeaz utiliznd celule nseriate (ieirea Qi se leag la intrarea de clock CLKi+1 a bistabilului urmtor) de bistabili JK (simpli sau MS) n configuraie T (prin legarea intrrilor J=K la potenialul de +5V (1 logic)). Proprietatea important a acestor bistabili este de a diviza cu 2 semnalul de clock atta timp ct T=1. Schema de principiu si diagrama de semnale este prezentat n figura 4.36a si b. Numrtorul poate fi n starea 0 prin activarea semnalului RESET aplicat simultan tuturor bistabililor. Dac se dorete proiectarea unui numrtor care i micoreaz coninutul la aplicarea fiecrului impuls de clock se iau n considerare ieirile Qi care se leag la intrarea CLK i+1 a bistabilului urmtor. Schema de principiu i diagrama de semnale pentru acest tip de numrtor sunt date n figura 4.37a si b.
fig.4.36 Combinnd cele dou structuri prezentate mai sus se obine schema de principiu a unui numrtor reversibil care poate numra att direct (count-up) ct i invers (count-down). Modul de lucru pentru acest tip de numrtoare este comandat prin terminalul count-up/ down prin acionarea porilor SAU care conecteaz fie intrrile Qi fie Qi la intrrile CLKi+1 ale bistabilului urmtor(figura 4.38). Circuitul mai dispune si de semnale de validare a numrrii (count enable) i de resetare (RESET).
49
ELECTRONICA DIGITALA
fig. 4.37
fig.38
n exemplele considerate pn acum cei n bistabili nu comut n acelai timp nefiind comandai de acelai impuls de clock, deci fiecare bistabil comut ca o consecin a comutrii bistabilului anterior. La nivelul fiecrui bistabil are loc o ntrziere de durat tB astfel nct timpul total de comutare a celor n bistabili este ntB. pentru o corect comutare este necesar ca frecvena impulsurilor aplicate la intrarea de clock s fie mai mic dect:
fi <
1 nt B
ceea ce limiteaz mult viteza de lucru a acestor numrtoare. Pentru eliminarea fenomenului de hazard determinat de apariia unor impulsuri parazite la ieirea numrtorului este utilizat un semnal de validare (STROBE) care face ca decodificarea ieirilor s se fac numai dup ce toate ieirile bistabililor se afl intr-o stare stabil.
50
ELECTRONICA DIGITALA
4.5.1.1 Numrtoare asincrone modulo M cu respectarea condiiei M=2n. Exemplu numrtorul modulo 8 (M=8=23). Sunt necesare pentru implementare trei bistabile JK n configuraie T (J=K=1). Tabelul de adevr i schema sunt prezentate n figura 4.39a si b.
Circuitul dispune de 5 strii deci pentru implementare sunt necesare trei celule JK (22<5<23). Cu un numrtor ce conine trei celule JK se puate numra maxim pn la 8, deci pentru a numra pn la 5 este necesar excluderea a trei stri (101,110,111), condiia de oprire i revenire la zero dup cinci stri. pentru aceast sintez este necesar de urmrit urmtoarele etape: Etapa 1. Se reprezint diagrama de strii a numrtorului (fig.4.40a). Etapa 2. Se scrie tabelul de adevr (de stari) pentru bistabilul JK (fig. 4.40b) Etapa 3. Pentru stabilirea comenzilor de la intrrile JK ale bistabililor este necesar construirea unui tabel condensat n care variabilele J1,K1,J2,K2,J3,K3 sunt funcii de starea prezent Qt si urmtoare Qt+1.
fig. 4.40
Etapa 4. Din tabelul de adevr (fig.4.40c) se reprezint J0,K0, J1,K1.J2,K2 n diagrame Karnaugh i se minimizeaz (fig 4.41a). Etapa 5. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 se va implementa fizic ( fig. 4.41b).
51
ELECTRONICA DIGITALA
Se poate obine prin conectarea n cascad a dou numrtoare modulo 5 i modulo 2 conform relaiei M10=M2M5. Vom realiza proiectarea numrtorului modulo 10 (zecimal ) utiliza celule de bistabili de tip D n configuraie T. Deoarece Qt+1=QtT pentru bistabilul T si Qt+1= Q pentru T=1 i conform ecuaiei de funcionare a bistabilelor D, Qt+1=D rezult c pentru a implementa numrtorul cu bistabili D n configuraie T este necesar ca pentru nceput s realizm legtura D= Q pentru fiecare celul. Dac studiem tabelul de adevr pentru numrtorul zecimal (figura 4.42a) observm c, condiia de oprire (i aducere la 0) a numrtorului apare n momentul cnd cuvntul binar Q0,Q1,Q2,Q3 are valoarea 10 in zecimal (1010 in binar). n acest moment decodificatorul (realizat cu o singur poart) activeaz semnalul asincron de tergere CLEAR. Din tabelul de adevr se extrage expresia condiiei de oprire
t t
fig. 4.41
CLEAR = Q1Q3 .
fig. 4.42 Schema de mai sus sadisface funcionarea la frecvene joase dar devine transparent la frecvene mai mari prin propagarea n interiorul ei a unor posibile variaii. Acest fenomen face ca durata semnalului CLEAR s nu mai fie suficient, inpulsul de tergere poate disprea nainte de nscrierea n zero a tuturor bistabililor. Pentru a asigura o durat activ mai lung pentru semnalul de resetare CLEAR suficient pentru tergerea sigur a tuturor bistabililor n serie cu poarta SI se introduce un CBB-RS. Semnalul produs de poarta SI nscrie bistabilul n 1 logic deci Q = CLEAR =0, durata semnalului CLEAR este da data aceasta suficint de lung pentru a reseta bistabilele. Reasetarea CBB-RS din bucl se face prin aplicarea semnalului de clock (palierul semnalului de clock) ce produce R=1 i revenirea n starea 0 a CBB-RS. Circuite numrtoare asincrone consacrate produse n Romnia sunt: CDB 490- numrtor/divizor decadic, CDB 493- numrtor binar, CDB 492- numrtor/divizor cu 12 (vezi anexa). Alte tipuri de numrtoare asincrone (Texax Instruments): numrtorul 12 bii binar 7040, numrtorul 14 bii binar 7060. 52
t
ELECTRONICA DIGITALA
Circuitul numrtor divizor decadic asincron CDB 490 (fig.4.43). Circuitul este realizat practic prin legarea n cascad a dou numrtoare mod 2 i mod 5 (vezi fig.4.43). Conectarea se face prin legarea extern a ieirii Q0 (Ai) la intrarea CLK (BDi) a numrtorului mod 5. Numrarea impulsurilor aplicate la intrare se face n cod binar. Circuitul dispune de intrri asincrone pentru tergere R0(1) si R0(2) si pentri iniializare R9(1) si R9(2) care aduc numrtorul n starea corespunztoare cifrei 9.
fig.4.43 4.5.2. Numrtoare sincrone Dup cum s-a mai artat numrtoarele sincrone prezint dezavantajul ntrzierilor cumulative ale bistabililor. n acest sens frecvena maxim de lucru va fi limitat de aceste ntrzieri i n plus pot aprea stri parazite care n cazul unei cuplrii a unui decodificator la ieire vor determina impulsuri false spre restul sistemului. Pentru nu numrtor sincron frecvena maxim este determinat de timpul de propagare prin cei n bistabili precum I timpul de validare la ieirea decodificat a numrtorului adic:
n care tB este durata de propagare prin celula de bistabil i tV este durata de impulsului de validare. Pentru un numrtor realizat cu patru celule de bistabili i cu tB=50ns i tV= 100ns frecvena maxim de lucru este:
1 nt B + t v f
f 3,33 Mhz Pentru a mrii frecvena de lucru i pentru a elimina i dezavantajele legate de ntrzierile ce apar la comutaia bistabililor se introduce structura de numrtor sincron n care comanda de clock se aplic simultan tuturor celulelor de bistabili. Practic acest tip de numrtoare sunt realizate din bistabili JK n configuraie T (cu condiia T=1). Exemplu: Se cere implementarea unui numrtor sincron pe patru bii utiliznd celule de bistabili JK. Etapa 1. Se reprezint diagrama de strii a numrtorului (fig.4.44a). Etapa 2. Se scrie tabelul de adevr (de stri) pentru bistabilul JK (fig. 4.44b) Etapa 3. Pentru stabilirea comenzilor de la intrrile JK ale bistabililor este necesar construirea unui tabel condensat al strilor n care variabilele J1,K1,J2,K2,J3,K3J4K4 sunt funcii de starea prezent Qt si urmtoare Qt+1 (fig. 4.56c). Etapa 4. Din tabelul de adevr (fig.4.44c) se reprezint J0,K0, J1,K1.J2,K2J4K4 n diagrame Karnaugh i se minimizeaz (fig 4.45a). Etapa 5. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 J4K4 se va implementa fizic ( fig. 4.45b). Viteza de numrare a acestor numrtoare este mai mare dect cea a numrtoarelor asincrone depinznd doar de ntrzierea tB a fiecrui bistabil plus ntrzierea tp pentru fiecare poart.
1 ( 4 50 + 100) ns = 300ns f
53
ELECTRONICA DIGITALA
n funcie de scopul urmrit i firma productoare exist o mare varietate de circuite integrate numrtoare sincrone: 74190- numrtor sincron decadic reversibil cu transport paralel, 74191- numrtor sincron binar reversibil, 74192- identic cu 74190 dar cu dou intrri de numrare i fr comand de sens, 74193- identic cu 74191 dar cu dou intrri de numrare i fr comand de sens (n Romnia sunt fabricate de firma IPRS Bneasa SA sub indicativul CDB4192 i CDB 4193), 74160/161 numarator binar, 4518/20 dual BCD/binar, numaratoare binare reversibile 74169, 74668/669, 4510/16 i numtrtorul de 8 bii reversibil 74867/ 869.
1 tB + tp f 1 50 + 2 25 = 100ns f f 10Mhz
fig. 4.44
54
ELECTRONICA DIGITALA
fig 4.45 4.5.3. Numrtoare presetabile (cu prenscriere). Numrtoarele modulo 2n se obin prin nserierea a n celule de bistabili i parcuregerea n sens direct sau invers a 2n stri. Sinteza unui numrtor modulo M (M<2n) se realizeaz pe o structur de numrtor modulo 2n pentru care se elimin 2n-M stri. Soluia de eliminare a 2n-M stri este de a introduce o tranziie forat din starea S2 n 1 fie n starea S 2 n ( M 1) sau SM. Structurile de numrtoare care au aceast facilitate se numesc numrtoare presetabile. n general aceste numrtoare conin patru celule de bistabili cu posibilitatea de nimrare n sens direct si invers (reversibile) realiznd un maxim mod 16 sau mod 10 (decadice). ncrcarea cuvntului de date (presetarea sau prencrcarea) se face asincron paralel pe palier sau sincron pe front. n figura 4.46ab este prezentat circuitul numrtor presetabil reversibil MMC 40193 (C-MOS produs la Microelectronica SA). n figura 4.46c este prezentat circuitul de nscriere asincron ntr-o celul de tip D (acelai circuit de ncrcare poate fi aplicat fiecrui tip de celul de bistabil). ncrcarea datelor este validat de semnalul de ncrcare LOAD, pe palierul acestui semnal clock-ul nu are efect. la activarea semnalului comanda bistabilului este
posibilitilor de activare necontrolat a semnalului LOAD n cazul nscrierii asincrone este necesar introducerea unui letch suplimentar introdus n schem ca n figura 4.46c. nscrierea sincron (fig 4.46d) are unele avantaje fa de cea asincron cea ce o face a fi utilizat mai des la proiectarea numrtoarelor presetabile. Pentru nscrierea datelor acioneaz semnalul nscrierea preopriuzis are loc doar odat cu urmtorul impuls de clock.
LOAD dar
55
ELECTRONICA DIGITALA
fig. 4.46 4.5.4. Numrtoare Johnson (n inel). Pe lng utilizarea n unitile aritmetice sau a altor blocuri din sistemele numerice, registrele de deplasare serie sunt folosite i la sinteza numrtoarelor n inel. Cuvntul de n bii nscris ntr-un registru serie se "pierde" bit dup bit la ieirea serial a registrului dup un interval de n tacte. Construcia registrelor n inel se bazeaz pe o structur de registru serie la care se realizeaz o legtur de reacie ntre ieirea serie i intrarea serie, informaia din rgistru numai este pierdut ci recirculat in interiorul "inelului"obimut prin legtura de reacie. Transferul ciclic prin registru se poate determina cu relaia: Qi+1(t+T)=Qi (t) CLK, Q0(t+T)=Qn(t) CLK Pentru exemplificare se cere sinteza unui numrtor Johnson de patru celule. Pentru sintez se folosesc patru celule de bistabili JK (fig.4.48a). Semnalul CLEAR aduce registrul n starea iniial (0000). Deoarece 56
ELECTRONICA DIGITALA
J 0 = Q 3 = 1 si K0 = Q3 = 0 la primul impuls de clock se va nscrie n registru numrul 0001. n continuare acest bit 1 se deplaseaz n registru, dar celula Q0 rmne permanent n 1 pn cnd celula Q3 nu este comutat n zero. Diagrama cu cele 8 cuvinte nscrise succesiv n numrtor este prezentat n figura 4.48c. Se poate trage concluzia c numrul maxim de stri distince i implicit lungimea cuvntului de numrare al oricrui registru de deplasare se poate dubla prin realizarea reaciei inversate. Generarea semnalelor de faz simetrice i nesuprapuse se poate realiza dintr-un numrtor Johnson cuplat la ieire cu un sistem de pori (decodificator). Eliminarea posibilitii de apariie a hazardului este sadisfcut prin faptul c n cuvntul de stare de la ieirea numrtorului Johnson la fiecare impuls de clock comut doar un singur bit. Construcia decodificatorului de ieire care genereaz semnalele s1...s8 se stabilete conform schemei din figura 4.48d. O aplicaie important este sinteza numrtoarelor Johnson utiliznd circuitul registru cu ncrcare paralel i deplasare serial CDB 495. Pentru o funcionare normal ciecuitul trebuie amorsat (iniializat). Aceasta se face prin folosirea unor reacii suplimentare de pori externe fornd corespunztor intrarea serial pentru orice stare care nu corespunde secvenei normale. n figura 4.47a este prezentat un numrtor Johnson cu amorsare cu deplasare de 0 iar n figura 4.47b cu deplasare de 1. Intrarea serial este folosit pentru evitarea strilor care nu pot activa pe CM n 1 pentru ncrcarea paralel (starea 0000 i 1111).
fig.4.47
fig. 4.48
57
ELECTRONICA DIGITALA
tabel condensat al strilor n care variabilele J1,K1,J2,K2,J3,K3J4K4 sunt funcii de starea prezent Qt si urmtoare Qt+1 (fig. 4.49a). Etapa 2. Din tabelul de adevr se reprezint J0,K0, J1,K1.J2,K2J4K4 n diagrame Karnaugh i se minimizeaz (fig 4.49b). Etapa 3. Odat stabilite relaiile ce determin J0,K0, J1,K1.J2,K2 J4K4 se va implementa fizic ( fig. 4.49c).
Etapa 1. Pentru stabilirea comenzilor de la intrrile JK ale bistabililor este necesar construirea unui
Utiliznd celule de bistabili JK se cere proiectarea unui numrtor de trei bii n cod Gray.
fig. 4.49
4.6. Memorii semiconductoare. n compataie cu memorile cu ferite, memorile semiconductoare cu circuite basculantte bistabile permit obinerea unei densiti foarte mari de informaie nmagazinat deci o mare capacitate. Spre deosebire de alte categori de memorii (cu ferite, benzi sau discuri magnetice) care nu necesit consum de energie electric pentru pstrarea informaiei, memorile cu CBB necesit un consum permanent de energie pentru pstrarea informaiei (excepie fac memorile ROM studiate anterior care odat programate de ctre fabricant pstreaz informaia). Memorile semiconductoare sunt deci volatile i nedistructive ( informaia poate fi citit n orice moment fr a fi distrus atta timp ct circuitul se afl sub tensiune).
58
ELECTRONICA DIGITALA
59
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 4.6.1. Memorii SRAM ( memorii RAM statice).
ELECTRONICA DIGITALA
1. Celula RAM static cu tranzistoare bipolare. Celula static de memorie cu tanzistoare bipolare de la intersecia liniei x cu coloana y are ca suport un circuit baculant bistabil obinut din dou inversoare (tranzistoarele npn multiemiter T1 i T2 figura 4.50ab). n cazul celululei de memorie din figura 4.50b cte un emiter din fiecare tranzistor este folosit pentru linia de selecie xi i cte unul pentru linia yi. Cel de al treilea emiter al tranzistoarelor este legat la liniile de citire scriere S0 i S1. Datele se scriu i se citesc la intersecia coloanei i liniei care conin bistabilul considerat. La scriere linile x i y corespunztoare sunt activate (aduse n 1 logic). CBB se afl sub controlul linilor de citire scriere i este adus n starea dorit prin aplicarea la terminalele S0 i S1 a unui semnal logic fie pentru a scrie 1 logic fie pentru a citii 0 logic fornd blocarea sau aducerea n conducie a tranzistorului T1 sau T2 corespunztor bitului memorat. Linile x i y sunt aduse apoi la 0 logic bistabilul memornd informaia. De exemplu pentru nscrierea bitului 1 este necesar blocarea tranzistorului T2 care se poate obine prin polarizarea invers a jonciunilor emiter baz n urma aplicrii unui impuls la intrarea S1 concomitent cu activarea linilor x i y. La citire CBB este din nou activat prin aducerea linilor x i y la nivel ridicat. Curentul care trece prin tranzistorul n stare de conducie este deviat de la liniile de adresare ctre linile de citire scriere i "curge" ctre ieirea de citire corespunztoare, starea CBB este determinat de ieirea care devine 0 sau 1. Citirea nu este distructiv, CBB pstreaz informaia stocat dar spre deosebire de memorile magnetice, memorile cu bistabili necesit un consum continuu de energie cea ce face ca memorile SRAM s fie memorii volatile. Circuit integrat consacrat CDB 481E (memorie de 16bii). 2. Memorii SRAM n tehnologie N-MOS (fig. 4.51a) i C-MOS (fig 4.51b). n prezent memorile integrate cu tranzistoare MOS au o foarte mare rspndire datorit faptului c sunt ieftine, tehnologic mai uor de realizat, densitate mare de integrare etc. Tipurile de memorii cu tranzistoare MOS au anumii parametrii cum ar fi viteza de lucru i timpul de acces mai slabi dect la cele cu tranzistoare bipolare dar au un consum mult mai mic i o capacitate mult mai mare. Celula static de la intersecia liniei xi cu coloana yi are ca suport un CBB realizat cu dou inversoare (tranzistoarele T1 i T2). Deoarece ambele variante au o funcionare identic explicaile se vor referii in general pentru amndou.
fig. 4.50
fig. 4.51
59
ELECTRONICA DIGITALA
Funcionarea: Tranzistorii T3 i T4 sunt tranzistoare de activare (scriere citire) a bistabilului format din tranzistoarele T1 i T2 iar tranzistorii T5 i T6 sunt tranzistori de sarcin (rezistene MOS). Pentru citire se aplic o tensiune ridicat pe linia selecie cuvnt (xi), care deschide tranzistoarele T3 i T4 iar circuitele de citite vor sesiza pe linile de bit yi0 i yi1 care din tranzistorii din bistabil se afl n conducie T1 sau T2 (n funcie de starea bistabilului 0 sau 1). Pentru scrierea informaiei se aplic din nou tensiunea ridicat pe linia de cuvnt i apoi prin circuitele de citire se foreaz trecerea bistabilului ntr-o stare sau alta. Deoarece tot timpul unul din inversoarele (unul din tranzistorii T1 sau T2) sunt n conducie rezult un consum de putere destul de mare ( 500mW/ 1Kbit). Preoblema este rezolvat utitliznd tranzistosre C-MOS ( fig.4.51b) care au consumul n regim de curent continuu neglijabil (1mW/1Kbit). La celula N-MOS se poate reduce curentul n regim de ateptare sub ordinul de A printr-o dimensionare corect a tranzistoarelor T5 i T6. Pentru obinerea unei sigurane sporite n procesele se scriere i citire cele dou coloane de bit nu sunt folosite n mod diferenial ci n mod simetric simultan (cnd o bar este utilizat ntr-o comand cealalt este fixat la un potenial de 3V intermediar nivelelor H i L). Scriere: a) bit 1- yi0 forat la nivel L, yi1 nivel intermediar 3V, T3 i T4 n conducie determin T1 blocat i T2 n conducie deci apariia strii Q=1. b) bit 0- yi1 forat la nivel L, yi0 nivel intermediar 3V, T3 i T4 n conducie determin T2 blocat i T1 n conducie deci apariia strii Q=0. Citire: a) bit 1- activarea liniei xi, yi1 nivel intermediar 3V, yi0 nivel intermediar 3V, tranzistorul T2 care este n conducie conecteaz linia yi0 la mas potenialul ei scade fat de 3V deci diferena de potenial ntre linile yi0 i yi1este pozitiv. b) bit 0- activarea liniei xi, yi1 nivel intermediar 3V, yi0 nivel intermediar 3V, tranzistorul T1 care este n conducie conecteaz linia yi1 la mas potenialul ei scade fat de 3V deci diferena de potenial ntre linile yi0 i yi1este negativ. Semnul diferenei i generarea nivelului logic al bitului coninut n celul este este sesizat de ctre amplificatoare difereniale de detectare ataate fiecrei coloane (amplificatoare de sens). Viteza de execuie a unei operaii depinde de viteza de decodificare al adreselor i de rapiditatea de variaie a potenialelor pe linia de selecie i pe coloane. Operaile de scriere i citire ale memorilor SRAM. Pentru orice utilizator din exterior circuitul de memorie se reduce la o magistral de adrese, de date i de control. Magistrala de control conduce circuitul de memorie n cazul n care acesta este plasat ntr-un sistem
global (sisteme microprocesor etc,). Principalele semnale de control pentru memoria SRAM sunt:
CS - cip select
face selecia circuitul de memorie, WE - write enable activ execut ciclul de scriere, inactiv ciclul de citire. n figura 4.66a i b este prezentat structura i simbolul unui circuit de memeorie SRAM de capacitate 1K4bii. Citirea, scrierea i succesiunea semnalelor este prezentat n figura 4.66c (citire) si 4.66d (scriere). Scrierea: 1. Se aplic cuvntul de adres A0-A9. 2. Se activeaz semnalul de selecie CS =0 i semnalul WE 3. Se aplic cuvntul de date D0-D3 pe magistrala de date.
4. Se dezactiveaz semnalele CS si WE 5. Se eleibereaz magistrala de date si adrese. Ieirile trec n starea de nalt impedan (HZ).
Citirea: similar cu operaia de scriere cu condiia c WE este inactiv. Condiii de timp pentru operaia de citire: - tACC=t1-t0 timp de acces momentul dintre aplicarea adreselor I si momentul apariiei datelor valide pe magistral de date. - tCS1 timp minim necesar din momentul activrii seleciei circuitului pn n momentul n care ieirile trec din starea HZ n starea mormal. -tCS2 timp minim necesar din momentul dezactivrii seleciei circuitului pn n momentul n care ieirile trec din starea mormal n starea HZ. Condiii de timp pentru operaia de scriere: -tADEC timp minim necesar pentru decodificarea cuvntului de adres - tPS timp de prestabilire -tMS timp de meninere
60
ELECTRONICA DIGITALA
fig. 4.52
Exemplul 1: S se proiecteze utiliznd circuite de memorie SRAM Intel 2114 (1024 x 4bii) o memorie RAM de 4K cuvinte a 8 bii (fig 4.53). - Procedeele sunt similare cu cele de la extinderea capacitii memorilor ROM.
fig. 4.53 61
ELECTRONICA DIGITALA
Exemplul 2: Utiliznd memorii SRAM de 8K x 8 bii s se extind capacitatea memoriei la 32 K octei. Pentru decodificare se va utiliza circuitul 74LS139 (fig. 4.54).
fig. 4.54 Circuite de memorie SRAM consacrate: I 2147 (2K x 1bit), I 2102 (1K x 1bit), I 2114 (1K x 4biti). 4.6.2. Memorii DRAM ( memorii de tip RAM dinamic). Structurile de memorie DRAM pstreaz n general aceeai organizare matricial de la memorile SRAM cu deosebirea c celula de memorie SRAM constituit dintr-un letch este nlocuit cu o capacitate integrat care formeaz celula dinamic. Comparativ cu celula static la celula dinamic se mai pstreaz unul din tranzistoarele T1, T2 care va conecta celula (capacitatea CD) la o coloan realiznd astfel structura prezentat n figura 4.55.
fig. 4.55 Valoarea capacitii CD este de ordinul zecimilor de pF iar capacitatea echivalent pentru fiecare coloan de 10...20 ori mai mare. Aceast simplitate comstructiv a celulei de memorie DRAM duce la o densitate foarte mare de integrare i consum redus de putere deci implicit la realizarea unor circuite de memorie de capaciti foarte mari (1K, 4K, 16K, 256K, 1M, 4M, 8M, 16M, 32M, 64M...). Selecia celulei se face activnd linia xi care comand n conducie tranzistorul Tij realizndu-se astfel 62
ELECTRONICA DIGITALA
conectarea capacitii CD la coloana Yj. Prin aceast conectare pe coloana Yj rezult o tensiune care reflect valoarea anterioar a tensiunii de pe condensator nainte de conectare. Deoarece exist o mare disproporie ntre valoarea capacitii CD i Ce citirea coninutului celulei se face utiliznd la iesire amplificatoare de sens (buffere de iesire). Se realizeaz selecia celulei prin activarea liniei Xi. Pe intrarea Din se aplic bitul care trebuie nscris.
Scrierea:
Semnalul R/ W =1 dezactiveaz bufferul de ieire i activeaz bufferul de intrare, condensatotul CD se ncarc cu o sarcin proporional cu tensiune aplicat pe intrarea de date Din. Prin dezactivarea liniei Xi se blocheaz tranzistorul Tij condensatorul rmne ncrcat cu o sarcin corespunztoare bitului Din.
Citirea:
Semnalul R/ W =0 dezactiveaz bufferul de intrare i activeaz bufferul de iesire. Valoarea bitului nscris este generat ca data de ieire Dout.
Se dezactiveaz linia Xi si semnalul R/ W. Datorit curenilor de scurgere sarcina electrica corespunztore valorii 1 logic acumulat n capacitatea CD se diminueaz n timp cea ce face necesar regenerarea continu a acesteia la intervale de 2...4ms.
Regenerarea:
Semnalul R/ W =0 activeazeaz amplificatorul de sens deci nivelul de tensiune corespunztor bitului nscris se aplic la intrare bufferului de regenerare. Semnalul regenerare activeaz bufferul de regenerare ce reface nivelul de tensiune de pe condensatorul celulei.
Se dezactiveaz linia Xi , semnalele R/ W i regenerare.
4.6.2.1 Structura circuitelor de memorie DRAM. Structura intern a unui circuit de memorie DRAM este prezentat n figura 4.56. Activarea liniei Xi selecteaz toate celule de pe acest linie, alegerea doar a unei celule se face prin selecia coloanei respective (Yj). Selecia simultan a tuturor celulelor se face periodic (intervale de 2...4ms) prin activarea semnalului regenerare i este util pentru operaia de regenerare. Pentru implementarea acestei operaii de regenerare este necesar generarea n intervalul de 2...4ms a tuturor adreselor matricei de memorie, aciune efectuat de un numrtor inclus intr-un bloc de control al regenerrii ( refresh controler). Selecia se face n dou direcii principale: pe linie printr-un decodificator cu activarea liniei Xi i pe coloan printr-un DMUX care selecteaz coloana Yj. Acest procedeu de selecie a unei celule face necesar divizarea cuvntului de adres A0,A1, ...., An-1 n dou subcuvinte. Subcuvntul format din biii inferiori (A0,A1, ...., A n/2-1 ) se aplic DEC pentru linii iar cel format din biii superiori (An/2, An/2+1,..., An-1)DMUX pentru coloane. Ordinea de adresare este urmatoarea: nti se aplic pe magistrala de adrese subcuvntul inferior care este inscris n registrul adres linii cu semnalul de strob
RAS (Row Address Strob) dup care pe magistral se aplic subcuvntul superior ce este nscris n registrul adres coloane cu semnalul CAS (Column Address Strob).
63
ELECTRONICA DIGITALA
fig.4.56 Dac subcuvntul de adres se mrete cu un bit (cuvntul de adres de mrete cu 2 bii) capacitatea memoriei se va mrii de 4 ori (2n/2+1 2n/2+1=2n 4).Acesta explic faptul c circuitele DRAM uzuale au capaciti multiplu de patru (1K, 4K, 16K, 1M, 4M, 16M, 32M, 64M...) 4.6.2.2. Ciclii de citire, scriere i regenerare pentru memorile DRAM Diagrama de semnale i timpi pentru scriere, citirea i regenerarea memorilor de tip DRAM este prezent n figura 4.57.
fig. 4.57 Ciclul de citire tRAS- durata minim a semnalului RAS tCAS- durata minim a semnalului CAS tMSRAS- timp minim de stabilire a adresei de linie fa de frontul negativ al RAS. tMSCAS- timp minim de stabilire a adresei de coloan fa de frontul negativ al CAS. tLRAS- timp minim de meninere a adresei de linie fa de frontul negativ RAS. tLCAS- timp minim de meninere a adresei de coloan fa de frontul negativ CAS. 64
ELECTRONICA DIGITALA
tHZD- timp minim necesar n care ieirea TSL trece din starea HZ genernd la ieire data stabil. tDHZ- timp minim necesar n care ieirea de date trece din starea HZ. tacc- timp minim de acces, intervalul de timp din momentul aplicrii adresei pn n momentul apariiei datelor la ieire. Ciclul de scriere. Conine toi timpii proprii operaiei de citire i n plus: tSUD- timpul de stabilire a datelor fa de frontul posterior al CAS tMD- timpul de meninere a datelor fa de terminarea semnalului CAS. tMSWE- Timp de stabilire a comenzii de scriere fa de frontul posterior CAS. Ciclul de regenerare. Reprezint un ciclu de scriere simultan a tuturor biilor de pe o linie i necesit doar aplicarea adresei de linie, activarea semnalului RAS i iniializarea comenzii de regenerare. Pentru corectitudinea operaiei este necesar respectarea strict a timpilor de stabilire i meninere a adresei de linie fa de activarea semnalului RAS. n general timpul de ciclu (timpul minim dintre dou operaii de scriere-citire sau citire scriere) pentru memorile DRAM este cuprins n intrevalul 110-150ns. Acest lucru arat c memorile SRAM sunt de 5...10 ori mai rapide dect circuitele de memorie DRAM. 4.8.2.3. Adresarea si comanda regenerarii pentru o memorie DRAM de 64K x 1bit. [8] Schema bloc este prezentat n figura 4.58. Blocul NUM. este un numrtor pe 8 bii care genereaz adresele A0...A7 pentru mprosptare. Blocul CONTROL genereaz 256 de impulsuri ntr-un interval de 2...4ms, comand semnalele RAS, CAS, R/W, genereaz semnalele de selecie MUX pentru cele dou ci i semnalul de strob pentru registru de adrese. multiplexorul determin aplicarea la cele 8 linii de adres ale memoriei, a adresei de linie (A0...A7) a adresei de coloan (A8...A15) precum i a adresei de regenerare. Blocul de control va fi comandat de microprocesorul sistemului pe magistrala de control.
fig.4.58 Memorii DRAM folosite uzual: Intel I2104 , I2107 - 4K x 1bit, I 2117- 16K x 1 bit, I 4164 64K x 1 bit, Microelectronica SA MMN 4027- 4K x 1 bit, MMN 4116- 16K x 1 bit, Micron MT4LC4M4B14M x 4 bii. 4.6.2.4. Memoria SIMM 4M x 8 bii MT2D48. . Folosit n sistemele IBM-PC memoria SIMM MT2D48 are capacitatea de 4Moctei. Circuitul dispune de 22 linii de adres furnizate secvenial. Funcionarea este similar cu prezentarea fcut pentru memorile DRAM cu deosebirea c timpul de regenerare este de 32ms mult mai mare dect cel de la memorile DRAM din prima generaie care au un timp de regenerare de 2...4ms. 65
ELECTRONICA DIGITALA
Semnificaia celor 30 de pini este prezentat n figura 4.59 a i b. Ca i structur electric circuitul este realizat prin extensie folosind dou circuite de memorie MT4CM4B (fig.4.59c).
fig. 4.59
66
ELECTRONICA DIGITALA
4.7. CIRCUITE LOGICE SECVENTIALE APLICATII Problema 4.1 S se construiasc tabelul de tranziie al strilor pentru automatele Mealy definite de urmatoarele grafuri .
Problema 4.2 S se construiasc tabelul de tranziie al strilor pentru automatul Moore definit de graful de tranziii urmator.
Problema 4.3 Circuitul basculant bistabil RS (sincron i asincron) Problema 4.4 Circuitul basculant bistabil JK (sincron i asincron) Problema 4.5 Circuitul basculant bistabil RS-Master-Slave (sincron i asincron) Problema 4.6 Circuitele basculante bistabile de tip D i T Problema 4.7 Utiliznd circuite bistabile de tip JK s se proiecteze un numrtor asincron modulo 5 Problema 4.8 Utiliznd circuite bistabile de tip JK s se proiecteze un numrtor asincron modulo 7 Problema 4.9 Utiliznd circuite bistabile de tip JK s se proiecteze un numrtor sincron modulo 4 Problema 4.9 Utiliznd circuite bistabile de tip D s se proiecteze un numrtor sincron modulo 6 Problema 4.10 Utiliznd circuite bistabile de tip D s se proiecteze: a) un registru serie de 4 bii b) un registru paralel de 4 bii Problema 4.16 Memoria SRAM. Celula SRAM. Organizarea memoriei. Problema 4.17 Memoria SRAM. Ciclii de citire i scriere. Problema 4.18 Memoria DRAM. Celula DRAM. Organizarea memoriei. Problema 4.19 Memoria DRAM. Ciclii de citire, scriere i regenerare. Problema 4.20 S se implementeze un modul SRAM de 128K utiliznd dou variante: a) extensia capacitii de adresare utiliznd circuite SRAM de 1Kx4 bii (MMN2114) b) extensia capacitii de ieire utiliznd circuite SRAM de 1Kx4 bii (MMN2114) Problema 4.21 S se construiasc organigrama i apoi s se implementeze un numrtor comandat cu urmtoarele comenzi: M5- numr pn la 5, M6- numr pn la 6 i lipsa unei comenzi numr pn la 8 Problema 4.22 S se construiasc tabelul de tranziii pentru automatul sincron definit de urmtorul graf Moore:
67
ELECTRONICA DIGITALA
01 11
10
01 11
1/1
10 10 10 00 10
2/0
00
4/0
11 01 10
3/1
11 01
1
00/0 00/1
2
10/1 01/1
3
11/1 01/0 10/1
68
ELECTRONICA DIGITALA
Problema 4.24 S se reduc i apoi s se implementeze automatul definit prin urmtorul tabel de tranziii: Starea urmatoare Q Starea prezent Q iesire Y X1X0 00 01 11 10 1 1 1 1 2 0 2 * 1 2 * 0 3 3 1 2 1 1 4 4 5 1 * 1 5 1 1 3 4 0 6 2 2 4 3 0 7 1 8 9 1 1 8 * 8 10 4 0 9 10 1 3 5 1 10 10 3 1 4 1 Problema 4.25 S se reduc i apoi s se implementeze automatul definit prin urmtorul tabel de tranziii: Starea prezent Q Starea urmatoare Q X1X0 00 01 11 10 1 1/1 1/1 1/1 2/0 2 */* 1/1 2/1 */* 3 3/1 1/1 2/0 1/0 4 4/1 5/1 1/0 */* 5 1/1 1/1 3/0 4/1 6 2/1 2/0 4/1 3/1 7 1/0 8/1 9/1 1/1 8 */* 8/1 10/1 4/1 9 10/1 1/1 3/0 5/1 10 10/1 3/1 1/0 4/1 Problema 4.26 S se implementeze urmtoarele automate definite prin organigram ASM.
000
000
A YY 1 2
001
A YY 1 2
001
Y 3
011
B
011
C Y Y 1 3
0
C Y Y 1 3
010 0
X1
X1
1 010
2 5 D Y Y
E Y 1
0 111 110
3 D Y
E Y Y 1 5
0 111 110
X2 1
X2 1
Y 5
F Y Y 2 5
69
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 6. CIRCUITE LOGICE SECVENTIALE INTEGRATE 7471 Bistabil master-slave cu 7472 Bistabil J -K master-slave
S AU pe intrarile J,K I-S
J1A 1 J1B 2 J2A 3 J2B 4 PRESET 5 Q 6 GND 7 14 VCC 13 CLK 12 K2B 11 K2A 10 K1B 9 K1A 8 Q NC 1 RESET 2 J1 3 J2 4 J3 5 Q 6 GND 7 J= J1 J2 J3 K= K1 K2 K3 14 VCC 13 PRESET 12 CLK 11 K3 10 K2 9 K1 8 Q
ELECTRONICA DIGITALA
7473
7471
J1A 1 J1B 2 J2A 3 J2B 4 PRESET 5 Q 6 GND 7
7472
NC 1 RESET 2 J1 3 J2 4 J3 5 Q 6 GND 7
Bistabil J -K master-slave
7473
J= J1 J2 J3 K= K1 K2 K3
7474
RESET 1 1 D1 2 CLK1 3 PRESET 4 1 Q1 5 Q1 6 GND 7
7475
7476
16 K1 15 Q1 14 Q1 13 GND 12 K2 11 Q2 10 Q2 9 J2
7492
14 INT B 13 NC 12 QA 11 QD 10 GND 9 QB 8 QC
7493
GND 8
7494
7495
A 14 INT 13 NC 12 QA 11 QD 10 GND 9 QB 8 QC
70
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 6. CIRCUITE LOGICE SECVENTIALE INTEGRATE 7471 Bistabil master-slave cu 7472 Bistabil J -K master-slave
S AU pe intrarile J,K I-S
J1A 1 J1B 2 J2A 3 J2B 4 PRESET 5 Q 6 GND 7 14 VCC 13 CLK 12 K2B 11 K2A 10 K1B 9 K1A 8 Q NC 1 RESET 2 J1 3 J2 4 J3 5 Q 6 GND 7 J= J1 J2 J3 K= K1 K2 K3 14 VCC 13 PRESET 12 CLK 11 K3 10 K2 9 K1 8 Q
ELECTRONICA DIGITALA
7473
7471
J1A 1 J1B 2 J2A 3 J2B 4 PRESET 5 Q 6 GND 7
7472
NC 1 RESET 2 J1 3 J2 4 J3 5 Q 6 GND 7
Bistabil J -K master-slave
7473
J= J1 J2 J3 K= K1 K2 K3
7474
RESET 1 1 D1 2 CLK1 3 PRESET 4 1 Q1 5 Q1 6 GND 7
7475
7476
16 K1 15 Q1 14 Q1 13 GND 12 K2 11 Q2 10 Q2 9 J2
7492
14 INT B 13 NC 12 QA 11 QD 10 GND 9 QB 8 QC
7493
GND 8
7494
7495
A 14 INT 13 NC 12 QA 11 QD 10 GND 9 QB 8 QC
70
B. ELECTRONICA DIGITALA
CAPITOLUL 1 - SISTEME DE NUMERATIE.CODURI1.1. Sistemul de numeraie zecimal Sistemul de numeraie utilizat cel mai frecvent este sistemul de numeraie poziional. Intr-un asfel de sistem, un numr se reprezint printr-un ir de cifre n care fiecare din poziile cifrelor are o anumit pondere. Valoarea unui numr este suma ponderat a cifrelor sale, de exemplu: 1734=1x1000+7x100+3x10+4x1 Virgula zecimal face posibil utilizarea unor puteri ale lui 10 att pozitive ct i negative: 5185,68=5x1000+1x100+8x10+5x1+6x0,1+8x0,01 In general: un numr N de forma n1n0n-1n-2 are valoarea: N=n1101+n0100+n-110-1+n-210-2 adic : N =
i=n
p 1
r i
Cifra cea mai din stnga este este cifra de cel mai mare ordin sau cifra cea mai semnificativ (MSB) iar cifra cea mai din dreapta este cifra de cel mai mic ordin sau cifra cea mai puin semnificativ (LSB). 1.2 Sistemul de numeraie binar Baza de numeraie este 2 iar valoarea numrului este: B = Exemple de echivalente zecimale ale numerelor binare: 100112=1x24+0x23+0x22+1x21+1x20=1910 1000102=1x25+0x24+0x23+1x22+1x21+0x20=3410 101,0012=1x22+0x21+1x20+0x2-1+0x2-2+1x2-3=5,12510 Exemplu de transformare binar- zecimal: 179:2=89 rest 1 (LSB) :2= 44 rest 1 :2= 22 rest 0 :2= 11 rest 0 deci: 17910=10110012 :2= 5 rest 1 :2= 2 rest 1 :2= 1 rest 0 :2=0 rest 1 (MSB) 1.3 Sistemul de numeraie octal. Are baza 8. Exemple: Conversie zecimal-octal: - se fac mpriri repetate la 8 i se pstreaz restul. Rezultatul se citete de la ultimul rest spre primul (MSB). 467:8=58 rest 3 (LSB) :8= 7 rest 2 deci: 46710=7238 :2= 0 rest 7 (MSB) Conversie octal - zecimal - pornind de la relaia de reprezentare a numerelor ntr-o baz dat (8) numrul zecimal de obine prin adunarea coeficienilor puterilor lui 8. 12348=1x83+2x82+3x81+4x80=66810 Conversie binar-octal - de la dreapta spre stnga se mparte cuvntul binar n grupe de trei bii, pentru fiecare scriindu-se cifra zecimal de la 0 la 7 corespunztoare 1000110011102=100 011 001 1102 =43168 Conversie octal-binar - fiecrei cifre din cuvntul octal i corespunde o grupare de trei bii n binar. 12348=001 010 011 1002 1
i=n p 1
2 i
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 1.3 Sistemul de numeraie hexazecimal. Are baza 8. Exemple: Conversie zecimal-hexazecimal: - se fac mpriri repetate la 16 i se pstreaz restul. Rezultatul se citete de la ultimul rest spre primul (MSB). 3417:16=213 rest 9 (LSB) :16= 13 rest 5 deci: 341710=D5916 :16= 0 rest 13 (MSB) Conversie hexazecimal - zecimal - pornind de la relaia de reprezentare a numerelor ntr-o baz dat (16) numrul zecimal de obine prin adunarea coeficienilor puterilor lui 16. C0DE16=12x163+0x162+13x161+14x160=4937410 Conversie binar-hexazecimal - de la dreapta spre stnga se mparte cuvntul binar n grupe de patru bii, pentru fiecare scriindu-se cifra zecimal de la 0 la F in hexa corespunztoare. 1000110011102= 1000 1100 1110 = 8CE16 Conversie hexazecimal-binar - fiecrei cifre din cuvntul hexazecimal i corespunde o grupare de patru bii n binar. C0DE16= 1100 0000 1101 11102 1.4 Exemple de conversii de cod. 101110110012=27318=5D916=149710 001010011102=12348=29C16=66810 10,10110010112=010,101 100 101 1002=2,54548 9F,46CH=1001 1111, 0100 0110 11002 1.5 Numere binare, zecimale, octale i hexazecimale. ZECIMAL 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 BINAR 0 1 10 11 100 101 110 111 1000 1001 1010 1011 1100 1101 1110 1111 OCTAL 0 1 2 3 4 5 6 7 10 11 12 13 14 15 16 17 IR DE 3BITI 000 001 010 011 100 101 110 111 HEXA 0 1 2 3 4 5 6 7 8 9 A B C D E F IR DE 4 BITI 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 1.6 Adunarea i scderea numerelor nezecimale. 1.6.1. Adunarea numerelor binare. - pentru a realiza adunarea a dou numere binare, X i Y, se adun bii cei mai puin semnificativi cu transportul iniial. Se aplic acelai procedeu tuturor biilor pe rnd pornind de la dreapta i adugnd transportul provenit de pe fiecare coloan la suma coloanei urmtoare. X 190+ Y 141 S 331 10111110+ 10001101 101001011 X 170+ Y 85 S 255 10101010+ 01010101 11111111
1.6.2. Scderea numerelor binare. - pentru a realiza scaderea a dou numere binare, X i Y, se scad bii cei mai puin semnificativi cu imprumutul iniial. Se aplic acelai procedeu tuturor biilor pe rnd pornind de la dreapta i scznd imprumutul provenit de pe fiecare coloan la diferenta coloanei urmtoare. I 0 11011010 X 21011010010Y 109 01101101 D 101 01100101 I 0 00000000 X 22111011101Y 76 01001100 D 145 10010001 cuvnt de mprumut
1.6.4. Tabla adunrii i scderii n sistemul binar. X Y Cin sau Bin 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Unde: Cin transport de la rangul inferior Cout transport spre rangul superior Bin mprumut de la rangul superior Bout mprumut spre rangul inferior Cout 0 0 0 1 0 1 1 1 Suma 0 1 1 0 1 0 0 1 Bout 0 1 0 0 1 1 0 1 Diferena 0 1 1 0 1 0 0 1
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 1.7 Reprezentarea numerelor negative. 1.7.1. Reprezentarea prin bit de semn - numrul apare sub forma unei valori precedate de un semn care arat dac acea valoare este negativ sau pozitiv. Bitul de semn 1 reprezint un numr negativ iar bitul de semn 0 un numr pozitiv. 110101012= - 8510 010101012=+8510 011111112=+12710 111111112= - 12710 1.7.2. Reprezentarea prin complement fa de 2 - se complementeaz bit cu bit numrul pozitiv corespunztor adunndu-se la cel mai puin semnificativ bit valoarea 1. 1710= 000100012 11101110 + 11910= 011101112 10001000 + 1 1 1110111 12= - 1710 1.7.3. Reprezentarea prin complement fa de 1 - se complementeaz bit cu bit numrul pozitiv corespunztor . 100010012= - 11910
1710= 000100012 1110111 02= - 1710 11910= 011101112 100010002= - 11910 1.7.4. Adunarea i scderea complementelor fa de 2 - scderea se realizeaz prin adunarea unui numr negativ in complement fa de 2. 3+ 4 7 0011 0100 0111 - 2+ -6 -8 1110 1010 11000 6+ -3 3 0110 1101 10011 4+ -7 -3 0100 1001 1101
1.8 Inmulirea i mprirea in binar. - procedur asemntoare cu sistemul zecimal 1.8.1. Inmulirea 11x 13 33+ 11 143 1.8.2. Imprirea 217:11 11 19 107 99 8 1011x 1101 1011+ 0000 1011 1011 10001111 = 14310 11011001: 1011 1011 10011 0101 0000 1010 0000 10100 1011 10011 1011 1000 rest
MANUALUL ABSOLVENTULUI DE PROFIL ELECTRIC 1.9 Codarea binar a numerelor zecimale. Cifra zecimal BCD (8421) Cu exces de 3 2421 Gray * 0 0000 0011 0000 0000 1 0001 0100 0001 0001 2 0010 0101 0010 0011 3 0011 0110 0011 0010 4 0100 0111 0100 0110 5 0101 1000 1011 0111 6 0110 1001 1100 0101 7 0111 1010 1101 0100 8 1000 1011 1110 1100 9 1001 1100 1111 1101 10 1010 0000 0101 1111 11 1011 0001 0110 1110 12 1100 0010 0111 1010 13 1101 1101 1000 1011 14 1110 1110 1001 1001 15 1111 1111 1010 1000 OBS: Codul Gray are proprietatea de adiacen, adic trecerea de la o secven binar la alta se face prin modificarea unui singur bit in scopul reducerii posibilitii apariiei de erori. Regula de producere este urmtoarea: - bitul cel mai semnificativ al codului Gray este acelai cu bitul cel mai semnificativ al codului binar. - ceilai bii ai codului Gray se produc prin sume repetate modulo2 ai biilor corespunztori din codului binar. Ex.: 0111 (binar) = 0 0+1 1+1 1+1 = 0100 (Gray) 1.10 Probleme si aplicatii 1. Efectuai urmtoarele conversii intre sistemele de numeraie: a) 11010112=?H b) 101101112=?H c) 101101002=?8 d) 10101111002=?8 e) 1740038=?2 f) 67,248=?2 g) AB3DH=?2=?10=?8 h) 9E36,7AH=?2=?10=?8 i) 71588=?2=?10=?H j) 351110=?2=?8=?H k) 432110=?2=?8=?H 2. Fiecare dintre urmtoarele operaii aritmetice este corect n cel puin un sistem de numeraie. Determinai care este baza de numeraie n fiecare caz. a) 1234+5432=6666 b) 33:3=11 c) 302:20=12,1 d) 41:3=13 e) 23+44+14+32=223 3. Efectuai urmtoarele operaii: a) b) c) d) e) f) g) h) i) j) k) l) m) n) o) 11010112+101101112=?2 11111112+101111112=?2 10000112+100101012=?2 23058+21158=?8 87958+43158=?8 11011112 -101101112=?2 11010012 - 001111112=?2 23158 - 20138=?8 71158 - 80138=?8 AD59H+FE25H=?H BC35H - AE45H=?H 12310x1210=?2=?H 47310x1410=?2=?H 47310:1410=?2=?H 12310:1210=?2=?H
41 = 5
5
I.1 Natura curentului electric Poate fi definit prin prin noiunea de pil i for electromotoare:
ntre cele dou borne ale unei pile exist n mod Diferena de potenial, sau de tensiune continuu o diferen ntre densitile electronilor liberi, electric, care exist ntre bornele pilei, denumirea de for borna negativ posed o concentraie mai mare de poart electroni care au tendina normal de a migra ctre electromotoare, deoarece este capabil borna pozitiv deficitar n electroni. Dac un circuit de a antrena n micare electronii liberi electric este conectat la o pil, electronii liberi ai ai circuitului. circuitului sunt sunt respini de borna negativ i atrai de borna pozitiv a generatorului. electroni 1A = 6 ,24 x1018 2 sxmm Efectele magnetice i chimice se inverseaz atunci cnd sunt inversate conexiunile la generator, deci exist posibilitatea de alegere arbitrar a sensului curentului electric, de la borna pozitiv spre borna negativ, astfel zis invers fa de sensul de deplasare a electronilor.
I.2 Circuitul electric Un circuit electric este constituit dintr-un generator ca surs de curent (pil, acumulator, dinam...) i din unul sau mai multe receptoare (lamp, radiator, fier de clcat, main de splat...). Bornele aparatului sunt legate prin intermediul conductorilor (fire de cupru, lame de alam...) , constituind astfel un circuit nchis prin intermediul unui ntreruptor.
Intensitatea curentului electric [A] reprezint Sursa de tensiune [V] furnizeaz energia sarcina electric care parcurge conductorul de necesar meninerii curentului electric prin seciune cunoscut. circuit. Tipurile cele mai simple de circuite electrice sunt:
De curent continuu De curent alternativ
Tensiunea furnizat de surs este constant n Tensiunea furnizat de surs este variabil n timp, iar curentul care parcurge circuitul este timp dup o lege de tip alternativ sinusoidal, iar deasemeni constant. curentul care traverseaz circuitul este deasemeni alternativ, respectiv va trece pribn receptor n mod alternativ ntr-un sens sau altul, cu o frecven dat de reeaua de alimentare (50 sau 60 Hz) I.3 Legea lui Ohm Legea de baz a unui circuit electric, numit legea lui Ohm se bazeaz pe logica dintre cauz i efect:
U = RI 1[V ] = 1[]x1[A] Cauza U 1[V ] = Efect I = 1[A] = U 1[V ] Frnare R 1[] R = 1[] = I 1[ A] Se constat c efectul devine mai puternic pe msur ce cauza crete n amplitudine sau efectul de frnare se diminueaz.
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE Mod de conectare rezistori Conectarea n serie Conectarea n paralel
Rtotal = R1 + R2 + R3 iar 1 Rtotal = 1 1 1 U total = U1 + U 2 + U 3 + + R1 R2 R3 Curentul electric va avea o mrime constant prin toate rezistenele nseriate iar U I total = I1 + I 2 + I 3 [A] I= Rtotal Tensiunea pe fiecare rezisten va avea o Pe fiecare rezisten se va repartiza o parte mrime identic cu cea a tensiunii de corespunztoare din tensiunea de alimentare alimentare la borne la borne Fiecare ramur a circuitului va fi parcurs de U i = IxRi [V ] un curent electric cu o intensitate Puterea disipat pe fiecare rezisten este corespunztoare rezistenei Pi = U i xI [W ] U U I i = [A] I total = = I i [A] Puterea disipat pe ntreg circuitul este Ri Rtotal i U2 Puterea disipat pe fiecare rezisten este = Pi [W ] P = UxI = Pi = UxI i [W ] Rtotal i Puterea disipat pe ntreg circuitul este U2 P = UxItotal = = Pi [W ] Rtotal i
n general pentru sarcini pur rezistive
Rechivalent = R1 + R2 + .... + Rn = Ri []
n i =1
1 1 [] = n 1 1 1 1 + + ... R1 R2 Rn i =1 Ri Deoarece valoarile rezultate sunt foarte mici, este preferabil a se utiliza conductana echivalent a rezistenelor: Rechivalent =
Gechivalent = G1 + G2 + ... + Gn = Gi [S ]
n i =1
Conductana, echivalenta electric a admitanei ce nu creaz defazajul dintre curent i tensiune, dat de relaia: I 1 G= = [S ] U R I.4 Reprezentarea vectorial a curentului alternativ monofazat Tensiunea i curentul alternativ instantaneu se exprim sub forma unei funcii periodice de tip sinusoidal: u (t ) = U max . sin t
i( t ) = I max . sin( t + ) unde : rad sec defazaj int re curent si tensiune Funcie de tipul de receptor curentul electric poate fi fie n faz cu tensiunea (sincronism), fie defazat nainte sau n urma tensiunii, respectiv atunci cnd corespunztor unei tensiuni maxime curentul nu mai este cu amplitudinea cea mai mare. n cazul existenei unui defazaj ntre
= 2f = 314
tensiune i curent se poate utiliza o reprezentare grafic, numit reprezentare vectorial, a variaiei cu unghiul a amplituidinilor celor dou mrimi, deoarece a treia mrome, frecvena, este presupus constant (50 sau 60 Hz). O sinusoid reprezint un semnal periodic ce conine dou alternane, una pozitiv i a doua negativ.
Pentru definirea semnalul instantaneu al curentului sau tensiunii electrice alternative se utilizeaz urmtoarele noiuni:
Valoarea de vrf Valoarea efectiv
undei Valoarea unei tensiuni continue care aplicat la bornele unui element pur rezistiv genereaz acelai efect termic: U I U ef = max . , I ef = max 2 2 Multe aparate i echipamente genereaz armonici. Un semnal sinusoidal complex, la care se neglijeaz unghiul de defazaj, respectiv de forma: U (t ) = U 0 + U1 cos + U 2 cos 2 + ... + U n cos n conine urmtoarele componente: Reprezint vrful de creast al sinusoidale: U max = 2U ef , I max = 2 I ef
Continu U0 Fundamentala U1 Armonici U2,U3,...Un
n cazul reelei de alimentarea Multiplii ai frecvenei fundamentalei: Rangul Valoare Hz aceasta corespunde frecvenei de armonicii 50 Hz sau 60 Hz. 2 100 3 150 4 200 5 250 Aceste armonici pot genera probleme de urmtoarele nuane:
Inconveniente Utiliti
Reprezint perturbaii ale reelei electrice care Pot contribui la generarea de semnale diminueaz calitatea energiei i pot afecta nesinusoidale, utilizate n modulaii i transmisii funcionarea aparatelor video, audio, de de semnale. comunicaii .a. n reele trifazate prin nul pot circula cureni cu amplitudini mai mari dect prin conductorii polarizai. n general numai armonicile de rang impar au amplitudini importante.
[ ]
Rezistena [] se opune trecerii curentului electric. Un rezistor constituie o frn redus n calea curentului. Toat energia furnizat de ctre surs este convertit n ntregime n cldur sub efectul Joule. L R = electric [] unde S = 0 [1 + ][m]
Traversat de un curent continuu (f=0) bobina nu va fi supus nici unui efect. Bobina reacioneaz n mod constant, prin fenomene magnetice, la variaiile curentului ce o parcurge, n sensul ntroducerii unei rezistene numit inductan [H]. O inductan constituie o a doua frn semnificativ n R = R0 [1 + ][] Inversa rezistivitii se numete calea curentului. Reactana inductiv depinde conductibilitate: de viteza de variaie a fluxului 1 S 1 magnetic i implicit de g= m = m el frecven: X L = 2fL = L []
Supus unei tensiuni alternative, se va un condensator [F] ncrca i descrca n ritmul frecvenei.ncrcarea i descrcarea unui condensator nu se efectueaz instantaneu ci cu anumit durat (5 sec.), unde reprezint = RC [s ] constanta de timp.
La descrcare
t
La ncrcare
t
XL = f ( f ) O bobin real nu reprezint o inductan pur deoarece prezint i o rezisten, respectiv impedana sa va fi o sum vectorial ntre rezisten i reactana de inducie (nu se poate msura direct cu ohmetrul).
u = Ue i = Ie Un condensator reprezint rezervor/acumulator de sarcini electrice care vor fi cedate circuitului atunci cnd tensiunea va scdea. Este constituit din dou plci conductoare (Al, Ag, Au, Cu) separate de un material dielectric (hrtie, mic, poliester). Reactana capacitiv depinde de frecven: 1 1 [] XC = = 2fC C XC = f ( f ) Deci:
XC=0 Xc=I=0 Capacitatea unui condensator reprezint cantitatea de electricitate ce poate fi acumulat la o tensiune dat: Q S C = = 0 r [F ] U d
Curentul printr-un condensator Curentul electric printr-o 0 rezisten pur, este n orice Curentul printr-o inductan va fi defazat cu 90 el naintea moment de timp n faz cu pur va fi defazat (ntrziat) tensiunii. tensiunea. cu 900el n urma tensiunii. Puterea este una de tip reactiv: QL = U X I X = U Z I Z sin f [VAr ]
Puterea aparent
2 S = U Z I Z = ZI Z = 2 UZ
Puterea reactiv
2 Q = U X I X = ZI X = 2 UX = X
= P 2 + Q 2 [VA]
U2 2 P = U R I R = RI R = R = R = S cos [W ]
= S sin [VAr ]
Daca R = Z S = P Puterea ce trebuie furnizat Puterea utilizat n mod real. ansamblului de receptoare (S>P)
Reprezint o component a puterii aparente i decalat la 900 fa de puterea activ. Ea reprezint puterea consumat de inductane i capaciti i nu reprezint o putere utiulizabil.
unde: Z1 receptor pur ohmic Z2 receptor pur inductiv Z3 receptor pur capacitiv
Puterea aparent Puterea activ Puterea reactiv
n i =1
S = P +Q
2
P = P + P2 + .... + Pn = Pi 1
Q = Q1 + Q2 + .... + Qn = Qi
i =1
I.5
Circuite RL
Conexiune serie Conexiune paralel
Acest circuit introduce un blocaj al curentului prin impedan i este un circuit de tip inductiv. Calculul impedanei se realizeaz cu formula: U 2 Z = Z = R2 + X L IZ
[]
Pentru reprezentarea grafic se mrimile directe ale lui R, XL i Z Caracteristicile acestui montaj:
Curentul
utilizeaz
Pentru reprezentarea grafic se utilizeaz mrimile inverse ale lui R, XL i Z, respectiv 1/R,1/XL i 1/Z. Caracteristicile acestui montaj:
Curentul Tensiunile
Tensiunile
Are aceiai valoare Are aceiai valoare UR n faz cu I IR n faz cu U prin toate cele 3 UL cu avans de IL cu o ntrziere prin toate cele 3 elemente (R, XL, Z) elemente (R, XL, Z) 900 fa de I de 900 fa de U UZ cu un unghi IZ decalat cu un unghi (0,900) fa de (0,900) tensiunea de fa de tensiunea alimentare U. de alimentare U. Z Pentru a mbuntii factorul de putere cos = , trebuie compensat energia inductiv cu energie R capacitiv. I.6 Circuite RC
Conexiune serie Conexiune paralel
Acest circuit introduce o limitare al curentului prin impedan i este un circuit de tip capacitiv. Calculul impedanei se realizeaz cu formula: U Z = Z = R 2 + X c2 [ ] IZ
Pentru reprezentarea grafic se mrimile directe ale lui R, XC i Z Caracteristicile acestui montaj:
Curentul
utilizeaz Pentru reprezentarea grafic se utilizeaz mrimile inverse ale lui R, XL i Z, respectiv 1/R,1/XC i 1/Z. Caracteristicile acestui montaj:
Curentul Tensiunile
Tensiunile
Are aceiai valoare UR n faz cu I prin toate cele 3 UC cu o ntrziere elemente (R, XC, Z) de 900 fa de I UZ cu un unghi (0,900) fa de tensiunea de alimentare U.
Are aceiai valoare IR n faz cuU IC cu un avans de prin toate cele 3 elemente (R, XL, Z) 900 fa de U IZ decalat cu un unghi (0,900) fa de tensiunea de alimentare U.
Pentru a mbuntii factorul de putere cos = capacitiv. I.7 Curentul alternativ trifazat
Receptoare trifazate conectate n stea
Cele mai frecvente cuplaje cu sarcin dezechilibrat pe cele trei faze. Dac cuplajul este echilibrat nu se impune conectorul de nul. Caracteristici comune: Tensiunea de alimentare sau compuse Defazajul ntre tensiunile de alimentare sau compuse Tensiunea de faz sau simple (ntre un conductor polarizat i consuctorul de nul conectat la pmnt) Frecvena Caracteristicile acestui tip de conexiuni sunt:
Tensiunea Curenii
U1 = U L1 L 2 U = U 2 = U L 2 L 3 U = U L 3 L1 3
400 V
= 120
U f 1 U Uf = U f 2 3 U f 3 50
230 V
Uf =
If = I
Uf =U
If =
Cu nul
Tipuri de defecte reprezentative Fr nul Dac o faz este ntrerupt prin cdere de
Prin ntreruperea unei faze (cdere siguran sau ntrerupere sarcin) 2 Pdef = Pnom 3
Prin ntreruperea unei faze (cdere siguran sau ntrerupere sarcin) 1 Pdef = Pnom 2
siguran:
1 Pnom 2 Dac o faz se ntrerupe prin ruperea unei sarcini: 2 Pdef = Pnom 3 Pdef =
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE Puterea activ Determinarea puterilor n trifazat cu sarcin echilibrat Puterea reactiv Puterea aparent
10
Q = Q1 + Q2 + Q3 = = 3Q1 = 3U X I X = 3UI sin = = S sin n mod convenional se admite urmtoarele semne atribuite acestei puteri:
Natur inductiv Natur capacitiv
+Q
-Q
Factorul de putere, asimilat n cazul curentului alternativ perfect sinusoidal, cu cosinusul unghiului de defazaj ntre tensiune i curent este dat de relaia: P cos = 1 Q mbuntirea factorului de putere, respectiv apropierea lui spre valoarea unitar, se realizeaz cu ajutorul unei baterii de condensatoare, numite de compensare. n cazul concret al unui motor trifazat, mersul calculului de dimensionare a unei baterii de condensatoare este urmtorul:
Mrimi referitoare la motor Mrimi referitoare la reeaua de alimentare Mrimi calculate pentru bateria de condensatori
Puterea activ a motorului: Pm = UI cos m [kW ] Puterea aparent a motorului: Qm = Pmtg m [kVAr ]
Puterea reactiv capacitiv: Q QC = r [kVAr ] 3 Valoarea reactanei capacitive a unui condensator: 2 2 UC U f [] XC = = QC QC Capacitatea condensatorului: 1 [mF ] C= 2fX C n cazul uni motor monofazat: QC = Qm Qr
11
Q = Q1 = Q2 = ... = Qn
n serie n paralel
prefer din La o putere Se Cechiv. = Cechiv. = considerente echivalent 1 [F ] = C1 + C2 + ... + Cn [F ] = capacitatea n stea economice. 1 1 1 este de 3 ori mai + + .. + C1 C2 Cn mare dect n triunghi. I.8 Receptoare i generatoare electrice Un receptor reprezint un aparat care convertete energia electric pe care o recepioneaz n alt form de energie.
Receptor pasiv Receptor activ
ntreaga energie electric recepionat este O parte din energia electric recepionat este convertit n energie termic (de exemplu, ntr- convertit ntr-o alt form dect n energie un conductor ohmic care verific legea lui Ohm, termic. respectiv pentru care tensiunea la bornele de conectare este proporional cu intensitatea curentului care-l parcurge).
n curent continuu Tensiunea electric Intensitatea curentului electric
Tensiunea electric este o mrime ce se msoar cu ajutorul voltmetrului care se conecteaz ntotdeauna n paralel, i reprezint diferena de potenial electric ntre punctele de conectare. Tensiunea electric existent ntre punctele A i B este dat de relaia: U AB = VA VB [V ] unde :
Intensitatea curentului electric este o mrime ce se msoar cu ajutorul unui ampermetru conectat n serie. n mod convenional, sensul de parcurgere a curentului prin circuit este de la borna (+ cu potenial ridicat) la borna ( cu potenial redus), prin exteriorul generatorului.
Definiii de baz Energia electric recepionat de receptor Puterea electric recepionat de receptor
Energia electric receptat de ctre un receptor Puterea electric evideniaz rapiditatea cu care depinde de tensiunea existent ntre bornele energia electric este transferat n timp: receptorului, de intensitatea curentului electric W Pelectrica = U AB I = electrica [W ] care traverseaz receptorul, precum i de t durata de utilizare: J 1W = 1 Welectric = U AB It = Pelectric t [J ] s
Modaliti de conversie a energiei electrice ntr-un circuit
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE Aplicaie Schema electric Bilanul energetic
12
Iluminare
Lampa furnizeaz n exterior energie sub form de cldur i sub form de radiaie, prin conversia energiei primite de la generator. Acionare electric motor
Motorul electric, recepioneaz energie electric de la generator i o convertete n energie mecanic, sub forma de energie cinetic i energie potenial, necesar efecturii unui lucru mecanic aspra sarcinii. O parte din energia recepionat de motor este convertit n cldur care se disip n mediul nconjurtor sub form de pierderi. I.9 Efectele curentului electric Curentul se manifest prin iluminare (scnteie, fulger), prin zgomot (tunet, trosnituri) sau prin senzaii neplcute. Este vorba de descrcrile electrice, al electricitii n stare brut. Care sunt efectele unui curent care circul normal prin conductorul unui circuit ?
Efectul termic Efectul magnetic Efectul chimic
Curentul electric produce nclzirea tuturor conductorilor pe care-i traverseaz, efect ce poart denumirea de efect Joule. Degajarea cldurii este variabil i depinde de natura i de grosimea conductorilor precum i de mrimea intensitii curentului. n filamentul unei lmpi cu incandacen, degajarea cldurii conduce la o cretere foarte mare a temperaturii (>25000C), filamentul emind o lumin vizibil. Principalele aplicaii: aparate de nclzire i iluminare. I.2.1 Efectul termoelectric
Efectul fizic
O busol amplasat n apropierea unui fir parcurs de curent, este perturbat.Dac sensul curentului este inversat atunci perturbaia se inverseaz i ea (experiena acului lui Oersted.).
Atunci cnd un curent electric circul printr-un lichid conduciv (electrolitic), au poc reacii chimice la nivelul electrozilor (un conductor solid n contact cu lichidul), cu degajare de cldur, depuneri de metal,.... Dac sensul de parcurgere a curentului se inverseaz, atunci i reaciile se inverseaz.
Principalele aplicaii: Principalele aplicaii: electromagnei i maini ncrcarea acumulatorilor, electrice. galvanoplastie.
Efectul electric
13
Pentru a produce efectul termoelectric n interiorul unui conductor (Dcouvert, 1905), acesta se nclzete prin intermediul unei surse de tensiune. Cu ajutorul unui reostat este posibil de a regla valoarea curentului ce traverseaz conductorul. I.2.2 Efectul Joule
Aparate de nclzire Iluminare electric prin incandecen
Degajarea cldurii este direct Lampa electric a fost inventat n 1879 de Thomas proporional cu rezistena Edison(1847-1931). Ea a fost constituit dintr-un conductorului, fapt ce impune n aceste filament din fibr de bambus carbonizat protejat ntraparate s fie utilizate conductori cu un nveli din sticl vidat pentru evitarea aprinderii, rezisten mult mai mare dect a temperatura filamentului fiind sub 17000C, iluminarea conductorilor de conectare realizai din fiind de culoare galben i redus n intensitate. 1906 1913 1935 alam, pentru ca degajarea cldurii s Se introduce Se introduce Se introduce fie localizat n aparat (fier de clcat, n bec n bec azotul filamentul din radiator...) i s fie neglijabil n kryptonul ce sau argonul tungsten conductorii de legtur pe durata trecerii (tmax=34100C), pentru a evita permite curentului electric. n mod curent, aliajul creterea topirea i ce permite utilizat este NiCr, constituit din Ni, Cr, temperaturii evaporarea temperaturi de puin Fe i Mn, care are o rezistivitate de la 30000C. metalului 25000C aproximativ 60 ori mai mare dect al Cului.Firul conductor, fasonat n mod Lampa cu halogeni (de exemplul iodul) permite obinuit sub form de spiral pentru a obinerea unei iluminri albe i intense. Halogenul se limita lungimea, poate fi introdus n combin cu vaporii de tungsten i obligat s se depun tuburi de Cu i izolate cu pulbere de pe peretele nveliului care nu mai este din sticlci din magnezit. cuartz. I.2.3 Legea lui Joule ntr-un conductor ohmic, parcurs de un curent electric, toat energia recepionat este convertit n energie termic.
Pelectric = Pjoule RI 2 [W ]
Bilanul puterilor
14
Curba caracteristic a unui receptor activ, UAB=f(I) este o curb de tip linear care nu trece prin origine, de forma: E' forta contraelectromotoare a receptorului [V ] U AB = E' + r' I [V ] unde r' rezistenta int erna a receptorului [] I int ensitatea curentului electric ce trece prin receptor [A]
Bilanul energetic
Bilanul puterilor
Wm energie consumata de un motor electric unde Wu Wchimic energie consumata in procese chimice
Legea lui Ohm pentru un generator Curba caracteristic a unui generator electric, UAB=f(I) este o curb de tip linear care nu trece prin origine, de forma: U AB
E forta electromotoare a generatorului [V ] = E rI [V ] unde r rezistenta int erna a generatorului [] I int ensitatea curentului electric ce trece prin generator [A]
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE Bilanul puterilor Bilanul energetic
15
legii
lui
Ohm
la
bornele
II Noiuni generale despre magnetism i electromagnetism II.1 Definirea cmpului magnetic Un conductor parcurs de un curent electric genereaz n jurul acestuia un cmp magnetic. Dac acest conductor se bobineaz n jurul unui miez, aa cum se observ, sensul liniilor de flux ce se nchid prin interiorul sau exteriorul bobinei este ntotdeauna acelai cu sensul liniilor de cmp ce se formeaz individual n jurul fiecrei spire (determinnd polaritatea magnetic), respectiv polul nord corespunztor punctului de intrare, iar polu sud al celui de ieirte). Sensul liniilor de cmp ntre dou spire nvecinate este de sens opus i drept consecin efectul lor cumulat se anuleaz.
16
Un flux magnetuic reprezint densitatea fluxului magnetic stabilit ntre doi poli magnetici. Fluxul magnetic exprim ansamblul liniilor de tor ce se stabilesc ntre cei doi poli magnetici, i se determin prin relaia: = BS [Wb ] Inducia magnetic se determin din relaia: B = f (H ) = H = O r H = 4 107 H [T ] unde r reprezint permeabilitatea materialului raportat la cea a aerului (vidului) 0.
Un conductor parcurs de un curent electric
Cnd un conductor este parcurs de un curent electric, atunci implicit se va genera un flux magnetic:
Asupra conductorilor se exercit fore de Asupra conductorilor se exercit fore atracie de natur electromagnetic. respingere de natur electromagnetic.
de
Cmpul nvrtitor reprezint suma vectorial a dou fluxuri magnetice generate de dou bobine decalate cu 900 i alimentate n monofazat cu un decalaj al curentului de 900.
Cmpul nvrtitor reprezint suma vectorial a trei fluxuri magnetice generate de trei bobine decalate cu 1200, prin amplasarea pe o circonferin circular i alimentate n trifazat deci cu tensiuni decalate una fa de celelalte la 1200. n fiecare moment de timp, suma celor trei fluxuri va constitui o rezultant cu amplitudine variabil, dar a crui unghi este n cretere permanent. Dac bobinele ar fi dispuse linear suma fluxurilor generate va fi nul. Viteza de rotaie a cmpului magnetic nvrtitor se numete turaie de sincronism.
17
II.2 Excitaie magnetic Excitaie magnetic reprezint o caracteristic a unui conductor bobinat i este dat de relaia: = In [ Aspire ] Intensitatea cmpului magnetic, sau solenaia, reprezint o caracteristic a uni conductor A bobinat i este dat de relaia: H = L m II.3 Transformatori i autotransformatori electrici Transformatorul este o main electric reversibil i este utilizat n dou scopuri:
Adaptor de tensiune pe receptor Protecie sau de separaie
Transformarea energiei electrice n alt energie electric dar cu tensiune diferit valoric (mai mare sau mai redus) dar de aceiai frecven, deci nu constituie un receptor i prin urmare curentul i puterea absorbite n primar sunt mrimi independente de transformator. Secundarul transformatorului poate fi considerat ca o surs de tensiune comandat prin tensiune.
Pentru protecia personalului prin izolarea galvanic fa de pmnt (deoarece nfurarea secundar este separat fa de cea primar conectat direct la sursa de alimentare).
Precizri funcionale: Dac valoarea curentului n secundar I2 crete atunci reactana de inducie i inductana nfurrii primare se diminueaz, iar curentul n nfurarea primar crete; Puterea la ieire din nfurarea secundar se raporteaz la primar; Un transformator cu nfurarea secundar n gol se comport ca o inductan pur, fiind parcurs de un curent foarte redus n intensitate; Utilizarea transformatorului la frecvene diferite fa de cea a reelei poate genera un efect capacitiv predominant n nfurri, respectiv o comportare similar cu un receptor bobinat capacitiv. Raportul de transformare al unui transformator este dat de relaia: U I m= 1 = 2 U2 I1 Circuitul magnetic poate fi conceput n dou variante constructive:
Circuit paralel cu coloan central Circuit paralel cu ntrefier
Toate solenaiile nI au Solenaie sau excitaie Prin coloana central: valori identice magnetic (nI), similar (nI ) = 0 unei tensiuni electrice Fluxul magnetic, similar Fluxul este acelai peste Flux int rare = flux iesire unui curent electric tot
18
Constructiv este constituit dintr-un miez magnetic toroidal pe care este dispus nfurarea secundar, primarul fiind constituit dintr-un conductor sau bar ce trece prin interiorul torului. Una dintre bornele nfurrii secundare trebuir conectat la nulul de protecie. Pornind de la faptul c ntotdeauna la un transformator de curent: S1 = S2
Este utilizat foarte rar deoarece exist alte modaliti de a reduce tensiunea ce se impune msurat. Una dintre bornele nfurrii secundare trebuir conectat la nulul de protecie. Deoarece nfurarea secundar este sensibil la cureni mari, conectarea acestui transformator se face n analul unei sigurane de protecie la supracureni.
Constructiv se asimileaz cu trei transformatori moniofazai, respectiv va dispune de 3 coloane, cu reluctan magnetic redus, pe care vor fi dispuse cte o nfurare primar i una secundar. Se disting mai multe modaliti de conectare a acestor nfurri:
Conexiunu n primar Conexiuni n secundar
Reea secundar Reea secundar Reea secundar cu nul cu sarcin fr nul cu cu nul cu sarcin dezechilibrat sarcin simetric puternic dezechilibrat Conexiune Zig Conexiune Y Conexiune Zag
Monofazai
m=
U1 I 2 N1 = = U 2 I1 N 2
U f1 Uf2
If2 I f1
N f1 Nf2
S1 = S2 Pierderile 1%
S1 = S 2 unde S1 = 3U f 1I f 1 si S 2 = 3U f 2 I f 2 U f 1I f 1 = U f 2 I f 2
19
cu precizarea c:
n stea n triunghi
U = 3U f I = If
U =Uf I = 3I f
Metoda de dimensionare transformator prin raportarea mrimilor din secundar la cele din primar Pas Schema echivalent Definiii Relaii
n sarcin
U 2 = mU 2
' I2 ' Z2
'
I = 2 m = m Z2
2
' ' R2 , X 2
N = (R2 , X 2 ) 1 N 2
X g1 reac tan ta fugii din primar X h reac tan ta campului principal vazuta din primar
n gol
I2 = I2 = 0
'
I1 =
R1 + j X g1 + X h
U1
)
U1 jX h
X h X g1 .R1 I 1 =
n scurtcircuit
U2 =U2 = 0
'
Uh
II.4
Maini electrice
Motor asincron Motor sincron
Bobinele produc fiecare n parteun flux magnetic care au ca rezultat cumulat un cmp magnetic nvrtitor, flux ce intersecteaz conductorii amplasai pe rotor inducnd un curent ce va genera un flux magnetic indus. Se creaz un efect dinamic ntre cele dou fluxuri care va antrena n micare de rotaie rotorul. Deoarece n conductorii rotorici nu exist o variaie a fluxului viteza de sincronism nu poate fi atins.
Pornire
Cnd sunt alimentate bobinele statorului vor genera fluxuri magnetice variabile n intensitate i n sens, rezultnd un cmp nvrtitor a crui vitez depinde de frecvena reelei i de numrul perechilor de poli, f conform relaiei: n = s 1 p
[ ]
2 90 25
La pornire curentul absorbit de stator este foarte mare, fapt pentru care:
Se
Numr poli Pas ntre poli Viteza cmpului nvrtitor Viteza rotorului
1 180 50 3000
3 60 16,5 1000
4 33 10 600
5 18 5 300
1500
Motorul sincron se rotete cu viteza cmpului nvrtitor, dar pentru atingerea acestei viteze se impune un mijloc auxiliar
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE utilizeaz o pornire Y- Prin rezistene de pornire, dac motorul este cu rotorul bobinat
20
II.5
Tip aparat
(motor auxiliar) pe o faz i cu cellalt pol pe celelalte dou faze, ceea ce va genera un cmp magnetic fix n motor. Tehnici de msurri a puterii i energiei electrice inversarea sensului cmpului nvrtitor prin inducerea de cureni de sens contrar n stator.
Schema principial de conectare Comentarii
Aparat electrodinam ic
Precizia acestui aparat este influenat de variaiile de temperatur, de cele ale frecvenei tensiunii de alimentare, precum i de tensiunea i curentul nominal.
Aparat inducie
cu
Dac curentul nu este sinusoidal, aparatele sunt supuse unor erori din ce n ce mai mari cu ct curenii armonici sunt de rang mai mare i de amplitudine mai mare. De exemplu, n cazul unui modulator care funcioneaz pe principiul tierii de und n unghi de faz sau cu conducie prin tren de unde erorile pot atinge 10-2 peste valoare real. Msurarea puterii n trifazat
Circuitele pot ndeplinii rolul necondiionat de stator sau de rotor. n cazul curenilor polifazai se pot utiliza, fie mai multe rotoare (n timp ce numrul conductorilor de conectare este mai puin cu 1), fie cu un singur rotor i un stator echipat cu mai miulte nfurri. n cazul unui wattmetru, rotorul acioneaz un ac indicator care se deplaseaz prin faa unui cadran gradat n W. Cuplul exercitat asupra bobinei mobile, n regim pur sinusoidal, este proporional cu puterea i are urmtoarea expresie: C = k U I cos Circuitul magnetic al fluxului generat de tensiune i cel al celui generat de curent este conjugat, pentru compunerea acestor fluxuri care parcurge spaiul dintre periile cu polaritate invers ale rotorului. Cuplul motor aplicat echipajului mobil este proporional cu puterea activ, n condiiile n care frecvena este constant i cu condiia ca materialul utilizat s posede o permeabilitate corespunztoare. Sensul cuplului depinde de sensul de roaie a rotorului.
Suma indicaiilor celor dou wattmetre, cu respectarea sensului pozitiv sau negativ, furnizeaz puterea total a circuitului. Acest montaj este corect chiar dac n montajul trifazat apare un dezechilibru sau dac curenii nu sunt sinusoidali. Dac circuitele n derivaie a celor dou wattmetre sunt de semn contrar, trebuie realizat diferena
21
W1 W2 sau W2 W1. Dac wattmetrele nu au dect un sens de derivaie i dac acul unuia dintre cele dou wattmetre (de exemplu W2) se oprete la stnga lui zero, este suficient de a inversa conexiunile circuitului cu conductor sbire (cel n derivaie). ns trebuie realizat diferena acestei indicaii cu W1. unt curent de Nu ntotdeauna este posibil de a folosi un aparat capabil s suporte direct cureni i chiar tensiunile implicate n circuitele electrice n aceste situaii se poate utiliza un unt (o rezizisten pur de valoare R cunoscut), la bornele cruia se msoar o cdere de tensiune: U I= R Un transformator de curent se compune din dou nfurri amplasate pe acelai suport magnetic. nfurarea primar este parcurs de curentul msurat I, iar nfurarea secundar este sediul unui curent indus prin nfurarea primar, egal cu I/n, unde n repreyint raportul de transformare. Acest tip de transformator necesit ntreruperea circuitului de msur pentru a realiza nserierea primarului transformatorului Atunci cnd aceasta nu este posibil se utilizeaz transformatoarele de tip deschis sau de tip punte ampermetric. n acest caz primarul nu mai este constituit dintr-o bobin ci doar dintr-un conductor prin care trece curentul de msurat. Acest conductor traverseaz miezul toroidal al transformatorului. Acest miez poate fi deschis (cu dou piese prinse) sau de tip punte.
22
Emisia termoelectronic reprezint o emisie de electroni de la suprafaa, unui filament metalic, neutru sub aspect electric, datorat temperaturii ridicate a acestuia care asigur creterea energiei cinetice a electronilor (potenialul de ieire) ce poate nvinge forele de atracie (bariera de potenial). Energia de extragere se exprim n eV. 1eV = 1,6 x10 19 J
Filamentul lmpii este situat n interiorul unui ambalaj de sticl, n interiorul creia este generat un vid, aa nct prin conectarea la o surs de tensiune, filamentul se nclzete i emite electroni se vor deplasa fr restricii spre anodul amplasat n imediata apropiere a filamentulul. Dioda permite trecerea curentului electric numai ntr-un sens, propietate utilizat pentru redresoare. Vidul permite trecerea electronilor de la filament la anod cu vitez mare (de exemplu, la 50 V, 15000 km/h).
Anodul diodei conectat la polul + al generatorului Anodul diodei conectat la polul - al generatorului
Dioda nu permite trecerea curentului electric. Anodul va exercita o for de respingere a electronilor spre filament.
Caracteristica diodei
23
I a = GVa2 J s = 120T 2e T La tensiuni mici curentul nu Evoluia densitii de curent este depinde de temperatur ci numai de tip exponenial, funcie de de tensiunea anodic i de forma temperatura absolut a catodului i de natura catodului (b). geometric a diodei (G). III.1.2 Trioda Tioda conine un electrod suplimentar fa de diod, respectiv grila care este constituit dintr-o spiral nfurat n jurul filamentului care permite un reglaj al debitului de electroni ce sunt deplasai ntre filament i anod. Rolul diodei este de a amplifica tensiunea i curentul.
Prin intermediul tensiunii UG aplicat ntre filament i gril, grila va respinge un numr mai mare sau mai mic de electroni spre filament contribuind la reglarea valorii curentului IP.
Apare n cazul n care tensiunea aplicat pe gril este prea ridicat, iar distorsiunea const n apariia unui curent de gril. Cnd tensiunea instantanee UG este cu polaritatea + pe gril, aceasta va capta electronii emii de filament, ceea ce va genera un curent de gril IG.
Generare distorsiune Evitarea distorsiunilor
24
Cnd sursa are o rezisten intern mare se va produce o acumulare de electroni pe borna + , ceea ce va genera o modificare a tensiunii UG care devine anormal de negativ Dac sursa are o rezisten intern sczut, electronii vor fi absorbii de sursa UG cu mare uurin va reduce din curentul IP.
Pila de polarizare (care nu furnizeaz nici un curent), face ca tensiunea pe gril s fie negativ, n raport cu filamentul, n permanen.
Panta triodei
s=
I a mA U g V
Va = t Vg
Factorul de amplificare
ensiunea de blocare =
Va
Raportul dintre variaia Variaia tensiunii anodice la variaia curentului anodic i variaia raportat corespunztoare a tensiunii tensiunii pe gril, n pe gril, exprim condiiile meninerii unui proprietatea fundamental a curent anodic Ia constant. triodei cnd tensiunea anodic Va rmne constant. III.1.3 Tetroda Pentru a mbuntii funcionarea triodei se utilizeaz tetroda care conine o gril ecran, caree reduce capacitatea dintre anod i grila de comand. Grila ecran capteaz o parte din curentul catodic. Ea nu reprezint un ecran electric ci un electrod de accelerare a sarcinii spaiale, deci o amplificare a curentului anodic chiar la o tensiune anodic mic.
Punct de repaus Pentru valorile Va i Vg corespunztor unui curent anodic Ia , aplicnd un semnal alternativ, acest curent va suferii variaii n jurul punctului M aa nct curentul anodic va fi o nsumare a unui curent continuu Ia i a unui curent alternativ ia.
25
Panta tetrodei este identic ca cea a triodei, dar rezistena intern este mult mai mare.
Tetroda cu fascicol dirijat
Grila ecran este amplasat peste grila de comand, deci asigurarea unei dirijri bine definite a fascicolului de electroni i o concentrare a sarcinilor spaiale ntre grila ecran i anod.
III.1.4 Pentoda Conine o gril suplimentar, numit gril de blocare, amplasat ntre grila ecran i anod i uneori este conectat la catod. Grila de blocare suprim emisia secundar a anodului retransmind electronii emii secundar spre anod. Electronii ce provin de la catod traverseaz grila de blocare deoarece energia lor este net mai mare dect a electronilor secundari.
26
Panta pentodei
Rolul anodului
Reduce capacitatea dintre anod i Influeneaz puin grila de comand, accelereaz curentul anodic. electronii i extrag sarcina spaial suplimentar anodului.
III.2 Semiconductori III.2.1 Principiul semiconductorilor Atomul de siliciu, fr neutroni, care conine 14 protoni i 14 electroni, dintre care 4 pe nivelul orbital M
Atomul de siliciu, fr neutroni, care conine 4 electroni periferici i un numr echivalent de protoni Cristalul de siliciu este constitui din legturi covalente, respectiv asocierea electronilor din straturile periferice
Prin adugarea de impuriti la 3 electroni de pe ultimul strat, se obine un cristal de siliciu de tip P neutr electric
Prin adugarea de impuriti la 5 electroni de pe ultimul strat, se obine un cristal de siliciu de tip N neutr electric
27
Un semiconductor se compune dintr-o jonciune P N, recpectiv dintr-o zon P i o zon N. Electronii liberi din zona N se deplaseaz spre zona P a jonciunii.
Prin deplasarea electronilor libreri din zona N n zona P, zona N devine electric pozitiv, respectiv cu mai muli protoni dect electroni.
Prin deplasarea electronilor libreri din zona N n zona P, zona P devine electric negativ, respectiv cu mai muli electroni dect protoni.
III.2.2 Diod semiconductoare Un element semiconductor care permite trecerea curentului ntr-un singur sens i l blocheaz n sens invers. Modelul real al diodei semiconductoare arat c la traversarea curentului este condiionat de nivelul tensiunii minime la bornele sale, sub care curentul este practic nul.
Rezistena i tensiunea la bornele unei diode variaz n funcie de curent, respectiv va crete cu creterea curentului. III.2.3 Dioda Zener i derivatele ei Reprezint un dispozitiv semiconductor a crui dopaj superior dect n cazul unei diode, avnd caracteristica funcional identic cu aceasta cnd sensul de alimentare este direct, iar cnd
28
este alimentat n sens invers aceasta va conduce sub un anumit prag al tensiunii numit tensiune Zener.
Montajul a dou diode Zener n antiparalel i utilizate ca comutator de prag, poart denumirea de diac.
Model simplificat Model real
Conducia se realizeaz n ambele sensuri cu Conducia este stabilizat cnd la creterea condiia ca s fie depite pragurile tensiunii la curentului tensiunea la borne scade. borne. III.2.4 Tranzistor Reprezint un dispozitiv semiconductor de tip NPN sau de tip PNP fiind comparat cu o surs de curent cu comand n tensiune.
Tensiunea UBE prea Variaiile curentului IB sunt Cnd curentul IB redus pentru amplificate prin antrenarea unui crete prea mult el nu trecerea curentului curent mult mai mare (bIC). va fi amplificat n mod IB i deci i al Factorul de amplificare b=100 proporional din cazua existenei saturaiei. curenilor IC i IE. 1000 III.2.5 Tiristor Tiristorul reprezint un dispozitiv semiconductor de tip PNPN, fiind constituit dintr-un anod, un catod i o poart. Acest dispozitiv conduce numai n sensul anod catod cu condiia recepionrii unui impuls pe poart, care dispare dup amorsarea conduciei. Dac curentul ntre anod catod scade sub o valoare de 2% din Inom. tiristorul trece n stare de blocare. n c.a. conducia tiristorului se realizeaz numai pe polaritatea pozitiv, orice impuls pe semiperioada negativ nu va genera nici un efect..
29
III.2.6 Triac Ansamblul unui diac cu o intrare de comand sau a dou tiristoare cuplate antiparalel, reprezint dispozitivul electronic cu semiconductoare numit triac:
Acest dispozitiv conduce n ambele sensuri avnd a comand a impulsului pe poart comun, dar curentul nu va mai fi pur sinusoidal. La trecerea prin zero a curentului principal triacul este complet blocat.
III.3 Echipamente electronice de putere III.3.1 Redresoare Redresorul reprezint un dispozitiv electronic care permite conversia unei tensiuni electrice alternative ntr-o tensiune electric continu.
Tip redresor Scheme i diagrame Comentariu
Tensiunea efectiv la bornele sarcinii va fi jumtate din cea de alimentare iar valoarea de vrf cu 0,7 V mai mic dect valoarea de vrf a tensiunii de alimentare. Numrul de alternane va fi 50, respectiv la jumtatea numrului de alternane de 100 a tensiunii de alimentare standard de 50 Hz. Randamentul este de 30% iar nivelul de ondulaie foarte pronunat pentru cureni mai mari de 1A. Pentru atenuarea factorului de ondulaie a tensiunii redresate: Condensatorul conectat n paralel cu sarcina va realiza o netezire cu att mai mare cu ct capacitatea acestui condensator va fi mai mare i cnd rezistena sarcinii este mai mare Inductana conectat n serie cu reistorul se obine o netezire prin netezirea curentului prin sarcin.
30
Montajul implic existena unui transformator cu priz median. Tensiunea efectiv la bornele sarcinii va fi mai mic cu 0,7 V dect cea de alimentare, iar tensiunea maxim invers Randamentul este de 75% i se utilizeaz pentru sarcini de puteri medii.
Curentul de alternan pozitiv trece prin dou diode n timp ce alternana negativ prin celelalte dou diode iar curentul prin receptor, de form continuu pulsatoriu, avnd n permanen acelai sens.
Diodele conduc numai cnd tensiunea la borne este > 0,7V, deci nu va fi dect o diod ce conduce pe durata uneiu treimi dintr-o alternan. Frecvena oscilaiilor va fi de trei ori mai mare dect cea a reelei.
prin dublu
Valoarea tensiunii medii este: U wf U Cmed = cos 0 ,74 unde reprezint unghiul de amorsare a tiristorului. UCmed.>0
31
Comanda continu a puterii pe sarcin rezistiv parcurs de curent comandat prin tiere de und
Valorile efective ale tensiunii i curentului prin sarcin se exprim n funcie de unghiul de neconducie (0 :). sin (2 ) sin (2 ) U U1 = U 1 + i I= 1 + R 2 2 deci: I[U/R,0] cnd [0,] Puterile S, P, Q i D i factorul de putere F se excprim la nivelul reelei n funcie de unghiul de neconducie : sin (2 ) U2 U 2 sin (2 ) U 2 1 cos (2 ) 1 + S= , P= , Q= 1 + 2 2 2 R R R
D=
U2 R
F = 1
sin (2 ) + 2
deci: P[U2/R,0] cnd [0,]. Factorul de putere F nu este egal cu cos , respectiv cu raportul P/S i este complet eronat s fie denumit astfel. Puterea deformant nefiind nul, egalitatea S = P 2 + Q 2 nu se mai verific
32
Comanda gradual a puterii pe sarcin rezistiv parcurs de un curent modulat n tren de unde ntregi
unde: T1 = t1 perioade ntregi de conducie (t1 timpul de conducie); T2 = t2 perioade ntregi de neconducie (t2 timpul de neconducie); T3 = t3 perioade ntregi ale ciclului de comutaie sau aa numitul raport ciclic (=T1 /T2), (t3 = t1 + t2 timpul unui ciclu de comutaie). Tensiunea i curentul prin sarcin se poate exprima n funcie de raportul ciclic: T1 U T1 , U1 =U i I = T2 R T2 deci: I[U/R,0] cnd T1/T3[1,0] Puterile S, P, Q i D i factorul de vedere F la nivelul reelei se pot exprima deasemeni n
T1 U2 U 2 T1 , Q=0, D= , P= R R T2 T2
T1 T1 T , F = 1 T T2 2 T2
deci: P[U2/R,0] cnd T1/T3[1,0]. n acest caz puterea reactiv este nul, iar fr aportul puterii deformante, egalitatea
33
f (1 g ) rot p min
unde: p numrul perechilor de poli; f - frecvena; g alunecarea. Pentru a se obine acelai cuplu maxim la toate frecvenele tensiunea de alimentare a unui motor asincron trifazat trebuie s fie proporional cu frecvena de alimentare, respectiv:
V 3p V = cons tan t Cmax . = k = cons tan t f 2 La tensiunea de alimentare nominal este posibil creterea frecvenei de comand, deci de a trece peste viteza nominal dar cu un cuplu motor redus. III.4 Filtre
Tip filtru
Trece sus
Comentariu
Cnd frecvena crete, reactana de inducie XL crete, tensiunea UL i US cresc. Frecvena de funcionare R [Hz ] filtrul f c = 2L Trece jos
Circuit R-L serie
Cnd frecvena crete reactana capacitiv XC scade, tensiunile UC scade iar tensiunile UR i US cresc. Frecvena de funcionare 1 [Hz ] filtrul f c = 2RC
Circuit R-C serie
Atenueaz curenii cu frecvene reduse. La valoarea lui fc tensiunea de ieire este 0,707 din tensiunea de intrare, respectiv cnd se produce o atenuare de 3dB n raport cu semnalul de intrare.
Cnd frecvena crete, reactana de inducie XL crete, tensiunea UL crete, n timp ce UR i US scad. Frecvena de funcionare R [Hz ] filtrul f c = 2L Band blocat
Circuit RL-C paralel
Cnd frecvena crete reactana capacitiv XC scade, iar tensiunile UC i US scad. Frecvena de funcionare 1 [Hz ] filtrul f c = 2RC
Atenueaz curenii cu frecvene ridicate La valoarea lui fc tensiunea de ieire este 0,707 din tensiunea de intrare, respectiv cnd se produce o atenuare de 3dB n raport cu semnalul de intrare.
34
Trece band
Circuit R L C serie
Trece curent 1 Nu trece curent 0 Tabelul de mai jos d cteva exemple de scriere a numerelor n diferite modaliti:
n sistem zecimal (baza 10) n sistem octal (baza 8) Numere n sistem hexazecimal (baza 16) n sistem binar (baza 2)
0 1 2 3 4 5 6 7 8 9
Tip poart
0 1 2 3 4 5 6 7 10 11
Reprezentare logic i binar
0 1 2 3 4 5 6 7 8 9
0000 0001 0010 0011 0100 0101 0110 0111 1000 1001
Comentariu
NOR
NAND
AND
OR
Pentru ca ieirea s fie activ (n stare 1), toate intrrile trebuiesc s fie inactive (n stare 0). I1 + I 2 = O1 Pentru ca ieirea s fie activ (n stare1), cel puin o intrare trebuie s fie inactiv (n stare 0) I1 xI 2 = I 2 xI1 = O1 Pentru ca ieirea s fie activ (n stare 1), toate intrrile trebuiesc s fie active (n stare 1). O1 = I1 xI 2 Pentru ca ieirea s fie activ (n stare1), cel puin o intrare trebuie s fie activ (n stare 1).
35
O1 = I1 + I 2
XOR
I1 I2 0 0 0 1 1 0 1 1
Pentru ca ieirea s fie activ (n stare1), fie una, fie cealalt dintre intrri trebuie s fie activ (n stare 1), dar nu n acelai timp.
III.6 Tehnici de reglare III.6.1 Reglare PID Schema de principiu al unui reglaj PID este urmtoarea:
Funcionarea unui regulator cu comportare PID este aproximat matematic prin relaia: d (t) t U(t) = K p (t) + K i 0 (t)dt + K d dt unde U(t) - mrime de comand; (t)=econs- e(t) - diferena dintre mrimea de consemn i mrimea de ieire prelevat la un moment de timp t; Kp - constanta de proporionalitate; KI - constanta de integrare (KI =1/Ti);
KD
Tip aciune
Comentariu
Aciune proporional P:
Prin compararea mrimii msurate cu cea de referin se genereaz un semnal la ieire proporional cu abaterea nregistrat n zona numit band de proporionalitate care este o caracteristic de aparat ce poate fi reglat n anumite limite. n apropriere de consemn puterea absorbit crete proporional cu diferena:
36
Aciunea integratoare I:
E = f M Se exprim prin integrarea n timp (secunde) a mrimii de comand. Aceast aciune are drept scop compensarea automat a abaterii staionare inerent aciunii de tip proporional i reseteaz banda de proporionalitate n sus sau n jos funcie de abatere. Edt
0 t
Aciunea derivativ D:
Se exprim prin derivata n timp (secunde) a mrimii de comand. Aceast aciune determin viteza de cretere a mrimii controlate n timp i reseteaz banda de proporionalitate pentru a minimiza efectul de overshoot, avnd ca efect corectarea semnalului de ieire proporional cu acest gradient. dE dt III.6.2 Reglare cu logic Fuzzy Caracteristica esenial este aceea de a putea analiza o mare varietate de rspunsuri prin dou stri la perturbaiile din procese, respectiv de a aciona ca un expert operator. Condiia esenial este de a fi definite cu exactitate tipul i expresiile matematice a perturbaiilor.
Tip aciune Comentariu
Suprimarea supraindexrii parametrului de proces n cazul modificrilor frecvente ale referinei sau prin perturbaii provenite din proces.
Presiune
76 mmH g 0,9869 atm 9 ,678 x10 5 atm 10 ,332 x104 N ( Pa ) 2 m 6 1,02 x104 N ( Pa ) N 98,07 x10 bar 2 1 2 = 1bar = 1atm = 1,0133 bar m 5 m 750,06 torr 1,0333 kgf 1,0197 x10 kgf 4 1,0197 kgf 75,006 x10 torr 760 torr
37
l m3 = 0 ,2778 sec . h 4 ,186 J 1,341x10 3 CPh 1cal = 1Wh = 3 1,163 x10 kWh 0 ,8598 cal 1
Temperatur
1C =
F 32 1,8
NDRUMAR PENTRU REMEMORAREA I VERIFICAREA CUNOTINELOR GENERALE Table de conversie a unitilor de msur Sistem de msur SI Termic Anglo-Saxon
38
Joule [ J ]
Kilocalorie [ kcal ]
N.m Kelvin [ K ]
1 BTU = 1055 J Fahrenheit [F] 32F = 273 K dT (F) = 0,555 K kW ou BTU/h 1 BTU/h = 0,293 W Pound [ lb] 1 lb = 0,454 kg
Putere Conversie n SI Masa Conversie n SI Lungime Conversie n SI Masa volumic Conversie n SI Cldura specific Conversie n SI Conductivitate termic Conversie n SI Presiune Conversie n SI Vscozitate dinamic Conversie n SI
Metru [ m ]
Metru [ m ]
Foot [ ft ] 1 ft = 0,3048 m
kg/m3
kg/m3
J/kg.K
W/m.K
kcal/h.m.C
1 kcal/h.m.C = 1,163 W/m.K 1 BTU/h.ft.F = 1,73 W/m.K Pascal [ Pa ] N/m2 bar 1 bar = 105 Pa psi 1 psi = 6895 Pa lb/ft.h 1 lb/ft.h = 4,13.10-4 Pa.s ft2/h 1 ft2/h = 25,8064 cSt
Vscozitate cinematic m2/s sau mm2/s Stokes [ St ] Conversie n SI 1 St = 100 cSt 1 cSt = 1 mm2/s
39
[m]
1,59 . 10
40 2 . 1015
Constantan Nichel Nichel crom Ni 80 Cr 20 Nichel crom fier Ni 60 Cr 12 Fe 28 Crom fier - aluminiu Cr 30 Fe 65 Al 5 Oel Alam Magneziu Mercur Tungsten Zinc
Material
0,49 . 10-6 0,45 . 10-6 1,05 . 10-6 1,2 . 10-6 1,4 . 10-6 11 . 10-8 7 . 10-8 1,8 . 10-6 98,4 . 10-8 5,6 . 10-8 6 . 10-8
Sulf Sticl Marmur Lemn Porelan Ulei mineral Papir Cauciuc Polivinil ( PVC) Fenoplastice Rini epoxidice
Conductibilitate [S/m]
2 la 5 . 1012 4 . 108 3 . 107 1011 1010 la 1016 1015 1013 la 1016 1014 109 la 1012 1014
IV.3 Conductibilitatea electric a unor materiale de baz Cu Al Mercur Hg Ag IV.4 Identificare condensatori dup culoare
1 : Prima i a doua cifr 0 1 2 3 4 5 6 7 8 9 negru brun rou oranj galben verde bleu violet gri alb 2 : factor de multiplicare * 100 * 101 * 10 * 10
2 3
100 V 250 V
630 V
41
IV.5 Mrimi termice Cldura masic a c 4187 apei Permeabilitatea vidului Acceleraia gravitaional 0 4 . p . 10 g 9,81
-7
Constanta lui Boltzmann Constanta lui Stefan Boltzmann Constanta lui Wien
k s B
42
Pulsaia ()
2.p.f
[ rad / s]
h NA
Numrul lui Permitivitatea e0 8,85 . 10-12 [ A.s / (V.m) ] Avogadro vidului IV.6 Valorile termice ale unor materiale de baz
Materiale solide Masa volumc (kg/m3) Cldura specific (kJ/kg.K)
Oel (0,1C) Al Ag Cu Inox (18/8) Bronz (70 Cu 30 Zn) Beton Lemn Granit Vat mineral Policarbonat PVC Sticl
Mrime [UM]
7850 2700 10500 8940 7900 8500 2300 410 2600 200 1200 1380 2530
46 200 418 389 16 100 0,92 0,23 2,5 0,04 0,23 0,16 1,2
Aur Au
0,12 x 10-4 0,86 x 10-4 1,71 x 10-4 1,14 x 10-4 0,04 x 10-4 0,33 x 10-4 0,42 x 10-6 0,45 x 10-6 1,10 x 10-6 0,30 x 10-6 0,15 x 10-6 0,12 x 10-6 0,58 x 10-6
Ap H2O
Rezistivitate Conductivitate Coeficient de variaie cu temperatura Masa volumic Temperatura de topire Echivalent electrochimic Cldura masic
2.1011 5.10-12
- [K-1]
r [kg/m3] u [C] [mg/C] c [J / (kg.K) ]
0,0041 0,004 10500 19300 961,8 1,118 230 1064 0,681 130
1000 0
130
410
Grosime perete (mm)
4187
Conductori tubulari
Permeacilitatea magnetic
1800 1 1
43
44
V.1 Rezisten
Mrime
T
Formula 2
Formula 3
R [ ] = G
T B B T T
R = r . l /A
P
R = Ur/Ir
B B B B B B B B B
R = Ur 2 / P
B B P P B
XL [W] = BL-1
B PB
XL = 2 . p . f . L
B B
XL = UXl/IXl
P
XL = UXl 2 / QL
B B B B P P B B B
XC [] =
B B T T
BC-1
B PB P
XC = (2. p. f. C)
B B P
-1
XC = UXc/IXc
B B B B B
XC= UXc / Qc
B B B B P P B B T T
X [ ] = B
T T P
-1
P
X = UX/IX
B B B B
Impedan
Z [ ] = Y
T T P
-1
P
Z = Uz/Iz
B B B B
Z= Uz 2 / S
B B P P
I = Uz / Z
B B
Curent electric
I [A]
Tensiune electric
U [V]
Condensator U
Surs de c.c. U = U0 Ri . I
B B B B
Puterea activ
P [W]
Monofazat Trifazat P = U . I . cos P = U . I . cos . 30,5 P = Ur . Ir P = Pph1+Pph2+ Pph3 P = R . Ir2 = Ur2/ R tot
P P B B B B B B B B B B B B B PB P B PB P
Puterea aparent
S [VA]
n c.c. S=P
Puterea reactiv
Q [VAr]
n c.c. Q=0
Monofazat Q = U . I . sin Q = Ux . I x
B B B B
[mm] [N]
F= I1I 2 4 0 D 2
Magnetism Iluminare
[A]
U = U1 = U2 [V]
B B B B
I = I1 = I2 [A]
B B B B T B B B B B T TB
= 1 = F2 [Wb]
T T TB B B B B T TB B T TB B
Itotal = I1 +... + In [A] tot = 1 +... + n [Wb] Curent electric J = I / A [A/m] Linie de putere B = F / A [Wb/ mm2][T]
T T TP TP
45
Formule generale
V.4
Ra = R1 . R2 / ( R1 + R2 + R3 ) Rb = R1 . R3 / ( R1 + R2 + R3 ) Rc = R2 . R3 / ( R1 + R2 + R3 )
B B B B B B T T B B B B B B B B B B B TB T B B B B B B B B B B B B B B B B B B
V.5 Formule pentru magnetism Excitaie magnetic Intensitatea cmpului magnetic Inducia cmpului magnetic For Tensiunea indus printr-o variaie a fluxului Tensiunea indus printr-o deplasare Permeabilitatea vidului V.6 Alfabetul grec alfa
T
q=I*n H=q/ l B = m0 * mr * H
B B B B
[A] [A/m] [T] [N] [V] [V] [tesla metru / amper] niu
F=B.l.I.N U = DF . N / Dt U = B . l. v . N U0
B B
T T
beta gama delta epsilon zeta eta teta iota kapa lambda miu
E Z H
T T T
T Y
I K
omega
ELECTRONICA DIGITALA
PROIECT
REFERAT 2
TEMA 1: Referatul va conine rezolvarea urmtoarelor aplicaii: 1. S se implementeze utiliznd memorii ROM urmtoarele funcii: F1=(0,2,4,6,8,9,10,12,14,15) F2=(1,3,5,7,9,11) F3=(7,6,12,13,14) F4=(4,5,10,12,15) 2. Aplicnd metoda extensiei numrului de adrese s se implementeze un modul ROM de 64Kb utiliznd circuite ROM de 16Kb (2Kx8b). 3. Implementai un convertor de cod Binar-Gray pe 4 bii. 4. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Mealy:
fig.5 5. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Moore:
fig.6
ELECTRONICA DIGITALA
PROIECT
REFERAT 2
TEMA 2: Referatul va conine rezolvarea urmtoarelor aplicaii: 1. S se implementeze utiliznd memorii ROM urmtoarele funcii: F1=(0,1,3,5,9,11,13,15) F2=(1,4,6,7,8,12) F3=(7,8,10,14) F4=(2,5,12,13,15) 2. Aplicnd metoda extensiei numrului de ieiri de date s se implementeze un modul ROM de 64Kb utiliznd circuite ROM de 16Kb (2Kx8b). 3. Implementai un convertor de cod Gray-Binar pe 4 bii. 4. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Mealy:
fig.7 5. Construii tabelul de tranziii pentru urmtorul automat reprezentat prin graf Moore:
fig.8
ELECTRONICA DIGITALA
PROIECT
fig. 1
ELECTRONICA DIGITALA
PROIECT
TEMA2: S se implementeze automatul secvenial sincron definit de urmtoarea organigram ASM (fig.2) dup urmtoarele metode: metoda sintezei cu pori SI-NU i registru paralel de bistabili de tip D. metoda sintezei cu memorie ROM, MUX i registru paralel de bistabili D.
fig.1 Observaii: Proiectul va conine cinci referate pe marginea temei de proiectare i soluia final de implementare. Referatul se pred obligatoriu o dat la dou sptmni cu toate aplicaile rezolvate n orele rezervate proiectului. La final studentul pred un exemplar al soluiei de implementare care conine i cele cinci referate ce sunt notate cu pondere egal n nota final la proiectul disciplinei.
ELECTRONICA DIGITALA
PROIECT
REFERAT 1
TEMA 1: Referatul va conine rezolvarea urmtoarelor aplicaii: 1. Efectuai urmtoarele conversii intre sistemele de numeraie: a) 11010112=?H b) AB3DH=?2=?10=?8 c) 432110=?2=?8=?H 2. Efectuai urmtoarele operaii: a) 11010112+101101112=?2 b) AD59H+FE25H=?H c) 47310x1410=?2=?H d) 47310:1410=?2=?H 3. S se explice funcionarea logic a urmtoarei scheme:
ECC + 5V R1 4K T 1
A B
R2 1,6K T 2
R4 130 T 3 D3
Y A B
+ 5V
Y AB =
D1
D2
R3 1K
T 4 V0
T 1 E1 E2
C
E1 E2
tranzistor "multiemitor"
fig.2
4. S se demonstreze urmtoarele relaii: A +B+A +B = A A + AB = A + B A + AB = A + B A + AB = A + B A ( A + B) = A + AB = A 5. S se implementeze utiliznd sinteza SI-NU i apoi sinteza cu multiplexoare urmtoarele funcii: a) F=(0,2,4,6,8,10,12,14) b) F=(1,3,5,7) c) F=(7,6,12,13)
ELECTRONICA DIGITALA
PROIECT
REFERAT 1
TEMA 2: Referatul va conine rezolvarea urmtoarelor aplicaii: 1. Efectuai urmtoarele conversii intre sistemele de numeraie: d) 11011112=?H e) AC3DH=?2=?10=?8 f) 642110=?2=?8=?H 2. Efectuai urmtoarele operaii: e) 11010112+101101112=?2 f) FD59H+AE35H=?H g) 27310x1510=?2=?H h) 67310:1410=?2=?H 3. S se explice funcionarea logic a urmtoarei scheme:
ECC + 5V R1 4K D 1
EN A
R2 1,6K T 2
R4 130 T 3
T 1
D2
Y
R3 1K
T 4 V0
A EN
fig.2
AB + AC + B C = AC + B C A +B+ A +B = A AB + BC + CA = AB + B C + C A A B = AB + AB = B A = A B
5. S se implementeze utiliznd sinteza SI-NU i apoi sinteza cu multiplexoare
TESTUL A
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE P1. Circuitul decodificator. Tabel de adevr, simbol i funcionare. P2. Circuitul demultiplexor. Tabel de adevr, simbol i funcionare. P3. S se implementeze utiliznd doar pori SI-NU funcia: F=(0,2,4,6,8,10,12,14) P4. Utiliznd un circuit MUX 8:1 s se implementeze funcia: F=(1,3,5,7) P5. Celula fundamental de memorie PROM P6. S se implementeze un comparator numeric de trei bii. P7. Pentru urmtoarea funcie realizai: a) studiul posibilitii apariiei fenomenului de hazard combinaional b) dac acest lucru este posibil aplicai metodele de nlturare a acestui efect c) implementai cu pori SI-NU funcia. F=(7,6,12,13) P8. Circuitul basculant bistabil RS. Tabel de adevr, simbol i funcionare. P9. Registrul serie paralel (CDB 495). P10. Utiliznd circuite de memorie ROM s se implementeze funciile: F1= (0,1,3,5); F2= (1,2,3,7); F3= (0,2,4,6); F4= (1,3,5,7); 0,5p 0,5p 1,0p
1,0p
0,5p 1,0p
P11*. Utiliznd circuite basculante bistabile de tip D implementai un numrtor asincron mod.5 TOTAL: 10p Sef lucr. ing. Ovidiu SPTAR
71
TESTUL B
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE P1. Circuitul codificator. Tabel de adevr, simbol i funcionare. P2. Circuitul multiplexor. Tabel de adevr, simbol i funcionare. P3. S se implementeze utiliznd doar pori SI-NU funcia: F=(0,1,2,4,6,9,11,13,15) P4. Utiliznd un circuit MUX 8:1 s se implementeze funcia: F=(1,2,4,6) P5. Organizarea memoriei ROM P6. S se implementeze un generator/detector de paritate pe patru bii P7. Pentru urmtoarea funcie realizai: a) studiul posibilitii apariiei fenomenului de hazard combinaional b) dac acest lucru este posibil aplicai metodele de nlturare a acestui efect c) implementai cu pori SI-NU funcia. F=(4,5,13,15) P8. Circuitul basculant bistabil JK. Tabel de adevr, simbol i funcionare. P9. Registrul paralel P10. Utiliznd circuite de memorie ROM s se implementeze funciile: F1= (0,3,4,7); F2= (1,5,6,7); F3= (0,3,5,6); F4= (2,3,4,5); 0,5p 0,5p 1,0p
1,0p
0,5p 1,0p
P11*. Utiliznd circuite basculante bistabile de tip T implementai un numrtor sincron mod.7 TOTAL: 10p Sef lucr. ing. Ovidiu SPTAR
72
TESTUL C
ELECTRONICA DIGITALA
- TEST DE AUTO EVALUARE P1. Circuitul comparator de 1 bit. P2. Circuitul sumator complet de 1 bit. P3. S se implementeze utiliznd doar pori SI-NU funcia: F=(0,1,2,4,6,8,10,12,14) P4. Utiliznd un circuit MUX 8:1 s se implementeze funcia: F=(0,3,5,7) P5. Celula fundamental de memorie EPROM. P6. S se implementeze un sumator complet pe patru bii. P7. Pentru urmtoarea funcie realizai: a) studiul posibilitii apariiei fenomenului de hazard combinaional b) dac acest lucru este posibil aplicai metodele de nlturare a acestui efect c) implementai cu pori SI-NU funcia. F=(0,1,5,7) 0,5p 0,5p 1,0p
1,0p
0,5p 1,0p
2,0p
P8. Circuitul basculant bistabil de tip T i D. Tabel de adevr, simbol i funcionare. 0,5p P9. Registrul serie P10. Utiliznd circuite de memorie ROM s se implementeze funciile: F1= (0,3,5,7); F2= (1,2,3,4); F3= (3,4,5,6); F4= (1,5,6,7); 1,0p 2,0p
P11*. Utiliznd circuite basculante bistabile de tip T implementai un numrtor sincron mod.7 TOTAL: 10p Sef lucr. ing. Ovidiu SPTAR
73