You are on page 1of 72

Arquitetura e Organizao de Computadores

ALUNO(S) E/OU ALUNA(S):

Professor Edino Mariano Lopes Fernandes

Nota importante: Existem materiais includos neste caderno de atividades de outros autores e fontes bibliogrficas quase todas devidamente identificadas (algumas fontes no foi possvel de serem identificadas, trechos de textos, questes soltas, pinadas aqui e ali, etc. Caso o usurio conhea alguma fonte no identificada no texto, por favor, comunique para que se efetue os devidos crditos). Algumas questes foram retiradas de sites de Internet, sendo de uso livre. Para informaes mais completas, deve-se recorrer aos livros ou Web sites citados na bibliografia fornecida na apostila da disciplina.

Pgina 1

Captulo I Sistemas Numricos

CONVERSO DE SISTEMAS
Exerccio 1 Complete o seguinte quadro:

Exerccio 2 Efetue as seguintes converses entre sistemas de numerao:

a) d) g)

b) e) h)

c) f) i)

Exerccio 3 Determine o nmero mnimo de dgitos binrios necessrios para representar valores de : a) 0..15 b) 0..32 c) 0..127 d) 0..128 e) 0..255 a) b) c) d) e)

Exerccio 4 Determine os valores mximos decimal, octal e hexadecimal representveis com 10 bits (dgitos binrios). decimal octal hexadecimal

Pgina 2

Exerccio 5 Converta os seguintes nmeros binrios em decimal: a) 10110 a) b) 111010011 b) c) 110011 c) d) 10110011 d) e) 100110001 e)

Exerccio 6 Converta os seguintes nmeros decimais em binrio: a) 10110 a) b) 456 b) c) 256 c) d) 2048 d) e) 59 e)

Exerccio 7 Converta os seguintes nmeros hexadecimais em decimal: a) 92H a) b) 1A6 b) c) 37FD c) d) 28 H d) e) 59 H e)

Exerccio 8 Converta os seguintes nmeros em octal: a) 10710 a) b ) BABAH b) c) 204810 c) d) 2810 d) e) 100110012 e)

Exerccio 9 Converta os seguintes nmeros binrios em hexadecimais:

a) (11101)2 a)

b) (10000001)2 b)

c) (1100100)2 c)

d) (1110101)2 d)

e) (1010010)2 e)

NMEROS FRACIONRIOS
Exerccio 10 Converter para decimal os seguintes nmeros binrios a) 101.110 a) b) 1110.10111 b) c) 110110.100 c) d) 1111.111 d) e) 1000.0001 e)

Exerccio 11 Converter para binrio os seguintes nmeros decimais a) 12,130 a) b) 673,257 b) c) 19,98 c) d) 475,32 d) e) 34,58 e)

GERAL
Exerccio 12 A maioria das pessoas s pode contar com seus dedos, entretanto quem trabalha com computador pode fazer melhor. Se voc olhar cada dedo seu como um dgito binrio, sendo o dedo estendido igual a 1 e recolhido igual a 0, at quanto voc pode contar usando as duas mos ?

Exerccio 13 Qual o maior nmero que pode ser representado usando 8 bits?

Pgina 3

Exerccio 14 Quantos bits so necessrios para uma contagem at 51110? Exerccio 15 Qual o peso do MSB de um nmero de 16 bits?

ARITMTICA BINRIA
Exerccio 16 Calcule, fornecendo o resultado na base 10: a) 1010 2 + 111 2 = ___________________________ __________________________

b) 101001 2 + 1101110 2 =

Exerccio 17 Somar os seguintes nmeros binrios: a) b) c) d) 1010 + 1011 1111 + 0011 10101001 + 10011011 1011,1101 + 11,1 a) b) c) d)

Exerccio 18 Subtraia os seguintes nmeros binrios

a) 111110 11011
c) 101011 1010 e) 10010 10001 a) c) e)

b) 11010 11
d) 11101 101 f) 11000 111 b) d) f)

Exerccio 19 Execute as seguintes operaes aritmticas com nmeros binrios: a) b) c) d) e) 111 x 101 1011 x 1011 1001,101 x 110,010 1100 / 100 1011 / 100 a) b) c) d) e)

Pgina 4

Representao de Dados Exerccio 20 Expresse cada um dos seguintes nmeros decimais na representao complemento a 1 e complemento a 2 representao sinal/mdulo (com 8bits): a) -4 a) b) c) d) e) b) +23 c) +123 d) -56 e) 107

Exerccio 21 Efetue as seguintes subtraes em complemento de 1 e complemento de 2. a) 1001 - 110 c) 10111 - 11101 a) b) c) d) b) 111 - 10111 d) 1110111 1110111

Ponto Flutuante
Exerccio 22 Converta os valores decimais a seguir em representao binria normalizada: a) b) c) d) e) 0,00565 674,25 46,5 0,0245 1260,32 a) b) c) d) e)

a) b) c) Exerccio 23 Um computador armazena nmeros reais utilizando 1 bit para o sinal do nmero, 7 bits para o expoente e 8 bits para a mantissa. Como ficariam armazenados os seguintes nmeros em binrio? d) a) 265 b) 12,5 c) -45,25 d) -0,1 e) -12,8 f) 250,05 e) f)

Pgina 5

Exerccio 24 Considerando um computador cuja representao em ponto flutuante de 16 bits, sendo o primeiro bit utilizado para representar o sinal, o expoente representado pela caracterstica em excesso de 64, a mantissa fracionria e a base de representao 2. Pede-se converter os nmeros abaixo expressos na base 10 para a representao em ponto flutuante. a) A = -32,3725 b) B = 12,5

Exerccio 25 Que nmeros decimais so representados pelos seguintes nmeros binrios, em preciso simples? a) b) c) d) 01000000 10100000 00000000 00000000 01111111 10000000 00000000 00000000 00000000 00000000 00000000 00000000 01111111 11000000 00000000 00000000 a) b) c) d)

Pgina 6

Exerccio 26 Mostre a representao binria IEEE 754 para os seguintes nmeros ponto flutuante em preciso simples: () 23,75 () () () ()
0 31

g) 37286,00830078125
h) 0, 0000830078125 i) 0,84375

() - 0,109375
- 0,3125 17,0859375 14732,3125 0,3203125
1 2 3 4 5 6 7 8 9

10

11

12

13

14

15

16

17

18

19

20

21

22

23

24

25

26

27

28

29

30

a) b) c) d) e) f) g) h) i)

Pgina 7

CAPTULO II LGEBRA DE BOOLE


TEOREMAS E POSTULADOS
Exerccio 1 Demonstre a identidade de cada uma das seguintes equaes lgicas:

Exerccio 2 Simplifique as seguintes funes lgicas:

a) b) c) d) e) f) g) h) i) j) k) l) m)
Exerccio 3 Mostre, usando lgebra de Boole e o teorema de DeMorgan, que:

Pgina 8

Exerccio 4 De acordo com a tabela verdade, identifique a funo booleana: A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S 0 0 1 1 0 0 1 1

S = ____________________________________

Exerccio 5 Dada a funo booleana, monte a Tabela Verdade:

Pgina 9

CAPTULO III CIRCUITOS LGICOS COMBINACIONAIS


PORTAS LGICAS
Exerccio 1 Encontre os circuitos que executam as seguintes expresses Booleanas:

Exerccio 2 Obter as expresses booleanas, bem como a tabela verdade para os circuitos abaixo:

a) A B C
S = _______________________ A b)

S = _______________________

Pgina 10

c)

S = _______________________

Exerccio 3 Desenhe o diagrama lgico das formas cannicas das seguintes funes:

Exerccio 4 Demonstre que:

Exerccio 5 Dada a Tabela Verdade, determinar a expresso booleana e minimiz-la. A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 S 1 1 0 0 1 1 1 0

Pgina 11

Exerccio 6 Dada a Tabela Verdade abaixo, deduza o circuito lgico correspondente: A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 S 0 1 0 0 0 1 0 0 0 0 1 1 1 1 0 0

Exerccio 7 Determine as condies de entrada necessrias para que a sada da figura abaixo seja 1. Qual a expresso lgica do circuito abaixo?

x = ____________________________

Exerccio 8 Determine as expresses das funes lgicas representadas no diagrama.

Pgina 12

x = _________________________________________________ y = _________________________________________________ z = _________________________________________________

Exerccio 9 Desenhar um circuito lgico com duas entradas e uma sada. A sada dever ser alta somente quando uma entrada for alta. Se ambas as entradas forem altas ou baixas, a sada dever ser baixa. Exerccio 10 A figura abaixo representa as formas de onda de um sistema digital. Onde S representa a sada do sistema e A e B representam as entradas. Deduzir o circuito lgico equivalente.

Pgina 13

Exerccio 11 Determine e simplifique a expresso lgica da funo F.

F = _____________________________________________________

Exerccio 12 Desenhar as formas de onda na sada das portas lgicas.

Pgina 14

MAPAS DE KARNAUGH
Exerccio 16 Construa o mapa da Karnaugh das seguintes funes: a) F(A,B,C,D)= m(2, 5,7,11,13,15) b) F(A,B,C)= M(0,2,3,4,5,6) c) F(A,B,C,D)= m (2,5,7,11,13,15) d) F(A,B,C,D)= m(3,4,5,6,7,12,13) e) F(A,B,C,D)= M (1,5,6,7,11,12,13,15) f) F(A,B,C,D)= m(1,5,6,7,8,9,10,14) a)

b)

b)

c)

Pgina 15

d)

e)

f)

Exerccio 17 Minimize as funes representadas pelos MK a) 1 1 b) 1 1 1 1 1 1 1 d) 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1

c) 1 1 1

e)

f)

g)

h)

Pgina 16

i Exerccio 18 Projete o circuito lgico abaixo (Decodificador 7 segmentos), que capaz de exibir decimais equivalentes ao nmero binrio ABC (A o dgito mais significativo). Minimize usando Mapas de Karnaugh.

Pgina 17

CAPTULO IV CIRCUITOS LGICOS SEQUENCIAIS


Exerccio 1 Explique o funcionamento do circuito abaixo quando:

X: .............................................................. Y: ...............................................................

Qual o nome do circuito ? ________________________________

Exerccio 2 Um biestvel D tem as especificaes:

tsetup = 10 ns thold = 5 ns th = 30 ns

a) A que distncia frente da borda crescente do clock deve o bit ser aplicado entrada D para assegurar o armazenamento correto ?

b) Depois da borda crescente de clock, quanto tempo deve-se esperar antes de deixar o bit de dados mudar ?

c) Quanto tempo depois da borda crescente do clock de relgio Q mudar ? ______________________________________________________________________

Pgina 18

Exerccio 3 O clock da figura tem uma freqncia de 1MHz, e o biestvel tem um tempo de retardo de propagao de 25 ns: a) Qual o perodo do clock ? b) A freqncia da sada Q ? Seu perodo ? c) Quanto tempo depois da borda negativa de clock a sada Q varia ? a) _________________________

b) ________________________

c) _________________________

Exerccio 4 Desenhe a forma de onda na sada de um FF JK conforme diagrama abaixo.

Se fclock = 10 KHz, qual a freqncia na sada Q ? ____________________

Pgina 19

Exerccio 5 Desenhe a forma de onda na sada de um FF JK considerando os sinais J e CK conforme diagrama abaixo.

Exerccio 6 Desenhe as formas de onda em A e B. Se fclock = 100 Hz, quais as freqncias nestes pontos?

Pgina 20

Exerccio 7 Desenhe o Diagrama de tempo para a figura abaixo. Qual a funo do circuito ?

Exerccio 8 Projete um contador binrio com mdulo 6. Exerccio 9 Desenhe o Diagrama da tempo para a figura abaixo. Qual a funo do circuito ?

Pgina 21

Exerccio 10 Quando a entrada LOAD de um registrador de memria intermediria estiver ativa, a palavra de entrada ser armazenada na prxima ________________. Se LOAD ento tornar-se inativa, a palavra de entrada poder mudar sem afetar a palavra ________________. Exerccio 11 Um registrador de deslocamento move os _________________ para a esquerda ou para a direita. Carregamento em srie significa armazenar uma palavra num registrador de deslocamento introduzindo o bit __________ por pulso de relgio. Com carregamento em paralelo necessrio apenas um _______________ para carregar a palavra de entrada. Exerccio 12 O mdulo de um contador o nmero de ______________ de sada possveis que ele possui. Um contador mdulo 10 pode dividir a freqncia do relgio (clock) por um fator ______________. Exerccio 13 Um registrador de trs estados tem uma sada que baixa, ou alta, ou _________________ .

CAPTULO V O SISTEMA DE COMPUTAO

Pgina 22

Exerccio 1 Defina Processamento de dados. Exerccio 2 Qual a diferena entre software, hardware e firmware? Exerccio 3 Conceitue Arquivos e Registros. Exerccio 4 O que a unidade MIPS e qual o problema de se comparar diferentes mquinas tendo MIPS como parmetro? E MegaFlops? Exerccio 5 Um projetista de compiladores est tentando decidir 2 seqncias de cdigos para uma determinada mquina. Os aspectos de hardware da mquina so: Classes de instrues A B C CPI para a classe 2 4 6

Para um comando, o projetista est considerando 2 seqncias de cdigo:

a) Qual a seqncia que executa mais instrues ? b) Qual a seqncia mais rpida ? c) Qual a CPI de cada seqncia ?

a)

b)

c)

Exerccio 6 Um programa roda em 12 seg. na mquina A, cuja freqncia de clock de 500 MHz. Uma mquina B, a ser projetada, tem que rodar este programa em 5 seg. Que acrscimo na freqncia de clock possvel, sabendo-se que causar um acrscimo de 1.25 vezes mais em nmero de perodos de clock da mquina A? Exerccio 7 Explique os seguintes conceitos: a) Linguagem de mquina, b) Organizao de computadores c) Arquitetura de computadores. Exerccio 8 Sobre a arquitetura da mquina de Von Neumann: a) Apresente a arquitetura proposta

Pgina 23

b) Explique cada elemento dessa arquitetura c) Quais as inovaes implementadas nessa arquitetura? d) Qual a vantagem com o uso de programa armazenado? Exerccio 9 Qual a diferena entre a Arquitetura Harvard e a Arquitetura de Von Neumann ? Exerccio 10 Relacione as colunas

1) Linguagem de mquina 2) Nvel Fsico 3) Nvel Sistema Operacional 4) Nvel Linguagem assembly 5) Assemblers 6) Linguagens de Aplicao 7) Compiladores

( ) traduzem os programas em HLL para um nvel de abstrao inferior ( ) concebidas para serem utilizadas pelos programadores de aplicaes ( ) instrues e variveis totalmente codificadas em binrio ( ) transstores e portas lgicas ( ) traduzem os programas escritos em assembly para linguagem de mquina ( ) pode ser um superconjunto de das instrues da linguagem tradicional, enriquecido por instrues especficas ( ) permite a criao de programas para os nveis inferiores numa forma mais amigvel para o programador

Exerccio 11 Cite a principal funo do Sistema Operacional em relao ao hardware. Exerccio 12 O que so Chamadas de Sistema? Exerccio 13 Explique o modo de operao IA32E.

Pgina 24

CAPTULO VI A UNIDADE CENTRAL DE PROCESSAMENTO


Exerccio 1 Quais so os componentes mais importantes de uma placa-me?

Exerccio 2 Cite os principais barramentos e descreva a funo de cada um deles.

Exerccio 3 O que Chipset ? Para que servem ? Qual a diferena entre Ponte Norte e Ponte Sul ?

Exerccio 4 Para que so usadas as baterias na motherboard ?

Pgina 25

Exercicio 5 Para que so utilizados os controladores de DMA e IRQ ?

Exerccio 6 O que so interrupes no processamento ?

Exerccio 7 Analise as seguintes afirmaes relativas UCP Unidade Central de Processamento, ou processador, de um computador. I. Um processador, alm da capacidade de realizar leituras e gravaes na memria, deve ser capaz de comunicar-se com o usurio. Ele deve ser capaz de ler dados provenientes do teclado, mouse e outros dispositivos de sada de dados, bem como transferir dados para o vdeo, impressora e outros dispositivos de entrada de dados. II. O processador possui um barramento de dados, atravs do qual trafegam os dados que so transmitidos ou recebidos pelo barramento de endereos. III. O processador utiliza o barramento de endereos para indicar qual a posio de memria a ser acessada. IV. Os processadores possuem, alm do barramento de dados e de endereos, o barramento de controle. Indique a opo que contenha todas as afirmaes verdadeiras. ( ) I e II ( ) II e III ( ) III e IV ( ) I e III ( ) II e IV

Pgina 26

Exerccio 8 Uma interrupo pode ser considerada como uma solicitao de ateno feita pelo processador. Sempre que o processador recebe uma interrupo ele ( ) se desliga imediatamente. ( ) acessa o BIOS, faz uma varredura no HD e transfere o controle para o usurio. ( ) suspende suas operaes do momento, salva o status do trabalho e transfere o controle para o teclado. ( ) suspende suas operaes do momento, salva o status do trabalho e transfere o controle para uma determinada rotina de tratamento de interrupo. ( ) acelera suas operaes do momento para salvar os arquivos abertos e transfere o controle para o usurio.
Exerccio 9 Qual a taxa de transferncia de um sistema usando memria DDR2 553?

Exercicio 10 Cite as operaes bsicas de um microprocessador.

Exerccio 11 Para as questes a seguir, coloque V para Verdadeiro ou F para Falso. Para as questes falsas, justifique o erro na afirmativa. ( ) A CPU possui um grupo de registradores que so posies de memria usadas para armazenar os dados que esto sendo processados pela instruo atual. O tamanho dos registradores indica, tambm conhecido como tamanho da palavra indica a quantidade de dados com o qual o computador pode trabalhar em um momento. ( ) Quanto maior o tamanho da palavra, mais demorado o processamento de um grupo de dados. ( ) O clock um circuito que tem a funo de sincronizar e ditar a medida de velocidade de transferncia de dados entre as partes envolvidas no processamento (memria/CPU) ( ) O clock indica o nmero de ciclos que a CPU executa em um segundo e ciclo o tempo (mnimo) para execuo de uma perao. ( ) Ao clock est associada uma medida de freqncia com que as operaes so realizadas (ciclos por segundo), normalmente expressa em (MHz MegaHertz). ( ) O barramento um caminho para os impulsos eletrnicos que formam bytes. Quanto (mais) divises tiver esse caminho, mais rpida ser a velocidade de percurso dos dados. ( ) O nmero de fios paralelos (circuitos) afeta a velocidade com a qual os dados viajam de um componente de hardware para outro.

Pgina 27

Exerccio 12 Identifique (circulando) os Registradores na arquitetura abaixo.

Exerccio 13 A velocidade da luz no vcuo, simbolizada pela letra c, definida como 299 792 458 metros por segundo, o mesmo que 3 885 310 200 000 quilmetros por hora. Se quisermos realizar clculos manipulando grandezas dessa ordem em uma nica operao, que processador seria mais adequado:32 ou 64 bits ? Justifique.

Exerccio 14 Escolha a funo ou definio que melhor condiz com os registradores listados a seguir. 1.Registrador acumulador (AC) 2.Registrador de Instrues (RI) 3.Registrador de Endereo de Memria 4.Registrador de Dado de Memria 5.Registrador contador de instruo ou program counter (PC) Funes e definies: ( ( ( ( ( ) ) ) ) ) Registrador que ser utilizado para armazenar o resultado de operaes (aritmticas, lgicas, etc) e de uso geral. Registrador que contm a instruo que dever ser executada pela Unidade Central de Processamento (UCP). Registrador que ser utilizado para indicar o endereo da instruo que dever ser carregada no RI para futura execuo. Registrador que armazena o dado a ser escrito ou o dado lido da memria. Registrador que armazena o endereo do dado a ser lido ou gravado na memria

Pgina 28

Exerccio 15 Escolha a funo ou definio que melhor condiz com os dispositivos e conceitos listados a seguir. Dispositivos e conceitos: 1.Registrador acumulador (AC) 2.Registrador de Instrues (RI) 3.Registrador de Endereo de Memria 4.Registrador de Dado de Memria 5.Registrador contador de instruo ou program counter (PC) 6.Computador 7.Gargalo de Von Neumann 8.Memria 9.Unidade Central de Processamento (CPU) 10.Relgio 11.Unidade de Controle 12.Unidade Aritmtica e Lgica (ULA) 13.Barramento 14.Programa 15.Instrues
Funes e definies:

( ( ( ( ( ( ( ( ( ( ( ( ( ( (

) composto basicamente por blocos convencionalmente chamados de memria, unidade operacional, unidade de controle e dispositivos de entrada e sada. ) Registrador que ser utilizado para armazenar o resultado de operaes (aritmticas, lgicas, etc) e de uso geral. ) Circuito lgico que se responsabilizar pela seqncia de pulsos de habilitao (sinais de controle) para os diversos circuitos da arquitetura. ) Registrador que contm a instruo que dever ser executada pela Unidade Central de Processamento (UCP). ) Registrador que ser utilizado para indicar o endereo da instruo que dever ser carregada no RI para futura execuo. ) composta pela operao que especifica a funo que ser desempenhada e por operandos que fornecem a maneira de calcular a posio atual dos dados com o qual a operao ser realizada. ) Registrador que armazena o dado a ser escrito ou o dado lido da memria. ) Faz as operaes aritmticas e lgicas necessrias. ) Armazena os dados e as instrues ) Registrador que armazena o endereo do dado a ser lido ou gravado na memria ) Ir marcar a cadncia de operao dos circuitos; cada ciclo do relgio ou clock corresponder a uma ou mais operaes dependendo da arquitetura. ) constitudo por uma seqncia pr-determinada de instrues que devem ser seguidas para que seja atingido o objetivo computacional. ) As principais funes so: busca da instruo na memria de programa, decodificao da instruo e execuo das instrues. ) Mesmo barramento para os dados e para as instrues. ) Caminhos fsicos por onde os dados e instrues so transferidos entre os diversos elementos de um computador.

Pgina 29

Exerccio 16 Diferencie as tecnologias RISC e CISC

Exerccio 17 Do ponto de vista das instrues a serem executadas, como podemos dividir um processador? Explique cada um.

Exerccio 18 O que so processadores superescalares?

Exerccio 19 O quer dizer front-end e back-end?

Exerccio 20 Descreva detalhadamente o Ciclo de Instruo de um processador.

Pgina 30

Exerccio 21 O nmero de bits do cdigo de operao depende de quantas instrues tem o set de instrues da mquina. Quantos bits so necessrios para representar o cdigo de operao de um processador com 256 instrues?

Exerccio 22 Qual a vantagem de se usar uma operao pipeline ?

Pgina 31

Captulo VII Dispositivos de Armazenamento

Exerccio 1 Considere uma mquina com 32K clulas de memria onde cada clula possui 20 bits e 32 instrues distintas com um nico operando. Cada instruo possui 20 bits. a) Qual o tamanho mnimo do MAR ? b) Qual o tamanho mnimo do IR ? c) Qual o tamanho mnimo do MBR ? d) Qual o tamanho da memria em bits ?

a) b) c) d)
Exerccio 2 As memrias abaixo esto descritas pelo nmero de palavras versus o nmero de bits por palavra. Quantas linhas de endereamento e linhas de entrada e sada so necessrias para estas memrias?

a) 2K x 16 b) 64K x 8 c) 16M x 32 d) 96K x 12

a) b) c) d)

Pgina 32

Exerccio 3 Um computador utiliza chips de memria RAM com capacidade de 1024 x 1. Pergunta-se: a) Quantos chips so necessrios e como devem ser as suas linhas de endereamento conectadas para fornecer uma memria com capacidade total de 1024 bytes? b) Quantos chips seriam necessrios para fornecer uma capacidade total de 16K bytes?

a) b)

Exerccio 4 Numa MP com 1kbyte de capacidade, onde cada clula tem 8 bits: a) quantas clulas tem a MP? b) quantos bits so necessrios para representar um endereo de memria? a) b)

Exerccio 5 Um computador enderea 1k clulas de 16 bits cada uma. Pede-se: a) sua capacidade de memria; b) o maior endereo que o computador pode enderear. a) b) Exerccio 6 A memria de um computador tem capacidade de armazenar 216 bits e possui um barramento de dados de 16 bits. Pede-se o tamanho da clula de memria.

Pgina 33

Exerccio 7 Calcular e completar os campos: M - Tamanho x - n de bits N - n de T - Capac. da da clula do endereo endereos memria 8 bits 16 bits 4 bits 4 bytes 64 bits 1 K byte 1K 256 bits 4 Gbytes 1 Mbyte 0 a (N-1) Faixa de endereos

0 a 65.535 0 a 262.143

Exerccio 8 Um computador tem 512 endereos e cada clula tem 10 bits. Qual a capacidade: a) do REM; b) do RDM; c) da MP em bits. a) b) c) Exerccio 9 Um computador tem um RDM de 16 bits e um REM de 20 bits. Sabe-se que a clula desse computador de 8 bits e que ele tem um nmero de clulas igual sua possibilidade de endereamento. Pede-se: a) qual o tamanho da barra de endereos? b) quantas clulas so lidas da memria em uma nica operao? c) quantos bits tem a memria desse computador? a) b) c)

Pgina 34

Exerccio 10 Qual o principal benefcio no uso de memria cache ?

Exerccio 11 Diferencie memrias ROM e RAM ?

Exerccio 12 Diferencie memria principal, memria cache e memria secundria.

Exerccio 13 Um computador utiliza chips de memria RAM com capacidade de 1024 x 1. Pergunta-se: a) Quantos chips so necessrios e como devem ser as suas linhas de endereamento conectadas para fornecer uma memria com capacidade total de 1024 bytes? b) Quantos chips seriam necessrios para fornecer uma capacidade total de 16K bytes?

a) b)

Pgina 35

Exerccio 14 Quais as possveis operaes que podem ser realizadas em uma memria ?

Exerccio 15 Descreva o funcionamento das memrias ROM, PROM, EPROM e EEPROM. voc usaria como memria de set-up para seu microcomputador ? Por qu ?

Qual delas

Pgina 36

Captulo VIII Processamento Paralelo[3]


Exerccio 1 Defina processadores SISD, MISD, MIMD e SIMD.

Exerccio 2 O que so clusters ?

Pgina 37

Dispositivos de Entrada e Sada

Exerccio 1 As impressoras melhores apresentam buffers maiores e at mesmo a possibilidade de expanso de tais buffers. No que um buffer maior nos beneficia? Explique.

Exerccio 2 O que significa para um monitor de vdeo a frequncia vertical e a frequncia horizontal? Sabe-se que quanto maior estes valores melhor. Explique.

Exerccio 3 O que Dot Pitch ? E pixel ?

Exerccio 4 Como funcionam os monitores de cristal lquido ?

Exerccio 5 Quem consome mais: monitores CRT ou LCD ?

Pgina 38

Exerccio 6 Quais as vantagens do mouse tico em relao ao convencional ?

Exerccio 7 Defina portas seriais, portas paralelas, portas IDE e portas USB. Para que servem ?

Exerccio 8 O que so mdulos DIP, SIMM e DIMM ?

Exerccio 9 Explique para que so usados: conector DB-15, conector DIN, conector DB-25, conector Centronics, conector DB-9.

Pgina 39

Exerccio 10 Qual a forma de comunicao das portas COM1 e LPT1 ?

Exerccio 11 Qual a funo dos transistores nos microprocessadores ?

Exerccio 12 O que significa overclocking e como funciona ?

Pgina 40

LABORATRIO - 01

Pgina 41

1 - OBJETIVOS
Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Usar um circuito de porta AND para determinar as relaes entre as entradas e sadas. A partir dos resultados experimentais, completar a tabela verdade da porta AND. Escrever uma expresso booleana para um circuito com duas portas AND. Usar um circuito com duas porta AND para construir uma porta AND de trs entradas.

2 - EQUIPAMENTO
Bastidor Datapool Eletrnica Circuitos Integrados Leds e resistores

3 - PROCEDIMENTO PARTE I - PORTA AND


1 - Monte o seguinte circuito no protoboard:

Fig. 1.1 - Portas AND

Pinagem do Circuito Integrado 7408

Pgina 42

F1 e F2 so circuitos sinalizadores com leds, podendo serem usados os que se encontram no bastidor ou opcionalmente montados no protoboard da seguinte forma:.

Resistor

Led
Figura 1.2 Circuito Sinalizador com LED

Obs: Para identificao de um circuito integrado, considere a vista superior do CI . A pinagem determinada por uma marca no pino 1, que normalmente um ponto pintado ou um recorte em baixo relevo. Ento, a partir do primeiro pino esquerda da marca, conta-se no sentido anti-horrio. Por exemplo,

2 - Ligue os 3 fios de jumpers A, B e C como indicado pelas setas ( Desta maneira, os interruptores ). A, B e C ficaro ligados as entradas correspondentes. Estes interruptores de 2 posies fornecero os nveis lgicos 0 e 1 s entradas das portas AND. 3 - Ligue o bastidor (ON/OFF). 4 - Determine a tabela verdade da Porta 1 da Fig. 1.1, usando os interruptores A e B para aplicar o nvel lgico 1 (high/alto) ou o nvel lgico 0 (low/baixo). O Led representado por F1 ficar ligado (ON) para indicar o nvel 1 na sada, e desligado (OFF) para indicar o nvel 0. Complete a Tabela Verdade a seguir.

Pgina 43

Tabela 1.1 Circuito Portas AND

A 0 0 1 1

B 0 1 0 1

F1

5 - Escreva a expresso booleana para esta porta AND:

F1 = 6 - Use os interruptores A, B e C para aplicar os nveis lgicos 1 e 0 s entradas do circuito da Fig. 1-3. O LED F2 indicar os nveis alto e baixo da sada.

Fig. 1.3 - Circuito Lgico

Complete a tabela verdade.


Tabela 1.2 Circuito Portas AND

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

F2

7 - Escreva a expresso booleana para este circuito lgico:

Pgina 44

F2 = ____________________________________________________________________________

8 - RESPONDA: 1) Qual a diferena entre a lgica do circuito da Fig. I-6 e o de uma porta AND de 3 entradas? 2) De acordo com a Fig. I-4, quando uma das entradas A ou B est em 0, qual a sada em F1? 3) De acordo com a Fig. I-4, em que caso a sada F1 estar em 1? 4) Escreva a expresso booleana para: a - Porta AND de dupla entrada b - Porta AND de tripla entrada 5)- Qual a funo lgica do circuito abaixo?

6) Desenhe um circuito lgico que substitua a funo acima usando apenas portas NAND de duas entradas.

1) 2) 3) 4) 5) 6)

ab-

PARTE II - PORTA OR

Pgina 45

Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Observar os nveis de sada de uma porta OR. Completar a tabela verdade a partir dos dados experimentais. Escrever a expresso booleana para um circuito com duas portas OR. Obter a sada do circuito com duas portas OR.

1 - Monte o seguinte circuito usando o protoboard:

Fig. 1.4 - Portas OR

Pinagem do Circuito Integrado 7432

2 - Ligue os 3 fios de jumpers A, B e C como indicado pelas setas ( para ligar os interruptores s ), entradas correspondentes. 3 - Aplique 0s e 1s nas entradas da porta OR nmero 3 com os interruptores A e B. O Led representado por F1 ficar ligado para indicar um 1 e desligado para indicar um 0.

Fig. 1.5 - Porta OR Complete a tabela verdade.


Tabela 1.3 Circuito Portas OR

Pgina 46

A 0 0 1 1

B 0 1 0 1

F1

4 - Escreva a expresso booleana para esta porta OR: F1 =

5 - Use os interruptores A, B e C para aplicar os nveis lgicos 1 e 0 s entradas do circuito da Fig. II-5. A lmpada F2 indicar as sadas com os nveis alto 1 e baixo 0.

Fig. II-5 - Circuito Lgico Complete a tabela verdade.


Tabela 1.4 Circuito Portas AND

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

F2

6 - Escreva a expresso booleana para este circuito lgico:

Pgina 47

F2 = 7 - RESPONDA: 1) Qual a diferena entre o circuito lgico da Fig. II-6 e uma porta OR de tripla entrada? 2) Qual o nvel de entrada dominante numa porta OR (a que controla ou garante a sada): 0 ou 1? 3) De acordo com a Fig. II-4, quais combinaes das entradas A e B resultariam em 0 na sada F1? 4) Escreva a expresso booleana para: a - Uma porta OR de dupla entrada b - Uma porta OR de tripla entrada 5)- Escreva a funo lgica do seguinte circuito lgico:

6) Desenhe um esquema que implemente a funo lgica do circuito acima, mas usando apenas portas NAND de dupla entrada.

1) 2) 3) 4) 5) 6)

ab-

Pgina 48

LABORATRIO - 02
1 - OBJETIVOS
Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Descobrir quais so as sadas das combinaes AND-OR Construir a tabela verdade de combinaes de portas AND-OR Escrever uma equao booleana para circuitos de lgica combinatria.

2 EQUIPAMENTO/COMPONENTES
Bastidor Datpoll de Microprocessadores Componetes: resistores 120 ohm (4), leds (4), CIs 7408 e 7432 Protoboard

3 - PROCEDIMENTO PARTE I - COMBINAES DE PORTAS LGICAS I


1 - Monte o seguinte circuito:
F1

5
F3 F2

Fig. 2.1 - Circuitos com Portas AND-OR 2 - Ligue os 3 fios de jumpers A, B e C como indicado pelas setas ( Desta maneira, os interruptores ). A, B e C ficaro ligados as entradas correspondentes. Estes interruptores de 2 posies fornecero os nveis lgicos 0 e 1 s entradas das portas AND. 3 - Ligue o bastidor. 4 - Determine os valores das sadas das portas 5, 6 e 7, interligadas como mostra a Fig. 2.1. Este circuito possui 3 entradas (A, B, e C) e 3 sadas (F1, F2 e F3). Complete a seguinte tabela verdade:

Tabela 2.1 - Tabela Verdade

Pgina 49

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

F1

F2

F3

5 - Escreva a expresso booleana para estas portas lgicas: F3 = F1 + F2 =

6. RESPONDA: 1) Quando que se acende o LED F3? 2) Escreva as equaes booleanas para F1 e F2 dos seguintes circuitos lgicos:
A

3) Estando a entrada C no nvel 1 ela controlar F1 e F2? (Estando A e B em quaisquer nveis 1 ou 0) B 4) EstandoB a entrada C no nvel 0 ela controlar F1 e F2? (Estando A e B em quaisquer nveis 1ou 0)
F2

F 1

1) 2) 3) 4)

F1 = F2 =

PARTE II - COMBINAO DE PORTAS II


Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Analisar outra combinao de portas AND-OR Encontrar defeitos nesse tipo de circuito. 1 - Monte o seguinte circuito:

Pgina 50

F1

A B 8
F2

Fig. 2.2 - Circuito com Portas AND-OR

2 - Ligue os 3 fios de jumpers A, B e C como indicado pelas setas ( para ligar os interruptores s ), entradas correspondentes. 3 - Determine os nveis das sadas das portas 8 e 9, ligadas como mostra a Fig. II-2.
F1

A B 8
F2

Fig. II-2 - Circuito Lgico Este circuito possui trs entradas (A, B e C) e duas sadas (F1 e F2). Complete a tabela verdade.
Tabela 2.2 - Tabela Verdade A B C F1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1

F2

4 - Escreva as seguintes expresses booleanas: F1 = F2 =

Pgina 51

5. RESPONDA Quando F1 fica acesa? ________________________________________________________ Quando F2 fica acesa? ________________________________________________________ 6. Monte o seguinte circuito:

7. RESPONDA 1) A sada F5 (acima) afetada pelas entradas A ou D? ______________________________________________________________________________ 2) Teste a Tabela Verdade das funes F1, F2, F3, F4 E F5. _____________________________________________________________________________

LABORATRIO - 03
1 - OBJETIVOS
Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Usar uma porta NOR

Pgina 52

Verificar certas leis de lgebra de Boole.

2 - PROCEDIMENTO
1 Monte o seguinte circuito:
A F1

A
F2

F3

Fig. 3.1 - Circuito de Entrada nica

Circuito Integrado 7404

2 - Ligue o jumper A como indicado pelas setas ( para ligar a chave A entrada nica. Este ), interruptor de 2 posies fornecer os nveis lgicos 0 e 1 entrada nica. 3 - Determine as entradas e sadas da porta 10 conforme a Fig. 3.2.

A A
10

Fig. 3.2 Porta NOT

Pgina 53

Complete a tabela verdade.


Tabela 3.1 - Tabela Verdade

/A

4 - Use as portas 10 e 11 conforme a Fig. 3.3 para verificar a seguinte Lei Booleana:

A = /(/A)

F1 A
10 11

Fig. 3.3 Circuito para verificar Lei Booleana

5 - Complete a Tabela Verdade.


Tabela 3.2 - Tabela Verdade

F1

6 - Use as portas da Fig. 3.4 para verificar a seguinte Lei Booleana: A.(/A) = 0

Pgina 54

F2

12

Fig. 3.4 Circuito para verificar Lei Booleana

7 - Complete a Tabela Verdade.


Tabela 3.3 - Tabela Verdade

F2

8 - RESPONDA Quando F2 fica no estado lgico 1? __________________________________________________________________ 9 - Use as portas Fig. 3.5 para verificar a seguinte Lei Booleana: A.+(/A) = 1

F3

12

Pgina 55

Fig. 3.5 Circuito para verificar Lei Booleana

10 - Complete a Tabela Verdade.


Tabela 3.4 - Tabela Verdade

F3

11 RESPONDA 1) Quando F3 fica no estado lgico 0?

F1

F2

F3

Pgina 56

2) Quais das seguintes Funes - F1, F2, F3 - so iguais? _____________________________________________________________________________________

3) F4 igual a F5? E a F6? ___________________________________________________________________________________

4) Escreva a Tabela Verdade para o circuito lgico da figura abaixo A B C F1


A B C F 1

Fig. 3.6 Circuito para verificar T. V.

Pgina 57

LABORATRIO - 04
1 - OBJETIVOS
Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de: Determinar as sadas de uma porta NAND Completar sua tabela verdade a partir de valores experimentais Escrever sua expresso booleana Determinar as sadas de um circuito equivalente NAND Completar sua tabela verdade a partir de valores experimentais Escrever sua equao booleana Montar um comparador digital Determinar as sadas de um circuito comparador digital Construir a tabela verdade de um circuito comparador digital a partir de valores experimentais Escrever a expresso booleana para o circuito comparador digital Determinar as sadas de uma porta NOR. Completar sua tabela verdade a partir de valores experimentais. Escrever sua expresso booleana.

2 - PROCEDIMENTO

Pgina 58

PARTE I - PORTAS NAND 1 - Implemente o seguinte circuito:


A F B 1

Fig. 4.1 - Porta NAND

Pinagem do Circuito Integrado 7400

2 - Ligue os 2 fios de jumpers A e B como indicado pelas setas ( Desta maneira, os ). interruptores A e B ficaro ligados as entradas correspondentes. Estes interruptores de 2 posies fornecero os nveis lgicos 0 e 1 s entradas das portas NAND. 3 - Determine os valores da sada da Porta 1, interligada como mostra a Fig. 4.1, para vrias combinaes de entrada. Este circuito possui duas entradas (A e B) e uma sada (F). O Led F estar ligado (ON) para indicar um estado lgico 1. As chaves A e B so usadas para mudar os estados das entradas. Complete a seguinte tabela verdade:
Tabela 4.1 - Tabela Verdade

A 0 0 1 1

B 0 1 0 1

4 - Escreva a expresso booleana desta porta lgica: F=

Pgina 59

PARTE II - CIRCUITO EQUIVALENTE NAND

1 - Implemente o seguinte circuito:

Fig. 4.2 - Circuito Equivalente NAND 2 - Ligue os 2 fios de jumpers A e B como indicado pelas setas ( para ligar os ), interruptores s entradas correspondentes.

3 - RESPONDA 1) Determine os valores das sadas das Porta 3, 4 e 5, interligadas como mostra a Fig. 4.2, para vrias combinaes de entrada. Os Leds F1, F2 e F3 estaro ligados (ON) para indicar o estado lgico 1. As chaves A e B so usadas para modificar os estados das entradas.

2) Complete a tabela verdade. A 0 0 1 1 B 0 1 0 1 F1 F2 F3

3) Escreva as seguintes expresses booleanas: F1 = F2 = F3 =

Pgina 60

Parte III - UM COMPARADOR DIGITAL 1 Monte o circuito da Figura 4.3.


A F1 F2

12

F4

F5

11 B 13

14

15

F3

Fig. 4.3 - Um Comparador Digital 2 - Ligue os 2 fios de jumpers A e B como indicado pelas setas ( Desta maneira, os interruptores A ). e B ficaro ligados as entradas correspondentes. Estes interruptores de 2 posies fornecero os nveis lgicos 0 e 1 s entradas dos circuitos. 3 - Determine as sadas das portas 11 a 15 da Fig. II-1 para vrias combinaes de entradas. As luzes F1 a F5 esto LIGADAS (ON) para indicar o estado lgico 1. As chaves A e B so usadas para modificar os estados das entradas. 4 - Complete a tabela verdade:
Tabela 4.2 - Tabela Verdade

A 0 0 1 1

B 0 1 0 1

F1

F2

F3

F4

F5

5 - Escreva as expresses booleanas para este circuito. F1 = F4 = F2 = F5 = F3 =

PARTE IV - PORTAS NOR 1 Implemente o seguinte circuito:

Pgina 61

A F B 2

Fig. 4.4 - Porta NOR

Pinagem do Circuito Integrado 7402

2 - Ligue os 2 fios de jumpers A e B como indicado pelas setas ( para ligar os ), interruptores s entradas correspondentes. 3 - Determine os valores da sada da Porta 2, interligada como mostra a Fig. III-1, para vrias combinaes de entrada. Este circuito possui duas entradas (A e B) e uma sada (F). O Led F estar ligado (ON) para indicar o estado lgico 1. As chaves A e B so usadas para modificar os estados das entradas. Complete a tabela verdade.
Tabela 4.3 - Tabela Verdade

A 0 0 1 1

B 0 1 0 1

4 - Escreva a expresso booleana desta porta: F=

PARTE V - CIRCUITO EQUIVALENTE NOR Aps completar as atividades desta parte do laboratrio, voc dever ser capaz de:

Pgina 62

1 - Implemente o seguinte circuito:

Fig. 4.5 - Circuito Equivalente NOR

2 - Ligue os 2 fios de jumpers A e B como indicado pelas setas ( para ligar os ), interruptores s entradas correspondentes. 3 - Determine os valores das sadas das Porta 6, 7 e 8, interligadas como mostra a Fig. IV-1, para vrias combinaes de entrada. Os Leds F1, F2 e F3 estaro ligados (ON) para indicar o estado lgico 1. As chaves A e B so usadas para modificar os estados das entradas. Complete a tabela verdade.
Tabela 4.4 - Tabela Verdade

A 0 0 1 1

B 0 1 0 1

F1

F2

F3

4 - Escreva as seguintes expresses booleanas: F1 = F2 = F3 = PARTE VI - PORTAS OU EXCLUSIVAS XOR

Pinagem do Circuito Integrado 7486

Pgina 63

1 Monte o circuito da Fig. I.1 no protoboard.

Fig. 5.1 - Portas XOR 2 - Ligue os 3 fios de jumpers A, B e C como indicado pelas setas ( Desta maneira, os ). interruptores A, B e C ficaro ligados as entradas correspondentes. Estes interruptores de 2 posies fornecero os nveis lgicos 0 e 1 s entradas das portas XOR. 3 - Determine os valores das sadas das portas 9 e 10, interligadas como mostra a Fig. I-1 para vrias combinaes de entradas. As luzes F1 e F2 esto LIGADAS (ON) para indicar o estado lgico 1. As chaves A, B e C so usadas para modificar os estados das sadas. Complete a tabela verdade:
Tabela 4.5 - Tabela Verdade

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

F1

F2

4 - Escreva as expresses booleanas para estas portas lgicas: F1 = ........................................F2 =.............................. 5. RESPONDA Qual a diferena entre o circuito lgico da Fig. I-1 e uma porta XOR de 3 entradas?

________________________________________________________________________________

Pgina 64

LABORATRIO VIRTUAL - I
OBJETIVOS
Aps completar as atividades do LABORATRIO VIRTUAL I, voc dever ser capaz de: Usar circuitos de portas lgicas AND, OR, NOT, NAND, NOR, XOR para determinar as relaes entre as entradas e sadas. Escrever as expresso booleanas para circuitos lgicos digitais. Construir a tabela verdade para combinaes de portas lgicas Encontrar defeitos nesses tipos de circuito. Completar a tabela verdade a partir de valores experimentais. Verificar certas leis de lgebra de Boole. Escrever uma equao booleana para circuitos de lgica combinatria. Construir circuitos lgicos seqenciais Entender o funcionamento desses circuitos.

MONTAGENS NO SIMULADOR DE CIRCUITOS DIGITAIS


I - PORTAS AND Utilizando o SOFTWARE Simulador Digital 095 verifique o funcionamento da porta AND, conforme mostra a figura 1.

Pgina 65

Figura 1.1 Simulador de Circuitos Digitais Portas AND

II - PORTAS AND/OR/NOT Monte o circuito da figura 5, complete a tabela verdade da Tabela 3 e escreva sua expresso lgica (V)conforme suas observaes.

Figura 1.2 Circuito Combinacional (AND/OR/NOT)

Tabela 1 - Tabela Verdade de Y

Pgina 66

V=

III - PORTAS XOR 3.1 Monte o circuito da figura 3.

Figura 1.3. Meio somador

3.2 Preencha com os valores adequados a tabela 4.

Tabela 4 Tabela Verdade do circuito Meio Somador

3.3 Monte o circuito da figura 4.

Figura 1.4 Circuito Somador Completo

3.4 Preencha com os valores adequados a tabela 5.

Pgina 67

Tabela 5 Tabela Verdade do circuito Meio Somador

IV - DISPLAY 7 SEGMENTOS
Nesta experincia vamos projetar um conjunto de funes lgicas que convertem nmeros binrios para os segmentos de um display de sete segmentos. Os segmentos do display so representados pelas letras a, b, c, d, e, f, g, conforme a figura 1.5.

Figura 1.5: Pinagem do display.

4.1 Projete e implemente o circuito da figura 1.6 (Para simplificar ser usado um circuito que mostrar os nmeros de 0 a 7). 4.1.1 Faa uma tabela verdade e um mapa de Karnaugh da funo lgica de cada segmento 4.1.2 Obtenha as equaes lgicas simplificada a partir dos mapas de Karnaugh. 4.1.3 Desenhe o esquema detalhado do circuito 4.1.4 Monte e teste as funes lgicas para cada segmento Observao: Monte e teste os segmentos um de cada vez, s iniciando a montagem do seguinte quando o anterior estiver testado e aprovado. Desta forma evita-se que o circuito fique complicado demais sem ter sido testado.

Pgina 68

Figura 1.6. Circuito para display 7 segmentos

4.1.5 Apresente os resultados ao professor (Voc deve receber um visto no espao abaixo)

______________________________________________________________________

Pgina 69

LABORATRIO VIRTUAL II
OBJETIVOS
Aps completar as atividades do LABORATRIO VIRTUAL II, voc dever ser capaz de: Construir circuitos lgicos seqenciais Implementar circuitos contadores Entender o funcionamento desses circuitos.

I - FLIP-FLOPS
1.1 Identifique a pinagem dos circuitos integrados e implemente Simulador Digital o circuito digital Flip-Flop RS com clock, usando portas lgicas No-E (7400): 1.2 Utilize um clock de 1s e verifique o funcionamento do circuito da figura 10.

Figura 2.1 Flip-Flop RS com portas NAND

1.4 Apresente os resultados ao professor (Voc deve receber um visto no espao abaixo)

______________________________________________________________________

Pgina 70

II - CONTADORES COM FLIP-FLOPS


2.1 Identifique a pinagem do circuito integrado 7476 Flip Flop Dual JK, figura 2.2, e implemente no simulador o circuito digital, conforme solicitado.

Figura 2.2 Pinagem do 7476 Dual Flip Flop JK

2.2 - Contador assncrono crescente de 4 bits (2x7476), conforme figura 2.3.

Figura 2.3 Contador assncrono 0 a 15.

2.3 Utilize o clock de 1 Hz do simulador, verifique as sadas e desenhe as formas de onda em Q0,Q1,Q2 e Q3. 2.4 Organize e interprete os dados coletados na experimentao. Verifique se os valores encontrados na sada correspondem anlise terica do circuito; 2.5 Apresente os resultados ao professor (Voc deve receber um visto no espao abaixo)

______________________________________________________________________

Pgina 71

2.6 - Contador assncrono decrescente de 4 bits (2x7476) da figura 2.4.

Figura 2.4 Contador assncrono 15 a 0.

2.7 Utilize o clock de 1 Hz do simulador, verifique as sadas e desenhe as formas de onda em Q0,Q1,Q2 e Q3. 2.8 Organize e interprete os dados coletados na experimentao. Verifique se os valores encontrados na sada correspondem anlise terica do circuito. 2.9 Apresente os resultados ao professor (Voc deve receber um visto no espao abaixo)

______________________________________________________________________ 2.10 Contador sncrono crescente de 4 bits (2x7476, 7408)

Figura 2.5. Contador sncrono crescente

2.11 Utilize o clock de 1 Hz do simulador, verifique as sadas e desenhe as formas de onda em Q0,Q1,Q2 e Q3. 2.12 Organize e interprete os dados coletados na experimentao. Verifique se os valores encontrados na sada correspondem anlise terica do circuito. 2.13 Apresente os resultados ao professor (Voc deve receber um visto no espao abaixo) ______________________________________________________________________

Pgina 72