You are on page 1of 10

Teorema D’ Morgan

Presentado por: Edwin Alfonso Escobar Calvete Walter Steven García Ocampo John Fader Herazo Carrillo Moisés David Gonzales Guerrero

Presentado a: Ingeniero Rubén Sánchez

Materia: Laboratorios de Circuitos Digitales I

Grupo: BD

Marzo 14 de 2011

Barranquilla, Colombia Corporación Universitaria de la Costa CUC

Permitiéndonos la conversión de una lógica OR/NOR. los análisis de resultados y al final unas respuestas a las preguntas formuladas por la guía de laboratorio entregada en clases. . INTRODUCCIÓN Esta experiencia consiste en mostrar los teoremas D’ Morgan. el montaje delos respectivos circuitos para cada compuerta con sus tablas de datos. va acompañado de un marco teórico. como se emplean en la simplificación y modificación de ecuaciones booleanas para emplear en la práctica menos integrados si es posible. a una AND/NAND.1. las conclusiones de la experiencia y la bibliografía.

por ejemplo. 1 Primer teorema D’ Morgan1 Fig. 2 Segundo teorema D’ Morgan 1 .2. para ello se hará en dos partes: i) Sumando: es el complemento de ii) Multiplicando: El teorema de D’ Morgan se puede generalizar al caso de más de dos variables booleanas. Fig. para 3 variables. es decir: i) (Sumándolos nos da uno) ii) (Multiplicándolos nos da cero) Así. y así sucesivamente para más de tres variables 1. para demostrar el primer teorema se demostrará que . tenemos que . en forma similar . MARCO TEÓRICO Teoremas D’ Morgan a) b) Demostrando el primer teorema: Para demostrar este teorema hay que recordar las dos propiedades que cumple el complemento X de una expresión X.

86 0.58 0. 3 Circuito montado En la siguiente tabla se muestran los voltajes obtenidos en los puntos indicados.16 4. .16 4.16 4.19 3.18 X 0.18 W 3.39 4. IC7420. El primer circuito fue montado con la IC 7402.39 4. Fig. IC 7405.16 0.79 0. IC 7402. IC 7404 e IC 7400 como se muestra en la siguiente figura. A 0 0 +5 +5 B 0 +5 0 +5 U 4. dos resistencias de 5.16 Y 0.83 0.8 3.4 0. IC 7404. IC 7400. 3.6KΩ.71 0.3.8 Tabla 1 Valores obtenidos Fig. DESARROLLO DE LA EXPERIENCIA Para la realización de esta experiencia fueron necesarios los siguientes implementos: multímetro.39 V 3.39 4.

27 0. Fig. 4 Circuito montado En la siguiente tabla se muestran los voltajes obtenidos de la Fig.25 0. como se muestra en la siguiente figura.25 3.19 B 0 +5 0 +5 W 1. como se puede observar en la siguiente figura.0 1.19 0.25 3. A 0 0 +5 +5 —A 2. IC 7404 e IC 7402.19 0.0 1. .19 Y 3. 4 El tercer circuito montado se encuentra conformado por los integrados IC 7400.27 2. 4 en los puntos indicados.19 0.19 0.0 1. 5 en los puntos indicados.El segundo circuito montado se encuentra conformado por los IC 7402. Fig. IC 7404 e IC 7400. 5 Circuito montado En la siguiente tabla se muestran los voltajes obtenidos de la Fig.0 X 0.26 Tabla 2 Valores obtenidos Fig.

56 4.47 0.A 0 0 +5 +5 B 0 +5 0 +5 U 4.19 4.42 0.45 X 0.62 4.5 4.4 Y 4.19 X 0.6 4.6 4.57 4.19 4.47 0.17 0.54 4.4 0.6 4.19 4.4 0.42 Tabla 3 Valores obtenidos Fig.56 4. .5 0.4 0.19 0.53 Tabla 4 Valores obtenidos Fig.17 4. A 0 0 0 0 +5 +5 +5 +5 B 0 0 +5 +5 0 0 +5 +5 C 0 +5 0 +5 0 +5 0 +5 —A 4.58 4. 6 Circuito montado En la siguiente tabla se muestran los voltajes obtenidos de la Fig.4 4.17 —C 4.5 4.47 4.47 0. Fig.57 4. como se muestra en la siguiente figura. como se muestra en la siguiente figura. 5 El cuarto circuito se montó con los integrados IC 7405.19 0.45 4.17 V 4.5 4.19 4.5 0.43 0.52 0. 6 El quinto y último circuito montado en la realización de esta experiencia se conformó con los integrados IC 7404. IC 7402 e IC 7400.45 4.19 0.56 4.56 4.19 —B 4.44 4.5 4.43 W 4.56 4.4 4.4 Y 2. 6 en los puntos indicados.6 4.44 0.4 0.42 4.47 4. IC 7404 e IC 7420.17 0.56 4.

.17 0.19 4. A 0 0 0 0 +5 +5 +5 +5 B 0 0 +5 +5 0 0 +5 +5 C 0 +5 0 +5 0 +5 0 +5 U 0.4 Tabla 5 Valores obtenidos Fig.4 0.62 4.Fig.43 4.19 0.19 0.65 4.42 V 0.16 0.62 W 0.16 4.17 4.62 X 0.18 0.19 4.52 0.19 4.6 0. 7 en los puntos indicados.17 0.6 Y 0.52 0.19 4.17 4. las mediciones de las salidas para colocar los respectivos resultados en las tablas correspondientes a cada circuito y también dificulto el análisis de este.19 4. otro de los inconvenientes fue verificar si las compuertas correspondían a las mencionadas en el manual debido a la estética con que se realizo el montaje de los circuitos y que esto dificulto un poco la comprobación de este montaje.18 4.19 4.46 4. 7 A la hora de armar los circuitos anteriormente mostrados se presentaros algunos inconvenientes como el de saber analizar el concepto de compuertas lógicas básicas (entradas y salidas) para realizar el montaje físico de estos circuitos integrados.17 0.53 4.18 0.18 0.18 0.18 0.46 0.17 0.52 0.18 4.18 0. 7 Circuito montado En la siguiente tabla se muestran los voltajes obtenidos de la Fig.

. U 0 0 0 0 0 1 0 1 Tabla 5R. Tabla 3R. A 0 0 1 1 A 0 0 1 1 A 0 0 0 0 A 0 0 0 0 1 1 1 1 A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 B 0 0 1 1 0 0 1 1 B 0 1 0 1 U 1 1 1 1 V 1 1 0 0 B 0 1 0 1 V 1 1 0 0 W 1 0 1 0 W 0 0 0 0 W 1 1 1 0 —B 1 1 0 0 1 1 0 0 V 0 0 0 1 0 0 0 1 X 0 0 1 0 X 0 0 0 0 X 0 0 0 1 —C 1 0 1 0 1 0 1 0 W 0 0 1 1 1 1 1 1 X 0 0 0 1 0 1 0 1 Y 0 1 0 1 Y 1 1 0 1 Y 1 1 1 1 X 0 1 1 1 1 1 1 1 Y 0 0 0 1 0 1 0 1 Y 1 1 1 1 1 1 1 1 Tabla 1R.1 Llenando las tablas de verdad para cada uno de los circuitos.4. —A 1 1 0 0 B 0 1 0 1 C 0 1 0 1 0 1 0 1 C 0 1 0 1 0 1 0 1 U 1 1 1 0 —A 1 1 1 1 0 0 0 0 Tabla 2R. ANÁLISIS DE RESULTADOS 5. con ceros (0) y unos (1). Tabla 4R.

X = {-(-A) + -(-B)}. Fig. 7 explique la relación según D’ Morgan entre las variables de entrada A. R// {(-A) + (-B)} = U. Explique.1 Para la parte 1. B y C. estas variables corresponden a las variables de entrada intermedias V y W. 4. B. X = (-U). de tres o mas variables.C. V y W? R// La relación que se puede encontrar en las variables de salida A. escribir en términos de las variables A y B la relación entre las salidas X e Y según las leyes D’ Morgan.4.2.2 Preguntas: 4. Y = {-(-V) * -(-W)}. X e Y? Exprese la relación según D’ Morgan entre A. Y) no se puede realizar debido a que solo se aplica para una I. W. X e Y según los teoremas D’ Morgan.3 Dibuje un mapa de KARNAUGH para las variables X e Y de la Fig. escribir las ecuaciones booleanas en términos de las variables A y B. B. (A + B) = {(-V) + (-W)} = Y 4. estas son el dominio de la expresión pero estas en si no tienen relación debido a que en cada compuerta ellas sufren cualquier tipo de cambio de manera que X se convierte en una suma de productos y Y en un producto de sumas. para los puntos U.5 En el circuito de la Fig. en Y queda indicado como un producto las variables A y B quedan negadas. y las variables de salida X e Y. Y = {(-A) * (-B)} Y = {-(-V) + -(-W)}. R// Aquí podemos afirmar que después de numerosos intentos el Mapa de Karnaugh para dos variables (X. luego. entonces. X = A + B. 3. entonces. V = (-A). 4. Y = (V * W). 4. R// U = {(-A) * (-B)}.2 Para la parte 2. (-B) = W.2. ¿Qué valores adquiere U. luego. W = (-B). X = {-(-A) * -(-B)}. R// {-(-A) + (-B)} = {-(-A) * (-B)} = {(A) * (-B)} = W. Fig.2.4 En la Fig. 4. (-U) = {-(A) + -(-B)} = {-(-A) * -(-B)} = {(A)*(B)} = X (-A) = V. V. En X aplicando D`MORGAN las variables A y B quedan igual a sus respectivas entradas (suma). . {(-A) * -(-B)} = (-W).2. X e Y exprese la relación ente A.2. V. 5 y en términos de las variables A y B ¿cuál es la ecuación Booleana para las variables U. U = {(-A) + (-B)}. {A + (-B)} = X 4. B y C. y. W. {-(-A)*-(-B)} = {-(-A) + -(-B)}. X e Y.

Andrés. 2002. 10 . Pág. La utilización de estos en la simplificación de ecuaciones booleanas. Unidad 2. Además de emplear menos Integrados gracias a la simplificación de las ecuaciones y la importancia que esto tiene a la hora de reducir costos.5. Algebra de Boole y expresiones lógica. Electrónica Industrial-ED5. BIBLIOGRAFÍA 1 IBORRA. CONCLUSIÓN Con la realización de esta experiencia se aprendió todo lo concerniente a los teoremas D’ Morgan. 6.