TTL: Sigla en ingls de transistor-transistor logic (LOGICA DE TRANSITOR a
TRANSISTOR), Sus elementos de entrada y salida son transistores i!olares La familia lgica-transistor-transistor se desarroll usando interruptores a transistor para las operaciones lgicas, y define los valores binarios como 0 V a 0, V ! lgica 0 " V a # V ! lgica $ La familia TTL es la me%or establecida y m&s diversificada de los circuitos integrados' La familia LS es funcionalmente idntica a TTL, pero es un poco m&s r&pida y consume 0( menos potencia' Los circuitos integrados TTL)LS re*uieren de una fuente de volta%e regulada de +',#vcc a #'"#vcc' Rangos de voltaje de alimentacin y temperatura. Las series ,+ y #+ utili-an una fuente de alimentacin (Vcc. con un volta%e nominal de #V' La serie ,+ funciona en un rango de +',# a #'"# V de manera confiable' /ientras *ue la serie #+ puede tolerar una variacin en el volta%e desde +'# 0asta #'# V' La serie ,+ est& dise1ada para traba%ar de manera adecuada en temperaturas ambientales *ue van desde 023 0asta ,02 3, mientras *ue la serie #+ los 0ace en temperaturas ambientales desde -##23 0asta $"#2 3' la serie #+ tiene un costo mayor dad su mayor tolerancia en variaciones de volta%e y temperatura' 4sta serie se emplea solo en aplicaciones donde debe mantenerse la operacin confiable sobre un amplio margen de condiciones e5ternas' 4%emplos de estas son las aplicaciones militares y espaciales' erie !"L y !"# 6roporciona TTL de ba%a potencia y alta velocidad La serie ,+L es una versin de ba%a potencia *ue consume apro5imadamente $m7 pero a costa de un retraso de propagacin muc0o mayor' La serie ,+8 versin de alta velocidad *ue tiene un retraso de propagacin reducido, un mayor consumo de potencia' erie !" TTL c$ott%y La serie ,+S disminuye el retraso de tiempo por almacenamiento , se logra conectando entre la base y el colector del transmisor un diodo de barrera Sc0ott9y' 4mplea resistencias de ba%o valor TTL c$ott%y de &ajo consumo de potencia' eries !"L(L)TTL* La serie ,+LS es una versin de la serie ,+S con un menor consumo de potencia y velocidad' :tili-a el transistor Sc0ott9y ;esistencia mas grandes ;e*uerimiento de potencia del circuito reducida TTL avan+ada c$ott%y ' eries !"A(A)TTL* 6roporciona una me%ora en la velocidad sobre las ,+S 3on un re*uerimiento de consumo de potencia muc0o menor' <ncluye ba%os re*uerimientos de corrientes de entrada TTL avan+ada c$ott%y de &ajo consume de potencia' eries !"AL 4sta serie ofrece me%oras tanto en velocidad como en disipacin de potencia Tiene el menor producto velocidad-potencia de todas las series TTL =lto costo 0a ocasionado *ue no remplace la ,+LS TTL !"F' FAT :tili-a una nueva tcnica de fabricacin de circuito integrado, para reducir las capacitancias inter-dispositivos a fin de lograr demoras reducidas en la propagacin' Tabla$: par&metros Re,uerimientos de operacin. !"L !"AL ;etraso de 6ropagacin >'# ns + ns ?isipacin de 6otencia " m7 $'" m7 6roducto Velocidad-6otencia $> p@ +' p@ $' Vcc no debe esceder de #'"# volts' "' Las se1ales de entrada nunca deben e5ceder a Vcc ni ser inferiores al nivel de tierra' A' Las entradas TTL)LS no conectadas por lo general toman el estado 8<B8'' pero no cuente con ello, si una entrada debe estar fi%a en 8<B8, conctela a Vcc' +' Si una entrada debe estar fi%a en LC7, conctela a tierra' #' 3onecte las entradas no usadas de =D?)D=D?)C; a una entrada usada del mismo 3'<' E' Cbligue a las salidas de compuertas no usadas a estar en nivel 8<B8 para a0orrar corriente (D=D?-una entrada 8F DC;-todas las entradas en L.' ,' :se al menos un capacitor de desacoplamiento(0'0$-o'$uf. por cada # a $0 pa*uetes de compuertas, uno por cada " a # contadores y registros y uno por cada monoestable' Los capacitores de desacoplamiento neutrali-an los picos de volta%e de la fuente de alimentacin *ue ocurre cuando una salida TTL)LS cambia de estado' Los capacitores deben tener terminales cortas y conectarse entre Vcc y tierra lo m&s cerca posible de los 3< TTL)LS' ' 4vite cables largos entre los circuitos' >' Si la fuente de alimentacin no est& sobre la tablilla del circuito, conecte un capacitor de $ a $0uf a las terminales de la fuente de alimentacin a su llegada a la tablilla' Tabla": par&metros de funcionamiento y volta%es ,+ ,+S ,+LS ,+=S ,+=LS -ARAM.TR/ 0. F12CI/2AMI.2T/ ;etraso de 6ropagacin (ns. > A >'# $', + ?isipacin de 6otencia (m7. $0 "0 " $'" 6roducto Velocidad-6otencia(6%. >0 E0 $> $A'E +' /&5ima Grecuencia de ;elo% (/8-. A# $"# +# "00 ,0 Gactor de carga de la salida para la misma serie $0 "0 "0 +0 "0 -ARAM.TR/ 0. 3/LTA4. VC8 (min. "'+ "', "', "'# "'# VCL (ma5. 0'+ 0'# 0'# 0'# 0'+ V<8 (min. " " " " " V<L (ma5. 0' 0' 0' 0' 0'