You are on page 1of 7

AMPLIFICADOR MULTIETAPA

Práctica de Laboratorio









Jose Miguel Chacon
Sergio Herrera
Daniel Morales










Ing. Martha Ospina













Universidad Distrital Francisco José de Caldas
Facultad de Ingeniería
Ingeniería Electrónica
Electrónica ll
Bogotá DC
2014
OBJETIVOS


GENERAL
 Diseñar y verificar el funcionamiento y condiciones de diseño de un
amplificador de dos etapas en cascada.

ESPECIFICOS
 Comprobar los resultados analizados para determinar ganancias,
determinación del punto Q, impedancias, y máximas señales de salida.
 Determinar los porcentajes de error de cada amplificador.
 Amplificar las señales de entrada por medio de cada configuración.



ANALISIS

 Diseño de un amplificador de dos etapas emisor común que permita el
manejo de una señal de salida de 10Vpp sobre una carga de 5KΩ y que
produzca una ganancia total de 50, la mínima frecuencia a amplificar es
100Hz., utilice transistores de parámetros conocidos.

Trabajaremos con transistores BJT 2N2222A con hfe = 200.













Figura 1. Amplificador multietapa en emisor-emisor común.
Si deseamos una ganancia total de 50, amplificaremos 10 veces la señal en la
primera etapa, y luego la amplificaremos 5 en la segunda, arbitrariamente, de ahí
tenemos una señal de entrada:

Diseñamos primero la segunda etapa:
Ahora,

[( ) ] ( )
[( )]
[]

Sin condensador en el emisor:

Para esta etapa la ganancia de voltaje es de 5;

Por tanto,
Hallamos resistencia dinámica y estática:

()
Hallamos I
CQ
e I
BQ;

Hallamos V
BB
,



Hallamos R
B1
y R
B2
, despejando de:

()
Y

,

()
Y

,
De donde obtenemos:









Sabiendo que

Podemos, entonces suponer la RL del primer amplificador:







Impedancia de entrada del segundo amplificador y resistencia de carga del primero.

( ( )

( ())

Acá


[( ) ] ( )
[( )]
[]

Sin condensador en el emisor:

Para esta etapa la ganancia de voltaje es de 10;

Por tanto,
Hallamos resistencia dinámica y estática:

()
Hallamos I
CQ
e I
BQ;

Hallamos V
BB
,



Hallamos R
B1
y R
B2
, despejando de:

()
Y

,

()
Y

,
De donde obtenemos:





Ahora hallamos los condensadores para que amplifique desde 100Hz:

( )

( )

En el primer amplificador:


Para Fl1 igual a la frecuencia baja de corte, tenemos un valor de

Y para Cc2,




 Diseñe un amplificador de dos etapas emisor común-colector común que
permitan elevar una señal de 1Vpp a 10Vpp sobre una carga de 200Ω, la
mínima frecuencia a amplificar es 100Hz, utilice transistores de parámetros
conocidos.
La ganancia del amplificador en sus dos etapas es:

Como sabemos que el emisor común amplifica voltaje, pero el colector produce
una ganancia menos que 1, amplificamos en el emisor común aproximadamente a
11, que ponemos en la segunda etapa:
Ahora,

[( ) ] ( )
[( )]
[]

Sin condensador en el emisor:

Para esta etapa la ganancia de voltaje es de 11;

Por tanto,
Hallamos resistencia dinámica y estática:

()
Hallamos I
CQ
e I
BQ;

Hallamos V
BB
,



Hallamos R
B1
y R
B2
, despejando de:

()
Y

,

()
Y

,
De donde obtenemos:



Ahora hallamos los condensadores para que amplifique desde 100Hz:

( )

( )

En el primer amplificador:


Para Fl1 igual a la frecuencia baja de corte, tenemos un valor de

Y para Cc2,


DESARROLLO

Durante el desarrollo de la práctica de laboratorio se utilizaron los siguientes
instrumentos y/o dispositivos:


 Cuatro transistores BJT NPN 2N2222A.
 Resistencias de distintos valores.
 Condensadores de distintos valores.
 Protoboard
 Osciloscopio
 Multímetro
 Generador de señales
 Fuente DC
CONCLUSIONES

De esta práctica de laboratorio podemos concluir que podemos utilizar varias
etapas amplificadoras para amplificar señales muy pequeñas hasta señales muy
grandes.