You are on page 1of 6

1

UNIVESIDADE SO FRANCISCO - USF



Lista Exerccios de Eletrnica Digital Flip Flop

1. As formas de onda mostradas abaixo so aplicadas nas entradas do
latch de portas NOR. Considere inicialmente que Q = 0 e determine a
forma de onda de Q.



2. a) Inicialmente, faa uma anlise e descreva a operao do circuito
abaixo e b) um estudante realiza alguns testes no circuito, e observa
que quando a chave esta na posio B, o circuito funciona
corretamente; entretanto, quando a chave passa para a posio A, o
latch no vai para o estado onde Q = 1. Quais so as possveis causas
deste mau funcionamento.


3. Como um flip-flop J-K pode ser modificado para operar como um flip-
flop D.


4. Na figura abaixo mostra dois registradores de deslocamento de trs
bits, X e Y, com sadas iguais a X2, X1, X0, Y2, Y1 e Y0, respectivamente.
Os registradores so conectados de tal forma que o contedo do
registrador X deslocado (transferido serialmente) para o registrador Y.
A partir dos valores iniciais para os registradores X e Y da tabela,
determine o contedo de cada flip-flop aps a ocorrncia do sexto pulso
de deslocamento.

2
registrador X registrador Y

X2 X1 X0 Y2 Y1 Y0
1 0 1 0 0 0 Antes dos pulsos serem aplicados
0 1 0 1 0 0 Depois do primeiro pulso
0 0 1 0 1 0 Depois do segundo pulso
0 0 0 1 0 1 Depois do terceiro pulso

5. Considere que o contador de mdulo 8 da figura abaixo. a) se ele estiver
no estado 101, qual ser seu estado aps 13 pulsos terem sido
aplicados. Se outros trs flip-flops foram ligados ao contador de forma
que suas sadas, determine: b) o mdulo do contador, c) a freqncia na
sada do ltimo flip-flop (MSB) quando a freqncia de entrada igual a
1,0 MHz, d) qual a faixa de contagem para este contador e e) suponha o
estado inicial 000000, qual ser o estado deste contador aps 129
pulsos.

6. Suponha que as formas de onda mostradas abaixo estejam conectadas
ao circuito. Se inicialmente Q = 0, determine a forma de onda da sada
Q.

3

7. a) mostre como um flip-flop J-K pode funcionar como um flip-flop T.
Aplique uma onda quadrada de 10 kHz na sua entrada e determine sua
forma de onda de sada e b) conecte a sada deste flip-flop na entrada
clock de um outro flip-flop J-K e determine a freqncia da forma de
onda da sada do segundo flip-flop.

8. Um flip-flop D disparado pela borda pode ser operado no modo de
comutao conectando-o como mostra a figura abaixo. Considere
inicialmente Q = 0 e determine: a) a forma de onda de Q; b) altere o
circuito de modo que a sada Q seja ligada em D e determine a forma de
onda da sada Q.


9. Considere inicialmente que o flip-flop abaixo esteja com sua sada Q = 0
e determine a sua forma de onda. Lembre-se de que as entradas
assncronas sobrepem-se a todas as outras entradas.



10. Um registrador de deslocamento circular um registrador de
deslocamento que mantm a informao binria circulando atravs do
registrador conforme os pulsos de clock so aplicados. O registrador da
figura abaixo pode ser transformado em um registrador circular
conectando-se X0 na linha DATA IN. Nenhuma entrada externa usada.
Considere que este registrador comece com 1011 armazenando nele (X3
= 1, X2 = 0, X1 = 1 e X0 = 1). Relacione a seqncia de estados que os
flip-flops do registrador apresentam conforme oito pulsos de
deslocamento so aplicados.

4



11. Um contador assncrono de 4 bits, ou seja de mdulo 16, comea no
estado 0000 e ento os pulsos de clock so aplicados. Depois de algum
tempo, os pulsos so interrompidos e os flip-flops apresentam o estado
lgico 0011. Quantos pulsos de clock ocorreram.

12. Determine o mdulo de contador e a freqncia do contador
mostrado abaixo.



13. Construa um contador de mdulo 10 que contar de 0000 at 1001.

14. O smbolo de um contador lgico assncrono 74LS293 (TTL) como o
mostrado na figura abaixo, tem quatro flip-flops J-K com sadas Q0
(LSB), Q1, Q2 e Q3 (MSB). Cada entrada possui uma entrada CP (pulso de
clock) que apenas outro nome para CLK. Cada flip-flop possui ainda
uma entrada assncrona de CLEAR, CD, que so conectadas juntas na
sada de uma porta NAND de duas entradas, MR1 e MR2 onde MR
significa Master Reset (reset geral). Ambas as entradas MR devem estar
em ALTO para limpar o contador para 0000. Os flip-flops Q1, Q2 e Q3 j
esto conectados como um contador por pulsao de trs bits. O flip-
flop Q0 no internamente conectado a nada. Isto permite ao usurio a
opo de conectar Q0 e Q1 para formar um contador de quatro bits ou
usar Q0 separadamente se desejar. Mostre como o 74LS293 poderia ser
conectado para operar como um contador de mdulo 16 com uma
entrada de clock de 10 kHz.
5


15. Mostre como o CI 74LS293 do exerccio anterior pode ser ligado para
funcionar como um contador de mdulo 10.

16. No circuito contador sncrono de mdulo 16 como o mostrado
abaixo, cada flip-flop disparado pela descida do sinal de clock de
entrada, de modo que todas as transies dos flip-flops ocorrem ao
mesmo tempo. Determine: a) a freqncia mxima para o contador se o
tpd para cada FF de 50 ns e o tpd para cada porta AND de 20 ns.
Compare este valor com a freqncia mxima de um contador
assncrono de mdulo 16, b) o que deve ser feito para converter este
contador em um que tenha mdulo 32 e c) determine a mxima
freqncia para o contador paralelo de mdulo 32.



17. Consulte o contador mostrado na figura abaixo. Como voc pode
saber se ele um contador decrescente. Ele foi modificado, a fim de que
no conte a mxima seqncia binria completa de 111 at 000.
Determine a seqncia de contagem real que ele realiza.


6

18. Desenhe o diagrama para o contador em anel de cinco bits utilizando
flip-flops J-K.

19. Esquematize, utilizando flip-flops J-K mestre escravo, um contador
para trabalhar como divisor de freqncia por 5 e esboce as formas de
onda da entrada e sada para este contador.

20. Determine o diagrama de estados para o contador da figura abaixo,
sabendo-se que no instante inicial os flip-flops foram resetados.