You are on page 1of 2

MICROELECTRNICA

REVISION_1


(*) IMPORTANTE: En los diseos usar el menor nmero de transistores.


1) Disear un sumador completo de 1 BIT usando el estilo CMOS esttico complementario.
(Utilice el Acarreo de salida para la funcin de Suma).

2) Disear un sumador completo de 1 BIT usando el estilo puertas de paso.

3) Disear en lgica DCVSL DINMICA, un circuito cuya salida indique A>B. Cada una
de las entradas A y B tienen 3 bits. Emplear el menor nmero de transistores. Luego
considerar el caso que A y B tienen 4 bits.

4) Hallar la funcin lgica de salida de los DOS siguientes circuitos. Dibuje su diagrama de
STICK optimizando el LAYOUT mediante grafos lgicos de Euler.















5) Disear en cascada la funcin lgica G mediante la funcin F, usando el estilo CMOS
DOMIN. Establecer las ecuaciones para determinar las frecuencias mxima y mnima de
operacin del circuito.










6) Dado el diagrama de STICK simplificado, (CMOS esttico complementario) interprete
dicho diagrama y dibuje el circuito esquemtico de transistores, obtenga la funcin lgica
de salida. Verifique la funcin mediante su tabla de funcionamiento.

















7) Disee en lgica ESTTICA DCVS (Differential Cascode Voltage Switch), la funcin:




Utilice el menor nmero de transistores.


8) Disee en lgica DINMICA DCVS (Differential Cascode Voltage Switch) la funcin:
__ __ __ __
F( X
1
, X
2
, X
3
, X
4
)

= X
1
X
2
X
3
X
4
+ X
1
( X
2
+ X
3
+ X
4
)



Utilice el menor nmero de transistores.


9) Revisar los conceptos tericos de los Apuntes de Clases:
Qu es el estilo de diseo full custom?
Qu es el estilo de diseo celdas estndar?
Qu es el yield en la fabricacin de circuitos integrados?
Que son las reglas de diseo escalables?
Que es el modelo de transistores MOS BSIM?
Que son los efectos de segundo orden en los transistores MOS?
Que factores influyen en el consumo de potencia de los transistores MOS?
Que es el proceso de fabricacin SOI (Silicon On Insulator)?