Professional Documents
Culture Documents
METROPOLITANA
Alumnos:
Gabriel Gonzlez Carranza.
Erwin De Valdemar.
Profesor:
Joel Ricardo Jimnez Cruz.
Practica # 2:
Sumador/Restador de 4 bits.
Objetivo.
El objetivo principal de esta prctica es aplicar los conocimientos
adquiridos en clase para construccin de un circuito electrnico que
realice las operaciones bsicas de suma y resta de dos nmeros en su
representacin binaria, por lo cual cada nmero de estos consistirn de
una longitud de 4 bits. El resultado de dichas operaciones estar dentro
del rango de [-8,7] el cual se mostrara con la ayuda de un display de 7
segmentos y con la ayuda de un LED se indicara si dicho nmero es
positivo o negativo.
Introduccin.La ALU.
Como sabemos tanto la suma y la resta pertenecen al conjunto de
operaciones bsicas de la Unidad Aritmtica Lgica (ALU, por si siglas en
ingles). As que para poder continuar daremos una definicin:
ALU : es una de las unidades que conforman la Unidad Central de
Procesos (CPU) mediante la cual se pueden realizar un conjunto
de operaciones aritmticas bsicas las cuales son suma, resta,
divisin y multiplicacin y de operaciones lgicas las cuales son
OR, NOT, AND, etc.
Los circuitos mediante los que la ALU ejecuta dichas operaciones
pueden ser desde muy simples a muy complejos. Y dichos circuitos se
encuentran de diversos componentes que permiten que la ALU pueda
efectuar las operaciones.
Entre estos componentes se encuentra el dispositivo de adicin, con
el que realiza las operaciones aritmticas; los registros, que contiene a
los operandos (proporcionados por la unidad de control y que son los
que realizan la operacin), a los resultados parciales, a los resultados
finales y por ltimo los dispositivos de control de clculo, que dirige y
controla las operaciones.
La Unidad
debe realizar
obtenidos. De
las acciones a
0
+1
1
1
+0
1
1
+1
10
(el 1 es
acarreo)
bit de
como ocurre con los nmeros en base 10 no hay dificultad para realizar
la operacin en ningn caso excepto en el cual se tiene 1+1, que en
base diez sera 2 y que en base dos se escribe 10 (uno cero). Por lo
tanto, en binario 1+1=0 y llevamos 1 a la posicin mas significativa
siguiente. Esto ltimo lo llamamos acarreo.
Yi
0
0
1
1
0
0
1
1
Ci
0
1
0
1
0
1
0
1
Si
0
1
1
0
1
0
0
1
Ci+1
0
0
0
1
0
1
1
1
R2
R3
R4
Numero a
represen
tar
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
1
0
1
1
0
1
1
1
1
1
*
*
*
*
*
*
1
1
1
1
1
0
0
1
1
1
*
*
*
*
*
*
1
1
0
1
1
1
1
1
1
1
*
*
*
*
*
*
1
0
1
1
0
1
1
0
1
1
*
*
*
*
*
*
1
0
1
0
0
0
1
0
1
0
*
*
*
*
*
*
1
0
0
0
1
1
1
0
1
1
*
*
*
*
*
*
0
0
1
1
1
1
1
0
1
1
*
*
*
*
*
*
0
1
2
3
4
5
6
7
8
9
*
*
*
*
*
*
Tecnologa TTL.
TTL es la sigla en ingls de transistor-transistor logic, es decir, "lgica
transistor a transistor". Es una familia lgica o lo que es lo mismo, una
tecnologa de construccin de circuitos electrnicos digitales. En los
componentes fabricados con tecnologa TTL los elementos de entrada y
salida del dispositivo son transistores bipolares.
Caractersticas.
Familias TTL.
Los circuitos de tecnologa TTL se prefijan normalmente con el
nmero 74 (54 en las series militares e industriales). A continuacin un
cdigo de una o varias cifras que representa la familia y posteriormente
uno de 2 a 4 con el modelo del circuito.
Con respecto a las familias cabe distinguir:
TTL : Serie estndar
TTL-L (low power) : Serie de bajo consumo
TTL-S (schottky) : Serie rpida (usa diodos Schottky)
TTL-AS (advanced schottky) : Versin mejorada de la serie anterior
TTL-LS (low power schottky) : Combinacin de las tecnologas L y S
(es la familia ms extendida)
TTL-ALS (advanced low power schottky) : Versin mejorada de la
serie AS
TTL-F (FAST : fairchild advanced schottky)
TTL-AF (advanced FAST) : Versin mejorada de la serie F
TTL-HCT (high speed C-MOS) : Serie HC dotada de niveles lgicos
compatibles con TTL
TTL-G (GHz C-MOS) : GHz ( From PotatoSemi)
Tecnologa.
La tecnologa TTL se caracteriza por tener tres etapas, siendo la
primera la que le nombra:
Etapa de entrada por emisor. Se utiliza un transistor multiemisor
en lugar de la matriz de diodos de DTL.
Separador de fase. Es un transistor conectado en emisor comn
que produce en su colector y emisor seales en contrafase.
Driver. Est formada por varios transistores, separados en dos
grupos. El primero va conectado al emisor del separador de fase y
1 sumador 74LS283.
2 Flip-flop 74LS175.
1 Circuito integrado 74LS32*(OR).
2 Circuitos integrados 74LS86 (XOR).
Varios LEDS (4 banderas).
1 Circuito integrado 74LS47 (Decodificador BCD).
1 Display de 7 segmentos nodo comun.
Protoboard (al menos 1).
Varias resistencias
Cable de cobre (telefnico o de red)
Pinzas
Exacto
Multimetro
Y por ultimo ya limpio el primer registro se observa la suma del ocho con
el uno, y se observa cmo hay un desbordamiento indicado por el primer
led, despus tambin observamos que esta encendido el tercer led que
indica el signo, porque ya tenemos un numero negativo en nuestro
sumador.
Aqu termina todo el desarrollo prctico.
Resultados.
Con esta prctica pudimos conocer el funcionamiento de algunos
circuitos con compuertas lgicas, asi como otros circuitos como el
sumador, el decodificador BCD y el display de siete segmentos asi como
de hacer las conexiones correctamente a travs del protoboard para
hacer nuestro sumador y cuando estas fallaban revisar toda la conexin
como se hizo en este caso porque a la primera no se dieron los
resultados que esperbamos.
Otra herramienta importante para la realizacin del sumador fue la
simulacin en el programa de Hades, a travs de esta herramienta se