You are on page 1of 7

REPBLICA BOLIVARIANA DE

VENEZUELA
INSTITUTO UNIVERSITARIO POLITCNICO
SANTIAGO MARIO
ESCUELA DE INGENIERA ELECTRNICA
EXTENSIN BARCELONA

ENSAYO DE SISTEMAS
DIGITALES
TEMA N 2

ALGEBRA DE BOOLE

Profesor:
Carlos Hernndez

Realizado por:
Ygnacio Moreno.D.C.I:20.875.466
Armando Garc.C.I:22.843.154
Jorge Anda.C.I:20.359.994

Materia:
Sistemas Digitales

Semestre:

VI

Seccin:

Barcelona, 21 de febrero del 201

Nocturno - D

INTRODUCCIN

Los contadores binarios sncrono de en bits construido a base de flip-flops JK


con reloj a partir de biestables y compuertas lgicas apto de hacer el cmputo de los
impulsos que le llega en la entrada con destino a tal efecto. Un contador binario de n
flip-flops debe realizar a partir del estado nulo y seguir la secuencia numrica 0, 1,2,
3,... ,2n, 0, 1, 2,..., etctera. El contador tendr 2 n estados nicos, y repetir los
estados mientras se apliquen pulsos de reloj.
Observaremos que cada bit Xi debe suplementar en el posterior pulso de conteo
si todos los bits Xk para k = 1,..., i1 tienen el valor 1 lgico; el bit X1 constantemente
se suplementa en cada pulso de conteo. Por tanto, podemos usar una compuerta AND
de dos entradas en cada flip-flop del contador para producir una seal de control de
alternancia para el siguiente bit ms significativo en la cadena del contador. El flipflop contador y los circuitos de control asociados a ste son una etapa del contador.

DESARROLLO TERICO

Un contador binario: se puede construir con flip-flops J-K tomando la salida


de una celda como la entrada de clock del siguiente. Las entradas J y K de
cada flip-flop se conectan a 1 (alta), para producir una conmutacin con cada
ciclo del clock de entrada. Por cada dos conmutaciones de la primera celda, se
produce una conmutacin en la segunda celda, y as sucesivamente hasta la
cuarta celda. Esto produce un nmero binario igual al nmero de ciclos de la
seal de clock en la entrada. Este dispositivo se denomina a veces contador de
"propagacin". El mismo dispositivo es til como
Se tiene varios modelos de contadores
CONTADORES BINARIOS ASNCRONOS: Un contador binario
asncrono es aquel cuyos cambios de estado no estn controlados por un pulso
de reloj sincronizado. Al eliminar la necesidad de la sincronizacin del reloj,
se puede utilizar una cantidad menor de circuitos para implantar un contador
binario.
Podemos eliminar las compuertas AND del diseo sncrono observando las
transiciones de estado del contador desde otro punto de vista. La etapa del
contador Xi se complementa cada vez que el estado Xi1 hace una transicin
10; la etapa X1 siempre se complementa. Podemos utilizar una orden Clear
comn asncrona para inicializar el contador en el estado 0, y mantenemos la
orden del control Count en 1 lgico para el conteo; el 0 lgico en Count
inhibe todos los conteos y deja al contador en un estado constante; ste es el
modo de retencin de datos.

Examinemos ahora el comportamiento del contador binario asncrono


cuando sucede un desbordamiento. Justo antes del desbordamiento,
todas las etapas del contador asumen el valor 1 lgico. Despus de un
pulso de reloj, el flip-flop de la etapa del contador Xi responde en tPHL
segundos. Entonces, cada etapa contina de manera similar, hasta que
todo el contador alcanza el estado lgico 0. El lector debe observar la
condicin transitoria producida por esta secuencia de conteo. En vez
del cambio de estado deseado (2n 1)10 a (0)10, el contador ha pasado
por la siguiente secuencia de estados:

(2n 1)10 (2n 2)10 (2n 4)10 (2n 8)10...(2n 1)10 (0)10
Aunque estas transiciones son rpidas, pueden generar condiciones
transitorias no deseadas si las salidas del contador se utilizan para
controlar un circuito lgico combinatorio. Los contadores asncronos
se conocen como contadores en cascada.

DESARROLLO PRCTICO

Se hizo el montaje usando el flips flops 7476 y con la ayuda de la compuerta 7408
obtuvimos las salidas binarias de 4 bits, los pulsos de cambio (flancos) los
manejamos a partir de un oscilador LM 555 en conexin estable, el decodificador que
se necesitaba para que el display 7 segmentos (nodo comn) se ve reflejado nmeros
0 al 9 y luego salidas de letras A-F era de referencia 93-68 para este circuito se
manej su similar 7447 con resultados favorables

Conclusin

En este ensayo se mostro una parte todas las aplicaciones de los contadores,
donde se puedo saber que podemos usar una compuerta AND de dos entradas
en cada flip-flop del contador para producir una seal de control de alternancia
para el siguiente bit ms significativo en la cadena del contador.