You are on page 1of 10

Ing.

Lorena Isabel Valencia RodrguezPLANTEAMIENTO Y DESARROLLO

1.-MATERIAL

CANTIDAD

DESCRIPCIN

Multmetro Digital

Fuente de Alimentacin de cd

Probador Lgico

CI SN 7400

CI SN 7402

CI SN 7404

CI SN 7408

CI SN 7410

CI SN 7432

CI SN 7486

CI MC 14001

Regulador 7805

Microswitch SPST

Tableta experimental

Diodo Led

Pinzas de punta

Pinzas de corte

2.-DESARROLLO EXPERIMENTAL
EJERCICIO 1:
1.1.- Por medio de los manuales TTL y CMOS, identificar cada circuito
integrado que se requieren en la prctica, y que compuerta lgica est
integrando.
CIRCUITO
INTEGRADO
CI SN 7400
CI SN 7404
CI SN 7402
CI SN 7408
CI SN 7410
CI SN 7432
CI SN 7486
CI MC 14001

COMPUERTA
LOGICA
NAND
NOR
NOT
AND
NAND
OR
EX-OR
NAND

DESCRIPCIN
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa TTL
Utiliza tecnologa CMOS

1.2.- Se implementara el siguiente circuito experimental con el circuito


integrado SN 7404, como lo muestra la siguiente figura 1.

1.3.- por medio del interruptor sw se proceder a llenar la tabla 1 obteniendo


con el voltmetro el voltaje de salida S y con el probador lgico, el nivel lgico
para cada posicin del sw, por medio de un diodo emisor de luz (LED).
Posicin de sw
Nivel lgico en A
Voltaje en S Nivel lgico en S
Cerrado (ON)
Abierto (OFF)
.

0
1

2.9V
136mV

1
0

Tabla 1: Tabla de verdad de un inversor TTL


EJEMPLO DE CONEXIN DE UNA COMPUERTA NOT (FIG.1) CON
DIAGRAMA DEL CIRCUITO INTEGRADO

EJERCICIO 2:
2.1.- Se implementar el siguiente circuito experimental con el circuito
integrado SN 7408 como lo muestra la figura 2.

2.2.- Por medio del interruptor sw1 y sw2 se proceder a llenar la tabla 2
obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el
nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz
(LED).
Nivel lgico en A Nivel lgico en B Voltaje en S Nivel lgico en S
0
0
0
150mV
0
0
1
150mV
0
1
0
150mV
1
1
2.96V
1
Tabla 2: Tabla de verdad de una compuerta AND TTL.
EJERCICIO 3:
3.1.- Se implementar el siguiente circuito experimental con el circuito
integrado SN 7432 como lo muestra la figura 3.

3.2- Por medio del interruptor sw1 y sw2 se proceder a llenar la tabla 3

obteniendo con el voltmetro el voltaje de salida S y con el probador lgico, el

nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz
(LED).
Nivel lgico en A Nivel lgico en B Voltaje en S Nivel lgico en S
0
0
0
134mV
0
1
2.9V
1
1
0
2.9V
1
1
1
2.9V
1
Tabla 3: Tabla de verdad de una compuerta OR.
EJERCICIO 4:
4.1.- Se implementar el siguiente circuito experimental con el circuito
integrado SN 7402 para la obtencin de la tabla de verdad, como lo muestra la
figura 4.

4.2.- Se armar el siguiente circuito, contando con el circuito integrado MC


14001 como se muestra en la figura 4.1.

4.3.- En la tabla 4 se concentrarn los voltajes de salida de los dos circuitos


integrados implementados con el nivel lgico de esta compuerta NOR, de
acuerdo en las posiciones de los sw1 y sw2.
Nivel lgico
en
A
0
0
1
1

Nivel lgico
en
B
0
1
0
1

Voltaje en S
SN
MC
7402
14001
2.9V
2.9V
137mV
2.9V
136mV
2.9V
136mV
130mV

Nivel lgico en S
SN
MC
7402
14001
1
1
0
1
0
1
0
0

EJERCICIO 5:
5.1.- Se implementara el siguiente circuito experimental con el circuito
integrado SN 7400 como lo muestra la figura 5.

5.2.- Por

medio de

sw1 y sw2 se proceder a llenar la tabla 5 obteniendo con el voltmetro el


voltaje de salida S y con el probador lgico para cada posicin de sw por medio
de un diodo emisor de luz (LED).
Nivel lgico en A
0
0
1
1

Nivel lgico en B Voltaje en S Nivel lgico en S


0
2.91V
1
1
2.91V
1
0
2.91V
1
0
1
167mV

Tabla 5: Tabla de verdad de una compuerta NAND TTL.


EJERCICIO 6:
6.1.- Se armara el siguiente circuito experimental, con el circuito integrado SN
7486 de compuertas OR-EXCLUSIVA, como lo muestra la figura 6.

6.2.- Por medio de sw1 y sw2 se proceder a llenar la tabla 6 obteniendo con el
voltmetro el voltaje de salida S y con el probador lgico, el nivel lgico para
cada posicin de sw, por medio de un LED.
Nivel lgico en A
0
0
1
1

Nivel lgico en B Voltaje en S Nivel lgico en S


0
0
144mV
1
3.002V
1
0
3.002V
1
0
1
144mV

Tabla 6: Tabla de verdad de una compuerta OR-EXCLUSIVA TTL.


EJERCICIO 7:
7.1.- Se armar el siguiente circuito experimental, con el circuito integrado SN
7410 de compuertas NAND de tres entradas, como se muestra en la figura 7.

7.2- Por medio del interruptor sw1 ysw2 se proceder a llenar la tabla 7
obteniendo con el voltmetro el voltaje de salida S y con el probador lgico el
nivel lgico para cada posicin de sw, por medio de un diodo emisor de luz
(LED).
Nivel lgico
A
0
0
0
0
1
1
1
1

Nivel lgico
B
0
0
1
1
0
0
1
1

Nivel lgico
C
0
1
0
1
0
1
0
1

Voltaje en
S
2.96V
2.96V
2.96V
2.96V
2.96V
2.96V
2.96V
151mV

Nivel lgico
S
1
1
1
1
1
1
1
0

Tabla 7: Tabla de verdad para una compuerta NAND de tres entradas