You are on page 1of 9

C=4.

LABORATORIO DE ELECTRNICA 2
PRACTICA 2: COMPUETAS E IMPLEMENTACIN DE CIRCUITOS LGICOS
INFORME

PRESENTADO POR:

FELIPE AYALA
Nombres completos y cdigos!!

SEBASTIN HERRERA A.
JULIO ALEJANDRO HINCAPI

PRESENTADO A:

ING.RICARDO LINARES RUIZ

INGENIERA LECTRICA
UNIVERSIDAD TECNOLOGICA DE PEREIRA
PEREIRA, 21 DE FEBRERO DE 2013

INTRODUCCIN
Carreta!!...es un resumen acerca de la
prctica.

Las tecnologas de fabricacin de los circuitos integrados digitales determinan


diferentes propiedades de operacin como niveles de tensin, mrgenes de
ruido, potencia disipada, cargabilidad de entrada y salida, entre otros. Las
familias lgicas son conjuntos de compuertas basadas en una tecnologa de
transistores determinada. Las distintas compuertas lgicas exhiben diferentes
comportamientos elctricos ante los valores de entrada, condiciones
ambientales existentes y condiciones de salida.
Cules son estos valores
tericos?

En este informe se presentan resultados, producto de procesos de medicin, en


el laboratorio con el fin de confrontar los valores tericos con los
experimentales. Se busca obtener la tabla de verdad de diferentes circuitos
lgicos utilizando compuertas TTL alimentadas a travs de un DIP SWITCH que
permite la entrada de informacin binaria y a partir de esto hallar el nmero de
capas y el tiempo de propagacin de cada circuito lgico

OBJETIVOS

Familiarizarse con la interpretacin de los manuales para C.Is digitales.


Conocer el concepto de tiempo de propagacin y nmero de capas.
Conocer mtodos bsicos de entrada y salida de informacin binaria.
Conocer y aplicar mtodos de seguimiento a un circuito lgico.

PROCEDIMIENTO

Se mont el circuito lgico de la figura 1 que consta de un DIP SWITCH con


resistencias de Pull-down de 220 , TTLs un 74LS04, dos 74LS08 y un 74LS32, un
led rojo a la salida originalmente con una resistencia limitadora de corriente de
100 pero la corriente era demasiado baja as que se omiti.

Figura 1 Circuito lgico


Luego por medio de una punta lgica se obtuvo la tabla de verdad del circuito y de
puntos intermedios.

Con la tabla anterior se hall el camino con mayor nmero de capas luego
buscando en la tabla de verdad dos combinaciones en donde esta entrada cambie
de estado lgico al igual que las salidas y las otras dos permanezcan constantes.

En la entrada disponible se conect el generador de ondas de modo que entregara


una onda cuadrada de 1Mhz y se conect el osciloscopio tanto a la entrada como a
la salida y se midi los tiempos de retardos entre la entrada y la salida TPLH y TPHL,
respectivamente.

Figura 2 Circuito lgico con generador de onda cuadrada en la entrada

A continuacin se mont el circuito lgico de la Figura 2 y se realiz exactamente el


mismo procedimiento antes descrito.

Figura 3 Circuito lgico

RESULTADOS

En el siguiente esquema lgico se puede observar que la ruta de color rojo es la


que contiene el mayor nmero de capas, entendindose por capas como el
nmero de compuertas lgicas que atraviesa. Fueron 5 Capas.

Figura 4. Esquema lgico de la Figura 1

Qu son estas
combinaciones
resaltadas?

A
0
0
0
0
1
1
1
1

Del montaje de la Figura 1 se obtuvo la siguiente tabla de verdad de la salida y de


puntos intermedios (mostrados en la Figura 4).
B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

S
0
0
0
0
1
1
0
1

X
1
0
1
0
0
0
0
0

Y
0
0
0
0
0
0
0
1

Z
0
0
0
0
1
1
1
1

Tabla 1. Tabla de verdad Circuito lgico Figura 1


De las mediciones de la forma de onda de la entrada y la salida para el circuito de la
Figura 2 con la entrada lgica configurada como se muestra en la segunda fila
resaltada de la tabla 1 se obtuvo lo siguiente:

Figura 5. Formas de onda superpuestas de entrada y salida del circuito lgico


de la Figura 1

Figura 6. Zoom a la Figura 5 para encontrar el

Figura 7. Zoom a la Figura 5 para encontrar el

51
38
Tabla 2. Tiempos de Propagacin circuito lgico de la figura 1
Recuerden que el retardo de
propagacin es el promedio de
estos dos!!!

En el siguiente esquema lgico se puede observar que la ruta de color rojo es la


que contiene el mayor nmero de capas, entendindose por capas como el
nmero de compuertas lgicas que atraviesa. Fueron 3 Capas.

Figura 8. Esquema lgico de la Figura 3

A
0
0
0
0
1
1
1
1

Del montaje de la Figura 3 se obtuvo la siguiente tabla de verdad de la salida y de


puntos intermedios (mostrados en la Figura 8).
B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

S
0
0
0
0
1
1
0
1

X
0
0
0
0
0
1
0
1

Y
0
0
0
0
1
1
0
0

Tabla 3. Tabla de verdad Circuito lgico Figura 1


De las mediciones de la forma de onda de la entrada y la salida para el circuito de la
Figura 3 con la entrada lgica configurada como se muestra en la segunda fila
resaltada de la tabla 3 se obtuvo lo siguiente:

Figura 9. Formas de onda superpuestas de entrada y salida del circuito lgico


de la Figura 3

Figura 10. Zoom a la Figura 9 para encontrar el

Figura 11. Zoom a la Figura 9 para encontrar el

6
3
Tabla 4. Tiempos de Propagacin circuito lgico de la figura 3

Es importante notar la diferencia tan amplia en los retardos del circuito 1 (Figura 1) al
circuito 2 (Figura 3), los cuales poseen la misma tabla de verdad por lo tanto la misma
funcin, obviamente el circuito 2 responde mucho ms rpido por su nivel de
integracin (utiliza menos dispositivos para hacer la misma funcin); entre mayor
nmero de capas mayor tiempo de propagacin.
Esta SI es una conclusin!!....debera estar
aqu

CONCLUSIONES
Hay que trabajar ms en esto de las conclusiones!!

La importancia de las compuertas lgicas en nuestro mundo actual es indiscutible,


por eso es de alta importancia saber sus diferentes comportamientos y sus
tiempos de retardo.
El segundo circuito es claramente una reduccin del primer circuito usando leyes
de Morgan y diagramas de Karnaugh
En el primer circuito se not que se debe tener muy en cuenta todos los posibles
caminos de la seal para poder definir el nmero de capas del circuito.
Es de suma importancia saber definir cul entrada debe ser excitada con la seal
cuadrada de 1Mhz para nuestro caso escogimos la entrada A porque era la que
ms hacia variar la salida del sistema.
Se alcanza a notar que cuando un circuito es extremadamente amplio se vuelve
muy complejo de seguir, para una revisin y para ver los tiempos de retardos,
cada vez que se piense en implementar un circuito lgico debe aplicrsele las leyes
de reduccin para poder montar la expresin ms simple.
Es importante cuando presenta el hecho de que el tiempo de retardo en cierta Bueno, habra
que entrar a
capa del circuito da menor que en otra como el caso del circuito 1.
mirar que pas