You are on page 1of 48

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO “Año de la conciliación del Mar de Grau” Circuitos Electronicos II Profesor:

“Año de la conciliación del Mar de Grau”

Circuitos Electronicos II

UNIVERSIDAD NACIONAL DEL CALLAO “Año de la conciliación del Mar de Grau” Circuitos Electronicos II Profesor:

Profesor: Mag.Ing. Geronimo Mayor, Cesar Tema: Trabajo de investigación Integrantes:

Códigos:

  • - Alvarez Chauca, Harold Steep

  • - Benzaquen Salazar, Benjamin

  • - Catpo Heredia, Johanan Jasson

  • - Clavo Carreazo, Roosbel Antony

  • - Nacarino Villegas, Jeison Noel

PERU – CALLAO

1313220418

1313220392

1323220105

1313230015

1313220044

2016

I.OBJETIVOS

El objetivo principal de este presente trabajo, es que cada uno de los integrantes del grupo y tanto el lector de esta información, pueda adquirir la suficiente información acerca de los temas referidos en este presente trabajo monográfico, poder distinguir los tipos de amplificadores tanto diferencial como operacional, su diseño electrónico, cuáles son sus características y cuáles son los modos de configuración de uso de acuerdo al objetivo que tengamos al usar y/o diseñar un circuito como este. Y con esta información

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO adquirida, poderla complementar con la información brindada en clases y poder así

adquirida, poderla complementar con la información brindada en clases y poder así tener un entendimiento pleno sobre el tema tratado.

II. MARCO TEORICO a) Amplificador Diferencial:

1. El amplificador diferencial (AD) es un circuito pensado para amplificar la diferencia de dos señales.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.1: ESQUEMA DE UN AD (LAS SEÑALES ESTÁN REFERIDAS A UNA MASA
UNIVERSIDAD NACIONAL DEL CALLAO Fig.1: ESQUEMA DE UN AD (LAS SEÑALES ESTÁN REFERIDAS A UNA MASA

Fig.1: ESQUEMA DE UN AD (LAS SEÑALES ESTÁN REFERIDAS A UNA MASA COMÚN)

Si se supone el AD representado por el bloque de la figura 1, donde se identifican dos entradas, una de ellas definida como inversora (-) y la otra como no inversora (+), y una salida, todas ellas referidas a una masa común, y se excitan las entradas con dos

señales cualesquiera (v 1 y v2), es posible diferenciar:

una señal de entrada diferencial

(viD)

señal aplicada a la entrada inversora,

definida como la diferencia entre la ¿

vi ¿

y la señal aplicada a la entrada no

inversora,

+¿ :

vi ¿

+¿=v 1v2

¿vi ¿

viD=vi¿

una señal de entrada a modo común (viC) definida como la semisuma de las dos entradas:

+¿

¿

¿vi¿

vi ¿

viC=¿

en consecuencia, es posible expresar:

  • v 1=v iC +

viD

  • 2 v2=v iC

viD

2

Si el circuito es lineal, la salida

(vo)

puede expresarse también en función de dos

componentes, una a modo común

(voC)

y otra a modo diferencial

(voD):

  • v 0 =v 0 DS +v 0C = | A vDS | v iD + A vC v iC

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Donde: vDS : entrada Ganancia a modo diferencial simple, o sea, la

Donde:

A vDS

:

entrada

Ganancia a modo diferencial simple, o sea, la relación entre la salida y la

diferencial, cuando la excitación a modo común es nula.

A vC

:

UNIVERSIDAD NACIONAL DEL CALLAO Donde: vDS : entrada Ganancia a modo diferencial simple, o sea, la

Ganancia a modo común, relación entre la salida y la entrada a modo común

cuando ésta es la única excitación del circuito.

UNIVERSIDAD NACIONAL DEL CALLAO Donde: vDS : entrada Ganancia a modo diferencial simple, o sea, la

El amplificador diferencial ideal es aquel que a la salida tiene sólo presente la componente diferencial, o sea que rechaza las señales a modo común (ganancia a modo común nula) amplificando sólo las señales a modo diferencial. Se define un factor de mérito para el amplificador diferencial que evalúa la capacidad de rechazo del circuito a las señales a modo común frente a la capacidad de amplificar las señales a modo diferencial, el factor de rechazo que es la relación entre la ganancia a modo diferencial y la ganancia a modo común. Normalmente se expresa en decibeles.

2. Circuitos de AD

UNIVERSIDAD NACIONAL DEL CALLAO Donde: vDS : entrada Ganancia a modo diferencial simple, o sea, la

Es posible construir circuitos amplificadores diferenciales con cualquier dispositivo semiconductor

que pueda funcionar como amplificador. Puede implementarse con transistores bipolares o transistores de efecto de campo. En ambos casos se trata de acoplar dos dispositivos idénticos en su configuración amplificadora (emisor o fuente común) por el terminal común (emisor o fuente) correspondiente a la configuración, resultando el circuito simétrico de la fig. 2.1, donde Q1 y Q2 representan los dispositivos en forma general.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.2: CIRCUITO GENERALIZADO DE AD El circuito generalizado está alimentado por dos

Fig.2: CIRCUITO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.2: CIRCUITO GENERALIZADO DE AD El circuito generalizado está alimentado por dos

GENERALIZADO DE AD

El circuito generalizado está alimentado por dos fuentes de polaridades opuestas (V1 y V2) que en general tienen valores +V y -V respectivamente, de esta manera es posible acoplar directamente en las entradas señales con componente de continua nula, e incluso amplicar diferencia de tensiones de continua. Si el circuito se alimentara con una única fuente contra masa sería necesario establecer una red de polarización para las entradas de los dispositivos y la excitación de señal debería conectarse con capacitares de acople que independicen la polarización de los transistores. Hay disponibles dos salidas, según cuál de ellas se tome queda determinada la entrada que actúa como inversora y la que actúa como no inversora. Si se identifica la entrada de Q1 como la entrada inversora y la entrada de Q2 como la entrada no inversora, la salida vo1 sería la identificada en la figura 1. Este circuito es la configuración óptima para las etapas de ganancia de los circuitos integrados lineales, en ese caso los dispositivos que lo constituyen son especialmente apareados durante el proceso de fabricación. Esta configuración presenta excelentes propiedades de aislación entre salida y entrada simplificando la disposición de posibles elementos de realimentación.

La corriente de los dispositivos está fijada por una fuente de corriente constante (IO), que puede ser implementada de diferentes formas; en forma muy simple con una resistencia, o con circuitos con dispositivos semiconductores en la configuración adecuada, obteniéndose diferentes calidades en cuanto a la estabilidad de la corriente y al valor de su resistencia equivalente, y en consecuencia, en cuanto a la calidad del amplificador diferencial. En todo el análisis se supondrá que una fuente que fija el valor IO y que presenta una resistencia equivalente de valor rF.

3. Amplificador diferencial basado en transistor bipolar.

3.1 Análisis del circuito

Se trata de dos transistores bipolares en configuración emisor común que se hallan acoplados por el emisor, tal como puede verse en la figura 3.1. Como los elementos del circuito son idénticos el circuito resulta simétrico.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR. El circuito está alimentado
UNIVERSIDAD NACIONAL DEL CALLAO Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR. El circuito está alimentado

Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR.

El circuito está alimentado por dos fuentes de polaridades opuestas (VCC y VEE) que en general se fijan a +V y -V, respectivamente, dado que los dos transistores son idénticos y el circuito es simétrico ambos transistores quedarán polarizados en el mismo punto de trabajo al ser excitados por señales en sus entradas, siempre que el nivel de esas señales se mantenga dentro del rango adecuado para el funcionamiento lineal de los dispositivos. Tal como se expresó antes, es posible alimentar el dispositivo con una fuente única contra masa, pero en ese caso se requeriría una red de polarización externa para las bases de los transistores a fin de asegurar el normal funcionamiento. La fuente de corriente de valor IO fija la suma de las corrientes por los emisores de los transistores. En condiciones de reposo la corriente por ambos emisores es la misma e igual a la mitad de la corriente de la fuente.

UNIVERSIDAD NACIONAL DEL CALLAO Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR. El circuito está alimentado

Al aplicar señal en las bases de Q1 y Q2 (v1 y v2 respectivamente), la impedancia que el circuito ofrece a la diferencia de estas dos señales (entrada diferencial) es la suma de las dos impedancias de los diodos base-emisor en polarización directa, en cambio, si se considera señal a modo común (entre base y masa) la impedancia que ofrece el circuito es la del diodo de base emisor en polarización directa más la que impone el terminal de emisor. O sea que el circuito responde distinto según se trate de una señal diferencial o señales a modo común. Se diferencian dos impedancias de entrada, una a modo diferencial y otra a modo común, resultando esta última mucho mayor que la primera. Partiendo de las ecuaciones de Ebers y Molls:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR. El circuito está alimentado
21
21

UNIVERSIDAD NACIONAL DEL CALLAO

y teniendo en cuenta que:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está
UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

En zona activa la juntura base-emisor está polarizada directamente mientras que la juntura colector base se halla polarizada en forma inversa, o sea que el terminal de colector se halla a un potencial mayor que la base (transistor npn) resultando:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

Reemplazando en las ecuaciones de Ebers y Molls, las corrientes se pueden aproximar como:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

Y las tensiones de base-emisor de cada transistor se pueden expresar en función de las respectivas corrientes de colector:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

La tensión diferencial de entrada (viD) resulta:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

En consecuencia, las corrientes de colector pueden expresarse como funciones de la tensión diferencial:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

Dado que la suma de las corrientes de emisor de los transistores se halla fijada por la fuente de corriente, se cumple que:

UNIVERSIDAD NACIONAL DEL CALLAO y teniendo en cuenta que: En zona activa la juntura base-emisor está

y en consecuencia:

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO En estas expresiones puede verse claramente que las corrientes de colector dependen
UNIVERSIDAD NACIONAL DEL CALLAO En estas expresiones puede verse claramente que las corrientes de colector dependen

En estas expresiones puede verse claramente que las corrientes de colector dependen directamente de la corriente fijada por la fuente (Io) y de la diferencia de tensión aplicada a las bases (tensión diferencial de entrada). Si la señal diferencial es nula ambas corrientes son idénticas e iguales a F veces la mitad de la corriente fijada por la fuente (IO).

UNIVERSIDAD NACIONAL DEL CALLAO En estas expresiones puede verse claramente que las corrientes de colector dependen

Cuando la tensión diferencial crece positivamente, la corriente de colector de Q1 crece con ella mientras que la de Q2 disminuye proporcionalmente, tal como puede observarse en la gráfica 4

UNIVERSIDAD NACIONAL DEL CALLAO En estas expresiones puede verse claramente que las corrientes de colector dependen

Fig.4: CORRIENTES DE COLECTORES DE UN PAR DIFERENCIAL A TRANSISTOR BIPOLAR COMO FUNCIÓN DE LA ENTRADA DIFERENCIAL.

En las curvas de transferencia de la Fig.4 se puede observar que las características son lineales en una zona centrada alrededor del punto de trabajo, en el cual la pendiente es máxima. Está pendiente define la transconductancia efectiva del amplificador que depende del valor de la corriente IO suministrada por la fuente de corriente constante y queda determinada por la siguiente expresión:

21
21
UNIVERSIDAD NACIONAL DEL CALLAO En estas expresiones puede verse claramente que las corrientes de colector dependen

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

La tensión de salida en cada colector presenta una componente a modo común y una componente a modo diferencial:

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

donde:

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

IC1, IC2: corriente de polarización de cada colector (corriente a modo común) con dependencia directa del valor de IO

ic1, ic2: corriente en cada colector debida a la tensión de entrada diferencial

La salida flotante tomada entre los colectores (vo) queda determinada por la diferencia de tensión entre esos terminales y sólo tiene componente diferencial ya que en ausencia de tensión diferencial en la entrada las dos corrientes de colector resultan idénticas:

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

La salida flotante tomada entre los colectores solamente tiene componente a modo diferencial.

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

En la figura 3.3 se muestra la gráfica de la variación de la salida flotante entre colectores en función de la tensión de entrada diferencial

UNIVERSIDAD NACIONAL DEL CALLAO La tensión de salida en cada colector presenta una componente a modo

Fig.5: TENSIÓN ENTRE COLECTORES DE UN PAR DIFERENCIAL A TRANSISTOR BIPOLAR COMO FUNCIÓN DE LA ENTRADA DIFERENCIAL.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO En esta gráfica se puede identificar el rango de tensión de entrada

En esta gráfica se puede identificar el rango de tensión de entrada diferencial que habilita el funcionamiento lineal (» ± 2VT).

3.2 Análisis en pequeña señal.

Dadas dos señales cualesquiera aplicadas en las bases es posible definir una componente simétrica (vIC, señal a modo común) y una componente antisimétrica (viD, señal a modo diferencial)

UNIVERSIDAD NACIONAL DEL CALLAO En esta gráfica se puede identificar el rango de tensión de entrada

Fig.6: SEÑALES DE EXCITACIÓN AL AMPLIFICADOR DIFERENCIAL DE LA FIGURA 3.

UNIVERSIDAD NACIONAL DEL CALLAO En esta gráfica se puede identificar el rango de tensión de entrada

En la figura 6 se expresan las señales aplicadas a las bases de los transistores en función de sus componentes simétricas y anti simétricas. Haciendo referencia a la figura 3 y a la figura 6, si se identifica la base 1 (B1) como la entrada inversora y la base 2 (B2) como la entrada no inversora, la salida vO1, que correspondería a la tomada en el colector del transistor Q1 de la figura 3, sería la identificada en la figura 1 como salida del amplificador diferencial generalizado. Suponiendo comportamiento lineal del circuito es posible aplicar superposición, y realizar el análisis de cada tipo de señal en forma independiente.

3.2.1 Señales a modo diferencial.

En este caso el circuito es excitado por señales anti simétricas puras, o sea no existen componentes a modo común o simétricas.

UNIVERSIDAD NACIONAL DEL CALLAO En esta gráfica se puede identificar el rango de tensión de entrada
21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEÑALES A
UNIVERSIDAD NACIONAL DEL CALLAO Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEÑALES A
UNIVERSIDAD NACIONAL DEL CALLAO Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEÑALES A

Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEÑALES A MODO DIFERENCIAL.

Como el circuito es simétrico, si aumenta la señal aplicada en B1 se produce un aumento de la corriente de emisor y una disminución de la tensión de colector-emisor del transistor Q1, pero al mismo tiempo la disminución en igual proporción de la señal aplicada en B2, determina una disminución equivalente en la corriente de emisor del transistor Q2 y un aumento también equivalente en su tensión de colector-emisor.

UNIVERSIDAD NACIONAL DEL CALLAO Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEÑALES A

Resultando el potencial de emisor de ambos transistores constante e igual al potencial en ausencia de señal, o sea que el emisor se comporta como una masa virtual para las señales a modo diferencial. En consecuencia las variaciones de tensión colector-emisor de cada colector se reflejan exactamente en las salidas correspondientes. Estas variaciones pueden calcularse teniendo en cuenta que está determinada por la variación de tensión entre colector y masa de un circuito en emisor común sin realimentación de emisor, que está sometido a una variación en su entrada equivalente a la mitad de la tensión diferencial. La resistencia de la fuente de corriente no influye para las señales diferenciales porque su potencial se mantiene constante. La ganancia de una etapa en emisor común puede calcularse con el modelo en pequeña señal de esa etapa.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de
UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de

Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN.

Despreciando ro la ganancia de esta etapa resulta:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de

Como la entrada vi puede ser igual a viD/2 y (-viD/2), dependiendo de a cuál de las dos entradas del circuito se haga referencia las salidas vo1D y vo2D resultan:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de

Resulta evidente que las salidas se hallan desfasadas 180o entre sí, y que la salida vo1D está en contrafase respecto a la señal diferencial de entrada (viD), mientras que por el contrario, vo2D está en fase con esa entrada. Si ahora se calcula la salida entre colectores:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de

La relación entre la salida diferencial entre colectores y la entrada diferencial es la ganancia de una etapa simple en emisor común y se define diferencial simple, relación entre la tensión diferencial de un colector a masa (v0DS) y la entrada diferencial como ganancia a modo diferencial compuesto.

UNIVERSIDAD NACIONAL DEL CALLAO Fig.8: MODELO DE UNA ETAPA EMISOR COMÚN. Despreciando ro la ganancia de

Se define también la ganancia a modo

diferencial 21
diferencial
21

(viD)

como la mitad de la ganancia a modo

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos
UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos
  • 3.2.2 Señales a modo común.

Si se excitan las entradas con dos señales simétricas las variaciones van a estar en fase y, por ser el circuito simétrico, tendrán igual valor absoluto:

UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos

En consecuencia el potencial de emisor reflejará esas variaciones a través de la resistencia de la fuente de corriente, y variará en forma proporcional a la variación de la corriente.

UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos

La relación entre la salida en cada colector (vOC) y la entrada a modo común (viC) puede determinarse a través de la ganancia del circuito de un amplificador emisor común con una realimentación de emisor de valor 2rF (se obtiene un resultado equivalente si se aplica el teorema de bisección).

UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos

Fig.9: MODELO DE UNA ETAPA EMISOR COMÚN CON RESISTENCIA DE EMISOR.

Despreciando ro la ganancia de esta etapa, que es la ganancia a modo común del amplificador diferencial, resulta:

UNIVERSIDAD NACIONAL DEL CALLAO 3.2.2 Señales a modo común. Si se excitan las entradas con dos

Las tensiones a modo común de ambas salidas están en fase entre sí y desfasadas 180º respecto a la entrada a modo común.

  • 3.2.3 Tensiones de salida.

Superponiendo los efectos de ambas señales se puede determinar la tensión total en ambas salidas.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Resulta evidente la presencia en ambas salidas de una componente debida a
UNIVERSIDAD NACIONAL DEL CALLAO Resulta evidente la presencia en ambas salidas de una componente debida a

Resulta evidente la presencia en ambas salidas de una componente debida a la tensión de entrada a modo común que está desfasada 180o con respecto a esta tensión y una componente debida a la tensión de entrada a modo diferencial (viD = v1 -v2) que en la salida 1 (vo1) está desfasada 180o con respecto a la tensión de entrada diferencial y en la salida 2 (vO2) está en fase con esa tensión. O sea que, siempre que se defina la tensión diferencial como la diferencia entre la tensión de la base uno (v1) menos la tensión en la base dos (v2), en la salida 1 ambas componentes, a modo común y a modo diferencial, están en fase.

3.2.4 Impedancias de entrada.

Es posible diferenciar dos impedancias de entrada, una a modo diferencial y otra a modo común. La impedancia que el circuito ofrece a una señal diferencial es la suma de las dos impedancias de los diodos base-emisor en polarización directa:

Z iD=2r Π

La impedancia que ofrece el circuito a las señales a modo común (entre base y masa) es la del diodo de base-emisor en polarización directa más la que impone el terminal de emisor:

Z iC=r Π +2 β r F

3.3 Factor de rechazo.

Se define el factor de rechazo con salida simple (FRs) que es la relación entre la ganancia diferencial con salida simple y la ganancia a modo común:

UNIVERSIDAD NACIONAL DEL CALLAO Resulta evidente la presencia en ambas salidas de una componente debida a

También se define un factor de rechazo compuesto determinado por la relación entre la ganancia a modo diferencial compuesto y la ganancia a modo común, el que resulta:

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO El factor de rechazo depende del transistor (gm) y de la resistencia
UNIVERSIDAD NACIONAL DEL CALLAO El factor de rechazo depende del transistor (gm) y de la resistencia

El factor de rechazo depende del transistor (gm) y de la resistencia de la fuente de corriente (rF), a mayor resistencia menor ganancia a modo común y, en consecuencia, mayor factor de rechazo. La fuente de corriente debe diseñarse en dependencia directa con el factor de rechazo que se desea obtener.

UNIVERSIDAD NACIONAL DEL CALLAO El factor de rechazo depende del transistor (gm) y de la resistencia

Una resistencia discreta actúa como una fuente de corriente, pero no permite obtener factores de rechazo de valores adecuados, y en algunos sería necesario aumentar su valor hasta magnitudes que en general son incompatibles con las fuentes de alimentación. Por ejemplo, suponiendo que se desea un amplificador diferencial con un factor de rechazo simple de 60 dB (equivale a 103), se utilizan transistores de hfe = 100 y hie = 2KW, para una Ic = 1 mA, el valor adecuado para la resistencia de emisor resulta mayor que 20KW y la caída de tensión en rF sería del orden de los 40 V, que no es un valor aceptable. Por ello se recurre a implementar fuentes de corriente con elementos activos que actúan como cargas dinámicas, tienen un valor admisible en polarización y en señal su valor aumenta en forma considerable.

3.4 Fuentes de corriente.

La forma más simple de implementar una fuente de corriente con transistor bipolar es un transistor en configuración base común.(fig. 10). La resistencia dinámica en el colector de Q3 es muy alta, mientras que la tensión de continua necesaria para tomar la corriente I0 puede ser relativamente baja si Re tiene un valor reducido y la tensión de colector a emisor del transistor se mantiene en valores adecuados para asegurar su funcionamiento en zona activa permitiendo un amplio rango de variación de la tensión a modo común de entrada al diferencial (VCE3 > 1 V).

UNIVERSIDAD NACIONAL DEL CALLAO El factor de rechazo depende del transistor (gm) y de la resistencia

Fig.10: FUENTE DE CORRIENTE CON TRANSISTOR BIPOLAR

Fig.11: ESPEJO DE CORRIENTE

Una mejora para esta fuente de corriente consiste en reemplazar r2 por un diodo zener de tensión adecuada para compensar las variaciones por temperatura.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Otra variante es utilizar dos transistores formando un espejo de corriente (fig.

Otra variante es utilizar dos transistores formando un espejo de corriente (fig. 11). Ambos transistores son idénticos y funcionan con la misma tensión de base - emisor y, en consecuencia, con las mismas corrientes de base y colector. Configuración muy utilizada en circuitos integrados.

UNIVERSIDAD NACIONAL DEL CALLAO Otra variante es utilizar dos transistores formando un espejo de corriente (fig.

resultando:

UNIVERSIDAD NACIONAL DEL CALLAO Otra variante es utilizar dos transistores formando un espejo de corriente (fig.

I0 es función de la tensión base-emisor, pero los cambios de esta tensión no afectan prácticamente a la corriente pues son atenuados por la resistencia R. Para un mejor funcionamiento se requieren transistores de hFE elevado.

3.5 Desbalance.

Si los elementos del AD se hallan perfectamente apareados, al aplicar igual tensión a las bases de los transistores de entrada la diferencia de potencial entre sus colectores resulta nula. En la práctica se presenta una tensión de desajuste, que se debe a diferencias en las características de los transistores (desapareamiento). En este circuito las tensiones a modo común, y en particular la polarización, fuerza a los transistores a funcionar con tensiones de base-emisor idénticas, en consecuencia pueden aparecer diferencias en las corrientes de base que se traducen en diferencias en las corrientes de colector. Aun cuando las características de entrada fuesen iguales, las posibles diferencias en los b se traducen en diferencias en las corrientes de colector. Las caídas de tensión en las resistencias de colector resultan diferentes y se produce el desbalance de la tensión entre colectores.

UNIVERSIDAD NACIONAL DEL CALLAO Otra variante es utilizar dos transistores formando un espejo de corriente (fig.

Fig.12: CIRCUITO DE AD MEJORADO.

El agregado de las resistencias Re1 y Re2 como se muestra en la figura 12, mejora el funcionamiento del diferencial en cuanto a los efectos de los desbalances de corriente, pues permite compensar las posibles diferencias en las características de entrada de los transistores. En la práctica, se compensan ambos efectos (diferencias de característica de entrada y de b) siempre que el desapareamiento no sea muy pronunciado.

4. Amplificador diferencial basado en transistores de efecto de campo.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO La disposición es análoga al circuito con transistores bipolares con las particularidades

La disposición es análoga al circuito con transistores bipolares con las particularidades propias de cada tipo de transistor de efecto de campo, JFET o MOSFET.

4.1 Circuitos. Análisis de gran señal.

UNIVERSIDAD NACIONAL DEL CALLAO La disposición es análoga al circuito con transistores bipolares con las particularidades

Fig.13: CIRCUITO DE UN AD CON JFET.

Se acoplan dos transistores de efecto de campo en configuración fuente común por el terminal común, de forma tal que el circuito resulte simétrico, tal como puede verse en la figura 13 para JFET canal N.

En condiciones normales de funcionamiento, las tensiones de puerta-fuente habilitan la conducción y los transistores (Q1 y Q2) que se suponen idénticos, funcionan en zona lineal o de corriente constante siempre que el valor absoluto de su tensión de drenaje- fuente se mantenga por encima de la diferencia entre la tensión de puerta-fuente y la tensión umbral. Las condiciones para funcionamiento en zona activa si los dispositivos son JFET están dadas por:

UNIVERSIDAD NACIONAL DEL CALLAO La disposición es análoga al circuito con transistores bipolares con las particularidades

mientras que para MOSFET:

UNIVERSIDAD NACIONAL DEL CALLAO La disposición es análoga al circuito con transistores bipolares con las particularidades

La suma de las dos corrientes de drenaje está fijada por la fuente de corriente:

iD1+iD2=I 0

En la figura 14 se muestra un amplificador diferencial con MOSFET canal N en la entrada (Q1 y Q2) en el cual se reemplazaron las resistencias de carga (RD) por dos transistores MOSFET canal P idénticos (Q3ºQ4). Q3 y Q4 actúan como carga dinámica o activa del par diferencial y funcionan con la puerta al mismo potencial que el drenaje, o sea que su punto de funcionamiento está

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO siempre en zona de corriente constante, ofreciendo una resistencia dinámica de valor

siempre en zona de corriente constante, ofreciendo una resistencia dinámica de valor 1/gmc (figura 15).

UNIVERSIDAD NACIONAL DEL CALLAO siempre en zona de corriente constante, ofreciendo una resistencia dinámica de valor

Fig.14: AD CON MOSFET.

Mediante desarrollo matemático puede demostrarse la dependencia de las corrientes de drenaje de los transistores de la corriente de la fuente y de la tensión diferencial de entrada:

v 1v2=vGS 1vGS 2=viD

Combinando las ecuaciones para el caso de JFETs, se obtiene:

UNIVERSIDAD NACIONAL DEL CALLAO siempre en zona de corriente constante, ofreciendo una resistencia dinámica de valor

Resolviendo para expresar las corrientes en función de la entrada diferencial y los parámetros del circuito:

UNIVERSIDAD NACIONAL DEL CALLAO siempre en zona de corriente constante, ofreciendo una resistencia dinámica de valor

Si la entrada diferencial aplicada es grande, toda la corriente de la fuente circulará por uno de los JFET; en consecuencia si la corriente de la fuente (I0) fuera mayor que la IDSS de los dispositivos la juntura puerta - canal podría quedar directamente polarizada, o sea que siempre se adopta I0 menor o a lo sumo igual que IDSS.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN
UNIVERSIDAD NACIONAL DEL CALLAO Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN

Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN DE LA ENTRADA DIFERENCIAL

La amplitud máxima de la entrada diferencial está dada por:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN

Si la tensión diferencial de entrada está fuera de este rango la corriente para ambos FETS es nula o igual I0 respectivamente, según corresponde al signo de viD. Para asegurar comportamiento lineal de los dispositivos se debe adoptar un rango aún más reducido, en general, relacionado con VP y el punto de trabajo fijado (I0/2). La tensión diferencial a la salida (voD) está dada por:

v oD=−(i D 1i D 2)R D

Reemplazando las corrientes:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN

El análisis anterior puede aplicarse en forma similar para el caso de MOSFET resultando:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL A JFET COMO FUNCIÓN

Para ambos dispositivos el rango admisible para la tensión de entrada diferencial es función de la corriente de polarización (I0/2) y de las características del dispositivo, en contraste con el amplificador diferencial basado en transistores bipolares donde el rango de tensión diferencial es de alrededor de ± 60mV, sin depender del dispositivo en particular ni de la corriente de polarización.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

4.2 Análisis en pequeña señal.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2 Análisis en pequeña señal. El análisis en pequeña señal es equivalente

El análisis en pequeña señal es equivalente para cualquiera de los dos circuitos, pues los modelos de los dispositivos son los mismos, con la salvedad de tener en cuenta que en el caso de circuitos con MOS la carga del diferencial es un transistor MOS, y en consecuencia RD es la resistencia dinámica de un MOS que tiene el drenaje conectado con la fuente, debiendo reemplazarse en todas las ecuaciones RD por 1/gmc.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2 Análisis en pequeña señal. El análisis en pequeña señal es equivalente

Fig.16: MODELO DE UN TRANSISTOR MOS CON DRENAJE Y PUERTA CORTOCIRCUITADOS.

Nuevamente, dadas dos señales v1 y v2 aplicadas respectivamente a cada una de las bases, se define la componente a modo común (vIC) y la componente a modo diferencial (viD), a fin de aplicar superposición, suponiendo funcionamiento lineal del circuito, y realizar el análisis de cada tipo de señal en forma independiente.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2 Análisis en pequeña señal. El análisis en pequeña señal es equivalente

4.2.1 Señales a modo diferencial.

El circuito es excitado por señales anti simétricas puras, o sea no existen componentes a modo común o simétricas.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2 Análisis en pequeña señal. El análisis en pequeña señal es equivalente
o sea que: 21
o sea que:
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),
UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),

Al aumentar la señal aplicada en la entrada del transistor 1 (G1), se produce un aumento de la corriente de drenaje de ese transistor y una disminución de su tensión de drenaje-fuente, pero al mismo tiempo la disminución en igual proporción de la señal aplicada en G2, determina una disminución equivalente en la corriente de drenaje del transistor Q2 y un aumento proporcional de su tensión de drenaje-fuente.

UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),

El potencial de fuente de ambos transistores permanece constante e igual al potencial en ausencia de señal, o sea que la fuente común a ambos FET se comporta como una masa virtual para las señales a modo diferencial. En consecuencia las variaciones de tensión drenaje – fuente de cada colector se reflejan exactamente en las salidas correspondientes. Están determinadas por la variación de tensión entre drenaje y masa de un circuito en fuente común sin resistencia de fuente, que está sometido a una variación en su entrada equivalente a la mitad de la tensión diferencial.

UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),

Fig.17: MODELO DE UNA ETAPA FUENTE COMÚN CON RESISTENCIA DE FUENTE NULA.

La ganancia de la etapa modelada en la figura 17, resulta:

UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),

La entrada vi puede ser igual a viD/2 y (-viD/2), dependiendo de a cual de las dos entradas del circuito se haga referencia. Las salidas vo1D y vo2D resultan:

UNIVERSIDAD NACIONAL DEL CALLAO Al aumentar la señal aplicada en la entrada del transistor 1 (G1),

Las salidas se hallan desfasadas 180o entre sí, y la salida vo1D está en contrafase respecto a la señal diferencial de entrada (viD), mientras que por el contrario, vo2D está en fase con esa entrada, siendo viD = v1 -v2. Calculando la salida compuesta:

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la
UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

La relación entre la salida diferencial y la entrada diferencial es la ganancia de una

etapa

simple

en

fuente

común

y

se

define como ganancia a modo diferencial

compuesto.

 
UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

La ganancia a modo diferencial simple, relación entre la tensión diferencial de una salida a masa (v0DS ) y la entrada diferencial (ViD) es la mitad de la ganancia a modo diferencial compuesto

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

4.2.2 Señales a modo común.

Si ahora se excitan las entradas con dos señales simétricas las variaciones van a estar en fase, y por ser el circuito simétrico tendrán igual valor absoluto:

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

el potencial de fuente reflejará esas variaciones a través de la resistencia de la fuente de corriente.

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

La relación entre cada salida (vOC) y la entrada a modo común (viC) puede determinarse a través de la ganancia del circuito de un amplificador fuente común con una realimentación de fuente de valor 2rF.

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

Fig.18: MODELO DE UNA ETAPA FUENTE COMÚN CON RESISTENCIA DE FUENTE.

Si se desprecia rds, la ganancia a modo común del amplificador diferencial, que es la ganancia de esta etapa, resulta:

UNIVERSIDAD NACIONAL DEL CALLAO La relación entre la salida diferencial y la entrada diferencial es la

Las tensiones a modo común de ambas salidas están en fase entre sí y desfasadas 180º respecto a la entrada a modo común.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

  • 4.2.3 Tensiones de salida.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2.3 Tensiones de salida. Superponiendo los efectos de ambas señales se puede

Superponiendo los efectos de ambas señales se puede determinar la tensión total en ambas salidas.

UNIVERSIDAD NACIONAL DEL CALLAO 4.2.3 Tensiones de salida. Superponiendo los efectos de ambas señales se puede

Donde resulta evidente que en ambas salidas hay una componente debida a la tensión de entrada a modo común que está desfasada 180o con respecto a esta tensión y una componente debida a la tensión de entrada a modo diferencial (viD= v1 -v2) que en la salida vo1 está desfasada 180o con respecto a la tensión de entrada diferencial y en la salida vO2 está en fase con esa tensión. O sea que, siempre que se haya definido la tensión diferencial como la diferencia entre la tensión de la base uno (v1) menos la tensión en la base 2 (v2), en la salida 1 ambas componentes, a modo común y a modo diferencial, están en fase, mientras que en la salida 2 están en contrafase.

  • 4.2.4 Impedancias de entrada.

Tanto la impedancia de entrada a modo diferencial como la correspondiente a modo común son muy altas, pues están determinadas por las impedancias de los FETs. En caso de alimentar el circuito con fuente partida con una fuente contra masa hay que utilizar una red de polarización para las puertas de los transistores de entrada, y, en general, será esta red quien determine la impedancia de entrada.

  • 4.3 Factor de rechazo.

El factor de rechazo con salida simple (Frs) es la relación entre la ganancia diferencial con salida simple y la ganancia a modo común:

UNIVERSIDAD NACIONAL DEL CALLAO 4.2.3 Tensiones de salida. Superponiendo los efectos de ambas señales se puede

También se puede definir un factor de rechazo compuesto determinado por la relación entre la ganancia a modo diferencial compuesto y la ganancia a modo común, el que resulta:

UNIVERSIDAD NACIONAL DEL CALLAO 4.2.3 Tensiones de salida. Superponiendo los efectos de ambas señales se puede

El factor de rechazo depende del transistor (gm) y de la resistencia de la fuente de corriente (rF). A mayor resistencia menor ganancia a modo común y, en consecuencia, mayor factor de rechazo.

  • 4.4 Fuentes de corriente.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Si se implementa la fuente de corriente con una resistencia discreta los

Si se implementa la fuente de corriente con una resistencia discreta los factores de rechazo que se obtienen son normalmente de valor insuficiente. Se recurre a fuentes de corriente con FET que actúan como cargas dinámicas. Un FET con un potencial de puerta fijo es una fuente de corriente con una resistencia dinámica de valor rds. En la figura 4.6 se puede ver una fuente de corriente con JFET (a) y una fuente de corriente con MOSFET (b).

UNIVERSIDAD NACIONAL DEL CALLAO Si se implementa la fuente de corriente con una resistencia discreta los

Fig.19: FUENTE DE CORRIENTE BASADA EN FETS (a) JFET, (b) MOSFET

4.5. AD CMOS.

En este caso los transistores de entrada (Q1 y Q2) son NMOS mientras que los transistores de carga (Q3 y Q4) son PMOS, ambos pares deben estar apareados entre sí. (figura 20). Los transistores PMOS funcionan en zona de corriente constante, pues Q3 tiene el drenaje conectado a la puerta y Q4, por ser igual y tener idéntica tensión de puerta - fuente debe seguirlo. Este circuito no es esencialmente simétrico, y si bien sólo tiene disponible una salida (v02), su funcionamiento es el de un amplificador diferencial. El análisis de gran señal resulta análogo al realizado en la sección 4.1.

UNIVERSIDAD NACIONAL DEL CALLAO Si se implementa la fuente de corriente con una resistencia discreta los

Fig.20: AD CMOS

4.5.1 Análisis en pequeña señal.

El modelo equivalente para baja señal, suponiendo funcionamiento de los dispositivos en zona lineal está dado en la figura 21

gmc : es la transconductancia de Q3 y Q4 rdsc: es la resistencia de drenaje-fuente de Q4 rdsi y gmi: corresponden a los transistores de entrada (Q1 y Q2).

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión
UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión

Fig.21: MODELO AD CMOS

Resolviendo para obtener la expresión de la tensión de salida en función de las entradas, teniendo

en cuenta que r dsi=1/ g di ,r dsc=1/g dc y que r F=1/g 0 , resulta:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión

Reacomodando para expresar en función de entrada diferencial y entrada a modo común:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión

En la tensión en la salida se diferencia una componente que depende de la tensión diferencial de entrada (v1 - v2) que está en fase con esa entrada y una componente que depende de la tensión a modo común [(v1 + v2)/2] en contrafase con ésta. La componente a modo común de la salida es prácticamente despreciable frente a la componente diferencial para niveles comparables de las entradas.

La ganancia diferencial simple resulta:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión

y la ganancia a modo común:

UNIVERSIDAD NACIONAL DEL CALLAO Fig.21: MODELO AD CMOS Resolviendo para obtener la expresión de la tensión

El factor de rechazo resulta:

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi
UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi

Si se consideran las aproximaciones:

gmi, gmcg 0 , gdi , gdc

UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi

y en consecuencia:

UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi

La impedancia de salida de pequeña señal, que se calcula como la relación entre la tensión y la corriente de salida cuando las entradas son nulas, está dada por:

UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi

Considerando las aproximaciones anteriores:

gmi,gmcg 0,gdi ,gdc

resulta:

UNIVERSIDAD NACIONAL DEL CALLAO Si se consideran las aproximaciones: gmi, gmc ≫ g 0 , gdi

b) El Amplificador Operacional:

El amplificador operacional es un amplificador con realimentación en el mercado como

una pastilla de circuito integrado. Es difícil enumerar la totalidad de las aplicaciones de

este circuito. De modo general, podemos decir que sus aplicaciones están presentes en

los sistemas electrónicos de control industrial, en instrumentación nuclear, en

instrumentación médica, en los equipos de telecomunicaciones y de audio, etc. El que

utilizaremos normalmente será el LM741.

CIRCUITOS BASICOS CON A. OPERACIONAL

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO A continuación se verán las configuraciones más empleadas con los amplificadores operacionales:

A continuación se verán las configuraciones más empleadas con los amplificadores

operacionales:

  • 1. CONFIGURACION A LAZO ABIERTO

También es conocida como sin realimentación. En ella también viene determinada la

ganancia por el propio fabricante sobre ella no se tiene ningún control. Esta

configuración se utiliza para circuitos comparadores.

UNIVERSIDAD NACIONAL DEL CALLAO A continuación se verán las configuraciones más empleadas con los amplificadores operacionales:

Fig.22: montaje en lazo abierto

  • 2. CONFIGURACION CON REALIMENTACION POSITIVA

Esta configuración se denomina en bucle cerrado y tiene el inconveniente de

desestabilizar el circuito. Una aplicación práctica de la realimentación positiva se da en

los oscilizadores, que se verán más adelante.

UNIVERSIDAD NACIONAL DEL CALLAO A continuación se verán las configuraciones más empleadas con los amplificadores operacionales:

Fig.23: Montaje de realimentación positiva

  • 3. CONFIGURACION CON REALIMENTACION NEGATIVA

En la configuración en bucle cerrado más importante en circuitos operacionales, y sus

aplicaciones más comunes pueden ser amplificador no inversor, sumador amplificador

diferencial, diferenciador, integrador, filtros, activos, etc.

Fig.24: montaje con realimentación negativa

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Las corrientes de polarización son el orden del Na, por lo que
UNIVERSIDAD NACIONAL DEL CALLAO Las corrientes de polarización son el orden del Na, por lo que

Las corrientes de polarización son el orden del Na, por lo que se pueden considerar

nulas y podremos escribir I 1 +I 2 =0 aplicando Kirchhoff tenemos:

Sustituyendo V e =V b V a en la ecuación anterior tendremos:

UNIVERSIDAD NACIONAL DEL CALLAO Las corrientes de polarización son el orden del Na, por lo que

Tomando el límite de V b para A V tendiendo a infinito

.

UNIVERSIDAD NACIONAL DEL CALLAO Las corrientes de polarización son el orden del Na, por lo que

Hemos llegado a la conclusión de que existe un cortocircuito virtual entre las entradas

inversoras en el montaje con realimentación negativa, es decir, que en dicho montaje

las dos entradas se encuentran a la misma tensión. Dentro de esta configuración

podemos distinguir lo siguiente.

  • 4. CONFIGURACION INVERSORA

En el montaje R 3 es igual al paralelo R 1 Y R 2. La ganancia de este amplificador es:

21
21
UNIVERSIDAD NACIONAL DEL CALLAO Las corrientes de polarización son el orden del Na, por lo que

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Así, si introducimos una señal sonoidal de amplitud B por la patilla

Así, si introducimos una señal sonoidal de amplitud B por la patilla inversora y medimos

la señal de medida, veremos que esta también es senoidal de amplitud BR 2 /R 1 y

desfasada 180 o con la de entrada.

UNIVERSIDAD NACIONAL DEL CALLAO Así, si introducimos una señal sonoidal de amplitud B por la patilla

Fig.25: montaje inversor.

  • 5. CONFIGURACION NO INVERSORA:

Al igual que el anterior R 3 es igual al paralelo de R 1 Y R 2 . Para el análisis debemos de

tener en cuenta que el circuito de entrada inversora lo que existe en un circuito de

entrada inversora lo que existe es un circuito serie de dos resistencias alimentadas a la

tensión V S, ya que no se desvía ninguna corriente por el operacional.

UNIVERSIDAD NACIONAL DEL CALLAO Así, si introducimos una señal sonoidal de amplitud B por la patilla

Fig.26: montaje no inversor

UNIVERSIDAD NACIONAL DEL CALLAO Así, si introducimos una señal sonoidal de amplitud B por la patilla

Por el otro lado sabemos que la tensión en la entrada inversora en V e ya que por

la no inversora no existe corriente y por tanto en R 3 no hay e,d,t, luego:

UNIVERSIDAD NACIONAL DEL CALLAO Así, si introducimos una señal sonoidal de amplitud B por la patilla

La ganancia del montaje será:

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO 6. SEGUIDOR DE TENSION Si para la configuración anterior hacemos R =
UNIVERSIDAD NACIONAL DEL CALLAO 6. SEGUIDOR DE TENSION Si para la configuración anterior hacemos R =
  • 6. SEGUIDOR DE TENSION

Si para la configuración anterior hacemos R 1 = Y R 2 =0 obtendremos el

seguidor de tensión o Buffer. Este circuito presenta las características de impedancia de entrada y de salida más próximas a las ideales.

UNIVERSIDAD NACIONAL DEL CALLAO 6. SEGUIDOR DE TENSION Si para la configuración anterior hacemos R =

Fig.27: buffer o seguidor de tensión.

En algunos casos, el seguidor de tensión recibe la señal a través de una resistencia en

serie, con el terminal no inversor. Entonces, con el fin de equilibrar la ganancia y las

corrientes, se coloca otra resistencia del mismo valor en el circuito de realimentación.

Esto no es necesario cuando la atención de entrada es relativamente alta. Este montaje

se utiliza como adaptador de impedancias, por ejemplo entre un generador de señal y

un amplificador de baja impedancia de entrada.

  • 7. EL AMPLIFICADOR SUMADOR INVERSOR.

Partiendo de los montajes con realimentación negativa se obtiene el montaje sumador:

UNIVERSIDAD NACIONAL DEL CALLAO 6. SEGUIDOR DE TENSION Si para la configuración anterior hacemos R =

Fig.28: sumador inversor

AMPLIFICADOR OPERACIONAL IDEAL

Después de haber visto una introducción del amplificador operacional, vamos a centrar

nuestro estudio en el amplificador operacional ideal. Este estudio nos permitirá conocer

múltiples aplicaciones del amplificador operacional y, ver el porqué es tan importante.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO 1. Características del amplificador operacional ideal. En la Figura se representa el
  • 1. Características del amplificador operacional ideal.

En la Figura se representa el símbolo y la curva característica de transferencia del

amplificador operacional ideal y en la Figura su circuito equivalente.

UNIVERSIDAD NACIONAL DEL CALLAO 1. Características del amplificador operacional ideal. En la Figura se representa el

Fig.29: Amplificador operacional ideal.

a) Símbolo y curva característica de transferencia b) circuito equivalente

  • 2. El amplificador operacional ideal goza de las siguientes características:

    • a) Impedancia de entrada infinita (Ri = ). El circuito de entrada es un circuito abierto. Por tanto, no hay corriente en ningún terminal de entrada, es decir, las corrientes de polarización son nulas (I B +, I B - = 0).

    • b) Impedancia de salida nula (Ro = 0).

    • c) Ganancia diferencial de tensión es infinita (Av =

).

  • d) El margen dinámico ± VCC. No hay pérdida de tensión en la salida por saturación de elementos.

  • e) La Razón de rechazo en Modo común (CMRR) es infinita. Este término requiere una explicación más amplia.

  • f) Una característica significativa de una conexión diferencial es que las señales que son opuestas en las entradas son altamente amplificadas, mientras que las que son comunes a las dos entradas son apenas ligeramente amplificadas (la operación global es amplificar la señal diferencial mientras que se rechaza la señal común a las dos entradas). Puesto que el ruido (cualquier señal de entrada indeseable) es generalmente común a ambas entradas, la conexión diferencial tiende a suministrar una atenuación de esta entrada indeseable, mientras que proporciona una salida amplificada de la señal diferencial aplicada a las

entradas. g) Como medida de la capacidad de eliminación de las señales de modo común (de

ruido) se emplea el valor numérico conocido como Razón de rechazo en Modo

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO común (CMRR). En la Figura, se indica esquemáticamente el funcionamiento en modo

común (CMRR). En la Figura, se indica esquemáticamente el funcionamiento en

modo común del amplificador operacional. Principales características:

Versatilidad, gran variedad de aplicaciones.

Propiedades reales muy próximas al caso ideal, facilita el diseño. Estructura básica: Amplificador diferencial

Símbolo y terminales.

Ez-inbertsore-sarrera

  • V ´+

Inbertsore sarrera

 

+

I

  • v -

Tensión de alimentación Clásicos ±12V a±18V Actuales ±5V omenores

Comportamiento:

v o =A ∙ ( v 2 v 1 )

Características ideales:

Ganancia en lazo abierto A

Impedancia de entrada Zi=

e impedancia de salida Z O=O.

Factor de rechazo al modo común RRMC=

Ganancia desde f=0 (acoplo interno directo)

Ancho de banda ideal f: 0

  • 3. APLICACIONES

UNIVERSIDAD NACIONAL DEL CALLAO común (CMRR). En la Figura, se indica esquemáticamente el funcionamiento en modo

Sus aplicaciones fueron inicialmente en las áreas de la computación analógica y de la

instrumentación. Los primeros Amplificador Operacional. Se construyeron partiendo de

componentes discretos (transistores y resistencias). A la mitad de la década de 1960 se

produjo el primer Amplificador Operacional. De circuito integrado (CI). Esta unidad (la A

709) se formó de un número relativamente grande de transistores y resistencias, todos

ellos en la misma placa de silicio. Aunque sus características eran pobres (en relación a

los estándares actuales) y su precio fue bastante alto, su aparición señaló una nueva

era en el diseño de circuitos electrónicos.

  • 4. SÍMBOLOS Y TERMINALES DEL AMPLIFICADOR OPERACIONAL.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Un amplificador operacional es un amplificador diferencial. Desde el punto de vista

Un amplificador operacional es un amplificador diferencial. Desde el punto de vista de

una señal, el Amplificador operacional. Tiene tres terminales: dos terminales de entrada

y un terminal de salida. La figura 6.1 muestra el símbolo que utilizaremos para

representar el Amplificador operacional. Los terminales 1 y 2 son los terminales de

entrada, y el terminal 3 es el de salida.

UNIVERSIDAD NACIONAL DEL CALLAO Un amplificador operacional es un amplificador diferencial. Desde el punto de vista

Fig.30: Terminales de un amplificador operacional

Como el Amplificador operacional es un dispositivo activo (está formado por

transistores, resistencias y algún condensador), requiere una potencia de continua para

funcionar. La mayoría de Amplificador operacional de CI requiere dos fuentes de

continua, como se muestra en la figura. Los terminales, 4 y 5 del operacional se

conectan a un voltaje positivo, VCC, y a uno negativo, -VEE, respectivamente, siendo

habitual que sean iguales en valor absoluto. Las dos fuentes de alimentación de

continua presentan una tierra común. Es interesante observar que el punto tierra de

referencia en los Amplificador operacional es precisamente el terminal común de las dos

fuentes de alimentación; esto es, ningún terminal del Amplificador operacional se

conecta físicamente a tierra.

Es importante indicar que también existen operacionales que se alimentan entre tensión

y tierra (operacionales Norton).

En adición a los tres terminales de la señal y los dos terminales de la alimentación de

continua, un Amplificador operacional puede tener otros terminales para propósitos

específicos. La función de algunos terminales del operacional se verá en el laboratorio

(por ejemplo, la anulación del offset, aunque no se emplee).

La ecuación ideal que gobierna el comportamiento del amplificador operacional es la

siguiente: 21
siguiente:
21

UNIVERSIDAD NACIONAL DEL CALLAO

Vo = A (V+ - V-)

UNIVERSIDAD NACIONAL DEL CALLAO Vo = A (V+ - V-) 5. Siendo A la ganancia de
  • 5. Siendo A la ganancia de voltaje sin carga.

Es decir, la salida es igual a la diferencia de ambas entradas multiplicadas por una

constante A. La entrada 1 (V+), se denomina Entrada no inversora porque varía en el

mismo sentido que la salida: de la fórmula anterior se deduce, que si mantenemos la

entrada inversora (entrada 2, V-) constante, cuando V+ aumenta, Vo aumenta, y cuando

V+ disminuye, Vo disminuye. La entrada 2 (V-) se denomina entrada inversora porque

varía en sentido contrario que la salida. Aplicando la fórmula anterior se deduce, que si

mantenemos la entrada no inversora (entrada 1, V+) constante, cuando V- aumenta, Vo

disminuye, y cuando V+ disminuye, Vo aumenta.

Es habitual en los circuitos electrónicos no mostrar de forma explícita las fuentes de

alimentación de continua de los Amplificador operacional., ni la línea de tierra, como se

representa (Este punto suele introducir problemas, porque es habitual olvidar que la

alimentación de continua limitará el margen de valores que puede tener la tensión de

salida).

   

A

V

i
i

+

-

UNIVERSIDAD NACIONAL DEL CALLAO Vo = A (V+ - V-) 5. Siendo A la ganancia de

Fig.31: Esquema simplificado de un amplificador operacional.

La representación gráfica de la ecuación 1 es una recta que pasa por el origen, de

pendiente A. La ecuación de un amplificador real, discrepará de esta ecuación. De

forma esquemática, podríamos decir que en un operacional real es:

Vo = A (V+ - V-) + efectos no ideales

En la Fig.32 queda representada la diferencia entre la ecuación de un amplificador

operacional ideal y el real. En la figura de la derecha, se ve como la tensión de salida no

p puede superar la tensión de alimentación VCC ni ser inferior a –VEE. En los temas

anteriores de amplificación, se ha remarcado el hecho de que en un circuito de

transistores es imposible obtener una tensión superior a la alimentación de continua

aplicada. 21
aplicada.
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Fig.32: Diferencia entre amplificador operacional ideal y real. Es más, en la
UNIVERSIDAD NACIONAL DEL CALLAO Fig.32: Diferencia entre amplificador operacional ideal y real. Es más, en la

Fig.32: Diferencia entre amplificador operacional ideal y real.

Es más, en la figura se observa como hay una pequeña perdida de tensión en la salida,

de forma que esta puede variar entre Vomax y Vomin. Este concepto puede ser

entendido por los alumnos porque en el tema 5 se vio que el margen dinámico no puede

llegar al valor de alimentación debido a la tensión de saturación que hay en el transistor.

  • 6. EL AMPLIFICADOR OPERACIONAL COMO AMPLIFICADOR DE TENSIÓN.

En la figurase representa un circuito en el que se desea amplificar tensión.

UNIVERSIDAD NACIONAL DEL CALLAO Fig.32: Diferencia entre amplificador operacional ideal y real. Es más, en la

Fig.33: Amplificador de tensión real

Vs y Rs: equivalente Thevenin de la alimentación

RL: carga exterior

Vi: tensión de entrada

Vo: tensión de salida

Ri: impedancia de entrada

Ro: impedancia de salida

AV: ganancia de tensión en circuito abierto.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO La ecuación que relaciona la salida con la tensión de entrada es

La ecuación que relaciona la salida con la tensión de entrada es la siguiente:

Para que la ganancia de tensión sea constante e independiente de la alimentación y de la carga acoplada, es decir:

Vo = AV VS

Se requiere que el circuito amplificador presente impedancia de entrada mucho mayor que la impedancia de la fuente y una impedancia de salida mucho menor que la impedancia de carga acoplada, porque entonces los cocientes de la ecuación se aproximan a la unidad:

El amplificador operacional presenta una alta impedancia de entrada (Ri), una impedancia de salida muy alta (Ro) y muy alta ganancia de tensión (A), lo que le hace un buen amplificador de tensión.

c) Señal en modo diferencial y en modo común:

La características más importante de una conexión en circuito diferencial, como la que ofrece el amplificador operacional, es amplificar fuertemente las señales que son opuestas en las dos entradas, mientras que amplifica levemente las señales que son comunes en las dos entradas. Un amplificador operacional proporciona un componente de salida, resultado de la amplificación de la diferencia de las señales aplicadas sobre las entradas de signo positivo y de signo negativo y una componente que resulta de las señales comunes para las dos entradas. Dado que la amplificación de las señales de entrada opuestas es mucho mayor que las señales de entrada común, este circuito presenta un rechazo de modo común que está definido por un valor numérico denominado relación de rechazo de modo común (CMRR).

Entradas diferenciales

Fig.22: Tipos de configuraciones

UNIVERSIDAD NACIONAL DEL CALLAO La ecuación que relaciona la salida con la tensión de entrada es
21
21
UNIVERSIDAD NACIONAL DEL CALLAO Cuando se aplican entradas separadas al amplificador operacional, la señal diferencial que
UNIVERSIDAD NACIONAL DEL CALLAO
Cuando se aplican entradas separadas al amplificador operacional, la señal diferencial
que se tiene como resultado será la diferencia entre las dos señales.
V
 V
V
d
i
i
1
2
Entradas comunes
Cuando ambas señales de entrada son idénticas es posible definir un elemento de
señal común debido a las dos entradas, definido como el promedio de la suma de las
señales.
1
V
V
V
c
i
i
2
1
2
Voltaje de salida
Debido a que en general, cualquier señal aplicada a un amplificador operacional posee
tanto componentes en fase como fuera de fase, la salida se puede expresar de la
siguiente manera.
V
 A V
 A V
o
d
d
c
c
Donde:
V
d
= voltaje diferencial dado cuando las entradas son separadas.
V
c
= voltaje común dado cuando las entradas son idénticas.
A
d
= ganancia diferencial del amplificados.
A
c
= ganancia en modo común del amplificador.
Entradas de polaridad opuesta
Si las entradas de polaridad opuesta aplicadas a un amplificador operacional son
V
 V
 V
i
i
s
1
2
idealmente de signo opuesto,
, el voltaje diferencial resultante es:
V
V
V
V
V
2V
d
i
i
s
s
s
1
2
Mientras que el voltaje común resultante es:
1
1
V
V
V
V
V

 0
c
i
i
s
s
2
1
2
2
21
UNIVERSIDAD NACIONAL DEL CALLAO Por lo que el voltaje de salida resultante es: V  A
UNIVERSIDAD NACIONAL DEL CALLAO
Por lo que el voltaje de salida resultante es:
V
 A V
 A V
 A
2V
 0  2A V
o
d
d
c
c
d
s
d
s
Esto muestra que cuando las entradas son señales ideales opuestas (sin elemento
común), la salida es la ganancia diferencial multiplicada por dos veces la señal aplicada
a una de las entradas.
Entradas de la misma polaridad
V
 V
 V
i
i
s
1
2
Si se aplican de la misma polaridad a un amplificador operacional,
voltaje diferencial resultante es:
,
el
V
V
V
V
V
 0
d
i
i
s
s
1
2
Mientras que el voltaje común resultante es:
1
1
V
V
V
V
V
 V
c
i
i
s
s
s
2
1
2
2
Por lo que el voltaje de la salida resultante es:
V
 A V
 A V
 A (0)  A V
 A V
o
d
d
c
c
d
c
s
c
s
Esto muestra que
cuando las entradas son señales en fase ideales (no hay señal
diferencial), la salida
es
la
ganancia en modo común multiplicada por la señal de
V
s
entrada,
, lo que muestra que solamente ocurre la operación en modo común.
d) Ganancia en modo diferencial y común:
La ganancia de voltaje del amplificador diferencial simple.
Puede calcularse
Para tener la misma ganancia con respecto a las dos entradas, necesitamos que
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para
En cuyo caso Si definimos
En cuyo caso
Si definimos
UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para
UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para

El circuito anterior puede representarse como:

UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para

Para el caso en que R1 = R3 y R2 = R4.

La ganancia de modo diferencial se define como

Ganancia en modo común

UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para

Para el circuito anterior, Adm = −R2/R1. La ganancia de modo común se define como:

UNIVERSIDAD NACIONAL DEL CALLAO En cuyo caso Si definimos El circuito anterior puede representarse como: Para

Y es cero si las resistencias son perfectas y el AO ideal.

Acm debido a error en las resistencias

En caso de que las resistencias tengan un error,

Acm 0

y debe calcularse. Por

ejemplo si una de las resistencias R2 es más pequeña por un factor ε

21
21

,

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que
UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que

Para calcular Acm, permitamos que vdm = 0 de tal modo que v1 = v2 = vcm, y

UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que

Expandiendo y cancelando, obtenemos que

UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que

Tolerancia de las resistencias

El caso que hemos visto asume que el error es en solo una resistencia. La tolerancia p de las resistencias implica un error potencial en el valor de cada una de las cuatro resistencias.

El peor caso ocurre cuando el balance que implica la ecuación

UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que
UNIVERSIDAD NACIONAL DEL CALLAO Para calcular Acm, permitamos que vdm = 0 de tal modo que
21
21
UNIVERSIDAD NACIONAL DEL CALLAO Lo que equivale, en termino de ε nuestro análisis previo, a un
UNIVERSIDAD NACIONAL DEL CALLAO
Lo que equivale,
en termino de
ε
nuestro análisis previo, a un
= 4p.
CMRR del AO
Aun si las resistencias son perfectas, existe un error debido a la ganancia de modo
común del AO.
Si tomamos vP = vN , vcm representa el voltaje en cualquiera de los dos terminales de
entrada del AO. De esta ecuación se puede observar que el término vcm/CMRR tiene el
mismo efecto que un cambio en el voltaje de offset VOS de magnitud.
e) Rechazo en modo común
Las soluciones anteriores proporcionan las relaciones que pueden usarse para medir
A
yA
d
c
en circuitos con amplificadores operacionales.
A
V
 
V
V
 0.5
V
d
i
i
s
1
2
1.
Para medir
haga
, para que:
V
V
V
0.5
V
0.5
V

1
V
d
i
i
1
2
V
V
1
V
1
0.5
V
0.5
V 
0
V
c
2
i
i
2
1
2
y
bajo estas condiciones, el voltaje de salida es:
V
 A V
 A V
 A
1V
 A
0
 A
o
d
d
c
c
d
c
d
V
 
V
 0.5
V
i
i
1
2
Por lo tanto, hacer los voltajes de entrada
da como resultado un
A
d
voltaje de salida numéricamente igual al valor de
.
21
UNIVERSIDAD NACIONAL DEL CALLAO A V  V  V  1 V c i i
UNIVERSIDAD NACIONAL DEL CALLAO
A
V
V
V
 1
V
c
i
i
s
1
2
2.
Para medir
: haga
, para que:
V
V
V
1
V
1
V
0
V
d
i
i
1
2
V
V 
V
1
1
V
1
1
V 
1
V
c
2
i
i
2
1
2
y
bajo estas condiciones, el voltaje de salida es:
V
 A V
 A V
 A
0V
 A
1V
 A
o
d
d
c
c
d
c
c
V
V
 1
V
i
i
1
2
Por lo tanto, hacer los voltajes de entrada
da como resultada un voltaje
A
c
de salida numéricamente igual al valor de
.
Fig.23: Ejemplo de como al amplificador de instrumentación ingresan dos señales de modo
común, provenientes de resistencias y otra de ca. Vruido inducida sobre los cables de entrada
al amplificador.
A
yA
d
c
Una vez que se obtuvo
(como en el procedimiento de medición tratado
anteriormente), podemos calcular un valor para la relación de rechazo en modo
común (CMRR) definida por la siguiente ecuación:
A
d
CMRR 
A
c
El valor de la CRM también puede expresarse en términos logarítmicos como:
A
d
CMRR
log  20log
10
A
c
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Debe quedar claro que la operación deseada tendrá una A muy grande

Debe quedar claro que la operación deseada tendrá una A d muy grande con una A c muy pequeña. Esto es, el componente de señal de polaridad opuesta aparecerá amplificado de una manera muy grande a la salida, y en cambio, las componentes de señal que están en fase se cancelarán en su mayor parte, por lo que la ganancia en modo común A c resultará muy pequeña. Lo ideal es que el valor de la CMRR es infinito. En la práctica, mientras mayor sea el valor de la CMRR, mejor será la operación del circuito.

Podemos expresar el voltaje de la salida en términos del valor de la CMRR de la manera siguiente:

Vo

A

d

*

V d
V
d

1

  • 1 *

    • V c
      V d    

CMRR

Aunque estén presentes los componentes V c y V d de la señal la ecuación anterior muestra que para valores grandes del CMRR el voltaje de salida se deberá principalmente a la señal diferencial con el componente de modo común reducido o rechazado en gran medida.

PROBLEMAS PROPUESTOS:

1.- Se tiene el circuito mostrado en la siguiente figura, se pide calcular:

a) Dibujar la señal en modo diferencial. b) Calcular el valor de R.
a)
Dibujar la señal en modo diferencial.
b)
Calcular el valor de R.
Solución:
Solución:

a) De la gráfica se tiene que es el caso de un inversor sumador.

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO i=i1+i2 V 2−0 V 1−0 0−Vs 10K 20k 5K + = VS
UNIVERSIDAD NACIONAL DEL CALLAO i=i1+i2 V 2−0 V 1−0 0−Vs 10K 20k 5K + = VS
i=i1+i2
i=i1+i2
V 2−0 V 1−0 0−Vs 10K 20k 5K + =
V 2−0
V 1−0
0−Vs
10K
20k
5K
+
=

VS=−2V 14V

UNIVERSIDAD NACIONAL DEL CALLAO i=i1+i2 V 2−0 V 1−0 0−Vs 10K 20k 5K + = VS

b) El valor de la resistencia conectada a la entrada no inversora no afecta al funcionamiento del circuito por lo que puede tomar cualquier valor.

2.- Dado del circuito de la figura siguiente calcular la relación de rechazo de modo común CMRR en decibelios.

UNIVERSIDAD NACIONAL DEL CALLAO i=i1+i2 V 2−0 V 1−0 0−Vs 10K 20k 5K + = VS
Solución 21
Solución
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO Por formula La definición la relación de rechazo de modo común en

Por formula La definición la relación de rechazo de modo común en dB es :

CMRR dB=20log ( Ad Ac )

¿

Necitamos conocer los valores de Ad y Ac. Como en este caso R4 es diferente a R3 y

R2 es diferente a R1 tendremos que aplicar la formula.

) (

) ) V 1R2 R1 V 0

R4

R3

0= ( 1+ R2 R1

 

v

R2

=

47

=10

R1

4.7

R 4

=

42.9

=11

R3

3.9

v

 

v1+v2

 

vc=

 
 

2

Sumando i y ii

 

vd+2vc=2v1

v

1=vc+ vd

 

2

Restando i y ii

 
 

2vcvd=2v 2

11

( 1+ R4 R3

Reemplazando en la ecuación anterior.

0=(1+10) ( 1+11 ) v 110v 2=10.083v 110 v2

Se sabe que un amplificador operacional:

vd=v 1v2……i

2vc=v1+v2…….ii

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

  • v 2=vcvd

2

UNIVERSIDAD NACIONAL DEL CALLAO v 2 = vc − 2 Reemplazando v1 y v2 en v0

Reemplazando v1 y v2 en v0

  • v 0=10.83 ( vc+

    • 2 ) 10 ( vc

vd

  • 2 ) =10.04vd+0.083 vc

vd

Si comparamos esta última ecuación con la ecuación de un amplificador real:

  • v 0=Ad x Vd+ Ac xVc

Se concluye que Ad=10.04 y Ac=0.083 con lo cual

CMRR dB=20log (

¿

  • 10.04 0.083 ) =41.65 dB

3.- Hallar la relación entre v1 y v2

UNIVERSIDAD NACIONAL DEL CALLAO v 2 = vc − 2 Reemplazando v1 y v2 en v0

EN LA PRIMERA ETAPA PRIMERO i1=I2

0.60 = 0V 1

1 K

3 K

DESPEJAMOS V1

V 1=1.8……….(1)

EN LA SEGUNDA ETAPA I3+I4=I5

0.50 + 1.80 = 0V 2

1 K

2 K

2K

DESPEJAMOS V2

v 2=−2.8……….(2)

21
21

UNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAO  <a href=https://www.youtube.com/watch?v=myzQZKGR0Wc  http://es.slideshare.net/AnaCegarra/amplificadores-diferenciales- y-en-cascada 21 " id="pdf-obj-47-5" src="pdf-obj-47-5.jpg">
21
21