You are on page 1of 7

CURSO

II

Circuitos Digitales

INFORME

PREVIO 7

ALUMNO
RAUL J.

OSORIO CASTRO

CODIGO

13190156

ESPECIALIDAD
Electrnica

Ingeniera

PROFESOR

Oscar Casimiro

CICLO

2016-I

III. CUESTIONARIO PREVIO:


1. ANALICE TERICAMENTE LOS CIRCUITOS MOSTRADOS EN LAS
FIGURAS (A1) , (A2) Y EL DEL PROBLEMA (B1)
A) Anlisis de circuitos secuenciales sncronos.
A1. Mquinas de Mealy
Analice en forma terica el siguiente circuito:

Como se puede observar, es un sistema con una sola entrada (X) y salida
(Z), y dos flip-flops de tipo D activos en el flanco de subida. Adems, se
puede ver que la salida es funcin de la entrada (X) y de las salidas de los
flip-flops (estado), por lo tanto, la realizacin de este circuito responde a una
mquina de Mealy.
Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops
Por simple inspeccin del circuito se puede verificar que :

D1=x y 1 + x y 2
D 2=x y 1
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los
flip-flops Q(t+1)

Y 1=x y 1 + x y 2

Y 2=x y 1
c) La funcin lgica de salida del sistema.

z=x y 1 y 2
d) La tabla de transiciones o de estados codificada.
Y1Y2/Z
:
Y1 Y2
0

X
0

00/
0
00/
0
00/
0
00/
1

01/
0
11/
0
10/
0
10/
0

e) Representar el diagrama de estados o grafo de comportamiento del


sistema a partir de la tabla de estados.

B) Sntesis de circuitos secuenciales sncronos.


Los pasos a seguir son prcticamente los mismos que los del proceso de
anlisis, pero en sentido inverso. De forma resumida estos pasos son:
- Planteamiento del problema.
- Obtencin del diagrama de estados.
- Obtencin de la tabla de estados o transiciones inicial.
- Minimizacin de la tabla de estados.
- Asignacin de estados y obtencin de la tabla de estados o transiciones
codificada.
- Obtencin de las ecuaciones de salida del sistema.
- Obtencin de las tablas de excitacin y ecuaciones de entrada de cada flipflop del circuito.
- Implementacin del circuito.
- Inclusin de los circuitos de control de las entradas asncronas para
asegurar que, al alimentar el circuito, ste se site en el estado inicial del
diagrama de estados.
Analice en forma terica el circuito de la figura. Como se puede observar, es
un circuito de una sola entrada (x), tres flip-flops de tipo D y una salida que
depende nicamente de las salidas de los flip flops, por tanto, se trata de un
autmata de Moore.

Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops

D1=x y 1 y 3+ x y 2 y 3
D 2=x y 1 y 3+ y 1 y 2
D3=x y1 y 2 y 3
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los
flip-flops Q(t+1)

Y 1=x y 1 y 3+ x y 2 y3
Y 2=x y 1 y 3+ y 1 y 2
Y 3=x y 1 y 2 y 3
c) La funcin lgica de salida del sistema.

z= y 1 y2 y 3
d) La tabla de transiciones o de estados codificada.

Y1

Y2

Y3

y1

X
=0
y2

Es
t.
A

X
=0
A

X
=1
D

y3

y1

X
=1
y2

y3

Reduciendo estados:

e) Representar el diagrama de estados o grafo de comportamiento del


sistema a partir de la tabla de estados.