You are on page 1of 3

Polarizacin del FET en DC

Ibarra Lenin, Vinueza Salom

Ingeniera Elctrica y Electrnica, Escuela Politcnica Nacional


Dispositivos Electrnicos
Quito, Ecuador

yaritza.vinueza@epn.edu.ec

lenin.ibarra@epn.edu.ec

I. POLARIZACIN DE LOS FET Recuerde que los capacitores de acoplamiento son


circuitos abiertos para el anlisis de cd; entonces el
Para el transistor de efecto de campo, la relacin entre equivalente del circuito para cd es:
las cantidades de entrada y salida es no lineal debido al
trmino al cuadrado en la ecuacin de Shockley.

La solucin de cd de redes con BJT y FET es la


solucin de ecuaciones simultneas establecidas por el
dispositivo y la red. La solucin se obtiene utilizando un
mtodo matemtico o grfico.

A. Relacin Generales

Las relaciones generales que se pueden aplicar al


anlisis de cd de todos los amplificadores de FET son:
Fig. 2 Red para el anlisis DC.[1]

Del anlisis del circuito por mallas se obtiene las siguientes


La ecuacin de Shockley se aplica a los JFET, a los expresiones de polarizacin:
MOSFET tipo empobrecimiento y a los MESFET para
relacionar sus cantidades de entrada y salida:

Para los MOSFET tipo enriquecimiento y los


MESFET, la siguiente ecuacin es aplicable:

II. CONFIGURACIONES

A. Configuracin de Polarizacin Fija

B. Configuracin de Autopolarizacin

Elimina la necesidad de dos fuentes de cd. El voltaje


de control de la compuerta a la fuente ahora lo determina
el voltaje a travs de un resistor Rs.

Fig. 1 Configuracin de polarizacin fija.[1]


C. Polarizacin por medio del Divisor de voltaje

La fig. 5 muestra un JFET canal-N polarizado con


divisor de voltaje. El voltaje en la Fuente del JFET debe
ser ms positivo que el voltaje en la Compuerta para
mantener la juntura Compuerta-Fuente polarizada
inversamente.
Fig. 3 Configuracin de autopolarizacin de JFET.[1]

Para el anlisis de cd, los capacitores pueden ser


reemplazados por circuitos abiertos y el resistor RG por
un equivalente de cortocircuito, puesto que IG = 0. El
resultado es la red de la Fig 4.

Fig. 5 Configuracin de polarizacin por medio del divisor de


voltaje [2]

Fig. 4 Anlisis DC de la configuracin de autopolarizacin.[1]

Del correspondiente anlisis mediante nodos y mallas


se determina las siguientes expresiones de polarizacin:
Fig. 6 Red de la figura 5 redibujada para el anlisis de DC. [1]

La red de la figura 5 se dibuj de nuevo en la figura 6


para el anlisis de DC. la fuente VDD se dividi en dos
De la expresin anterior, resolviendo el cuadrado, se
fuentes equivalentes para separar an ms las regiones de
resuelve la siguiente ecuacin:
entrada y salida de la red. Como IG=0, la ley de las
corrientes de Kirchhoff requiere que y se puede utilizar el
Y de esta manera se encuentra matemticamente el
circuito equivalente en serie que aparece a la izquierda de
valor de ID
la figura para determinar el valor del VG.
Para el mtodo grfico se debe trazar una lnea recta,
El voltaje en la Fuente es
que interseque a la curva caracterstica del dispositivo; y
se utiliza valores quiescentes de ID y VGS para encontrar las Si IG = 0 entonces I1 = I2, el voltaje de la Compuerta
dems cantidades de inters. Tomando siguientes est determinado por las resistencias R1 y R2 como se
consideraciones: expresa en la siguiente ecuacin usando la relacin del
1. Si ID=0, entonces VGS=0; divisor de voltaje
2. Para el Segundo punto, se supone que:

Entonces: Al aplicar la ley de voltajes de Kirchhoff en el


sentido de las manecillas del reloj a la malla indicada de
la figura 6 obtenemos
Para los dems valores del circuitos se realiza un
anlisis por mallas y obtenemos:
[2] C. Novillo, Dispositivos electrnicos: Transistores efecto de
Sustituyendo tenemos campo (FETs), 1st ed., Ecuador, 1987.
[3] T.L. Floyd, Dispositivos Electrnicos, 8th ed., Ed. Pearson
Educacin, Mxico 2008.

VGS es el voltaje compuerta a fuente e ID es la


corriente de drenaje. La ecuacin anterior es la llamada
ecuacin de la recta de carga. Por lo tanto

D. Configuracin en compuerta comn

En la configuracin siguiente la terminal de la


compuerta est en contacto a tierra y la seal de entrada
que por lo general se aplica a la terminal fuente, as como
la seal obtenida en la terminal de drenaje,como se
muestra en la figura 7a. Tambin puede dibujar la red
como se muestra en la figura 7b.

Fig. 7 Dos versiones de la configuracin en compuerta comn. [1]

Fig. 8 Determinacin de la ecuacin de red para la configuracin


de la figura 7. [1]

Al aplicar la ley de voltajes de Kirchhoff en la direccin


que muestra la figura 8 resultar

Por lo tanto

REFERENCIAS

[1] R.L. Boylestad and L. Nashelsky, Electrnica: Teora de


Circuitos y Dispositivos Electrnicos, 10th ed, Ed. Pearson
Educacin, Mxico 2009.

You might also like