You are on page 1of 584

Universidad de Costa Rica

Facultad de Ingeniera
Escuela de Ingeniera Elctrica

IE 0502 Proyecto Elctrico

PUESTA EN MARCHA DE LA PROTECCIN


DE IMPEDANCIA ABB REL 670

Por:

JAIRO QUIRS TORTS

Ciudad Universitaria Rodrigo Facio


Julio del 2008
PUESTA EN MARCHA DE LA PROTECCIN
DE IMPEDANCIA ABB REL 670

Por:
JAIRO QUIRS TORTS

Sometido a la Escuela de Ingeniera Elctrica


de la Facultad de Ingeniera
de la Universidad de Costa Rica
como requisito parcial para optar por el grado de:

BACHILLER EN INGENIERA ELCTRICA

Aprobado por el Tribunal:

_________________________________
Ing. Jeffrey Cordero Leitn
Profesor Gua

_________________________________ _________________________________
Dr. Eddie A. Araya Padilla Ing. Carlos Eduardo Muoz Vega
Profesor lector Profesor lector

ii
DEDICATORIA

Primero que todo quiero dedicar este logro a Dios, quien me da la fuerza da a da

para avanzar en mis quehaceres universitarios y me otorga a m y a mis padres la salud

necesaria para llevar a cabo las tareas cotidianas y as poder alcanzar esta meta.

Quiero dedicar este logro a mi familia entera. Esta meta es fruto del esfuerzo que

han hecho durante este tiempo para darme el estudio a m y a mis hermanos, aprovecho

para decirles que aqu est el fruto de todo ese sacrificio que se hizo al estar tan lejos

durante este largo tiempo.

A una persona que jams se me puede olvidar por todo lo que ha significado para

m, le dedico este logro a m novia a quien le otorgo crdito de esta meta alcanzada.

Esta meta es dedicada a mis compaeros que por miedo a no mencionar a alguien

me limito a decirles a todos que muchas gracias por esas horas de estudio que realizamos

juntos.

Al personal del rea de proteccin y Medicin Central quienes me han ayudado de

gran manera con este trabajo y me dieron la confianza necesaria para sacar adelante este

trabajo, a don Rolando, a Jeffrey y a todos los del laboratorio.

A todos los profesores que de una u otra manera me han ayudado, de modo que han

dado lo mejor de ellos para as transmitir su conocimiento a las futuras generaciones.

iii
RECONOCIMIENTOS

Ante todo el primer reconocimiento es para Dios que me ha dado la salud a m y a

mis padres.

Al Ingeniero Jeffrey Cordero Leitn, por todo el apoyo que me dio, por las

enseanzas, el conocimiento transmitido, la perseverancia, en fin demasiadas gracias

Jeffrey. Agradecerle al Dr. Eddie Araya Padilla por las observaciones realizadas durante mi

carrera universitaria y durante este proyecto, as como por el apoyo da a da. Le agradezco

de gran manera al Ingeniero Carlos Eduardo Muoz Vega, quin realiz observaciones de

gran ayuda para la comprensin de muchos detalles, en fin gracias por la ayuda realizada en

este trabajo a todos aquellos que de una u otra manera me ayudaron.

A todo el personal del rea de Proteccin y Medicin de la regin Central, quienes

me ayudaron en la puesta en marcha de la proteccin, Eduardo, Nelson, Gabino, Randall,

Esteban, Javier, Richard, Edwin, Jeffrey, Miguel, Andrs, Josu y de gran manera le

agradezco a don Rolando lvarez por el apoyo y la confianza depositada en mi persona.

En general reconozco parte de este trabajo a todas aquellas personas que de una u

otra manera me ayudaron en alcanzar la meta propuesta desde mi llegada a San Jos.

iv
NDICE GENERAL

NDICE DE FIGURAS....................................................................................x
NDICE DE TABLAS...................................................................................xix
NOMENCLATURA................................................................................... xxiii
RESUMEN....................................................................................................xxv
CAPTULO 1: Introduccin ...........................................................................1
1.1 Descripcin del trabajo ...........................................................................................1
1.2 Justificacin y factibilidad del problema ................................................................3
1.3 Objetivos.................................................................................................................6
1.3.1 Objetivo general..............................................................................................6
1.3.2 Objetivos especficos ......................................................................................6
1.4 Metodologa ............................................................................................................8
CAPTULO 2: Desarrollo terico ................................................................10
2.1 Proteccin de impedancia ABB...........................................................................10
2.2 Lneas de transmisin y grados de criticidad........................................................16
2.2.1 Funciones a implementar de acuerdo a la criticidad de una lnea ................18
2.3 Particularidades en el Sistema Elctrico Nacional que afectan el operar del rel de
distancia.. ..............................................................................................................................20
2.3.1 Particularidades en el diseo de las lneas que afectan la funcin de
impedancia ....................................................................................................................20
2.3.2 Particularidades del diseo y operacin de la subestacin que influyen en los
parmetros del rel de distancia....................................................................................28
2.3.3 Particularidades del Sistema Elctrico de Potencia que afectan la funcin de
impedancia ....................................................................................................................33
2.3.4 Particularidades de medicin que afectan el rel de impedancia..................34
2.4 Colima La Caja, lnea en la cual se implementar el rel..................................36
CAPTULO 3: Anlisis de la lgica combinacional de operacin ............40
3.1 Lgica combinacional de los grupos funcionales I_AI y U_AI ...........................42
3.1.1 Matriz de seales para entradas analgicas ..................................................42
3.2 Lgica combinacional del grupo funcional IMP_PROT ......................................45
3.2.1 Selector de Direccin....................................................................................46
3.2.2 Selector de fase con discriminacin de carga (load encroachment).............48
3.2.3 Deteccin de oscilacin de potencia.............................................................66
3.2.4 Zonas de medicin de distancia, caracterstica cuadrilateral........................71
3.2.5 Lgica de la funcin cierre en falla (switch on to fault), basada en corriente y
tensin.......................................................................................................................83

v
3.2.6 Bloque funcional OR ....................................................................................90
3.2.7 Bloque funcional de la compuerta controlable .............................................92
3.2.8 Bloque funcional del temporizador...............................................................93
3.2.9 Localizador de fallas.....................................................................................94
3.2.10 Proteccin contra deslizamiento de polo ......................................................97
3.3 Lgica combinacional del grupo funcional IMP_COM .....................................103
3.3.1 Compuerta AND .........................................................................................103
3.3.2 Lgica de corriente en reversa y funcin por alimentador dbil en un
extremo (weak end infeed) para comunicacin de una sola fase ................................105
3.3.3 Lgica del esquema de comunicacin de una sola fase para la proteccin de
distancia.. ....................................................................................................................115
3.4 Lgica combinacional del grupo funcional I_PROT..........................................131
3.4.1 Proteccin instantnea de sobrecorriente de fase .......................................131
3.4.2 Proteccin de sobrecorriente de fase de tiempo inverso.............................134
3.4.3 Proteccin trmica de sobrecarga ...............................................................139
3.4.4 Proteccin instantnea de sobrecorriente a tierra .......................................142
3.4.5 Proteccin de sobrecorriente a tierra de tiempo inverso.............................144
3.4.6 Vigilancia de ruptura del conductor............................................................154
3.5 Lgica combinacional del grupo funcional EF_COM........................................157
3.5.1 Lgica de comunicacin para proteccin de fallas a tierra.........................158
3.5.2 Lgica de corriente inversa y funcin por alimentador dbil en un extremo
(weak end infeed, WEI) para proteccin de falla a tierra............................................163
3.6 Lgica combinacional del grupo funcional U_PROT ........................................168
3.6.1 Supervisin de disparo trmico de potencial ..............................................168
3.6.2 Proteccin de sobretensin con retardo ......................................................175
3.6.3 Proteccin de bajatensin con retardo ........................................................180
3.6.4 Supervisin de la prdida de tensin ..........................................................184
3.7 Lgica combinacional del grupo funcional CB_TR ...........................................187
3.7.1 Primer lgica de disparo del interruptor .....................................................188
3.7.2 Lgica final de disparo del interruptor .......................................................191
3.7.3 Supervisin del canal de disparo ................................................................198
3.8 Lgica combinacional del grupo funcional CB_AR...........................................199
3.8.1 Primer lgica de cierre del interruptor........................................................200
3.8.2 Lgica final de recierre del interruptor .......................................................200
3.8.3 Supervisin de sincronismo y energizacin................................................215
3.9 Lgica combinacional del grupo funcional CB_BF ...........................................231
3.9.1 Proteccin de falla de interruptor................................................................232
3.9.2 Proteccin discrepancia de fase ..................................................................237
3.10 Lgica combinacional del grupo funcional MEASURE ....................................243
3.11 Lgica combinacional del grupo funcional LOGIC ...........................................255
3.12 Lgica combinacional del grupo funcional VIO_BI ..........................................258
3.13 Lgica combinacional del grupo funcional VIO_BO.........................................260
3.14 Lgica combinacional del grupo funcional DREP_AI y DREP_BI...................262
vi
3.15 Lgica combinacional del grupo funcional COMMON .....................................269
3.15.1 Activacin de los grupos.............................................................................269
3.15.2 Interfaz local de la Mquina con el Humano..............................................272
3.15.3 Seal de error interno..................................................................................275
3.15.4 Temporizador..............................................................................................278
3.15.5 Funcionalidad en modo de prueba ..............................................................278
3.15.6 Seales fijadas.............................................................................................280
CAPTULO 4: Anlisis de los ajustes del rel...........................................282
4.1 Ajustes de los grupos funcionales I_AI y U_AI .................................................283
4.1.1 Matriz de seales para entradas analgicas ................................................283
4.2 Ajustes del grupo funcional IMP_PROT............................................................284
4.2.1 Selector de Direccin..................................................................................284
4.2.2 Selector de fase con discriminacin de carga (load encroachment)...........286
4.2.3 Deteccin de oscilacin de potencia...........................................................288
4.2.4 Zonas de medicin de distancia, caracterstica cuadrilateral......................290
4.2.5 Lgica de la funcin cierre en falla (switch on to fault), basada en corriente y
tensin.....................................................................................................................292
4.2.6 Bloque funcional de la compuerta controlable ...........................................294
4.2.7 Localizador de fallas...................................................................................294
4.2.8 Proteccin contra deslizamiento de polo ....................................................297
4.3 Ajustes del grupo funcional IMP_COM.............................................................298
4.3.1 Lgica de corriente en reversa y funcin por alimentador dbil en un
extremo (weak end infeed, WEI) para comunicacin de una sola fase.......................298
4.3.2 Lgica del esquema de comunicacin de una sola fase para la proteccin de
distancia.. ....................................................................................................................300
4.4 Ajustes del grupo funcional I_PROT..................................................................301
4.4.1 Proteccin instantnea de sobrecorriente de fase .......................................301
4.4.2 Proteccin de sobrecorriente de fase de tiempo inverso.............................302
4.4.3 Proteccin trmica de sobrecarga ...............................................................305
4.4.4 Proteccin instantnea de sobrecorriente a tierra .......................................306
4.4.5 Proteccin de sobrecorriente a tierra de tiempo inverso.............................306
4.4.6 Vigilancia de ruptura del conductor............................................................310
4.5 Ajustes del grupo funcional EF_COM ...............................................................311
4.5.1 Lgica de comunicacin para proteccin de fallas a tierra.........................311
4.5.2 Lgica de corriente en reversa y funcin por alimentador dbil en un
extremo (weak end infeed, WEI) para proteccin de falla a tierra .............................312
4.6 Ajustes del grupo funcional U_PROT ................................................................312
4.6.1 Supervisin de disparo trmico de potencial ..............................................313
4.6.2 Proteccin de sobretensin con retardo ......................................................314
4.6.3 Proteccin de subtensin con retardo .........................................................315
4.6.4 Supervisin de la prdida de tensin ..........................................................317
4.7 Ajustes del grupo funcional CB_TR...................................................................317
vii
4.7.1 Primer lgica de disparo del interruptor .....................................................317
4.7.2 Lgica final de disparo del interruptor .......................................................318
4.7.3 Supervisin del canal de disparo ................................................................318
4.8 Ajustes del grupo funcional CB_AR ..................................................................319
4.8.1 Primer lgica de recierre del interruptor.....................................................319
4.8.2 Lgica final de recierre del interruptor .......................................................319
4.8.3 Supervisin de sincronismo y energizacin................................................321
4.9 Ajustes del grupo funcional CB_BF...................................................................326
4.9.1 Proteccin de falla de interruptor................................................................326
4.9.2 Proteccin discrepancia de fase ..................................................................327
4.10 Ajustes del grupo funcional MEASURE ............................................................328
4.11 Ajustes del grupo funcional VIO_BI y VIO_BO ...............................................332
4.12 Ajustes del grupo funcional DREP_AI y DREP_BI ..........................................333
4.13 Ajustes del grupo funcional COMMON.............................................................335
4.13.1 Activacin de los grupos.............................................................................335
4.13.2 Ajustes posibles a los LEDs........................................................................336
4.13.3 Temporizador..............................................................................................337
4.14 Algunos otros ajustes en el PCM 600.................................................................338
CAPTULO 5: Anlisis final del comportamiento del rel ABB REL 670 y
puesta en marcha en la lnea Colima La Caja........................................341
5.1 Adaptacin de los ajustes de las zonas de impedancia para el REL 670............343
5.2 Pruebas realizadas a los rels del laboratorio .....................................................348
5.3 Pruebas realizadas al rel REL 670 ....................................................................349
5.3.1 Prueba a la lgica de supervisin del canal de disparo...............................349
5.3.2 Prueba a la lgica de disparo trmico de potencial.....................................350
5.3.3 Prueba a la lgica de proteccin de sobrecorriente de emergencia (ANSI
51N/67N) ....................................................................................................................353
5.3.4 Prueba a la lgica de falla de interruptor (ANSI 50BF) .............................358
5.3.5 Prueba a la lgica de recierre de lnea (ANSI 79) ......................................363
5.3.6 Prueba a la lgica de cierre en falla (ANSI 50HS) .....................................374
5.3.7 Prueba a la lgica de impedancia (ANSI 21) y teleproteccin (ANSI 85) .387
5.3.8 Prueba final para la puesta en marcha: Anlisis comparativo del rel ante
una falla real................................................................................................................410
5.4 Implementacin y montaje del rel ABB REL 670 en la lnea Colima La
Caja. ............................................................................................................................418
CAPTULO 6: Conclusiones y recomendaciones .....................................423
6.1 Conclusiones.......................................................................................................423
6.2 Recomendaciones ...............................................................................................436
BIBLIOGRAFA..........................................................................................448
APNDICES.................................................................................................451

viii
A.1 Compuertas controlables GT .......................................................................................451
A.2 Manual de puesta en marcha para el personal tcnico del rea de Proteccin y
Medicin del ICE................................................................................................................455
ANEXOS .......................................................................................................485

ix
NDICE DE FIGURAS

Figura 2.1 Caractersticas de operacin (a) Mho (b) Cuadrilateral [14]...........................11


Figura 2.2 Lnea de transmisin de doble circuito, Colima San Miguel ......................22
Figura 2.3 Doble circuito con lneas en servicio [8].........................................................24
Figura 2.4 Doble circuito con lneas fuera de servicio y aterrizadas [8] ..........................24
Figura 2.5 Doble circuito con lneas fuera de servicio y sin aterrizadas [8].....................25
Figura 2.6 Esquema de conexin de dos rels y con una barra dbil ...............................26
Figura 2.7 Caracterstica de las zonas de medicin con discriminacin de carga (load
encroachment) [8].............................................................................................................27
Figura 2.8 Interruptor monopolar en la subestacin San Miguel......................................30
Figura 2.9 Interruptor tripolar en la subestacin Colima..................................................30
Figura 2.10 Caracterstica de operacin de la funcin PSD [9]........................................34
Figura 2.11 Mdulo de lnea de transmisin Colima La Caja, circuito simple .............37
Figura 3.1 Bloque funcional con el detalle de cada nombre.............................................40
Figura 3.2 Bloques funcionales SMAI (PR) .....................................................................43
Figura 3.3 Bloque funcional ZDRDIR (ZD) ....................................................................47
Figura 3.4 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas de fase a
tierra ..................................................................................................................................52
Figura 3.5 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas de fase a
fase ....................................................................................................................................53
Figura 3.6 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas trifsicas
..........................................................................................................................................55
Figura 3.7 Caracterstica de discriminacin de carga (load encroachment).....................56
Figura 3.8 Diferencias en la caractersticas de operacin cuando la funcin
discriminacin de carga (load encroachment) se activa ...................................................57
Figura 3.9 Caracterstica de operacin con direccionalidad hacia delante cuando la
funcin discriminacin de carga (load encroachment) se encuentra activada para fallas
monofsicas y bifsicas ....................................................................................................58
Figura 3.10 Caracterstica de operacin con direccionalidad hacia delante cuando la
funcin discriminacin de carga (load encroachment) se encuentra activada y para fallas
trifsicas ............................................................................................................................59

x
Figura 3.11 Condiciones para la operacin de fase a fase y fase a tierra (Criterio de la
corriente residual) .............................................................................................................60
Figura 3.12 Composicin de seal de seleccin de fase no direccional ...........................61
Figura 3.13 Composicin de la seleccin de fase para direccionalidad hacia atrs .........62
Figura 3.14 Composicin de la seleccin de fase para direccionalidad hacia adelante....63
Figura 3.15 Bloque funcional FDPSPDIS_21 (PHS) .......................................................64
Figura 3.16 Deteccin de la oscilacin de potencia en la fase L1 ....................................67
Figura 3.17 Detencin de oscilacin de potencia para los modos de operacin 1 de 3 o 2
de 3....................................................................................................................................67
Figura 3.18 Bloque funcional simplificado de la funcin PSD ........................................68
Figura 3.19 Bloque funcional ZMRPSB_78 (PSD)..........................................................69
Figura 3.20 Caracterstica para la medicin de los lazos fase a tierra ..............................73
Figura 3.21 Caracterstica para la medicin de los lazos fase a fase ................................74
Figura 3.22 Modelo del lazo en falla ................................................................................75
Figura 3.23 Condicionamiento del grupo funcional de la seal de entrada STCND........79
Figura 3.24 Composicin de las seales de inicio para la operacin no direccional........79
Figura 3.25 Composicin de las seales de inicio para la operacin direccional.............80
Figura 3.26 Lgica de disparo de la proteccin de impedancia........................................81
Figura 3.27 Bloque funcional ZMQPDIS (ZM) ...............................................................81
Figura 3.28 Diagrama simplificado de la funcin SOTF, basada en la corriente y tensin
..........................................................................................................................................86
Figura 3.29 Bloque funcional ZCVPSOF (SFV)..............................................................87
Figura 3.30 Lgica adicional a la funcin SOTF..............................................................89
Figura 3.31 Bloque funcional OR.....................................................................................91
Figura 3.32 Bloque funcional GT .....................................................................................92
Figura 3.33 Bloque funcional de temporizador (TM).......................................................93
Figura 3.34 Bloque funcional LMBRFLO (FLO) ............................................................96
Figura 3.35 Movimiento en el diagrama de impedancia ..................................................99
Figura 3.36 Diagrama simplificado de la funcin PSP...................................................100
Figura 3.37 Bloque funcional PSPPAM_78 (PSP).........................................................101
Figura 3.38 Bloque funcional AND................................................................................104
xi
Figura 3.39 Lgica de corriente en direccin hacia atrs ...............................................106
Figura 3.40 Lgica WEI .................................................................................................107
Figura 3.41 Diagrama simplificado de parte del disparo de la lgica WEI....................108
Figura 3.42 Bloque funcional ZC1WPSCH_85 (ZC1W) ...............................................109
Figura 3.43 Primer lgica adicional a la funcin ZC1W ................................................112
Figura 3.44 Segunda lgica adicional a la funcin ZC1W .............................................113
Figura 3.45 Diagrama de las zonas de operacin para el uso de la teleproteccin.........117
Figura 3.46 Lgica bsica para envi de seal de disparo en una fase para esquema de
bloqueo............................................................................................................................119
Figura 3.47 Lgica bsica para envi de seal de disparo en una fase para esquema
permisivo de subalcance .................................................................................................120
Figura 3.48 Diagrama simplificado por fase de la funcin de teleproteccin ................124
Figura 3.49 Bloque funcional ZC1PPSCH_85 (ZC1P) ..................................................125
Figura 3.50 Lgica adicional a la funcin de teleproteccin con esquema POTT .........127
Figura 3.51 Lgica adicional a la funcin de teleproteccin con esquema PUTT .........128
Figura 3.52 Lgica adicional a la funcin ZC1P de recepcin y envo de la seal de
teleproteccin..................................................................................................................130
Figura 3.53 Bloque funcional PHPIOC_50 (IOC)..........................................................132
Figura 3.54 Bloque funcional OC4PTOC_51_67 (TOC) ...............................................136
Figura 3.55 Lgica simplificada de la funcin THL .....................................................140
Figura 3.56 Bloque funcional LPTTR_26 (THL)...........................................................141
Figura 3.57 Bloque funcional EFPIOC_50N (IEF) ........................................................143
Figura 3.58 Lgica simplificada para sobrecorriente a tierra del modo x (x=1, 2, 3, 4) 147
Figura 3.59 Lgica simplificada para supervisin direccional del elemento con
comparador direccional integrado ..................................................................................148
Figura 3.60 Lgica simplificada para caracterstica de bloqueo por segunda armnica y
bloqueo para caractersticas con transformadores en paralelo........................................149
Figura 3.61 Lgica simplificada para SOTF y caractersticas de bajo-tiempo...............150
Figura 3.62 Lgica simplificada del bloque EF4PTOC_51N67N (TEF) .......................151
Figura 3.63 Bloque funcional EF4PTOC_51N67N (TEF) .............................................152
Figura 3.64 Lgica simplificada del bloque BRCPTOC_46 (BRC) ..............................156

xii
Figura 3.65 Bloque funcional BRCPTOC_46 (BRC) ....................................................156
Figura 3.66 Lgica simplificada para esquema de bloqueo............................................160
Figura 3.67 Lgica simplificada para esquema permisivo de subalcance y sobrealcance
........................................................................................................................................161
Figura 3.68 Lgica simplificada para esquema de desbloqueo ......................................161
Figura 3.69 Bloque funcional ECPSCH_85 (EFC) ........................................................162
Figura 3.70 Diagrama de conexin para doble circuito..................................................164
Figura 3.71 Lgica simplificada para la funcin corriente inversa ................................165
Figura 3.72 Lgica simplificada para la funcin WEI-echo...........................................165
Figura 3.73 Lgica simplificada para el disparo de la funcin WEI ..............................166
Figura 3.74 Bloque funcional ECRWPSCH_85 (EFCA) ...............................................166
Figura 3.75 Lgica simplificada para la funcin supervisin de medicin de potencial
(disparo trmico de potencial) ........................................................................................171
Figura 3.76 Bloque funcional SDDRFUF (FSD) ...........................................................174
Figura 3.77 Diagrama simplificado de la funcin TOV .................................................177
Figura 3.78 Bloque funcional OV2PTOV_59 (TOV) ....................................................178
Figura 3.79 Diagrama simplificado de la funcin TOV .................................................181
Figura 3.80 Bloque funcional UV2PTUV_27 (TUV) ....................................................182
Figura 3.81 Diagrama simplificado de la funcin LOV .................................................185
Figura 3.82 Bloque funcional LOVPTUV_27 (LOV)....................................................186
Figura 3.83 Lgica interna de la matriz de disparo ........................................................189
Figura 3.84 Bloque funcional TMAGGIO (TR).............................................................190
Figura 3.85 Diagrama simplificado de la lgica de disparo tripolar...............................192
Figura 3.86 Diagrama simplificado de la lgica de operacin trifsica .........................193
Figura 3.87 Diagrama simplificado de la lgica de una sola fase ..................................194
Figura 3.88 Diagrama simplificado de la lgica final de disparo ...................................195
Figura 3.89 Bloque funcional SMPPTRC_94 (TRP) .....................................................196
Figura 3.90 Lgica de supervisin del canal de disparo.................................................199
Figura 3.91 Lgica de recierre y condiciones para recierre............................................203
Figura 3.92 Forma de bloquear la funcin y seal para el tiempo Extend t1 .................204

xiii
Figura 3.93 Tiempo de recuperacin y tiempo de des habilitacin ................................206
Figura 3.94 Lgica del comando manual y de los contadores de operacin de la funcin
de recierre .......................................................................................................................207
Figura 3.95 Activacin de la seal UNSUCCL y recierre no exitoso ............................208
Figura 3.96 Procesamiento automtico para el recierre..................................................209
Figura 3.97 Falla monofsica, recierre monopolar exitoso.............................................210
Figura 3.98 Falla permanente, disparo tripolar, dos intentos de recierre........................210
Figura 3.99 Falla permanente monofsica, ajuste 1/2/3ph recierre monopolar..............211
Figura 3.100 Falla permanente monofsica. Ajuste 1ph + 3ph o 1/2ph + 3ph, dos
intentos de recierre..........................................................................................................211
Figura 3.101 Bloque funcional SMBRREC_79 (AR) ....................................................212
Figura 3.102 Diagrama funcional para la funcin de sincronizacin .............................218
Figura 3.103 Diagrama funcional para la funcin de synchrocheck...............................219
Figura 3.104 Esquema de doble barra con doble interruptor..........................................221
Figura 3.105 Esquema de doble barra con interruptor y medio.....................................222
Figura 3.106 Diagrama lgico de la seleccin de tensin para un circuito simple con
doble barra ......................................................................................................................225
Figura 3.107 Diagrama lgico simplificado de la seleccin de tensin en una barra de
interruptor y medio .........................................................................................................225
Figura 3.108 Diagrama lgico simplificado de la seleccin de tensin en el interruptor
compartido de barra de interruptor y medio ...................................................................226
Figura 3.109 Bloque funcional SESRSYN_25 (SYN) ...................................................227
Figura 3.110 Lgica simplificada de la funcin de redisparo por fase del 50BF (primera
etapa, disparo monopolar al interruptor en falla)............................................................233
Figura 3.111 Lgica por fase de la funcin de redisparo por falla de interruptor ..........234
Figura 3.112 Lgica simplificada de la funcin de disparo de respaldo local del 50BF
(segunda etapa, disparo tripolar a barra).........................................................................235
Figura 3.113 Bloque funcional CCRBRF_50BF (BFP) .................................................236
Figura 3.114 Lgica de deteccin externa de la discrepancia de fase ............................238
Figura 3.115 Seales de discrepancia de fase para la lgica interna ..............................239
Figura 3.116 Diagrama simplificado de la funcin discrepancia de fase, basado en los
contactos y la corriente ...................................................................................................240

xiv
Figura 3.117 Bloque funcional CCRPLD_52PD (PD) ...................................................241
Figura 3.118 Representacin de los lmites de operacin...............................................246
Figura 3.119 Bloque funcional CVMMXU (SVR) ........................................................246
Figura 3.120 Bloque funcional CMMXU (CP) ..............................................................248
Figura 3.121 Bloque funcional CMSQI (CSQ) ..............................................................249
Figura 3.122 Bloque funcional VMMXU (VP)..............................................................250
Figura 3.123 Bloque funcional VMSQI (VSQ)..............................................................251
Figura 3.124 Bloque funcional ETPMMTR (ETP) ........................................................253
Figura 3.125 Bloque funcional SMBI (SI) .....................................................................259
Figura 3.126 Bloque funcional SMBO (SO) ..................................................................261
Figura 3.127 Reporte de los disturbios en las funciones o en los bloques funcionales .264
Figura 3.128 Estructura del reporte del disturbio ...........................................................265
Figura 3.129 Entradas analgicas al bloque funcional AnRADR (DRA) ......................265
Figura 3.130 Bloque funcional RDRE (DRP) ................................................................266
Figura 3.131 Bloque funcional analgico AnRADR (DRA1-3) ....................................267
Figura 3.132 Bloque funcional binario BnRBDR (DRB1-6) .........................................268
Figura 3.133 Bloque funcional ACGR ...........................................................................271
Figura 3.134 Bloque funcional SGC...............................................................................271
Figura 3.135 Bloque funcional LHMI ............................................................................273
Figura 3.136 Bloque funcional HLED............................................................................274
Figura 3.137 Diagrama funcional IES ............................................................................277
Figura 3.138 Bloque funcional TIME.............................................................................278
Figura 3.139 Bloque funcional TEST.............................................................................279
Figura 3.140 Bloque funcional FIXD .............................................................................281
Figura 4.1 Ajuste del tipo de medicin fase-fase o fase-tierra para el funcionamiento del
rel ..................................................................................................................................283
Figura 4.2 Direccionalidad de medicin.........................................................................285
Figura 4.3 Sistema simplificado, parmetros a ajustar en la funcin localizador de fallas
........................................................................................................................................295
Figura 4.4 Caracterstica direccional de la funcin de sobrecorriente de fase................304

xv
Figura 4.5 Caracterstica direccional de la funcin de sobrecorriente a tierra................307
Figura 5.1 Parmetros de la lnea Colima La Caja en valores de secuencia positiva y
cero..................................................................................................................................342
Figura 5.2 Polgono fase a tierra del rel ABB REL 670 para la lnea Colima La Caja
........................................................................................................................................346
Figura 5.3 Polgono fase a tierra del rel SIEMENS 7SA511 para la lnea Colima La
Caja .................................................................................................................................346
Figura 5.4 Polgono fase a fase del rel ABB REL 670 para la lnea Colima La Caja347
Figura 5.5 Polgono fase a fase del rel SIEMENS 7SA511 para la lnea Colima La
Caja .................................................................................................................................347
Figura 5.6 Activacin y desactivacin de la seal de alarma por falla del canal de disparo
........................................................................................................................................350
Figura 5.7 Seal de disparo trmico de potencial activada y desactivada, funciones de
impedancia y sobrecorriente bloqueadas y desbloqueadas.............................................352
Figura 5.8 Operacin de las caracterstica inversa e instantnea de la funcin de
sobrecorriente de emergencia .........................................................................................356
Figura 5.9 Registro del evento del disparo por sobrecorriente, primera etapa primer caso
........................................................................................................................................357
Figura 5.10 Registro del evento del disparo por sobrecorriente, segundo etapa ............358
Figura 5.11 Disparo tripolar no ejecutado por falla interruptor, redisparo instantneo
(TRRETL) y disparo a la barra (TRBU).........................................................................359
Figura 5.12 Disparo tripolar no ejecutado, redisparo con retardo y disparo a barra por
falla de interruptor ..........................................................................................................362
Figura 5.13 Registro del evento del disparo por falla en el interruptor ..........................363
Figura 5.14 Recierre ejecutado y exitoso debido a falla monofsica momentnea ........365
Figura 5.15 Recierre no ejecutado, bloqueado debido a falla bifsica ...........................366
Figura 5.16 Primer recierre monofsico, disparo tripolar por recierre en falla ..............367
Figura 5.17 Primer recierre monofsico, segunda falla dentro del tiempo de recuperacin,
disparo tripolar por recierre en falla................................................................................369
Figura 5.18 Primer recierre monofsico, segunda falla fuera del tiempo de recuperacin,
se restablecen contadores................................................................................................370
Figura 5.19 Registro del recierre monopolar ..................................................................371
Figura 5.20 Seales lgicas del recierre monopolar .......................................................372

xvi
Figura 5.21 Registro de la falla tripolar, recierre bloqueado ..........................................373
Figura 5.22 Seales lgicas de la falla tripolar, recierre bloqueado ...............................373
Figura 5.23 Prueba para el tiempo de disparo instantneo de la funcin SOTF.............379
Figura 5.24 Prueba para el tiempo de disparo con retardo de 0,2 seg de la funcin SOTF
........................................................................................................................................380
Figura 5.25 Prueba para falla presente dentro de tSOTF, disparo por SOTF................381
Figura 5.26 Prueba para falla presente fuera de tSOTF, disparo de otras funcin .......382
Figura 5.27 Prueba para el tiempo de deteccin de lnea muerta tDLD, acta SOTF
(tiempo de lnea abierta > tDLD)....................................................................................383
Figura 5.28 Prueba para el tiempo de deteccin de lnea muerta tDLD, no acta SOTF
(tiempo de lnea abierta < tDLD)....................................................................................384
Figura 5.29 Prueba para el nivel de umbral de deteccin de lnea muerta, no acta SOTF
........................................................................................................................................385
Figura 5.30 Registro del cierre en falla, disparo por SOTF............................................386
Figura 5.31 Caractersticas ajustadas para la prueba del selector de fase.......................390
Figura 5.32 Registro del disparo con seleccin de fase (PHS MAYOR) para el punto 1
........................................................................................................................................391
Figura 5.33 Registro del disparo con seleccin de fase (PHS MAYOR) para el punto 2
........................................................................................................................................392
Figura 5.34 Registro del disparo sin seleccin de fase (PHS MENOR) para el punto 1392
Figura 5.35 Registro del disparo sin seleccin de fase (PHS MENOR) para el punto 2393
Figura 5.36 Diferentes tipos de fallas para los lazos monofsicos en el REL 670 .........395
Figura 5.37 Comprobacin de caracterstica de inclinacin hacia adentro e incorrecta
inclinacin descrita por la teora en los lazos monofsicos ............................................396
Figura 5.38 Detalle de la Figura 5.37 para comprobar la inclinacin del borde vertical en
los lazos monofsicos para la segunda zona ...................................................................397
Figura 5.39 Detalle para comprobar la inclinacin del borde vertical en los lazos
monofsicos para la primera zona ..................................................................................398
Figura 5.40 Registro del evento para falla monofsica en tercera zona en el REL 670 .399
Figura 5.41 Registro del evento para falla monofsica en segunda zona en el REL 670
........................................................................................................................................400
Figura 5.42 Registro del evento para falla monofsica en primera zona en el REL 670400
Figura 5.43 Diferentes tipos de fallas para el lazo bifsico en el REL 670....................403

xvii
Figura 5.44 Comprobacin de caracterstica vertical e incorrecta inclinacin descrita por
la teora en los lazos bifsicos.........................................................................................404
Figura 5.45 Detalle de la Figura 5.44 para comprobar la verticalidad del borde en los
lazos bifsicos para la segunda zona...............................................................................405
Figura 5.46 Detalle para comprobar la verticalidad del borde en los lazos bifsicos para
la primera zona................................................................................................................406
Figura 5.47 Disparo por operacin de la segunda zona, sin seal recibida de
teleproteccin..................................................................................................................407
Figura 5.48 Registro del disparo por operacin de la segunda zona, sin teleproteccin 408
Figura 5.49 Disparo por operacin de la teleproteccin .................................................409
Figura 5.50 Registro del disparo por operacin de la teleproteccin .............................410
Figura 5.51 Oscilografa de la falla real en el rel SIEMENS 7SA511..........................414
Figura 5.52 Oscilografa de la reproduccin de la falla en el REL 670..........................415
Figura 5.53 Registro de la falla real en el 7SA511 .........................................................416
Figura 5.54 Porcin del reporte del rel ABB REL 670 correspondiente a la reproduccin
de la falla real..................................................................................................................417
Figura 5.55 Localizacin de fallas del rel ABB REL 670 a partir del reporte..............418
Figura 5.56 REL 670 instalado en la subestacin Colima ..............................................422

xviii
NDICE DE TABLAS

Tabla 2.1 Funciones de la proteccin de distancia contra la criticidad de la lnea. ..........19


Tabla 2.2 Parmetros de la lnea Colima La Caja..........................................................39
Tabla 3.1 Entradas del bloque de procesamiento SMAI (PR) ..........................................44
Tabla 3.2 Salidas del bloque de procesamiento SMAI (PR) ............................................45
Tabla 3.3 Entradas del bloque de procesamiento ZDRDIR (ZD).....................................47
Tabla 3.4 Salidas del bloque de procesamiento ZDRDIR (ZD) .......................................48
Tabla 3.5 Entradas del bloque de procesamiento FDPSPDIS_21 (PHS) .........................64
Tabla 3.6 Salidas del bloque de procesamiento FDPSPDIS_21 (PHS)............................65
Tabla 3.7 Entradas del bloque de procesamiento ZMRPSB_78 (PSD)............................69
Tabla 3.8 Salidas del bloque de procesamiento ZMRPSB_78 (PSD) ..............................70
Tabla 3.9 Entradas del bloque de procesamiento ZMQPDIS (ZM) .................................82
Tabla 3.10 Salidas del bloque de procesamiento ZMQPDIS (ZM)..................................82
Tabla 3.11 Entradas del bloque de procesamiento ZCVPSOF (SFV) ..............................88
Tabla 3.12 Salidas del bloque de procesamiento ZCVPSOF (SFV) ................................88
Tabla 3.13 Entradas de la compuerta OR .........................................................................91
Tabla 3.14 Salidas de la compuerta OR............................................................................91
Tabla 3.15 Entradas de la compuerta lgica GT...............................................................92
Tabla 3.16 Salidas de la compuerta lgica GT ................................................................93
Tabla 3.17 Entradas del bloque temporizador ..................................................................94
Tabla 3.18 Salidas del boque temporizador......................................................................94
Tabla 3.19 Entradas del bloque de procesamiento LMBRFLO (FLO) ............................96
Tabla 3.20 Salidas del bloque de procesamiento LMBRFLO (FLO)...............................97
Tabla 3.21 Entradas del bloque de procesamiento PSPPAM_78 (PSP).........................101
Tabla 3.22 Salidas del bloque de procesamiento PSPPAM_78 (PSP) ...........................102
Tabla 3.23 Entradas de la compuerta AND ....................................................................104
Tabla 3.24 Salidas de la compuerta AND.......................................................................104
Tabla 3.25 Salidas del bloque de procesamiento ZC1WPSCH_85 (ZC1W)..................110
Tabla 3.26 Salidas del bloque de procesamiento ZC1WPSCH_85 (ZC1W)..................111

xix
Tabla 3.27 Entradas del bloque de procesamiento ZC1PPSCH_85 (ZC1P) ..................126
Tabla 3.28 Salidas del bloque de procesamiento ZC1PPSCH_85 (ZC1P).....................127
Tabla 3.29 Entradas del bloque de procesamiento PHPIOC_50 (IOC)..........................133
Tabla 3.30 Salidas del bloque de procesamiento PHPIOC_50 (IOC) ............................133
Tabla 3.31 Entradas del bloque de procesamiento OC4PTOC_51_67 (TOC) ...............137
Tabla 3.32 Salidas del bloque de procesamiento OC4PTOC_51_67 (TOC) .................138
Tabla 3.33 Entradas del bloque de procesamiento LPTTR_26 (THL)...........................141
Tabla 3.34 Salidas del bloque de procesamiento LPTTR_26 (THL) .............................142
Tabla 3.35 Entradas del bloque de procesamiento EFPIOC_50N (IEF) ........................144
Tabla 3.36 Salidas del bloque de procesamiento EFPIOC_50N (IEF)...........................144
Tabla 3.37 Entradas del bloque de procesamiento EF4PTOC_51N67N (TEF) .............153
Tabla 3.38 Salidas del bloque de procesamiento EF4PTOC_51N67N (TEF) ...............154
Tabla 3.39 Entradas del bloque de procesamiento BRCPTOC_46 (BRC).....................157
Tabla 3.40 Salidas del bloque de procesamiento BRCPTOC_46 (BRC) .......................157
Tabla 3.41 Entradas del bloque de procesamiento ECPSCH_85 (EFC) ........................162
Tabla 3.42 Salidas del bloque de procesamiento ECPSCH_85 (EFC)...........................163
Tabla 3.43 Entradas del bloque de procesamiento ECRWPSCH_85 (EFCA) ...............167
Tabla 3.44 Salidas del bloque de procesamiento ECRWPSCH_85 (EFCA) .................167
Tabla 3.45 Entradas del bloque de procesamiento SDDRFUF (FSD)............................174
Tabla 3.46 Salidas del bloque de procesamiento SDDRFUF (FSD) ..............................175
Tabla 3.47 Entradas del bloque de procesamiento OV2PTOV_59 (TOV) ....................179
Tabla 3.48 Salidas del bloque de procesamiento OV2PTOV_59 (TOV).......................179
Tabla 3.49 Entradas del bloque de procesamiento UV2PTUV_27 (TUV) ....................183
Tabla 3.50 Salidas del bloque de procesamiento UV2PTUV_27 (TUV).......................183
Tabla 3.51 Entradas del bloque de procesamiento LOVPTUV_27 (LOV) ....................186
Tabla 3.52 Salidas del bloque de procesamiento LOVPTUV_27 (LOV) ......................187
Tabla 3.53 Entradas del bloque de procesamiento TMAGGIO (TR).............................191
Tabla 3.54 Salidas del bloque de procesamiento TMAGGIO (TR) ...............................191
Tabla 3.55 Entradas del bloque de procesamiento SMPPTRC_94 (TRP)......................196
Tabla 3.56 Salidas del bloque de procesamiento SMPPTRC_94 (TRP) ........................197
xx
Tabla 3.57 Descripcin de los ajustes para la funcin de autorecierre...........................202
Tabla 3.58 Entradas del bloque de procesamiento SMBRREC_79 (AR) ......................213
Tabla 3.59 Salidas del bloque de procesamiento SMBRREC_79 (AR).........................214
Tabla 3.60 Entradas del bloque de procesamiento SESRSYN_25 (SYN) .....................228
Tabla 3.61 Salidas del bloque de procesamiento SESRSYN_25 (SYN)........................229
Tabla 3.62 Entradas del bloque de procesamiento CCRBRF_50BF (BFP) ...................236
Tabla 3.63 Salidas del bloque de procesamiento CCRBRF_50BF (BFP)......................237
Tabla 3.64 Entradas del bloque de procesamiento CCRPLD_52PD (PD) .....................242
Tabla 3.65 Salidas del bloque de procesamiento CCRPLD_52PD (PD) .......................242
Tabla 3.66 Entradas del bloque de procesamiento CVMMXU (SVR)...........................247
Tabla 3.67 Salidas del bloque de procesamiento CVMMXU (SVR) .............................247
Tabla 3.68 Entradas del bloque de procesamiento CMMXU (CP) ................................249
Tabla 3.69 Salidas del bloque de procesamiento CMMXU (CP)...................................249
Tabla 3.70 Entradas del bloque de procesamiento CMSQI (CSQ) ................................250
Tabla 3.71 Salidas del bloque de procesamiento CMSQI (CSQ)...................................250
Tabla 3.72 Entradas del bloque de procesamiento VMMXU (VP) ................................251
Tabla 3.73 Salidas del bloque de procesamiento VMMXU (VP) ..................................251
Tabla 3.74 Entradas del bloque de procesamiento VMSQI (VSQ) ................................252
Tabla 3.75 Salidas del bloque de procesamiento VMSQI (VSQ) ..................................252
Tabla 3.76 Entradas del bloque de procesamiento ETPMMTR (ETP) ..........................254
Tabla 3.77 Salidas del bloque de procesamiento ETPMMTR (ETP).............................254
Tabla 3.78 Seales del bloque de procesamiento SMBI (SI) .........................................259
Tabla 3.79 Salidas del bloque de procesamiento SMBO (SO).......................................261
Tabla 3.80 Salidas del bloque de procesamiento RDRE (DRP).....................................266
Tabla 3.81 Entradas del bloque de procesamiento AnRADR (DRA1-3) .......................267
Tabla 3.82 Entradas del bloque de procesamiento BnRBDR (DRB1-6)........................269
Tabla 3.83 Entradas del bloque de procesamiento SGC.................................................272
Tabla 3.84 Salidas del bloque de procesamiento SGC ...................................................272
Tabla 3.85 Indicacin de los colores de cada LED en el REL 670 ................................273
Tabla 3.86 Entradas del bloque de procesamiento LHMI ..............................................274
xxi
Tabla 3.87 Salidas del bloque de procesamiento LHMI.................................................274
Tabla 3.88 Salidas del bloque de procesamiento HLED ................................................275
Tabla 3.89 Salidas del bloque de procesamiento HLED ................................................275
Tabla 3.90 Salidas del bloque de procesamiento IES .....................................................277
Tabla 3.91 Salidas del bloque de procesamiento TIME .................................................278
Tabla 3.92 Entradas del bloque de procesamiento TEST ...............................................280
Tabla 3.93 Salidas del bloque de procesamiento TEST .................................................280
Tabla 3.94 Salidas del bloque de procesamiento FIXD..................................................281
Tabla 4.1 Combinacin de la lgica de las compuertas GT11 y GT12 para las posiciones
de interruptor ante la funcin de sincronizacin.............................................................325
Tabla 4.2 Ajuste aplicado y ecuaciones para determinar las variables elctricas...........331
Tabla 5.1 Seales binarias de entrada para el REL 670 a implementar..........................419
Tabla 5.2 Seales binarias de salida para el REL 670 a implementar ............................420
Tabla 5.3 Seales de los LEDs en el interface hombre mquina....................................421
Tabla 6.1 Compuertas controlables y ajuste recomendado para cada una compuerta....444

xxii
NOMENCLATURA

ABB Compaa creadora de las protecciones de distancia REL 670.


AC Corriente alterna
ANSI American National Standards Institute
APMC rea de Proteccin, Medicin y Control.
BF Falla de interruptor
BIM Mdulo de entradas binarias
BLOCKING Esquema de teleproteccin de bloqueo
BOM Mdulo de salidas binarias
CAP 531 Herramienta de configuracin y programacin de la compaa ABB
CB Circuito del interruptor
CENCE Centro de Control de Energa
COMTRADE Formato estndar para exportar los archivos del rel de acuerdo a IEC
60255-24
DC Corriente directa
DFT Transformada discreta de Fourier
DR Registro de eventos o disturbios
EL Lista de eventos
FL Localizador de fallas
ICE Instituto Costarricense de Electricidad.
IEC International Electrical Committee
IEC 61850 Estndar de comunicacin para la automatizacin de subestaciones
IED Dispositivo de Inteligencia Electrnica.
IEEE Institute of Electrical and Electronics Engineers
IND Indicaciones
LED Diodo emisor de luz
LHMI Interface entre el rel y el humano u operador

xxiii
OPLAT Onda Portadora en Lnea de Alta Tensin
PCM 600 Herramienta para configuracin de los rels ABB
PF Factor de potencia
PLC Power Line Carrier, transporte de datos por alta tensin
POTT Esquema de teleproteccin de sobrealcance permisivo
PSD Deteccin de oscilaciones de potencia
PSP Proteccin de deslizamiento polar
PUTT Esquema de teleproteccin de subalcance permisivo
RMS Valor eficaz de las variacin de una seal de corriente alterna
SEN Sistema Elctrico Nacional.
SEP Sistema Elctrico de Potencia
SIEMENS Compaa creadora de las protecciones de distancia 7SA522.
SIN Sistema Interconectado Nacional.
SMAI Matriz de seales para entradas analgicas
SMT Herramienta de matrices de seales
SOTF Cierre en falla (switch on to fault)
SVR Medidor del valor de las seales anaggicas
TC Transformador de corriente
TP Transformador de potencial
TVR Registro de los valores de disparo
UNBLOCKING Esquema de teleproteccin de desbloqueo
WEI Weak end Infeed

xxiv
RESUMEN

Este trabajo consiste en la puesta en marcha de una proteccin de distancia ABB

REL 670. Debe entenderse puesta en marcha como el anlisis de la lgica combinacional

realizada por expertos de la ABB, estudio de la parametrizacin y finalmente instalar este

rel sobre una lnea de transmisin del Sistema Elctrico Nacional (SEN) as como realizar

un manual de puesta en marcha para el personal tcnico del rea de Proteccin y Medicin

del Instituto Costarricense de Electricidad.

El trabajo se divide en seis captulos, incluyendo introduccin, conclusiones y

recomendaciones. El Captulo 1 es una descripcin general del proyecto, as como la

presentacin de los objetivos y metodologa a emplear. El objetivo principal de este trabajo

es instalar un rel de distancia de la compaa ABB (REL 670) en una lnea del Sistema

Elctrico Nacional. El Captulo 2 es una descripcin terica, tanto del operar de una

proteccin de distancia, as como el efecto de las particularidades de un Sistema Elctrico

de Potencia en el operar de rel. El Captulo 3 trata sobre la explicacin de la lgica

combinacional mientras que el Captulo 4 se detalla la parametrizacin del rel. Para

finalizar, en el Captulo 5 se ajustar los parmetros del rel para la lnea en la cual se

implementar el REL 670 y a su vez se realizarn pruebas de laboratorio que confirmaran

el correcto operar del dispositivo as como de su lgica combinacional, por ltimo se

instalar en la subestacin Colima en el mdulo de La Caja.

xxv
CAPTULO 1: Introduccin

1.1 Descripcin del trabajo

Este proyecto consiste en llevar a cabo la puesta en marcha de una proteccin de

impedancia de la compaa ABB modelo REL 670, diseada para proteccin, control y

monitoreo de las lneas de transmisin y cables. Esto implica un estudio para realizar la

activacin y programacin de los diferentes parmetros necesarios para configurar dicho

rel. Se debe realizar un anlisis de la lgica combinacional, realizada por expertos de la

ABB, para comprenderla y adaptarla fcilmente a los requerimientos del Sistema Elctrico

de Potencia (SEP) del Instituto Costarricense de Electricidad (ICE).

Se necesita a la vez realizarle una serie de pruebas funcionales que comprueben el

buen desempeo del equipo y su correcta operacin. De acuerdo a esto, se realizarn

adems diversas pruebas funcionales en el laboratorio que tendrn como objetivo evaluar el

correcto desempeo de la proteccin de impedancia REL 670 (se realizarn pruebas

funcionales tanto a la funcin de impedancia as como a las dems funciones de respaldo

con las que cuenta el rel REL 670).

Cabe destacar, que adems de realizar pruebas funcionales al rel de impedancia

REL 670, se realizarn pruebas comparativas entre la proteccin ABB y una proteccin de

impedancia de la compaa SIEMENS modelo 7SA511, para ser exactos con el instalado

actualmente en la lnea Colima La Caja. El fin de dicha comparacin, es determinar las

ventajas y desventajas de una con respecto a la otra as como determinar la posibilidad de

instalacin de este rel como proteccin primaria 1 o 2 (P1 o P2).

1
2

Para finalizar, se confeccionar un manual de puesta en servicio para el personal

tcnico del rea de Mantenimiento de Proteccin y Medicin (APMC) del ICE. En este

documento se detallarn los pasos a seguir para la configuracin del rel, as como la

creacin de los archivos de pruebas y los resultados esperados, de modo que pueda este

personal tomar la decisin del estado del rel.


3

1.2 Justificacin y factibilidad del problema

Los sistemas de potencia, al igual que la mayora de componentes elctricos,

requieren de un sistema de proteccin confiable, rpido y selectivo. Para cumplir estas

caractersticas, el ICE se ha encargado de realizar las compras de la manera ms

responsable, eficaz y que cumplan con las especificaciones tcnicas solicitadas en los

carteles de licitacin.

En la licitacin por registro No. 102-2005 cuyo objetivo es mejorar la confiabilidad

de las subestaciones al eliminarle su condicin de punto crtico en el Sistema Elctrico

Nacional (SEN), (una subestacin crtica es aquella donde una operacin incorrecta de los

sistemas de eliminacin de fallas ocasiona el colapso total del sistema), se adquirieron estos

rels ABB de la serie REL 670.

Este cambio de proveedor implic una necesidad de actualizar conocimientos y

experimentar con nuevas tecnologas por parte del personal tcnico del rea de Proteccin

y Medicin del ICE, quienes por aos han trabajado con las protecciones SIEMENS, esto

debido a que gran parte de las protecciones instaladas en el pas (este dato se puede

aproximar a un noventa por ciento (90%)1 estn basadas en la tecnologa SIEMENS.

Al ocurrir esta variacin, y como requisito en las licitaciones del ICE, se realizaron

dos capacitaciones por parte del personal especializado de la empresa ABB, quienes

enviaron a dos expertos en estas protecciones. En la primera capacitacin, se trat el tema

de la lgica y programacin combinacional del mismo y en la otra, se trat el tema de

1
Dato proporcionado por el propio personal tcnico del APMC.
4

parametrizacin del rel, introduccin de los parmetros y realizacin de las pruebas

funcionales.

Como complemento a esas charlas surge la creacin de este proyecto, para as

investigar, completar, recopilar informacin, documentar y explicar el funcionamiento de la

proteccin de impedancia REL 670, la cual como se ha comentado, es necesaria para su

implementacin en el SEN.

Explicado lo anterior, se ha planteado en este proyecto la puesta en marcha de estos

rels adjudicados a la empresa ABB. Cabe destacar que se obtuvieron un total de 32 rels

de impedancia, lo cual implica una inversin significativa que justifica este estudio y su

documentacin.

Como parte de la responsabilidad del personal del APMC, es que se ha intentado

poner en marcha dichos rels, de manera que no se ha obtenido conclusiones satisfactorias.

Estos rels poseen la peculiaridad de que pueden venir totalmente limpios, o sea hay que

programar la lgica combinacional para las funciones a implementar en el rel, lgica que

ya viene programada desde fabrica en el rel de SIEMENS, la cual en este ltimo no es

accesible. De manera similar a los rels de la SIEMENS tambin se le debe realizar la

parametrizacin, para ello se tomar parmetros ya calculados y se implementarn en el

rel ABB REL 670, tomando en cuenta ligeros cambios debido a la propia configuracin

del rel REL 670.

Debe quedar claro, que aunque ambos rels son de impedancia y que poseen su

principio de funcionamiento similar, la lgica combinacional, as como la parametrizacin

del rel, son diferentes. Las protecciones SIEMENS son adquiridas con la lgica
5

combinacional de fbrica, de modo que no es accesible para el comprador, caso contrario

de la ABB, quienes dejan abierta la posibilidad de programacin del rel.

Otra de las caractersticas en las que difieren las protecciones SIEMENS para con

las ABB, es que en las primeras la parametrizacin de los ajustes se realiza una sola vez en

las secciones Power System Data 12 y en Setting Group A3, mientras que en las

segundas esta introduccin de los parmetros se realiza por separado en cada bloque

funcional, mediante la opcin Parameter Setting4.

Este proyecto a diferencia de otros, cuenta con la peculiaridad de que el equipo ya

esta adquirido. Esto hace que el proyecto sea sumamente factible, debido a que con cada

da que avanza la garanta del equipo se va perdiendo. Es por ello que adems de factible

este trabajo es importante su instalacin en el SEN, realizarles pruebas funcionales y

determinar el estado del los mismos.

Estos rels tuvieron un costo de aproximadamente $12000, por lo que dado a que se

adquirieron 32 rels se obtiene una inversin de $384000 (192 Millones), esto solo en el

valor del equipo (este dato es un aproximado otorgado por el Bach. Rolando lvarez).

Por las cantidades mostradas anteriormente, se evidencia la importancia de poner en

marcha dichos rels, esto con el objetivo de activar un producto que se encuentra en bodega

y as determinar su correcta operacin, as como sus caractersticas funcionales.

2
Ajuste de los parmetros generales de la lnea en las protecciones de SIEMENS.
3
Ajuste de los parmetros de las funciones del rel en las protecciones SIEMENS.
4
Ajuste de los parmetros de cada bloque para la proteccin ABB.
6

1.3 Objetivos

1.3.1 Objetivo general

Llevar a cabo la puesta en marcha del rel de impedancia ABB REL670, en el

Sistema Elctrico Nacional (SEN). Lo cual implica el anlisis de los parmetros

necesarios para su operacin, la verificacin de la lgica combinacional de

funcionamiento, la creacin y anlisis de los resultados de las pruebas,

utilizando equipo de simulacin trifsico y programable en laboratorio, la

elaboracin del manual de puesta en marcha y la comprobacin de su operacin

correcta instalndolo en una lnea de transmisin del Sistema Interconectado

Nacional (SIN).

1.3.2 Objetivos especficos

Estudiar, verificar y documentar la lgica combinacional propuesta por la ABB

de Suecia, para el rel de impedancia REL 670.

Estudiar el men de ajustes de la proteccin para sintonizarlos al Sistema

Elctrico Nacional (SEN).

Proponer un archivo de pruebas para el equipo OMICRON de la serie

CMC 156, con el propsito de estudiar el comportamiento del rel.

Realizar una comparacin entre el rel de impedancia ABB REL 670 con el rel

de SIEMENS 7SA511. Esto para analizar la implementacin del primero como

proteccin primaria o secundaria.


7

Implementar el rel en la lnea Colima La Caja, en paralelo con una proteccin

actual, con la salvedad de que actuara sin disparo durante un tiempo de prueba.

Redactar y entregar un manual de puesta en marcha al personal tcnico del rea

de proteccin y medicin, el cual deber contar con los requerimientos mnimos

para verificar su correcta operacin y parametrizacin.


8

1.4 Metodologa

La estructuracin de este proyecto se plantea de la siguiente manera:

1. Recopilacin de informacin de las diferentes funciones del rel ABB REL 670,

relacionando estas funciones con las requeridas a implementar en la proteccin.

2. Investigacin, anlisis y comprensin de las diferentes lgicas combinacionales del

rel preparadas en Suecia, considerando que cada funcin posee diferentes lgicas.

3. Investigacin y anlisis de las diferentes configuraciones de lneas existentes, esto

para tomar en cuenta las posibles variantes en la lgica a implementar en el rel

REL 670, de modo que se consideren para estudios posteriores. Cabe mencionar que

en cuanto a los esquemas de barras solo se trabajar con los esquemas actuales, los

cuales no afectan de gran manera la operacin del rel de impedancia.

4. Elaboracin de los captulos del trabajo, de modo que en el marco terico se

mencionen particularidades que se deben considerar para la implementacin de una

proteccin de impedancia. Adems de realizar un anlisis de la parte operativa de la

lgica y propiamente del rel como en los aspectos relacionados con los parmetros

del mismo.

5. Estudiar los ajustes de la lnea Colima La Caja, para realizar las variantes del caso

e implementar estos parmetros en el rel y con esto realizar un estudio comparativo

sobre la posible implementacin del rel ABB como proteccin primaria uno o dos

(P1 o P2).
9

6. Programacin y pruebas de laboratorio del rel de impedancia para la lnea Colima

La Caja.

7. Confeccin del manual de puesta en marcha.

8. Implementar la proteccin de impedancia en paralelo con otra, de manera que

trabaje sin disparo durante un perodo de prueba.

9. Supervisin del montaje y alambrado del nuevo equipo en la subestacin.

10. Pruebas de revisin de alambrado y puesta en marcha.

11. Descripcin del diseo, el montaje y elaboracin de las conclusiones y

recomendaciones finales.

12. Exposicin final del trabajo realizado.


CAPTULO 2: Desarrollo terico

2.1 Proteccin de impedancia ABB

La funcin de impedancia (ANSI 21) se suele utilizar para niveles de tensin

superior a los 110kV (niveles de tensin superiores a este, son utilizados para transmisin

de potencia, de modo que las impedancias no son afectadas por la conexin y desconexin

de cargas). Su modo bsico de operacin se basa en la medicin y evaluacin de la

impedancia de corto circuito, la cual corresponde al cociente de la tensin de la lnea y la

corriente que fluye por la misma, que en el caso tpico, es proporcional a la distancia de la

falla. Esta impedancia medida se compara con el valor ajustado en el rel, de forma tal que

si este valor medido es menor que el fijado, se confirma que se trata de una falla dentro de

la caracterstica del rel, ste opera y enva la seal de disparo al interruptor.

En caso de una falla es de esperar que este valor de impedancia disminuya debido al

efecto que produce la misma sobre la lnea protegida. Esta disminucin ocasiona que los

lazos de medicin de impedancia entren en las zonas protegidas del diagrama de

impedancia, el cual se muestra en la Figura 2.1 (ms adelante se mencionar el tema de los

diagramas). Debe quedar claro que el valor de la impedancia de falla es la impedancia de

cortocircuito.

Debido a errores en la medicin de estos parmetros, errores en los transformadores

de medicin as como en el valor del ajuste de impedancia de la lnea, no es recomendable

ajustar el alcance del rel al cien por ciento (100%) de la longitud de la lnea, por lo que se

emplea un margen de seguridad del diez a quince por ciento (10%-15%) de la longitud

10
11
total. Esto quiere decir que la primera zona se ajustar al ochenta y cinco o al noventa por

ciento (85% - 90%) de la impedancia de primera zona. El resto de la lnea se protege con un

paso de sobre alcance y la segunda zona, con escalonamiento en tiempos para asegurar

selectividad.

Figura 2.1 Caractersticas de operacin (a) Mho (b) Cuadrilateral [14]

El tiempo de disparo se suele ajustar a cero milisegundos (0 ms), para la primera

zona. Sin embargo, con sistema de comunicacin entre los extremos de la lnea, la

proteccin de distancia puede convertirse en una proteccin con esquema de comparacin

con selectividad absoluta. Esto proporciona disparos rpidos y selectivos en el cien por

ciento (100%) de la lnea, similar a una proteccin diferencial de lnea, pero con la ventaja

que tambin es una proteccin de respaldo remoto para el sistema.


12
Tal y como se mencion anteriormente, las protecciones de distancia efectan la

medicin con base en la relacin entre el voltaje y la corriente que reciben de los

transformadores de instrumento (transformadores de corriente (TC) y transformadores de

tensin (TP)), midiendo por lo tanto valores secundarios de impedancia en trminos de

ohms secundarios.

Los ajustes del rel son en ohms primarios, los valores de los parmetros de pruebas

tambin son primarios, por lo que para determinar los valores primarios de impedancia es

necesario emplear la ecuacin (2.1-1) para determinar la impedancia del primario (esto en

caso de contar con los valores del secundario).

Hoy en da, se suelen obtener protecciones que adems de realizar la funcin de

impedancia cuentan con funciones de respaldo contra sobrecorriente (ANSI 67), adems de

que poseen funcin de recierre, la cual es programable (monofsica o trifsica) y en el caso

del SEN se ajusta un nico recierre ante fallas monofsicas (ANSI 79), deteccin de

oscilaciones de potencia (ANSI 68), esquemas de teleproteccin (ANSI 85), entre otras.

I PRIM
RTC I
Z SEC = * Z PRIM = SEC * Z PRIM (2.1-1)
RTP U PRIM
U SEC

Donde:

ZPRIM: Impedancia de la lnea.

ZSEC: Impedancia de la lnea reflejada al secundario

RTC: Relacin de transformacin del transformador de corriente.

RTP: Relacin de transformacin del transformador de potencial.


13
La funcin de impedancia tiene la opcin de operar con dos caractersticas

diferentes: Mho y la Cuadrilateral (ver Figura 2.1), siendo la primera muy poco utilizada en

el pas debido a la poca flexibilidad en el ajuste de los parmetros, dado a que su ajuste

describe un crculo cuyo dimetro es el valor de la impedancia caracterstica. Al no ser

homognea a lo largo de la caracterstica de la lnea, si se quiere aumentar el valor de la

reactancia se afecta directamente el valor de la resistencia de arco o falla. Por su parte, la

caracterstica cuadrilateral es la que se utiliza en el SEN, con ella se tiene la posibilidad de

variar independientemente el valor de la parte real e imaginaria de la impedancia,

obteniendo as la posibilidad de ajustar cada eje por separado.

Estas protecciones de distancia, al igual que otras de su tipo, tienen la capacidad de

seleccionar la direccin de la falla, de modo que posee la opcin de direccionalidad. Esta

operacin tiene como objetivo determinar si una falla es hacia adelante (hacia el elemento a

proteger) o bien hacia atrs, o dado el caso se encuentra en zona no direccional. En el

Capitulo 3 se detallar esta funcin del rel as como las dems funciones necesarias de una

proteccin de distancia, en este caso el rel ABB REL 670.

Como se mencion anteriormente, la funcin de impedancia determina el valor de la

impedancia de falla, la cual es proporcional a la distancia de la lnea, de modo que ante una

falla se posee la funcin del localizador de fallas, la cual tiene como objetivo determinar la

distancia aproximada de la falla.

Se observar ms adelante que posee tambin la funcin de respaldo de

sobrecorriente direccional (ANSI 67), esta funcin debe ser capaz de operar cuando se

pierda la seal de tensin.


14
Otra de la caractersticas importantes es la opcin de traslapar la impedancia de

carga, esto con el objetivo de aumentar el trasiego de potencia, de modo que se disminuye

el valor de la resistencia de la lnea y as se obtiene una caracterstica operacional ideal

mediante la opcin de discriminacin de carga (load encroachment).

Debido a errores en la medicin de los parmetros de las lneas, errores en los

transformadores de medida, en el clculo del valor de impedancia de la lnea (ya que est

basado en clculos tericos y no de medicin directa), entre otras, el rel no protege, con la

primera zona, el cien por ciento (100%) de la lnea, es por ello que la implementacin de

una funcin que realice dicha proteccin es necesaria, para ello se cuenta con la

teleproteccin, la cual tiene como objetivo enviar y recibir seales por parte del rel del

otro extremo, logrando as una selectividad absoluta de la proteccin.

Estadsticamente est comprobado que la mayora de las fallas (50%

aproximadamente)5 son momentneas, por lo que se hace necesario contar con una funcin

que restablezca el sistema, esto se logra con la funcin de recierre (ANSI 79).

Una de las caractersticas ms comunes en las lneas de transmisin son las

oscilaciones de potencia (ANSI 68), las cuales inducen errores de operacin de la funcin

de impedancia, es por ello que se cuenta con la funcin de deteccin de oscilaciones de

potencia, la cual bloquea la funcin de impedancia en caso de que se presente este

fenmeno trifsico balanceado.

5
Dato obtenido de la base de datos del rea Aseguramiento de la Calidad del ICE, Ing. Rolando Ros.
15
Otra de las funciones importantes del rel es la capacidad de detectar la perdida de

potencial, la cual opera cuando se detecta la presencia de tensin de secuencia cero y no se

detecta corriente de falla a tierra. Esta operacin genera una alarma de falla en el circuito de

medicin de voltaje, o bien prdida de potencial, la cual puede ser utilizada para bloquear

y/o desbloquear funciones de proteccin de acuerdo a los requerimientos de tensin

(bloquea la funcin de impedancia y activa la funcin de sobrecorriente de respaldo).

Para finalizar, y dejando claro que estas son unas de las tantas funciones con las que

cuenta proteccin de distancia ABB REL 670, se debe mencionar la funcin supervisora

del sincronismo (ANSI 25), la cual no permite el cierre de la lnea si esta detecta una

diferencia en amplitud, frecuencia y ngulo de fase respecto a los elementos que se desean

interconectar (barra lnea, por ejemplo).


16
2.2 Lneas de transmisin y grados de criticidad

Las lneas de transmisin son uno de los componentes ms importantes del sistema

de potencia, esto porque es la nica forma de interconectar las subestaciones as como de

transportar la energa elctrica. Es comn utilizar los mayores niveles de tensin posibles,

con esto se reduce el valor de las corrientes y a su vez se obtiene una transmisin ms

eficiente de la energa elctrica. En nuestro pas se utilizan niveles de tensin de 230 kV y

138 kV para dicho efecto.

Ya que las lneas se encuentran localizadas a todo lo largo y ancho del pas,

presentan por lo tanto una alta probabilidad de ocurrencia de fallas. De acuerdo a las

estadsticas, un sesenta y cinco por ciento (65%) de las fallas de un sistema de potencia

ocurren en las lneas de transmisin6, esto se debe al hecho de que son instalaciones que

estn directamente expuestas a agentes externos, tales como son: presin del viento,

diferencias de temperatura, deposicin de contaminantes y de humedad, descargas

atmosfricas, erosin y deslizamiento de terreno, corrosin de partes metlicas, actividad

ssmica, entre otros. An cuando la mayora de estos factores son tomados en cuenta a nivel

del diseo, siempre influyen negativamente en su operacin.

Dado que estas lneas presentan fallas con una relativa frecuencia, necesitan de una

proteccin segura, rpida, selectiva y confiable que permita una inmediata liberacin de la

falla, protegiendo as al sistema elctrico y reduciendo su efecto sobre el mismo y

especficamente sobre el circuito en falla.

6
Dato obtenido del libro Reliability evaluation of power systems [2]
17
Por estar en espacios abiertos, la mayora de las fallas en lneas areas son de

naturaleza transitoria, por lo que si la falla es liberada en forma instantnea, hay una alta

probabilidad de que el circuito sea reconectado con xito, luego de un tiempo bastante corto

(400 ms). Aproximadamente el ochenta por ciento (80%)7 de las fallas ocurridas en la lnea

de transmisin son de tipo fase a tierra y de carcter transitorio desapareciendo casi de

inmediato. Esto permite la funcin de recierre, que poseen los rels de distancia.

En este captulo se mencionarn las configuraciones de lneas empleadas en el pas

(sencillas, paralelas, con un extremo dbil, con barras rgidas en ambos extremos, entre

otras), dando especial nfasis a la configuracin sencillas debido a que esta es la que posee

la lnea en la cual se instalar la proteccin. Estos arreglos afectan de manera directa los

esquemas de proteccin y los ajustes a implementar para un rel que basa su

funcionamiento en la medicin de las variables elctricas de la misma. Adems se estudiar

el efecto de los interruptores sobre la operacin y configuracin del rel.

7
Dato obtenido del Libro Protective Relaying Principles and Applications [4].
18
2.2.1 Funciones a implementar de acuerdo a la criticidad de una lnea

El grado de criticidad es uno de los factores importantes a considerar para la

implementacin de un esquema de proteccin, y en especial para una proteccin de

distancia.

En Costa Rica se manejan tres grados de criticidad, los cuales definen el esquema

de proteccin a instalarse en la subestacin. Estos niveles se resumen en la Tabla 2.1, en la

cual se detallan adems de estos tres niveles, las funciones a implementar en la proteccin

de distancia.

La clasificacin de los elementos del SEP se basa en estudios de comportamiento

estable y transitorio de los sistemas de potencia ante diversos eventos, dicho de otra manera

la determinacin de estos niveles de criticidad se realiza mediante un anlisis de flujo de

potencia que determina la estabilidad del sistema ante disturbios en la lnea, de modo que8:

Las subestaciones crticas se clasifican de esta manera si, ante la prdida de la

misma el sistema se ve afectado, de manera que puede colapsar.

Las semi crticas son aquellas que ante una falla solo en ocasiones puede provocar

un colapso o bien una prdida importante de carga.

Para finalizar las subestaciones no crticas son aquellas que ante una eventual

prdida de la misma, el SEN no se ver tan afectado, de modo que no provocar un

colapso ni se perder una carga de gran importancia.

8
Basado en Norma de Diseo de Sistemas de Proteccin para Subestaciones y Lneas de Transmisin [16]
19
Tabla 2.1 Funciones de la proteccin de distancia contra la criticidad de la lnea.

Criticidad de la
Funciones necesarias de la proteccin de distancia
lnea
Es necesario implementar primaria 1, en cuyo caso se suele implementar
proteccin de distancia (ANSI 21).
Lnea No Crtica
Se utiliza primaria 2, la cual suele ser Sobrecorriente de Respaldo
(Se utiliza un
(ANSI 67N).
solo rel)
Queda complementado con el respaldo remoto de las protecciones
instaladas en otras subestaciones.
Es necesario implementar primaria 1, en cuyo caso se suele implementar
proteccin de distancia (ANSI 21).
Lnea Semi Debe ser implementada la teleproteccin para garantizar la cobertura
Critica total de la lnea (ANSI 85).
(Se utilizan dos Se utiliza primaria 2, la cual suele ser un rel con principio de operacin
rels diferentes) diferente, generalmente diferencial de lnea (ANSI 87L).
Queda complementado con el respaldo remoto de las protecciones
instaladas en otras subestaciones.
Es necesario implementar primaria 1, en cuyo caso se suele implementar
proteccin de distancia (ANSI 21).
Debe ser implementada la teleproteccin para garantizar la cobertura
total de la lnea (ANSI 85).
Lnea Critica
Se utiliza primaria 2, la cual suele ser un rel con principio de operacin
(Se utilizan dos
diferente, generalmente diferencial de lnea (ANSI 87L).
rels diferentes)
Queda complementado con el respaldo remoto de las protecciones
instaladas en otras subestaciones.
Adicionalmente se utiliza respaldo local, el cual debe ser un rel de fallo
de interruptor (ANSI 50BF).
20
2.3 Particularidades en el Sistema Elctrico Nacional que afectan el

operar del rel de distancia

A continuacin se detallan algunas de las particularidades de un sistema que afectan

o bien repercuten en el correcto funcionar de la proteccin de distancia. Estas

caractersticas se describen en los siguientes apartados y debern ser consideradas para

cuando se implemente el rel.

2.3.1 Particularidades en el diseo de las lneas que afectan la funcin de

impedancia

Existen algunas caractersticas en la configuracin de una lnea de transmisin que

afectan directamente las configuraciones del rel protector a implementar. Se estudiaran

tres de estas particularidades en las lneas, las cuales son algunas de las consideraciones

ms importantes al implementar la proteccin. La primera que se analizar es el caso de

lneas de transmisin de doble circuito, para la cual se debe considerar el efecto de las

impedancias mutuas entre circuitos. Y el segundo caso ser el de lneas de transmisin

conectadas en un extremo a una barra dbil, o bien de poca capacidad de potencia de

transmisin. Por ltimo, se estudiar las longitudes de las lneas, las cuales deben ser

consideradas en el ajuste de los parmetros, considerando efectos como la carga de la

misma.
21
Lneas de transmisin de doble circuito9

Al hacer uso de este tipo de circuitos para la transferencia de potencia, se

debe considerar un error introducido en las mediciones debido al efecto de las impedancias

mutuas, cuyo valor vara de acuerdo a la carga. Este efecto, anteriormente era considerado

dentro del 15% de factor de seguridad ante diversos errores, como lo son las mediciones de

los transformadores de instrumentacin as como los parmetros de las lneas. Hoy en da

se implementa en los rels de impedancia un ajuste que considera el acople mutuo de las

impedancias en lneas de este tipo. En la Figura 2.2 se muestra un ejemplo de una lnea de

este tipo, en ella se observa como sobre una misma torres viajan dos lneas de transmisin.

Por este efecto mencionado anteriormente, se perturba directamente la operacin de rel.

Por este motivo se realizan los ajustes necesarios para considerar el efecto de la impedancia

mutua entre lneas.

9
Doble circuito es una lnea de transmisin compuesta por dos circuitos en una misma torre.
22

Figura 2.2 Lnea de transmisin de doble circuito, Colima San Miguel

En el caso de la proteccin ABB REL670, se puede contar con tres tipos de

configuraciones posibles, las cuales deben de ser consideradas al realizar los ajustes de la

proteccin de impedancia.
23
Lneas paralelas con redes de secuencia positiva y negativa en comn.

Circuitos paralelos con red positiva en comn pero con red de secuencia cero

separada.

Circuitos paralelos con redes de secuencia cero y positiva separadas.

Para cada una de las tres redes mencionadas anteriormente se poseen diferentes

configuraciones o topologas, dado que la lnea puede estar en servicio, fuera de servicio o

bien fuera de servicio con ambos extremos aterrizados.

El ajuste realizado para la primera zona, para este tipo de configuracin, depende de

gran manera de la operacin de la lnea de doble circuito. El rel de distancia ABB REL

670, puede compensar la influencia de la red de secuencia cero en la medicin del

acoplamiento mutuo para las fallas monofsicas, esto debido a que solo durante este tipo de

fallas se presenta dicho tipo de red de secuencia.

De las aplicaciones posibles para la proteccin, con respecto al tema de

acoplamiento mutuo, se puede obtener tres tipos de operacin comn.

1. Lneas paralelas en servicio: Este es una de las configuraciones ms comunes

utilizadas en la transmisin de potencia. El ajuste del acople mutuo suele estar

incorporado dentro del 15% de seguridad dejado en las zonas de medicin [8].
24

Figura 2.3 Doble circuito con lneas en servicio [8]

2. Lneas paralelas fuera de servicio y aterrizadas: En este caso se puede tener

un flujo de la corriente de secuencia cero entre las lneas paralelas. Se suele

hacer la consideracin del acople mutuo dentro del clculo de los ajustes [8].

Figura 2.4 Doble circuito con lneas fuera de servicio y aterrizadas [8]

3. Lneas paralelas fuera de servicio y sin aterrizar: En este caso se tiene que la

secuencia cero en la lnea solo suele fluir a travs de la admitancia a tierra. La

admitancia de la lnea es muy alta, lo cual limita la corriente de secuencia cero

en las lneas paralelas a un valor muy bajo [8].


25

Figura 2.5 Doble circuito con lneas fuera de servicio y sin aterrizadas [8]

Lneas de transmisin con un extremo conectado a una barra dbil10

Para solventar este problema, se cuenta con la funcin por alimentador dbil en un

extremo (weak end infeed ANSI 27WI), la cual se aplica para lneas de transmisin en las

cuales se ha calculado que las corrientes de cortocircuito son muy bajas, o bien no superan

el valor de la corriente de carga. La forma de operar de dicha funcin ante una falla es

mediante el envi de una seal de disparo por parte del extremo rgido de la lnea al

extremo dbil de la misma, de modo que la funcin por alimentador dbil en un extremo

(weak end Infeed) debe ser implementada en el extremo rgido. Esta funcin no es necesaria

para esquemas de teleproteccin con bloqueo (UNBLOCKING o BLOCKING), ya que va

a enviar seal de disparo an si no se recibe la seal del otro extremo.

10
Se refiere a cuando se posee una lnea de transmisin en una subestacin de poca capacidad de generacin.
26

Figura 2.6 Esquema de conexin de dos rels y con una barra dbil

Lneas de transmisin cortas o largas11

La distancia de la lnea debe ser un factor a considerar, debido a que tal y como lo

mencionan en el manual [8], para lneas cortas se debe lograr una cobertura suficiente de la

resistencia de falla. El rel REL 670 cuenta con la opcin de ajustar la parte reactiva como

activa de la impedancia de falla de los lazos de secuencia positiva y cero e individuamente

el ajuste para fallas fase a fase y fase a tierra. El algoritmo de la funcin discriminacin de

carga (load encroachment) provee la posibilidad de discriminar operaciones de la lnea en

zonas cercanas a las de medicin, de modo que se detecta un operar de baja resistividad,

con la salvedad de que es entendida por el rel como zona de operacin. En la Figura 2.7 se

11
Se refiere a la distancia total de la lnea en km.
27
muestra la caracterstica de operacin de dicha funcin, la cual como se nota le quita a las

zonas de medicin una parte y se le es asignada a la zona de operacin.

Figura 2.7 Caracterstica de las zonas de medicin con discriminacin de carga (load

encroachment) [8]

En cuanto a las lneas largas, generalmente se suele utilizar la funcin

discriminacin de carga (load encroachment), esto debido a que aunque se vuelve muy

difcil ajustar la sensibilidad en la lnea ante fallas a tierra, se cuenta con la opcin de

ajustar la parte reactiva como activa de la impedancia de falla de los lazos de secuencia

positiva y cero e individuamente el ajuste para fallas fase a fase y fase a tierra. De esta

forma, el algoritmo de la funcin discriminacin de carga (load encroachment), provee la

posibilidad de quitar de la zona caracterstica de operacin del rel, una eventual zona de
28
carga, para lograr que la lnea opere sin provocar un disparo de la proteccin por baja

impedancia.

2.3.2 Particularidades del diseo y operacin de la subestacin que influyen

en los parmetros del rel de distancia

A continuacin se detallarn algunas caractersticas constructivas que afectan la

parametrizacin del rel, dentro de estas particularidades se destacan, los tipos de

interruptor, los cuales dependiendo de si son monopolares o tripolares afectan el set de

parmetros del rel de distancia, as como los ajustes en funciones del rel de distancia, tal

y como lo es la funcin discrepancia de fases (Pole Discordance, ANSI 50PD).

Otra de estas particularidades es la implementacin de la funcin cierre en falla

(SOTF, por sus siglas en ingls ANSI 50HS), la cual acta ante el cierre del interruptor con

falla presente en la lnea.

Tipo de interruptor

Tal y como se esperara, el tipo de interruptor es un factor de diseo de la

subestacin a ser considerarado en los parmetros de ajuste. Debido a que un recierre

tripolar podra provocar una interconexin de sistemas fuera de sincronismo, existe una

clara dependencia entre la activacin o desactivacin de dicha funcin (ANSI 79) ante el

tipo de interruptor (monopolar o tripolar). Esta establecido en el ICE, que solo se permite

recierres ante aperturas monopolares en los niveles de 138 kV o 230 kV, por lo tanto el
29
interruptor debe ser monopolar para implementar la funcin mencionada as como operar a

la tensin mencionada. En la Figura 2.8 se muestra un interruptor monopolar de la

Subestacin San Miguel, mientras que en la Figura 2.9 se observa un interruptor tripolar de

la subestacin Colima.

Otra de las funciones a considerar de acuerdo al tipo de interruptor, es la

discrepancia de fases, la cual se encarga de censar un desbalance en los tres polos del

interruptor, de modo que si transcurrido un tiempo y el interruptor se encuentra con un polo

abierto, se enva un disparo de las dems fases, esto por discrepancia de fases. Sin embargo,

en el ICE esta funcin es propia del operar del interruptor, por lo que l mismo, es el que

se encarga de su propia supervisin, eliminando el operar de dicha funcin en rel de

distancia, por lo que es de esperar que dicha funcin sea desactivada.


30

Figura 2.8 Interruptor monopolar en la subestacin San Miguel

Figura 2.9 Interruptor tripolar en la subestacin Colima


31
Cierre en falla (dos opciones, falla del sistema de enclavamientos, falla de

coordinacin con el CENCE para el cierre entre extremos de lnea: funcin SOTF

(50HS)

Al realizar los ajustes es necesario considerar el tipo de operacin o bien el ajuste a

realizar para la funcin cierre en falla (SOTF), la cual provoca un disparo trifsico

inmediato, en el momento justo de detectar cierre manual del interruptor con una corriente

de falla de gran magnitud en la lnea. Para el caso de los rels de distancia SIEMENS

7SA522, esta funcin posee cuatro criterios bsicos para detectar una falla de este tipo12.

Posicin del Interruptor.

Flujo de Corriente.

Deteccin de voltaje.

Deteccin del comando de cierre manual por medio de entrada binaria.

Mientras que los rels de distancia ABB REL 670, cuenta con tres modos diferentes

de activacin, as como con la posibilidad de ser activada mediante seal binaria de entrada

o bien mediante procesamiento interno, de modo que con la lgica combinacional del

mismo rel, se determina un operar de este tipo.

12
Dato obtenido del Informe #2 de pruebas de laboratorio de APMC realizadas para la funcin Switch on to
Fault Protection (SOTF), Ing. Jeffrey Cordero Leitn, para rels 7SA522 de SIEMENS Ao 2006.
32
Los modos de operacin con los que cuenta el rel ABB REL 670 son13:

Modo=Impedance; el disparo no es emitido si la entrada ZACC se encuentra

activada (normalmente conectada con caracterstica no direccional).

Modo=UILevel (nivel de tensin y corriente); el disparo no es emitido si el detector

de UILevel est activado.

Modo=Both; el disparo es iniciado basndose en el criterio de medicin de

impedancia o bien en la deteccin de UILevel.

El funcionamiento de esta funcin se detallar en el captulo 3. Pero es necesario

mencionar que una de los principales objetivos de esta funcin es solventar una operacin

errnea, tanto de los enclavamientos, como de la coordinacin del CENCE. Esto debido a

que los enclavamientos de la subestacin impiden el cierre del mdulo, si la seccionadora a

tierra est cerrada, pero ante una eventual manipulacin o deficiencia de los mismos,

entrara en operacin esta funcin. Por otro lado ante un error de coordinacin del CENCE,

de modo que si en un extremo de la lnea se posee aterrizada la misma y del otro lado se

cierra dicha lnea, esta funcin nuevamente entra en operacin.

13
En la seccin 3.2.5 se detalla mejor este funcionamiento de los modos de operacin de esta funcin.
33
2.3.3 Particularidades del Sistema Elctrico de Potencia que afectan la

funcin de impedancia

Dentro de la peculiaridades de un sistema de potencia que afecta el correcto operar

de la funcin de impedancia se encuentran las oscilaciones de potencia, las cuales

representan una variacin de impedancia, de manera similar a una falla, pero a diferencia de

que el cambio de una impedancia alta a una de menor valor, que en cuyo caso entrara en

zona de falla, se lleva a cabo de manera ms lenta, adems de que suele ser un efecto

trifsico. Para solucionar este efecto y que no se produzca un disparo por impedancia, se

cuenta con la funcin deteccin de oscilaciones de potencia, (PSD por sus siglas en ingls

ANSI 68). Esta funcin cuenta con dos planos que detectan la razn de cambio de un punto

exterior a uno interior, de modo que si se logra detectar dos puntos en esta diferencia de los

planos se entiende como una oscilacin de potencia. En la Figura 2.10 se muestra los

planos anteriormente mencionados, en ella se observa tanto el plano exterior, as como el

plano interior, la medicin de la razn de cambio se lleva a cabo entre estos dos planos. La

funcin PSD en el rel de distancia ABB REL 670 cuenta con dos lgicas, las cuales se

analizarn en el Captulo 3, pero que es necesario mencionar que consideran efectos de

oscilaciones monofsicas. Adems cuentan con otra lgica para la deteccin de oscilaciones

en ms de una fase, para no decir trifsicas.


34

Figura 2.10 Caracterstica de operacin de la funcin PSD [9]

2.3.4 Particularidades de medicin que afectan el rel de impedancia

Los sistemas de medicin son factores que deben ser considerados en la

programacin y ajuste del rel, dentro de las mediciones importantes a considerar y que

debe ser fundamental para el correcto operar es la supervisin del trmico de potencial, el

cual se detalla a continuacin.


35
Perdida de seal de tensin (influencia en bloqueo y desbloqueo de 21 y 51N/67N)

La prdida de la seal de tensin es una de las caractersticas que debe ser tomada

en cuenta, esto debido a que ante la dependencia de la funcin de impedancia para con

dicha medicin, es de esperar que la operacin de esta funcin no sea la correcta. Por esta

razn es que se implementa la funcin de sobrecorriente de respaldo (ANSI 51N/67N), esto

debido a que no hay una dependencia directa de esta medicin de tensin con la funcin de

sobrecorriente.

La forma de operar del rel es mediante una seal binaria que activa la funcin de

impedancia cuando hay medicin de tensin, la misma desactiva la funcin de

sobrecorriente ante la presencia de esta seal. El operar para cuando se pierde la medicin

de tensin es inverso, o sea, una seal binaria bloquea la funcin de impedancia y activa la

de sobrecorriente. Cabe mencionar que los ajustes realizados a esta funcin de respaldo,

suelen ser bajos (valores bajos de sobrecorriente). En el Captulo 3 se detalla el

funcionamiento del bloque supervisin del trmico de potencial, el cual es el encargado de

realizar el bloqueo y desbloqueo de las funciones mencionadas, as como de otras que se

detallarn en el mismo captulo.


36
2.4 Colima La Caja, lnea en la cual se implementar el rel14

En este apartado se tratar el tema de la lnea de transmisin Colima La Caja, la

cual es un circuito simple, esto a pesar de que viaja con la lnea de trasmisin Colima

Heredia, sin embargo no hay una acople mutuo entre dichas lneas de transmisin, lo

mismo ocurre con la lnea Heredia La Caja, la cual en su momento cambia con la segunda

lnea y llegan la primera y ltima lnea mencionada a la subestacin de La Caja. En la

Figura 2.11 se observa este caso el mdulo de lnea en la subestacin de Colima. Se debe

recordar que para lneas con este tipo de configuracin, se desprecian efectos de

impedancias mutuas entre lneas, as como efectos electromecnicos durante condiciones de

fallas. Este tipo de configuracin se estudiar mayoritariamente, debido a que es el tipo de

lnea en la cual se instalar el rel de distancia ABB REL 670.

14
Esta lnea es considerada como circuito simple, la cual se entiende como una lnea de transmisin que viaja
por una torre, sin la presencia de otro circuito o bien que no poseen acoplamiento continuo.
37

Figura 2.11 Mdulo de lnea de transmisin Colima La Caja, circuito simple

Tal y como se mencion anteriormente, este trabajo enfatizar el tema de la

configuracin de rel para configuraciones de lneas de transmisin de circuito simple.

Debido a lo anterior se presenta a continuacin una descripcin de las caractersticas que

debe poseer el rel de distancia a colocar en la lnea, esto de acuerdo a los requerimientos

establecidos por el Comit de Proteccin del ICE, considerando tambin el grado de

criticidad de la lnea en cuestin.

De los requerimientos de la proteccin de distancia para la lnea Colima La Caja

se encuentran:

Funcin de impedancia (ANSI 21), la cual opera de acuerdo a lo estudiado, con la

salvedad de que si se pierde la seal de tensin, esta se bloquea y no enva seal de disparo.
38
Esta funcin operar con caracterstica cuadrilateral, esto debido a las limitantes

mencionadas para la Mho, esta funcin operar adems en complemento con la funcin

localizador de fallas.

Funcin de respaldo de sobrecorriente (ANSI 67N), esta funcin opera ante la

perdida en la medicin de tensin y funciona como respaldo de la funcin de impedancia.

La funcin cierre ante falla (ANSI 50HS), la cual opera de acuerdo a lo mencionado

en la seccin 2.2.3.

La funcin deteccin de oscilacin de potencia (ANSI 68), no se implementar

debido a que bloquea la funcin de impedancia, provocando en ocasiones un mal operar de

la misma, esto de acuerdo a estudios realizados sobre esta funcin.

La funcin de teleproteccin (ANSI 85) ser implementada mediante comunicacin

va OPLAT (Onda Portadora en Lnea de Alta Tensin).

No se implementar la funcin de sobrecorriente de fase (ANSI 50/51), la cual

opera ante sobrecorriente, a diferencia de que opera con un set de ajustes mucho ms

elevado que la caracterstica de respaldo mencionada anteriormente (ANSI 67N).

Se cuenta con la supervisin de trmico de potencial, la cual se encarga de activar o

desactivar las funciones de impedancia y sobrecorriente de respaldo.

Adems se cuenta con la funcin de recierre (ANSI 79), sin embargo y debido a que

el interruptor del mdulo Colima La Caja es tripolar, esta deber ser ajustada para que no

realice recierres.

Una de las funciones ms importantes es la supervisin de falla de interruptor

(ANSI 50BF), la cual se implementa debido al nivel de criticidad de la lnea.


39
Una de las caractersticas a considerar es la supervisin de canal de disparo, la cual

se basa en un algoritmo que muestrea el estado del conductor de alimentacin y del que se

dirige a la bobina de disparo. De modo que ante una falla del conductor se enva una seal

de alarma. Tal y como se detallar en el Captulo 3 esta lgica es aplicada mediante una

serie de compuertas y como requisito indispensable un temporizador ajustado para tres

segundos, esto para considerar el tiempo de transferencia de los contactos de una posicin a

otra y que esta no sea considerada como una ruptura del conductor.

Para ir finalizando se presenta a continuacin la Tabla 2.2, en la cual se muestran

todos los parmetros importantes de esta lnea.

Tabla 2.2 Parmetros de la lnea Colima La Caja

Descripcin Dato de la lnea


Tensin nominal de la lnea, [Primario/Secundario] 138 kV/0,1 kV
Corriente nominal de la lnea, [Primario/Secundario] 800 A/1 A
Reactancia/longitud de lnea: Xsec/km, 0,283 /km
Longitud de la lnea en kilmetros 8,5 km
CAPTULO 3: Anlisis de la lgica combinacional de operacin

En este captulo se recapitular la lgica combinacional a emplear en el rel, cabe

destacar que dicha lgica fue realizada por expertos de la ABB quienes realizaron

capacitaciones y como complemento a estas se realiza este trabajo.

Este captulo se llevar a cabo de manera tal que se explicar la procedencia y la

direccin de las seales de entrada y salida respectivamente, de modo que al mencionar que

una seal viene o se dirige a un bloque se dir el nombre segn IEC seguido del nombre del

CAP 531 entre parntesis, esto para aprovechar la numeracin de los mismos.

Figura 3.1 Bloque funcional con el detalle de cada nombre

Para iniciar se procede a explicar el significado de un bloque funcional. En la Figura

3.1 se muestra la explicacin del significado de cada nombre en un bloque. Se observa

40
41

como las entradas corresponden a las seales de la izquierda y las salidas a las de la

derecha, se debe observar tambin como el nombre superior indica el nombre en el CAP

531, herramienta en la que se realizan los diagramas lgicos de todas las funciones.

Adems, se debe observar en la parte inferior derecha de cada bloque como se

indica el nmero de diagrama y debajo del nombre asignado en la herramienta CAP 531 el

nombre del nodo lgico de acuerdo a la norma IEC 6185015. Es necesario aclarar que las

figuras mostradas en este captulo son directamente extradas del manual de la ABB [9].

Posteriormente en el Captulo 4 se realizar la explicacin de los ajustes de cada

uno de los bloques analizados en este captulo, de modo que en este captulo se estudiar

nicamente la lgica combinacional de operacin del rel.

En la Figura 3.1, cabe aclarar que los bloques posteriormente al nombre en el CAP

531 posee una numeracin (X, Y), donde X representa el nmero de bloque y Y es el

tiempo de procesamiento del bloque, el cual puede ser de 3, 5, 8 ms e incluso compuertas

como las AND u OR poseen tiempos de procesamiento de hasta 100 ms.

Cabe aclarar que los bloques deben ser conectados con un orden, dado que se posee

una lgica de lectura del consecutivo de los bloques, por lo que no se recomienda colocar

un bloque con nmero superior antes de uno con nmero de bloque inferior. Otro cuidado a

considerar es el de los tiempos de procesamiento, dado que no se debe mezclar bloques con

tiempos diferentes debido a que la compilacin de la lgica provoca avisos que pueden

llegar a dar problemas.


42

3.1 Lgica combinacional de los grupos funcionales I_AI y U_AI

Estas dos funciones procesan las seales analgicas, de corriente y tensin

respectivamente, de manera tal que pueden ser referenciadas a los otros bloques de

procesamiento del rel.

3.1.1 Matriz de seales para entradas analgicas

Signal matrix for analog inputs (SMAI)

Introduccin

El bloque SMAI (o bloque de pre-procesamiento) se utiliza en el software PCM 600

en relacin directa con la herramienta de matrices de seales16 (SMT, por sus siglas en

ingls). El mismo representa la forma en que las entradas analgicas fsicas

(transformadores de medicin), son enlazadas con las entradas analgicas-lgicas (variables

internas dentro de la lgica).

Principio de operacin

Cada bloque SMAI puede recibir 4 entradas analgicas (3 fases y 1 neutro), que

pueden ser voltaje (tipo 1) o corriente (tipo 2). Las salidas de dicho bloque, son las

15
Protocolo de interconexin y automatizacin de las subestaciones y centros de control para la maniobra en
tiempo real de los equipos en las subestaciones.
16
Parte del paquete del programa PCM 600, el cual se encarga de asociar las variables de procesamiento, o
sea, herramienta encargada de asignar las terminales del rel (entradas y salidas binarias) a cada seal interna
de procesamiento.
43

variables que contienen los valores trifsicos (fase, frecuencia y amplitud RMS), cabe

aclarar que estas salidas pueden ser valores de fase (AI1, AI2, AI3, AI4, AIN) o bien una

sola seal que mezcla todas las seales de fase (AI3P). La entrada BLOCK, pondra a 0,

todas las salidas de dicho bloque.

Las salidas AI1 hasta AI4 corresponden a las variables lgicas asociadas a los

diferentes transformadores de medicin, mediante la herramienta SMT. AIN siempre ser

la corriente de neutro, calculada de la suma residual (si no se conecta la entrada de neutro),

o de la seal directamente conectada al devanado de medicin de corriente del neutro. El

bloque siempre calcular dicha corriente o voltaje residual, si la entrada AI4NAME no es

conectada.

Bloque funcional

Figura 3.2 Bloques funcionales SMAI (PR)


44

NOTA: Cuando se utilizan los bloques del 2 al 12, no aparece la entrada DFTSPFC ni las

salidas SYNCOUT y SPFCOUT, esto se debe a que las seales mencionadas son de

sincronizacin, y se asume que los bloques siguientes se sincronizan a partir del primero.

Entradas y salidas

Tabla 3.1 Entradas del bloque de procesamiento SMAI (PR)

Seal Descripcin
BLOCK Bloqueo para las salidas, pone salidas a 0
Entrada para la sincronizacin de la transformada discreta de Fourier (DFT,
DFTSYNC por sus siglas en ingls) (se usa configuracin en 0 para dar una referencia
real de sincronismo)
Nmero de muestras por ciclo utilizado para calcular la DFT (se usa
DFTSPFC
configuracin en 0 para dar una referencia real de sincronismo)
Nombre del grupo al cual pertenecen las variables y que se despliega en la
GRPNAME
matriz de seales incluso con nmero de bloque al cual corresponde
Tipo 1= tensin
TYPE
Tipo 2= corriente
45

Tabla 3.2 Salidas del bloque de procesamiento SMAI (PR)

Seal Descripcin
Seal de sincronizacin generada por la DFT para ser sincronizar el resto de
SYNCOUT los bloques (no es necesaria si se utilizan canales de sincronizacin en los
settings)
Numero de muestras por ciclo para ser utilizadas como referencia en los
SPFCOUT dems bloques (no es necesaria si se utilizan canales de sincronizacin en los
settings)
AI3P Contiene las 3 fasores analgicos agrupadas
AI1 Salida analgica 1
AI2 Salida analgica 2
AI3 Salida analgica 3
AI4 Salida analgica 4 (no se usa)
AIN Salida analgica residual para el osciloperturbgrafo

3.2 Lgica combinacional del grupo funcional IMP_PROT

Este grupo funcional es la encargada de realizar las mediciones de los posibles lazos

de impedancia, determinar la direccionalidad, detectar oscilaciones de potencia, seleccionar

la fase en falla para la proteccin de impedancia, localizar la fallas, determinar el estado

del interruptor y enviar la seal para la funcin cierre en falla (switch on to fault, SOTF) y

por ltimo aplicar las consideraciones necesarias para la funcin deslizamiento de polo

(Pole Slip Protection, PSP), la cual es utilizada en la proteccin de generadores, de modo

que se cuenta con la posibilidad de instalar dicho rel como proteccin de este elemento.
46

3.2.1 Selector de Direccin

Directional Measurement for Distance Protection (ZDRDIR)

Introduccin

La finalidad de dicho bloque es generar una salida codificada en cdigo binario,

para indicar la direccin de cada fase (adelante o hacia atrs). La salida de dicho bloque

debe ser conectada a la entrada DIRCND del bloque de impedancia respectivo

(Cuadrilateral o Mho), as como al selector de fases, esto con el objetivo de que este

determine si selecciona los lazos hacia delante o hacia atrs. Dicho bloque toma las seales

de entrada del bloque SMAI (PR02), de la seal que contiene los tres fasores de corrientes

combinados, as como del bloque SMAI (PR01), del cual obtiene la seal de los tres fasores

de tensin combinados. Adems su seal de salida es utilizada en bloques de seleccin de

fase FDPSPDIS_21 (PHS) as como en las zonas de medicin de distancia ZMQPDIS_21

(ZM).

Principio de operacin

El bloque toma las entradas combinadas de los fasores de corriente y voltaje

provenientes del bloque de matrices SMAI, y genera un cdigo binario para cada una de las

posibles combinaciones direccionales, por ejemplo L1N adelante = 1, L1N atrs = 2; L2N

adelante = 4.
47

Bloque funcional

Figura 3.3 Bloque funcional ZDRDIR (ZD)

Entradas y salidas

Tabla 3.3 Entradas del bloque de procesamiento ZDRDIR (ZD)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI y es
I3P utilizada para determinar la direccionalidad de la corriente con respecto a la
tensin.
Seal que combina los 3 fasores de voltaje. Es generada por el bloque SMAI, es
U3P
utilizada para dar la referencia de la corriente.
48

Tabla 3.4 Salidas del bloque de procesamiento ZDRDIR (ZD)

Seal Descripcin
Seal codificada en binario, que indica cada una de las posibles combinaciones
de direccin por fase por medio de la frmula:

STDIR=STFWL1*1+STFWL2*4+STFWL3*16
+STFWL1L2*64+STFWL2L3*256 +STFWL3L1*1024
+STRVL1*2+STRVL2*8+ STRVL3*32
STDIR
+STRVL1L2*128+STRVL2L3*512+STRVL3L1*2048

Se pueden dar combinaciones por ejemplo FW L12N=5 (1+4)

Va conectada al selector de fases FDPSPDIS_21 (PHS) y a los bloques de


impedancia de cada zona ZMQPDIS_21 (ZM).

3.2.2 Selector de fase con discriminacin de carga (load encroachment)

Phase Selection, with load encroachment (FDPSPDIS_21)

Introduccin

La seleccin de fase lleva a cabo la clasificacin en funcin de las fases

involucradas en los diferentes tipos de fallas, as como la activacin y desactivacin de

seales.

Para la transferencia de potencia en lneas sobrecargadas se suele hacer que el valor

de la resistencia de carga sea significativo con respecto a la resistencia de falla (load

encroachment). Esto da la posibilidad de acortar el valor del parmetro de la resistencia de


49

falla, en la porcin correspondiente a la carga y as aumentar el trasiego de potencia, sin

afectar las zonas de medicin.

Este bloque toma sus seales de entrada de los bloques SMAI (PR02, PR01),

SDDRFUF (FSD1, utilizada para bloquear la funcin en caso de prdida de tensin) y

ZDRDIR (ZD01, utilizada para indicar direccionalidad), de donde toma las seales de los

tres fasores de corrientes unidos, as como de la seal de los tres fasores de tensin, la seal

de activacin o desactivacin de la funcin mediante el permiso del bloque de supervisin

de prdida de seal de tensin as como se obtiene la seal de direccionalidad de la falla.

Las seales de salida de este bloque funcional, indican arranque direccional o bien

no direccional de cada fase, as como cuantas fases arrancaron operacin. Estas seales de

salida son utilizadas en diferentes bloques funcionales de la lgica combinacional del REL

670, por lo que no se detalla el destino de cada una de las seales.

Principio de operacin

El principio de medicin es sencillo debido a que se basa en el constante muestreo

de los seis posibles lazos de medicin, esto provee un rpida operacin en comparacin con

otros mtodos de funcionamiento, los cuales muestrean las fases correctas para iniciar la

seleccin del lazo en falla.

La seleccin de fase incluye seis lazos de medicin de impedancia, tres para fallas

de fase a tierra (RN, SN, TN) y otras tres para fallas de fase a fase (RS, ST, TR), el cual

funciona tambin para fallas trifsicas.


50

La caracterstica es bsicamente no direccional pero este bloque utiliza informacin

proveniente del bloque funcional de direccionalidad, SDRDIR (ZD01), el cual ya se

describi en la seccin 3.2.1

La condicin de arranque de la seal de salida STCNDZ se basa esencialmente en

los siguientes criterios:

Criterio de corriente residual, o sea, separacin de fallas con o sin conexin a tierra.

Impedancia caracterstica regular cuadrilateral.

Caractersticas de discriminacin de carga (load encroachment) est siempre activa,

pero puede ser desactivada ajustando un valor muy alto.

Mientras que la condicin de arranque STCNDI se basa esencialmente en los

siguientes criterios:

Criterio de corriente residual.

Impedancia caracterstica no cuadrilateral.

Caractersticas de discriminacin de carga (load encroachment) est siempre activa,

pero puede ser desactivada ajustando un valor muy alto.

Se debe recordar que la salida STCNDI posee una no direccionalidad, debido a que

la direccionalidad se determina en el bloque SDRDIR (ZD01), la cual es enviada en cdigo

binario y que se codifica de la manera mostrada en la Tabla 3.4.

Las salidas STCND (Z o I) contienen, un camino similar al de la seal DIRCND,

seal en cdigo binario. Esta seal es conectada a la entrada STCND de los bloques
51

ZMQPDIS (ZM01, ZM02, ZM03, ZM04, ZM05, segn sea la direccionalidad de cada

uno). El cdigo que se construye se muestra en la Tabla 3.6.

Fallas de fase a tierra

Para fallas de fase a tierra, la medicin de impedancia realizada por el bloque

funcional FDPSPDIS_21 (PHS1) se realiza de acuerdo a la siguiente ecuacin.

U Ln
Z PHSn = (3.2-1)
I Ln

Donde:

ULn es la tensin en la fase n a tierra

ILn es la corriente por la fase n

La funcin bsica de este bloque para cuando se presenta fallas de fase a tierra es

proporcionar un ngulo de 60 a la caracterstica resistiva en el primer cuadrante, tal y

como se muestra en la Figura 3.4, donde se muestra adems la representacin grfica de la

resistencia de arco hacia adelante y hacia atrs en mediciones de lazos monofsicos,

RFFwPE y RFRvPE respectivamente. Adems de la ecuacin (3.2-1), la corriente residual

(3I0) debe cumplir con las siguientes condiciones.

3I 0 0,5 * IMinOp (3.2-2)

IN Re leasaePE
3I 0 * I ph max (3.2-3)
100
52

Donde:

IMinOp: Valor mnimo de la corriente de operacin para las zonas haca adelante.

INReleasePE: Es el parmetro ajustado para el mnimo valor de corriente residual

necesaria para habilitar la operacin en los lazos de falla fase a tierra.

Iphmax: mximo valor de corriente en cualquiera de las tres fases.

Figura 3.4 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas de

fase a tierra

Fallas de fase a fase

Para fallas de fase a fase, la medicin de la impedancia realizada por el bloque

funcional FDPSPDIS_21 (PHS1) se basa de acuerdo a la ecuacin (3.2-4).


53

U Lm U Ln
Z PHS = (3.2-4)
2 * I Ln

Donde:

ULm es la tensin en la fase m a tierra

ULn es la tensin en la fase n a tierra

ILn es la corriente por la fase n

Figura 3.5 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas de

fase a fase

La caracterstica de operacin de este bloque ante fallas de este tipo se muestra en la

Figura 3.5, donde al igual que la Figura 3.4 muestra la resistencia de falla a ser
54

consideradas en los ajustes, pero a diferencia de que para resistencia de fase a fase se

considera la resistencia de arco entre fases, tanto hacia adelante como hacia atrs (RFFwPP

y RFRvPP).

Al igual que para fallas fase a tierra, para cuando ocurren fallas de fase a fase se

deben cumplir las siguientes condiciones.

3I 0 < IN Re leasePE (3.2-5)

3I 0 < INBlockPP * I ph max (3.2-6)

Donde:

INRelease: Es el lmite de la corriente residual en las mediciones de lazos

monofsicos.

INBlockPP: Es el lmite de la corriente residual para bloquear la medicin de lazos

fase a fase.

Iphmax: Es la mxima magnitud de la corriente de fase.

Fallas Trifsicas

Posee una operacin similar a las fallas de fase a fase. Por lo que las ecuaciones

anteriores aplican para este caso. Se muestra la caracterstica del bloque funcional

FDPSPDIS_21 (PHS1) para fallas trifsicas.


55

Figura 3.6 Caracterstica del bloque funcional FDPSPDIS_21 (PHS) ante fallas

trifsicas

Discriminacin de carga (Load encroachment)

Es una caracterstica de la proteccin de impedancia que se aplica a los 6 lazos de

medicin, consiste en quitar una porcin resistiva al polgono de falla para poder operar en

esa posicin sin provocar el arranque de las zonas y poder aumentar el trasiego de potencia

por la lnea. Esta caracterstica est siempre presente pero se puede desactivar mediante una

parametrizacin alta en su valor de ajuste.


56

Figura 3.7 Caracterstica de discriminacin de carga (load encroachment)

En la Figura 3.7 se observa la caracterstica de la funcin discriminacin de carga

(load encroachment), en la cual es importante mencionar que los ajustes pueden ser

individualmente de la direccionalidad, siempre y cuando se mantenga el mismo ngulo de

abertura en los cuatro cuadrantes.

Cuando se selecciona el modo STCNDZ, la caracterstica de la funcin

FDPSPDIS_21 (PHS) queda limitada de acuerdo al polgono de la izquierda en la Figura

3.8 (tambin las zonas de medicin que dependan de este parmetro). Y cuando se

selecciona el modo STCNDI (polgono de la derecha en la Figura 3.8) se limita la

operacin al valor de la corriente y a las zonas de medicin.


57

Figura 3.8 Diferencias en la caractersticas de operacin cuando la funcin

discriminacin de carga (load encroachment) se activa

Cuando se combina la seleccin de fase con funcin discriminacin de carga (load

encroachment) se obtiene caracterstica mostrada en la Figura 3.9.

La Figura 3.9 es vlida para los lazos de medicin monofsicos y bifsicos, dado a

que ante fallas trifsicas esta caracterstica rota aproximadamente 30, tal y como se nota en

la Figura 3.10.
58

Figura 3.9 Caracterstica de operacin con direccionalidad hacia delante cuando la

funcin discriminacin de carga (load encroachment) se encuentra activada para fallas

monofsicas y bifsicas
59

Figura 3.10 Caracterstica de operacin con direccionalidad hacia delante cuando la

funcin discriminacin de carga (load encroachment) se encuentra activada y para

fallas trifsicas
60

Bloque funcional

Figura 3.11 Condiciones para la operacin de fase a fase y fase a tierra (Criterio de la

corriente residual)

De la figura 3.11 se debe poner atencin en que la seal binaria STCNDI es creada

como una combinacin de la caracterstica discriminacin de carga (load encroachment) y

del criterio de corriente residual.

En la Figura 3.12 se muestra la composicin de la no direccionalidad del rel REL

670. Esta seal corresponde a las seales STNDLn (n=1, 2, 3) del bloque funcional

FDPSPDIS_21 (PHS).
61

Figura 3.12 Composicin de seal de seleccin de fase no direccional

La composicin de las seales direccionales se presenta en la Figura 3.13 y Figura

3.14, tanto haca atrs como hacia adelante. La composicin de las seales de STCNDZ es

creada mediante las condiciones de medicin de la impedancia. Estas seales pueden ser

configuradas para la entrada funcional STCND de la proteccin.


62

Figura 3.13 Composicin de la seleccin de fase para direccionalidad hacia atrs


63

Figura 3.14 Composicin de la seleccin de fase para direccionalidad hacia adelante


64

Figura 3.15 Bloque funcional FDPSPDIS_21 (PHS)

Entradas y salidas

Tabla 3.5 Entradas del bloque de procesamiento FDPSPDIS_21 (PHS)

Seal Descripcin
Seal que agrupa los 3 fasores de corriente. Es generada por el bloque SMAI
I3P
(PR02), se utiliza para la seleccin de la fase en falla
Seal que agrupa los 3 fasores de voltaje. Es generada por el bloque SMAI (PR01),
U3P
al igual que la corriente, es utilizada para seleccionar la fase en falla
Seal que realiza el bloqueo de la funcin, proviene del bloque SDDRFUF (FSD1),
BLOCK
el cual supervisa el trmico de potencial
DIRCND Seal de direccionalidad, proveniente del bloque ZDRDIR (ZD1)
65

Tabla 3.6 Salidas del bloque de procesamiento FDPSPDIS_21 (PHS)

Seal Descripcin
STFWLn
Seal que emite la deteccin de falla en la fase n hacia adelante
(n=1, 2, 3)
STFWPE Seal que emite la deteccin de falla a tierra hacia adelante
STRVLn
Seal que emite la deteccin de falla en la fase n hacia atrs
(n=1, 2, 3)
STRVPE Seal que emite la deteccin de falla a tierra hacia atrs
STNDLn
Inicio de la seal de falla en el lazo n, no direccional
(n=1, 2, 3)
STNDPE Inicio de la seal de falla a tierra, no direccional
STFW1PH Inicio de falla hacia adelante en una fase
STFW2PH Inicio de falla hacia adelante en dos fases
STFW3PH Inicio de falla hacia adelante en tres fases
Condicin de corriente dada en fase a tierra para medicin de elementos,
STPE
bloquea la operacin de la funcin oscilacin de potencia
STPP Condicin de corriente dada en fase a fase para medicin de elementos
Condicin de arranque de la funcin de impedancia, tomando en cuenta zona
STCNDZ de medicin
STCND = L1N*1+L2N*2+L3N*4+L1L2*8+L2L3*16+L3L1*32
Condicin de arranque de la funcin de impedancia, sin tomar en cuenta zona
STCNDI de medicin
STCND = L1N*1+L2N*2+L3N*4+L1L2*8+L2L3*16+L3L1*32
66

3.2.3 Deteccin de oscilacin de potencia

Power Swing Detection (ZMRPSD_78)

Introduccin

Las oscilaciones de potencia (PSD, por sus siglas en ingls) ocurren despus de la

desconexin de una gran carga o ante disparos de plantas generadoras grandes. Esta funcin

es la encargada de detectar las oscilaciones de potencia y bloquear la funcin de

impedancia. Este bloque toma sus seales de entrada del los bloques SMAI (PR02, PR01) y

FDPSPDIS_21 (PHS1), de los cuales obtiene las seales de corriente, tensin y una seal

que bloquea su operacin en caso de presentarse una corriente de fase a tierra, esto porque

se las oscilaciones de potencia no posee componentes de secuencia cero.

Principio de operacin

El principio de operacin se basa en la medicin de la razn de cambio del lazo de

medicin de un punto exterior a un punto interior. El principio de medicin de la

impedancia es igual al usado para la proteccin de las zonas de medicin. La operacin

caracterstica se basa en la Figura 2.10.

Lgica bsica de operacin

La funcin PSD puede operar bajo dos modos, los cuales se detallan a continuacin.

1 de 3: Indica que en alguna de las tres fases se est presentando una oscilacin de

potencia, esta seal es la PSD-DET-L1 de la Figura 3.16.


67

Figura 3.16 Deteccin de la oscilacin de potencia en la fase L1

2 de 3: Indica que en al menos dos de las tres fases se presenta una oscilacin de

potencia, esta seal es la DET1of3 y DET2of3 de la Figura 3.17.

Figura 3.17 Detencin de oscilacin de potencia para los modos de operacin 1 de 3 o

2 de 3
68

Bloque funcional

Figura 3.18 Bloque funcional simplificado de la funcin PSD


69

Figura 3.19 Bloque funcional ZMRPSB_78 (PSD)

Entradas y salidas

Tabla 3.7 Entradas del bloque de procesamiento ZMRPSB_78 (PSD)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI,
I3P
utilizada para determinar la oscilacin de corriente
Seal que combina los 3 fasores de voltaje. Es generada por el bloque SMAI,
U3P
utilizada para determinar la oscilacin de tensin
Seal que bloquea la funcin, seal emitida del bloque FDPSPDIS_21 (PHS1)
BLOCK indicando condicin de corriente dada en fase a tierra para medicin de
elementos
BLKI01 Bloquea la seal de salida de arranque por condicin de oscilacin lenta
70

Tabla 3.7 Entradas del bloque de procesamiento ZMRPSB_78 (PSD) (continuacin)

Seal Descripcin
Bloquea la seal de salida de arranque por subsecuente detencin de
BLKI02
corriente residual
BLK1HP Bloqueo del modo de operacin 1 de 3
REL1HP Permiso para operacin del modo 1 de 3
BLK2HP Bloqueo del modo de operacin 2 de 3
Permiso para operacin del modo 2 de 3 (nica seal activada por lo que la
REL2HP
funcin operara bajo esta condicin)
I0CHECK Deteccin de la corriente residual usada para permitir la salida START
TRSP Comando de disparo monopolar relacionado con la lgica de disparo
Deteccin externa de la oscilacin de potencia, en caso de querer activar
EXTERNAL
dicha operacin con otro equipo

Tabla 3.8 Salidas del bloque de procesamiento ZMRPSB_78 (PSD)

Seal Descripcin
START Seal de salida que indica si hay oscilacin de potencia detectada
Impedancia medida fuera del polgono externa (equivalente a PPOL en
ZOUT
SIEMENS)
Impedancia medida fuera del polgono interno interna (equivalente a APOL en
ZIN
SIEMENS)
71

3.2.4 Zonas de medicin de distancia, caracterstica cuadrilateral

Distance Measuring Zones, quadrilateral characteristic (ZMQPDIS_21)

Introduccin

La proteccin de impedancia tiene 5 zonas con esquemas de proteccin para tres

lazos de medicin de falla fase-fase y tres lazos de medicin fase-tierra.

Las configuraciones individuales de los parmetros de resistencia y reactancia

permiten una mayor flexibilidad en lneas sobrecargadas de diferentes tipos y longitudes.

Esta funcin posee la capacidad de operar para caractersticas de introduccin de

carga en zona de falla (load encroachment).

La medicin independiente de los lazos de fallas junto con una sensibilidad y

confiabilidad, son elementos que se unen para lograr una seleccin de fase adecuada para la

aplicacin de la funcin recierre monofsico.

Las zonas de la proteccin de impedancia pueden operar independientemente una de

la otra.

Esta serie de bloques utilizan seales provenientes de los bloques PR02 y PR02, as

como de los bloques ZMRPSB_78 (PSD1), SDDRFUF (FSD1), FDPSPDIS_21 (PHS1) y

ZDRDIR (ZD01). De estos bloques utiliza seales de corriente, tensin, arranque de la

funcin oscilacin de potencia que bloquea esta operacin, as como un bloqueo debido a la

falla de la seal de tensin (prdida del trmico de potencial), otra de las seales es la de

arranque de la funcin de impedancia incluyendo la zona de medicin y por ltimo la seal

de direccionalidad.
72

Principio de operacin

Medicin del esquema de proteccin.

La medicin de los seis lazos posibles de proteccin, tres de fase a tierra y otros tres

de fase a fase, tanto hacia adelante como hacia atrs son monitoreados por el rel

constantemente. Esta tcnica provee una respuesta ms rpida del rel ante fallas de

cualquier tipo en las lneas. Adems de que se realiza la seleccin del lazo en falla

directamente, de modo que no hace falta conocer el estado de las otras fases, para tomar

esta decisin.

Impedancia caracterstica

Esta caracterstica opera esencialmente bajo una propiedad no direccional, tal y

como se muestra en la Figura 3.20 y en la Figura 3.21. En estas figuras es necesario

observar que las resistencia y reactancias que delimitan los polgonos de operacin, dado

que difieren de uno a otro de acuerdo al tipo de falla.


73

Figura 3.20 Caracterstica para la medicin de los lazos fase a tierra


74

Figura 3.21 Caracterstica para la medicin de los lazos fase a fase

El tipo de lazo en falla es diferente de acuerdo, dado que ante fallas monofsicas se

posee un lazo de medicin y ante fallas fase-fase otro lazo de medicin, como se muestra

en Figura 3.22. Ntese la diferencia en las resistencias de falla mostradas en la Figura 3.22

entre el tipo de falla fase a fase para con la falla trifsica. La principal diferencia se basa en

que las fallas fase a fase, la resistencia de arco corresponde a la resistencia total de arco

entre fases, mientras que para fallas trifsicas, este valor debe considerarse como la mitad

de su valor.
75

Figura 3.22 Modelo del lazo en falla

En la Figura 3.22, R1 y X1 representan el valor de la impedancia de secuencia

positiva de la medicin para la localizacin de a falla mientras que R0 y X0 representan el

valor de la impedancia de secuencia cero. El valor de RFPE y RFPP es el valor de la

resistencia de arco para fallas de fase a tierra o entre fases, respectivamente.

Las zonas de operacin pueden ser ajustadas para operar hacia adelante, hacia atrs

y no-direccional, esto se lleva a cabo ajustando la operacin del parmetro OperationDir.


76

Mnima corriente de operacin

La operacin de la funcin de impedancia se ve afectada por el valor de la corriente

de operacin, la cual debe poseer un valor mnimo para poder determinar la impedancia.

Para la operacin de los lazos fase a tierra (Ln) se bloquea si el valor de la corriente

de fase es menor a cierto umbral inferior, esto si se cumple que ILn17<IMinOpPE.

Para la primera zona con ajuste de compensacin de carga es necesario otro ajuste,

el cual bloquea todos los lazos fase a tierra cuando IN18<IMinOpIN.

El lazo fase a fase (LmLn) se bloquea si ILmLn19 AB, BC o CA < IMinOpPP

NOTA: Todas las corrientes lmites en los tres casos anteriores son automticamente

reducidas a un 75% de su valor ajustado cuando operan en zona inversa.

Principio de medicin

La ecuacin para lazos de falla utiliza valores complejos de la tensin y la corriente,

este valor de impedancia es calculada y comparada con el valor ajustado, para el caso de

una falla fase a fase, la cual no posee ninguna correccin en el clculo, tal y como se

observar para fallas fase a tierra. La ecuacin descrita a continuacin es para el ejemplo de

la fase R a la fase S.

17
Valor RMS de la corriente en la fase Ln
18
Valor RMS de la suma vectorial de las corrientes en las tres fases, por tanto 3I0
19
Valor RMS de la diferencia vectorial de las corrientes en las fases Lm y Ln
77

V R VS
Z app = (3.2-7)
IR IS

Donde:

es el valor de la tensin de fase en R.

es el valor de la tensin de fase en S.

es el valor de la corriente de fase R.

es el valor de la corriente de fase S.

Para fallas monofsicas es necesario aplicar un factor de compensacin, el cual

depende de las impedancias de secuencia cero y positiva, tal y como se nota a continuacin.

VR
Z app = (3.2-8)
I R + I N * KN

X 0 X1
KN = (3.2-9)
3* X1

Donde:
X0 y X1 son los valores de las reactancias de secuencia cero y positiva
respectivamente.
es el valor de la tensin de fase en R.

es el valor de la corriente de fase en R.

es el valor de la corriente a tierra o corriente en la lnea.


78

NOTA: La ecuacin (3.2-9) para determinar el valor de la impedancia es solo vlida para

aplicaciones de alimentacin radial no cargada, tal y como es el caso de Costa Rica, en la

cual la transmisin se separa de cargas.

Bloques simplificados

Los bloques mostrados a continuacin son una introduccin de los que posee el

bloque final para la proteccin de impedancia. Esta lgica considera los seis lazos posibles,

tanto los de fase a tierra y los de fase a fase.

Se debe observar que la seal de entrada STCND representa la conexin de los seis

diferentes lazos de seleccin del rel. Esta seal se conecta con la seal de salida del bloque

PHS denominada STCDZ.

La seal de entrada interna DIRCND es utilizada para dar la direccionalidad para la

medicin de la distancia de las zonas.

En la Figura 3.23 se presenta la lgica funcional de la seal de entrada STCND.


79

Figura 3.23 Condicionamiento del grupo funcional de la seal de entrada STCND

Para cuando el rel opera en condicin no direccional, se posee la combinacin de

seales, mostradas en la Figura 3.24.

Figura 3.24 Composicin de las seales de inicio para la operacin no direccional


80

Los resultados de la medicin de direccionalidad se introducen en el siguiente

circuito lgico (Figura 3.25), cuando el rel opera en alguna direccin, ya sea hacia

adelante o haca atrs.

Figura 3.25 Composicin de las seales de inicio para la operacin direccional

Las condiciones de disparo de la proteccin de impedancia se representan en la

Figura 3.26.
81

Figura 3.26 Lgica de disparo de la proteccin de impedancia

Bloque funcional

Figura 3.27 Bloque funcional ZMQPDIS (ZM)


82

Entradas y salidas

Tabla 3.9 Entradas del bloque de procesamiento ZMQPDIS (ZM)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI,
I3P es utilizada para al arranque y disparo de cada zona de operacin, de manera
que determina la impedancia
Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI,
U3P es utilizada para determinar la impedancia de falla y as arrancar la operacin
de cada zona
BLOCK Bloqueo de la funcin PHS
VTSZ Bloqueo de las salidas por falla de la seal de tensin
BLKTR Bloqueo de todas las seales de disparo
Condicin externa de inicio, posee seis posibles combinaciones de seleccin de
STCND
fase
DIRCND Condicin externa de direccionalidad, proviene del bloque de direccionalidad

Tabla 3.10 Salidas del bloque de procesamiento ZMQPDIS (ZM)

Seal Descripcin
TRIP Disparo general, debido a alguna fase o lazo
TRLn (n=1, 2, 3) Seal de disparo de la fase n (R, S, T)
START Inicio general, debido a alguna fase o lazo
STLn (n=1, 2, 3) Seal de inicio de la fase n (R, S, T)
Seal de inicio no direccional, debido a alguna
STND
fase o lazo
83

3.2.5 Lgica de la funcin cierre en falla (switch on to fault), basada en

corriente y tensin

Automatic Switch on to Fault Logic, voltage and current based (ZCVPSOF)

Introduccin

Esta funcin provee de un disparo instantneo al interruptor en falla. La deteccin

de desenergizacin de la lnea es la encargada de activar esta funcin cuando la lnea se

pierde.

Una de la limitacin de esta funcin es que no puede ser implementada para la

caracterstica Mho, por lo que se debe agregar una lgica adicional basada en los niveles de

tensin y corriente.

Las seales de entrada de este bloque provienen de los bloques SMAI (PR02,

PR01), de los cuales obtiene las seales de corriente y tensin para realizar las mediciones

respectivas, adems de estas seales cuenta con otras dos que se detallan a continuacin, las

cuales se refieren a los modos de operacin de esta funcin.

Otras de las seales de entrada son combinaciones de seales que son utilizadas

para la activacin de la funcin por posicin de interruptor o bien por comando de cierre

manual.

Principio de operacin

La funcin cierre en falla (SOTF, por sus siglas en ingls) puede ser activada

mediante una entrada externa de indicacin del interruptor, o bien, puede ser activada
84

internamente, utilizando las seales de tensin y corriente, basndose en la lgica mostrada

en la Figura 3.28.

Cuando el parmetro AutoInit se encuentra apagado, la funcin es activada

mediante una seal de entrada externa, BC en la Figura 3.38. Esta lgica de operacin

posee bloques que actan y detectan la posicin del interruptor y as envan seales de

operacin de la funcin. Para obtener un disparo tambin es necesario seleccionar uno de

los modos siguientes de operacin.

Modo=Impedance; el disparo no es emitido si la entrada ZACC se encuentra

activada (normalmente conectada con caracterstica no direccional).

Modo=UILevel; el disparo no es emitido si el detector de UILevel est activado.

Modo=Both; el disparo es iniciado basndose en el criterio de medicin de

impedancia o bien en la deteccin de UILevel.

La seal interna de lnea muerta (DeadLine) proveniente del detector de UILevel es

activada si todas las corrientes de fase y tensiones se encuentran por debajo del ajuste IPh<

y UPh<.

El medidor de tensin y corriente se basa en la medicin detectada en la condicin

de cierre en falla incluso aunque la tensin sea demasiado baja. La lgica se basa en la

activacin y variacin de la corriente. La seal interna SOTFLevel es activada si la tensin


85

de fase y la correspondiente corriente de fase se encuentran por debajo de ajuste IPh< y

UPh< para cualquiera de la fases20.

Ahora si la seal AutoInit se encuentra activada, no es necesaria una activacin

externa, dado que la informacin se encuentra presente en el principio de operacin.

La funcin se encuentra activada durante un tiempo ajustable tSOTF, adems se

debe considerar el bloqueo de la funcin mediante la activacin de la seal de entrada

BLOCK.

20
Ajustes que sern descritos en el Captulo 4, seccin 4.2.5
86

Figura 3.28 Diagrama simplificado de la funcin SOTF, basada en la corriente y

tensin
87

Bloque funcional

Figura 3.29 Bloque funcional ZCVPSOF (SFV)


88

Entradas y salidas

Tabla 3.11 Entradas del bloque de procesamiento ZCVPSOF (SFV)

Seal Descripcin
I3P Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI
U3P Seal que combina los 3 fasores de voltaje. Es generada por el bloque SMAI
BLOCK Seal que realiza el bloqueo de la funcin SOTF
Seal externa para la activacin de la funcin SOTF, utilizada para la operacin
BC
de la funcin por entrada binaria
Seal de disparo, proveniente de otras funciones de proteccin (preferiblemente
los disparos de alguna de las zona de impedancia) que se desea utilizar en la
ZACC
lgica, como condicin adicional cuando se selecciona algunos de los modos de
impedancia21

Tabla 3.12 Salidas del bloque de procesamiento ZCVPSOF (SFV)

Seal Descripcin
TRIP Seal de disparo a la salida de la funcin SOTF

21
Ntese que la programacin original entregada por ABB Suecia, incluye en esta entrada la seal de disparo
IOC1-TRIP correspondiente a la funcin de sobrecorriente de fase con caracterstica constante. Al tener
activa la compuerta GT03 y la funcin de sobrecorriente mencionada anteriormente, si se selecciona alguno
de los modos que contempla impedancia, se estara condicionado la seal de disparo de la funcin cierre en
falla a un valor de corriente umbral correspondiente precisamente al ajuste utilizado para la funcin de
sobrecorriente de fase con caracterstica constante.
89

Lgica adicional a la funcin SOTF

Figura 3.30 Lgica adicional a la funcin SOTF

Como se muestra en la Figura 3.30, la funcin SOTF posee una lgica adicional, la

cual es parte del preprocesamiento de esta operacin. La lgica posee compuertas lgicas

(OR Y GT) las cuales sern explicadas en las secciones 3.2.6 y 3.2.7.

Observando la lgica que llega a la entrada ZACC del bloque ZCVPSOF (SFV), se

nota como la compuerta GT03 permite o impide el paso de la seal de deteccin de disparo

por sobrecorriente de fase (ver seccin 3.4.1), de modo que si esta seal o la seal de

arranque no direccional del bloque ZMQPDIS_21 (ZM02) son transferidas a la compuerta


90

OR, y posteriormente a la entrada ZACC, la cual acelera la operacin de la funcin SOTF,

dado que de acuerdo a la Figura 3.28, esta es emitida directamente a la AND de salida del

bloque funcional.

Analizando la lgica que llega a la compuerta BC (seal para operacin por entrada

externa) se puede observar que ante las seales de posicin de interruptor abierto (siempre

y cuando la compuerta GT03 se active), o bien por cierre manual o por comando de recierre

de interruptor (siempre y cuando la compuerta GT02 se active), se activa la funcin SOTF.

De acuerdo a la Figura 3.28, esta seal se sostiene durante un pulso de 100 ms

(tiempo que dura aproximadamente en cerrar el interruptor) y en caso de presentarse un

cierre con falla, la funcin SOTF debe operar.

3.2.6 Bloque funcional OR

OR function block (OR)

Introduccin

Se utiliza generalmente para combinar seales o variables booleanas. Este bloque

posee 6 entradas y 2 salidas (cantidades que no se pueden variar). Es ampliamente utilizado

para considerar al menos una de las seales de entrada a este bloque para enviar una seal

de activacin al bloque que requiera de dicho preprocesamiento.


91

Bloque funcional

Figura 3.31 Bloque funcional OR

Entradas y salidas

Tabla 3.13 Entradas de la compuerta OR

Seal Descripcin
Input1 Primera seal de entrada a la compuerta OR
Input2 Segunda seal de entrada a la compuerta OR
Input3 Tercera seal de entrada a la compuerta OR
Input4 Cuarta seal de entrada a la compuerta OR
Input5 Quinta seal de entrada a la compuerta OR
Input6 Sexta seal de entrada a la compuerta OR

Tabla 3.14 Salidas de la compuerta OR

Seal Descripcin
OUT Salida de la compuerta OR

NOUT Salida invertida de la compuerta OR o NOR


92

3.2.7 Bloque funcional de la compuerta controlable22

Controllable Gate function block (GT)

Introduccin

El bloque funcional GT se utiliza como un interruptor lgico, el ajuste de esta

compuerta se lleva a cabo en la herramienta PCM 600, este bloque sirve para habilitar o

deshabilitar funciones o entradas a ciertos bloques.

Bloque funcional

Figura 3.32 Bloque funcional GT

Entradas y salidas

Tabla 3.15 Entradas de la compuerta lgica GT

Seal Descripcin
Entrada a la compuerta, esta seal ser sobre la cual se decida si pasa a la salida
INPUT
de la compuerta.

22
En el Apndice A.2 se muestra la lista completa de compuertas GT, as como de las funciones que activan
o desactivan
93

Tabla 3.16 Salidas de la compuerta lgica GT

Seal Descripcin
Salida de la compuerta, es la misma seal de entrada, la diferencia es q esta puede
OUT
ser o no activada de acuerdo a lo mencionado

3.2.8 Bloque funcional del temporizador

Timer functional block (Timer)

Introduccin

El bloque funcional temporizador, es utilizado para retardar la activacin de las

seales. Se suele hacer uso de la salida ON debido a que representa la salida natural del

bloque, considerando que la salida OFF representa una desconexin. Uno de los ajustes a

realizar en el CAP 531 es el valor de T (retardo de tiempo), el cual es el tiempo que

permanecer el retardo en la seal.

Bloque funcional

Figura 3.33 Bloque funcional de temporizador (TM)


94

Entradas y salidas

Tabla 3.17 Entradas del bloque temporizador

Seal Descripcin

INPUT Seal de entrada al temporizador (seal que se desea retardar)

Tabla 3.18 Salidas del boque temporizador

Seal Descripcin

ON Salida del temporizador, seal de arranque retardada

OFF Salida del temporizador, seal de desconexin retardada

3.2.9 Localizador de fallas

Fault Locator (LMBRFLO)

Introduccin

La precisin del localizador de fallas es uno de los componentes esenciales para

minimizar las prdidas de tiempo en el mantenimiento e inspeccin de la lnea posterior a

una falla.

Esta funcin se basa en la medicin de la impedancia de falla, la cual es

proporcional a la distancia de la falla en porcentaje, kilmetros o millas.


95

Una de las principales ventajas de esta funcin es la alta precisin en las

mediciones, incluso en aquellas lneas que poseen particularidades, de acuerdo a lo tratado

en la seccin 2.2.2.

Las seales de este bloque son provenientes de ZMQPDIS_21 (ZM02)

principalmente, en donde se indica el arranque de las fases R, S o T.

Principio de operacin

Para realizar los clculos de la distancia de la falla, los fasores de prefalla y falla,

tanto de la corriente como de la tensin son seleccionados de manera que se utiliza los

valores almacenados en memoria de dichos valores.

Algoritmos de este tipo consideran efectos como los de corriente de carga, ambas

terminales en falla y valores de resistencia de falla.

El valor calculado por el localizador de fallas se indica en valor porcentual de la

longitud de la lnea o bien en kilmetros o millas. Como se mencionar en la seccin 4.2.7,

los ajustes a realizar en este bloque funcional considera la particularidad de las lneas en

doble circuito, en cuyo caso se debe considerar la compensacin mutua as como

parmetros de impedancia de los extremos de conexin.


96

Bloque funcional

Figura 3.34 Bloque funcional LMBRFLO (FLO)

Entradas y salidas

Tabla 3.19 Entradas del bloque de procesamiento LMBRFLO (FLO)

Seal Descripcin
PHSELL1 Indica que la fase seleccionada es la fase R debido al arranque de zona dos
PHSELL2 Indica que la fase seleccionada es la fase S debido al arranque de zona dos
PHSELL3 Indica que la fase seleccionada es la fase T debido al arranque de zona dos
Activa el clculo de distancia, esta seal proviene de una compuerta OR que
CALCDIST une las seales de arranque por disparo de cualquier funcin (provienen del
bloque TR03) o del disparo de la funcin SOTF
97

Tabla 3.20 Salidas del bloque de procesamiento LMBRFLO (FLO)

Seal Descripcin
FLTDISTX Dato de la distancia de la falla, de acuerdo al valor de reactancia
CALCMADE Indica que el clculo de la distancia se ha realizado
BCD_80 Distancia de la falla en cdigo binario, representa el 80%
BCD_40 Distancia de la falla en cdigo binario, representa el 40%
BCD_20 Distancia de la falla en cdigo binario, representa el 20%
BCD_10 Distancia de la falla en cdigo binario, representa el 10%
BCD_8 Distancia de la falla en cdigo binario, representa el 8%
BCD_4 Distancia de la falla en cdigo binario, representa el 4%
BCD_2 Distancia de la falla en cdigo binario, representa el 2%
BCD_1 Distancia de la falla en cdigo binario, representa el 1%

NOTA: Por medio de las combinaciones BCD mostradas anteriormente puede calcular el

valor de cualquier nmero hasta el 100. Por ejemplo para indicar que la falla fue al 67% se

hace BCD_40 + BCD_20 + BCD_4 + BCD_3 = BCD_67.

3.2.10 Proteccin contra deslizamiento de polo

Pole Slip Protection (PSPPPAM_78)

Introduccin

Se debe aclarar que la funcin de proteccin ante deslizamiento de polo (PSP, por

sus siglas en ingles) es aplicable en la proteccin de los generadores, por lo que se nota

adems que la lgica combinacional en estudio es aplicable para los generadores, sin
98

embargo debe quedar claro que este anlisis se lleva a cabo para las lneas de transmisin.

Los eventos repentinos en los sistemas de potencia provocan un cambio repentino

en la carga, la ocurrencia o la liberacin (debido a la apertura y cierre de interruptores) de

fallas pueden causar oscilaciones de potencia. En ocasiones, estas oscilaciones de potencia

pueden llegar a ser severas, provocando la perdida de sincronismo, lo cual es la situacin

que llega a solventar la funcin PSP. El principal propsito de esta funcin es detectar,

evaluar y tomar la accin requerida para el momento del deslizamiento polar en el

generador (prdida de sincronismo). Esta funcin sirve tambin para aislar un sistema de

potencia en islas que posean sistemas separados y estables cada uno por su lado.

Las seales de entrada de este bloque provienen de SMAI (PR14 y PR13), de donde

se toman mediciones de corriente y tensin (respectivamente) utilizadas solo para funciones

de respaldo.

Principio de operacin

Si los generadores son ms rpidos que el sistema de potencia, el movimiento del

rotor en el diagrama de impedancia y de tensin es de derecha a izquierda y la generacin

se mantiene. Si en cambio el generador es ms lento que el sistema, el movimiento de rotor

es de izquierda a derecha y la motorizacin se produce.


99

Figura 3.35 Movimiento en el diagrama de impedancia

El movimiento en el diagrama de impedancia se puede observar en la Figura 3.35,

el comportamiento transitorio se describe de acuerdo a la fuerza electromotriz (fem) EA y

EB y por Xd, XT y la impedancia transitoria del sistema ZS.

Donde:

Xd es la reactancia transitoria del generador

XT es la reactancia de cortocircuito del transformador elevador

ZS es la impedancia del sistema de potencia A


100

La deteccin del ngulo del rotor se habilita cuando:

La corriente mnima excede el diez por ciento (10%) del valor ajustado de la

corriente base.

La tensin mxima cae por debajo del noventa y dos por ciento de su valor base

(0.92Ubase).

La tensin Ucos tiene una velocidad angular entre los 0.2 Hz a los 8 Hz.

La correspondiente direccin no est bloqueada.

Figura 3.36 Diagrama simplificado de la funcin PSP


101

Bloque funcional

Figura 3.37 Bloque funcional PSPPAM_78 (PSP)

Entradas y salidas

Tabla 3.21 Entradas del bloque de procesamiento PSPPAM_78 (PSP)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque
I3P SMAI, se utiliza para determinar la variacin de corriente durante el
deslizamiento
Seal que combina los 3 fasores de voltaje. Es generada por el bloque
U3P SMAI, se utiliza para determinar la variacin de tensin durante el
deslizamiento
BLOCK Seal que realiza el bloqueo de la funcin
BLKGEN Operacin de bloqueo en la direccin del generador
102

Tabla 3.21 Entradas del bloque de procesamiento PSPPAM_78 (PSP) (continuacin)

BLKMOTOR Operacin de bloqueo en la direccin del motor


EXTZONE1 Extensin de la zona 1 con la regin de la zona 2

Tabla 3.22 Salidas del bloque de procesamiento PSPPAM_78 (PSP)

Seal Descripcin
TRIP Seal de disparo comn

TRIP1 Primer disparo despus del N1Limit al cierre en zona 1

TRIP2 Segundo disparo despus del N1Limit al cierre en zona 2


START Seal de inicio comn
ZONE1 Primer cierre en la regin de zona 1
ZONE2 Primer cierre en la regin de zona 2
Seal que indica que el generador es ms rpido que el sistema, generador
GEN
acelerado
Seal que indica que el generador es ms lento que el sistema, generador
MOTOR
desacelerado
SFREQ Frecuencia al cierre
SLIPZOHM Impedancia al cierre en Ohms
SLIPZPER Impedancia en porcentaje de Zbase al cierre
UCOSKV Tensin UcosPhi en KV
UCOSPER Tensin UcosPhi en porcentaje de Vbase
103

3.3 Lgica combinacional del grupo funcional IMP_COM

Esta funcin es la encargada de realizar gran parte de la comunicacin de la

proteccin de impedancia. Esta funcin lleva a cabo la lgica de comunicacin para la

operacin de la funcin por alimentador dbil en un extremo (weak end Infeed, lnea con

un extremo conectado a una barra dbil, explicada en la seccin 2.2.2), as como la lgica

de comunicacin de la proteccin de impedancia.

En esta apartado hay bloques funcionales que se repiten, por lo que no se explican a

fondo y se har nfasis en aquellos que no se han estudiado.

Algunos de los bloques de esta funcin que se han estudiado son:

Bloque funcional de la compuerta controlable

Compuerta OR

3.3.1 Compuerta AND

AND function block (AND)

Introduccin

Se utiliza para combinar seales o variables booleanas mediante una suma booleana.

Este bloque posee 4 entradas y 2 salidas, una de las entradas es negada y una de las salidas

es invertida.
104

Bloque funcional

Figura 3.38 Bloque funcional AND

Entradas y salidas

Tabla 3.23 Entradas de la compuerta AND

Seal Descripcin
Input1 Primera seal de entrada a la compuerta AND
Input2 Segunda seal de entrada a la compuerta AND
Input3 Tercera seal de entrada a la compuerta AND
Input4 Cuarta seal de entrada a la compuerta AND invertida o negada

Tabla 3.24 Salidas de la compuerta AND

Seal Descripcin
OUT Salida de la compuerta AND

NOUT Salida invertida de la compuerta AND o NAND


105

3.3.2 Lgica de corriente en reversa y funcin por alimentador dbil

en un extremo (weak end infeed) para comunicacin de una sola fase

Current reversal and weak end infeed for phase segregated communication

(ZC1WPSCH_85)

Introduccin

La funcin de corriente en direccin hacia atrs es usada para prevenir operaciones

indeseadas debido a corriente en direccin hacia atrs cuando se utiliza un esquema de

teleproteccin de sobrealcance (POTT), esto debido a que con este esquema de

comunicacin se asegura un disparo selectivo y rpido, as como en aplicaciones con lneas

paralelas.

La lgica por alimentador dbil en un extremo (weak end infeed, WEI) es usada en

casos donde, tal y como se explico en la seccin 2.2.2, la potencia aparente de una de las

barras puede ser muy baja. Al activarse esta funcin, la proteccin del extremo dbil, recibe

una seal del otro extremo junto con la seal de baja tensin e impide la operacin de la

proteccin en zona inversa as como del disparo instantneo.

Las principales seales de entrada de este bloque son las provenientes de SMAI

(PR01) y de SDDRFUF (FSD1), las cuales son empleadas para medicin y para bloquear la

funcin debido a la prdida de tensin. Otras de las seales empleadas por este bloque son

producto de la lgica adicional mostrada al final de esta seccin.


106

Principio de operacin

Lgica de corriente en direccin hacia atrs

Esta lgica es usada en zona inversa en la entrada IRVLx para reconocer una falla

en lneas paralelas en la fase Lx. Cuando la zona reversa posee activado un ajuste de tiempo

tPickUpRev se previene un envi de la seal de comunicacin y activacin de la seal de

disparo predeterminado por el tiempo tDelayRev. Esta funcin posee un tiempo interno de

10 ms, el cual sirve para cancelar momentneamente la seal, la cual asegura que la lgica

de corriente inversa pueda ser activada por una pequea seal de entrada siempre que el

tiempo de pick-up sea cero.

Figura 3.39 Lgica de corriente en direccin hacia atrs

Lgica por alimentador dbil en un extremo (weak end infeed)

Esta funcin enva repeticiones de recepcin de seales bajo la condicin de que no

hay falla, hasta que se detecte una de estas bajo una condicin de falla en algn elemento.
107

Figura 3.40 Lgica WEI

La funcin WEI devuelve la seal (eco) recibida cuando:

La entrada funcional CLRLx esta activada. Esta entrada esta usualmente conectada

a la salida CLRLx de la lgica de esquema de comunicacin ZCOM, sin embargo

como analizar en la seccin 3.3.3, este esquema de comunicacin es sustituido por

la lgica de ZC1P, el cual posee mejoras con respecto al ZCOM.

Esta funcin no es bloqueada mediante la activacin de de la seal conectada a la

entrada funcional WEIBLKLx o bien de la entrada VTSZ.

La no activacin de la seal tiene un retardo de 200 ms en la seal de entrada

WEIBLK2. Una compuerta OR combina todas las funciones que detectan estas

fallas y son llevadas hasta la terminal usualmente utilizada para este propsito.

Cuando la funcin Eco es utilizada en ambos terminales, se pueden ocasionar

seales que confunden la operacin correcta del esquema, por lo que se recomienda
108

nicamente habilitar esta funcin en el extremo opuesto al de la barra dbil, tal y como se

ha mencionado anteriormente. Para evitar el continuo cierre en el sistema la duracin de la

seal es limitada por 200 ms. El criterio de baja tensin es utilizado como un criterio

adicional de disparo cuando el disparo del interruptor local es seleccionado, ajustando

WEI=Echo&Trip, junto con la funcin WEI y la seal ECHO se obtiene las condiciones

para la lgica eco, tal y como se muestra en la figura.

Figura 3.41 Diagrama simplificado de parte del disparo de la lgica WEI


109

Bloque funcional

Figura 3.42 Bloque funcional ZC1WPSCH_85 (ZC1W)


110

Entradas y salidas

Tabla 3.25 Salidas del bloque de procesamiento ZC1WPSCH_85 (ZC1W)

Seal Descripcin
U3P Seal que combina los 3 fasores de voltaje. Es generada por el bloque SMAI
Seal que realiza el bloqueo de la funcin, se puede bloquear por prdida de
BLOCK
tensin
Seal de bloqueo de la lgica WEI debido a la funcin falla de seal de
BLKZ
tensin
CBOPEN Seal de bloqueo de la lgica WEI debido a interruptor abierto
CRLn Seal de arranque recibida por la lgica WEI en la fase n (R, S, T), esta
(n=1, 2, 3) seal proviene del bloque de comunicacin ZC1P
Seal de arranque de la lgica de corriente inversa en la fase n (R, S, T),
IRVLn
esta seal proviene de la lgica de preprocesamiento a dicha lgica (ver
(n=1, 2, 3)
Figura 3.43)
IRVBLKLn
Bloqueo de la funcin de corriente inversa en la fase n (R, S, T)
(n=1, 2, 3)
WEIBLK Bloqueo de la lgica WEI
WEIBLKLn
Bloqueo de la lgica WEI en la fase n (R, S, T)
(n=1, 2, 3)
WEIBLKOP Bloqueo de la lgica WEI debido a la operacin de otra proteccin
Bloqueo de la lgica WEI en la fase n (R, S, T), debido a la operacin de
WEIBLKOn
otra proteccin, proviene de la lgica de preprocesamiento mostrada en la
(n=1, 2, 3)
Figura 3.44
111

Tabla 3.26 Salidas del bloque de procesamiento ZC1WPSCH_85 (ZC1W)

Seal Descripcin
TRPWEI Seal de disparo de la lgica WEI
TRPWEILn
Seal de disparo de la lgica WEI en la fase n (R, S, T)
(n=1, 2, 3)
IRVOP Operacin de la lgica de corriente inversa
IRVOPLn
Indica la operacin de la lgica de corriente inversa en la fase n (R, S, T)
(n=1, 2, 3)
Seal transmitida por la lgica WEI, esta seal no es usada por la lgica
ECHO combinacional completa, sin embargo las seales de cada fase si, como se
nota a continuacin
Seal transmitida por la lgica WEI en la fase n (R, S, T), esta seal se
ECHOLn
utiliza para activar el sobrealcance del esquema de comunicacin de una sola
(n=1, 2, 3)
fase para la proteccin de distancia
112

Lgica adicional a la funcin ZC1W

Figura 3.43 Primer lgica adicional a la funcin ZC1W


113

Figura 3.44 Segunda lgica adicional a la funcin ZC1W

Como se observa en las Figuras 3.43 y 3.44, antes del procesamiento del bloque

ZC1WPSCH_85 (ZC1W), se cuenta con una lgica extra, la cual se explica a continuacin.

Para iniciar, en la Figura 3.43, se observa la compuerta controlable GT01, la cual al ser

activada, permite el arranque monofsico de la lgica en corriente inversa. Esto se lleva a

cabo de modo que si la zona inversa (quinta zona) en la funcin de impedancia arranca en

alguna de las fases (R, S, T), se enva la seal de activacin de la lgica en corriente
114

inversa. Si esta seal de la compuerta controlable se mantiene activada y se detecta una

operacin en segunda zona de la funcin de impedancia, se enva un bloqueo a la lgica en

corriente inversa.

Si por el contrario la compuerta GT01 se desactiva, la operacin de la lgica de

corriente inversa, arranca si se enva la seal de arranque en la quinta zona de la funcin de

impedancia (esta activacin es en cualquier fase, solo se requiere que esta zona inicie

operacin), ante este operar, el arranque de la lgica de corriente inversa realiza una

operacin trifsica. De igual manera, si se presenta un arranque de la segunda zona de

operacin de la funcin de impedancia, se enva un bloqueo a la lgica de corriente inversa

en las tres fases.

Analizando la Figura 3.44, se observa que la operacin de la funcin WEI se puede

bloquear de acuerdo a una operacin monofsica o bien trifsica, esto debido a la operacin

de otra funcin de proteccin, en este caso de la funcin de impedancia. Para el bloqueo

general, es necesario que la seal PHSEGCHAN se encuentre desactivada23, as como que

se d el arranque de operacin en segunda zona de la funcin de impedancia o bien que la

quinta zona (zona inversa) enve un arranque no direccional en alguna de las fases. De igual

manera la lgica WEI puede ser bloqueada monofsicamente, de modo que se requiere que

la seal PHSEGCHAN se encuentre activada y a su vez que se presente arranque de

operacin en la segunda zona de la fase respectiva o bien que las seales de arranque no

23
Para ello se debe ajustar en Off la compuerta GT01
115

direccional en la quinta zona se combine con la seal de arranque no direccional de la fase

correspondiente de la funcin de impedancia.

3.3.3 Lgica del esquema de comunicacin de una sola fase para la

proteccin de distancia

Phase segregated scheme communication logic for distance protection (PSCH,

85)

Introduccin

La comunicacin entre dos extremos de lnea es utilizada para la limpieza de fallas

en las lneas de transmisin. Esta funcin cuenta con soporte para todos los esquemas de

teleproteccin as como para problemas de fallas en lneas paralelas en un sistema, dado

esto es que la comunicacin de una sola fase es necesaria. Esta funcin reemplaza por

completo el esquema de comunicacin de mdulo (ZCOM, esquema de comunicacin

generalmente utilizado para teleproteccin, sin embargo, el bloque ZC1P posee ms

aplicaciones que este) en lneas importantes con tres canales de comunicacin, sin embargo

se cuenta con una lgica extra que permite la comunicacin mediante un solo canal.

El principal objetivo del bloque funcional ZC1P es complementar la funcin de

impedancia de la proteccin. Se debe considerar que para activar este tipo de esquema de

comunicacin se debe poseer tres canales de comunicacin (ya se mencion que se cuenta

con una lgica extra para el uso de un solo canal de comunicacin), uno por fase capaces
116

de enviar seales en ambas direcciones. Esta lgica de comunicacin se complementa de

gran manera con la estudiada en la seccin 3.3.2.

Las principales seales de este bloque son las provenientes de ZMQPDIS_21

(ZM02 y ZM05), de las cuales se obtiene seales de arranque de cada fase, tanto hacia

adelante como hacia atrs.

Principio de operacin

El bloque ZC1P es una funcin lgica construida con elementos lgicos. Es un

complemento de la funcin de impedancia, la cual depende de las entradas de la proteccin

de impedancia y del esquema de comunicacin empleado. El tipo de esquema de

comunicacin aconsejado para ser usado puede ser seleccionado de acuerdo a la

disponibilidad de comunicacin entre las subestaciones.

La habilidad para seleccionar cual zona de operacin es asignada para cada entrada

en la lgica o esquema de comunicacin hace que esta lgica sea capaz de soportar

prcticamente cualquier requerimiento en el esquema de comunicacin para una operacin

bsica. La salida que inicia el disparo y que enva la seal de teleproteccin debe darse de

acuerdo con el tipo de esquema de comunicacin aconsejado y la (s) zona (s) de la

proteccin de distancia que han operado. En la Figura 3.45 se muestra un diagrama de las

zonas de operacin de importancia para el rel en la operacin de la teleproteccin. Esta

ser de gran uso en la explicacin de cada esquema de comunicacin, cabe mencionar que

los anlisis a realizar sern desde la barra A, adems aclarar que la funcin de

teleproteccin se basa en el traslape de la primera zona del emisor con la segunda zona del
117

receptor, de modo que se debe recordar que la primera zona asegura una cobertura del 85%,

esto debido a los errores mencionados en el Captulo 2 en cuanto a la cobertura total de la

lnea.

Figura 3.45 Diagrama de las zonas de operacin para el uso de la teleproteccin

Esquema de bloqueo (Blocking)

Como es de esperar, se cuenta con una lgica para el envo de la seal de

teleproteccin y otra muy similar para realizar el disparo por teleproteccin. El principio de

operacin de este esquema arranca ante un sobrealcance de la zona Z2 (dado que estos rels

no posee zona de sobrealcance Z1B), de modo que si recibe del extremo opuesto enva una

seal se bloquea el operar del disparo por teleproteccin. A continuacin se explica la

lgica para el envo de la seal y posteriormente para disparar por este esquema de

teleproteccin.

Para el envo de la seal de teleproteccin bajo el esquema de bloqueo por parte del

extremo emisor se requiere:


118

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Seleccionar el esquema de bloqueo de acuerdo a la seccin 4.3.2 para ser usado en

la teleproteccin.

Que no se produzca un bloqueo de la operacin, este bloqueo se puede dar debido a

la activacin de la lgica de corriente inversa.

Que se arranque la operacin de la funcin de impedancia en zona inversa (quinta

zona).

Las condiciones descritas anteriormente se corroboran de acuerdo a la Figura 3.48.

Ante estas condiciones, se enviar una seal al extremo opuesto, por lo que se bloquear la

operacin del esquema de bloqueo, esto debido a que como se observa en la Figura 3.46 la

seal del extremo opuesto posee una negacin a su entrada.

Para el disparo por teleproteccin con esquema de bloqueo en el extremo receptor

se debe cumplir:

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Seleccionar el esquema de bloqueo de acuerdo a la seccin 4.3.2 para ser usado en

la teleproteccin.

No recibir seal del extremo opuesto, emisor.

Arranque en la operacin de la funcin de impedancia en segunda zona de

medicin.
119

Figura 3.46 Lgica bsica para envi de seal de disparo en una fase para esquema de

bloqueo

Esquema permisivo de subalcance (Permissive Underreach)

El principio de operacin de este esquema de subalcance (PUTT) se inicia ante un

subalcance de la zona Z1, por parte de uno de los extremos, considerando la Figura 3.45, si

en caso de que la falla es muy cerca de la barra B, dicha falla no ser detectada por la

primera zona del rel ubicado en la barra A, sin embargo si ser determinado por la zona

Z2. Al igual que el esquema anterior, el esquema PUTT posee su lgica de envo de seal y

su lgica de disparo, tal y como se muestra en la Figura 3.48. A continuacin se muestra las

condiciones necesarias para la operacin de cada lgica.

Para el envo de la seal de teleproteccin bajo el esquema de subalcance por parte

del extremo emisor se requiere:

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Seleccionar el esquema de subalcance de acuerdo a la seccin 4.3.2 para ser usado

en la teleproteccin.
120

Si hay arranque de la primera zona de medicin, o bien por un disparo por

sobrecorriente de fase, para esta ltima condicin se debe cumplir que la compuerta

GT04 se active.

Que no arranque la operacin de la funcin de impedancia en zona inversa (quinta

zona).

Para el disparo por teleproteccin con esquema de subalcance en el extremo

receptor se debe cumplir:

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Seleccionar el esquema de subalcance de acuerdo a la seccin 4.3.2 para ser usado

en la teleproteccin.

Recibir del extremo emisor la seal de arranque por teleproteccin.

Se debe dar arranque en la operacin de la funcin de impedancia en segunda zona

de medicin.

Figura 3.47 Lgica bsica para envi de seal de disparo en una fase para esquema

permisivo de subalcance
121

Esquema permisivo de sobrealcance (Permissive Overreach)

En este esquema, una medicin de sobrealcance debe cumplir con las siguientes

condiciones para enviar seal de teleproteccin.

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Que no se produzca un bloqueo de la operacin, este bloqueo se puede dar debido a

la activacin de la lgica de corriente inversa.

Seleccionar el esquema de sobrealcance de acuerdo a la seccin 4.3.2 para ser usado

en la teleproteccin.

Arranque en la operacin de la funcin de impedancia en segunda zona de

medicin.

Que no arranque la operacin de la funcin de impedancia en zona inversa (quinta

zona).

Para realizar un disparo del interruptor por teleproteccin, bajo el esquema de

sobrealcance se debe cumplir con las siguientes condiciones:

Que la entrada BLOCK del bloque no se encuentre activada, o sea, que no se

bloque con alguna seal la operacin de la teleproteccin.

Seleccionar el esquema de sobrealcance de acuerdo a la seccin 4.3.2 para ser usado

en la teleproteccin.

Arranque en la operacin de la funcin de impedancia en segunda zona de medicin

Se debe recibir seal del extremo emisor la seal de teleproteccin.


122

Esquema transferencia de disparo (Intertrip)

En este esquema, la seal de envo (CS, por sus siglas en ingls), es enviada por un

subalcance de zona que hace que se dispare la lnea. La seal recibida por fase es

transferida directamente al bloque funcional de disparo. En caso de disparo monopolar la

seleccin de fase y la lgica para disparo de tres fases es procesada en el bloque funcional

de disparo.

Este esquema al igual que los anteriores posee una lgica de envo y una lgica de

disparo, para el envo se requiere que:

Que la seal BLOCK de entrada no se encuentre activada, o sea, que no se bloquee

con alguna seal la operacin de la teleproteccin.

Que se seleccione el esquema de transferencia de disparo (intertrip) para ser usado

en la teleproteccin.

Se debe dar arranque en la operacin de la funcin de impedancia en primera zona

de medicin.

Para el disparo por el esquema en estudio se debe cumplir:

Que la seal BLOCK de entrada no se encuentre activada, o sea, que no se bloquee

con alguna seal la operacin de la teleproteccin.

Que se seleccione el esquema de transferencia de disparo (intertrip) para ser usado

en la teleproteccin.

Recibir seal de confirmacin del extremo opuesto, dando permiso para disparar.
123

Hasta el momento se ha estudiado la lgica de envo y disparo de la lgica de cada

esquema de teleproteccin, sin embargo se debe notar en la Figura 3.48 que los esquemas

de teleproteccin poseen un tiempo de coordinacin ajustable para realizar el disparo, este

tiempo se relaciona con la duracin de la transferencia de la seal, as como de los retardos

de operacin del interruptor, estos ajustes sern profundizados en el captulo 4, seccin

4.3.2.
124

Figura 3.48 Diagrama simplificado por fase de la funcin de teleproteccin


125

Bloque funcional

Figura 3.49 Bloque funcional ZC1PPSCH_85 (ZC1P)


126

Entradas y salidas

Tabla 3.27 Entradas del bloque de procesamiento ZC1PPSCH_85 (ZC1P)

Seal Descripcin
Seal que realiza el bloqueo de la funcin, de modo que ninguno de los
BLOCK
esquemas de teleproteccin opera
Seal comn de bloqueo para la salida de disparo debido a la lgica de
BLKTR
comunicacin en todas las fases,
Seal para bloqueo de disparo debido a la lgica de comunicacin en la fase
BLKTRLn
n (R, S, T), esta seal es bloqueada ante la operacin de la lgica de
(n=1, 2, 3)
corriente inversa
CACCLn Seal que permite la actuacin de las funciones por arranque de la segunda
(n=1, 2, 3) zona de medicin de distancia en la fase n (R, S, T)
CSURLLn Seal de subalcance para la operacin del esquema de teleproteccin PUTT en
(n=1, 2, 3) la fase n (R, S, T)
CSORLn Seal de sobrealcance para la operacin del esquema de teleproteccin POTT
(n=1, 2, 3) en la fase n (R, S, T)
CSBLKLn
Seal de proteccin de impedancia en zona inversa en la fase n (R, S, T)
(n=1, 2, 3)
Bloqueo de seal de comunicacin en los esquemas POTT y Blocking en la
BLKCSLn
fase n (R, S, T), esta seal se ve bloqueada ante la operacin de la lgica de
(n=1, 2, 3)
corriente inversa
CRLn
Seal recibida en la fase n (R, S, T)
(n=1, 2, 3)
CRMPH Seal recibida por fallas en varias fases
127

Tabla 3.28 Salidas del bloque de procesamiento ZC1PPSCH_85 (ZC1P)

Seal Descripcin
TRIP Seal comn de disparo en alguna de las fases
TRLn
Seal de disparo en la fase n (R, S, T)
(n=1, 2, 3)
CSLn
Seal enviada en la fase n (R, S, T)
(n=1, 2, 3)
Seal enviada por fallas en varias fases, transmisin de la seal de
CSMPH
teleproteccin
CRLLn
Seal recibida en la fase n (R, S, T), confirmacin o eco
(n=1, 2, 3)

Lgica adicional a la funcin ZC1P

Figura 3.50 Lgica adicional a la funcin de teleproteccin con esquema POTT


128

Figura 3.51 Lgica adicional a la funcin de teleproteccin con esquema PUTT

En la Figura 3.50 se muestra la lgica de preprocesamiento para el esquema POTT,

en esta se observa como ante el arranque de segunda zona de medicin o bien ante el envo

de la seal transmitida por la lgica WEI, se cumple una de las condiciones de envo de

seal para el esquema de teleproteccin POTT. La lgica mostrada anteriormente es usada

para cada fase, y estas seales son conectadas a las entradas CSORLn, del bloque ZC1P, en

donde se implementa la lgica mostrada en la Figura 3.48.

En la Figura 3.51 se observa la lgica de preprocesamiento para el esquema de

teleproteccin PUTT, en la figura se nota la posibilidad de que se active una de las

condiciones para el envo de la seal de teleproteccin explicadas anteriormente, en la


129

Figura 3.51 se muestra que el arranque de primera zona as como un disparo por

sobrecorriente de fase (siempre y cuando se active de la compuerta GT04) activan una de

las condiciones para el envo de la seal al extremo opuesto.

La Figura 3.52 muestra la lgica de recepcin y envo de seales de teleproteccin,

se debe notar como esta lgica llega a resolver el problema de los tres canales de

comunicacin, dado que observando dicha lgica el bloque A005, recibe la seal del

mdulo de entradas binarias (seal proveniente del extremo opuesto), esta seal activa el

bloque mencionado, siempre y cuando la seal PHSEGCHAN se encuentre desactivado, de

modo que esta seal es transmitida hasta las entradas CRLn, esperando nicamente cumplir

las dems condiciones para la operacin del esquema seleccionado. Esta misma lgica se

utiliza cuando se transmite las seales de teleproteccin por canales diferentes, la nica

variante en este caso es que la seal PHSEGCHAN se debe encontrar activada y esperar la

seal de cada fase independientemente.

Para la lgica de envo de la seal de teleproteccin, ocurre algo similar a lo

anterior, de modo que si la seal PHSEGCHAN se encuentra desactivada, se enva una sola

seal de teleproteccin, en caso contrario se puede enviar cada seal de fase por canales

diferentes.
130

Figura 3.52 Lgica adicional a la funcin ZC1P de recepcin y envo de la seal de

teleproteccin
131

3.4 Lgica combinacional del grupo funcional I_PROT

Esta funcin es uno de los complementos de operacin que posee el rel ABB REL

670. Acta como proteccin de sobrecorriente ante la prdida de tensin. Otras de las

caractersticas de esta funcin es la posibilidad de operar como proteccin instantnea de

sobrecorriente de fase, proteccin de sobrecarga, proteccin instantnea de sobrecorriente a

tierra y supervisin de conductores.

Para este grupo funcional se utilizan algunas compuertas ya estudiadas, por lo que

se mencionan a continuacin las ya analizadas y se describen las nuevas.

Algunos de los bloques de esta funcin que se han estudiado son:

Bloque funcional de la compuerta controlable

Compuerta AND

3.4.1 Proteccin instantnea de sobrecorriente de fase

Instantaneous phase overcurrent Protection (PHPIOC_50)

Introduccin

La funcin de sobrecorriente trifsica posee un bajo nivel transitorio y un tiempo de

disparo corto, lo que permite un ajuste elevado, con lo que se llega al lmite en menos de un

ocho por ciento de la corriente de falla en la lnea.

La seal de entrada de este bloque es proveniente de SMAI (PR02), de donde se

obtiene la seal de corriente de las tres fases agrupadas.


132

Principio de operacin

La seal analgica de corriente de fase es preprocesada por un bloque de filtro

discreto de Fourier. De este filtro se obtiene el valor RMS de la seal de corriente con la

frecuencia fundamental. Este valor de corriente es comparado con el valor ajustado e la

proteccin (IP>>). Si este valor es superior al ajustado entonces la seal de este comparador

enva una seal de verdadero, la cual activa la seal de salida TRLn (n=1, 2, 3) la cual es de

disparo de la fase que a la vez es comn para las tres fases.

En cuanto al modo de operacin (OpMode) se cuenta con 1 de 3 o bien 2 de 3,

lo cual hace referencia al nmero de seales necesarias para activar la seal de disparo de la

fase. Tambin se cuenta con la posibilidad de activar un cambio en el modo de operacin

(StValMult) mediante una seal de entrada binaria en ENMULT la cual hace cambiar el

parmetro de ajuste (elevar o disminuir la curva en magnitud de corriente), un ejemplo de la

aplicacin de este multiplicador es para cuando se da el arranque de transformador, donde

se producen corrientes de magnetizacin, las cuales son elevadas. Esta funcin puede ser

bloqueada mediante una seal de entrada binaria en BLOCK.

Bloque funcional

Figura 3.53 Bloque funcional PHPIOC_50 (IOC)


133

Entradas y salidas

Tabla 3.29 Entradas del bloque de procesamiento PHPIOC_50 (IOC)

Seal Descripcin

I3P Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI

BLOCK Seal que bloquea la funcin

Seal que permite cambiar el valor de operacin de la funcin (multiplicador


ENMULT
de los valores de ajuste en la corriente)

Tabla 3.30 Salidas del bloque de procesamiento PHPIOC_50 (IOC)

Seal Descripcin

TRIP Seal de disparo para alguna fase

TRIPLn (n=1, 2, 3) Seal de disparo para la fase n (R, S, T)

Esta lgica de sobrecorriente instantnea de fase posee una lgica extra que permite

la operacin no solo del disparo sino que permite la activacin de la funcin de recierre,

esto siempre y cuando se active la compuerta GT06.


134

3.4.2 Proteccin de sobrecorriente de fase de tiempo inverso

Four Step phase overcurrent Protection (OC4PTOC_51_67)

Introduccin

La funcin de sobrecorriente con caracterstica inversa (ANSI 51) posee los tiempos

IEC y ANSI habilitados, junto con una opcin de definir el tiempo de funcionamiento. Esta

funcin puede ser direccional (ANSI 67) o bien no direccional (ANSI 51).

La seal de entrada de este bloque es proveniente de SMAI (PR14 y PR13)

(utilizados para funciones de respaldo), de donde se obtiene las tres seales agrupadas de

corriente. Adems de estas tres seales, cuenta con otras tres seales agrupadas de tensin,

las cuales son utilizadas para aplicar direccionalidad de la corriente con respecto a la

tensin.

Principio de operacin

Esta funcin trabaja con cuatro categoras de operacin, las cuales se mencionan a

continuacin:

Apagada

No direccional

Hacia adelante

Hacia atrs
135

El diseo de la proteccin se basa especialmente en cuatro partes:

La direccionalidad del elemento, indicando la direccin de la sobrecorriente.

El bloque funcional de restriccin de armnicas.

Las cuatro etapas de la funcin de sobrecorriente.

El modo de seleccin.

Uno de los ajustes comunes para todas las etapas de sobrecorriente es la StPhaseSel,

la cual es usada para habilitar la operacin del nmero de corriente de fase, o sea para

identificar el numero de fases en falla. Esta operacin indica si es necesario la falla de una o

dos o las tres fases para la operacin de la proteccin (ver Captulo 4 seccin 4.4.2).
136

Bloque funcional

Figura 3.54 Bloque funcional OC4PTOC_51_67 (TOC)


137

Entradas y salidas

Tabla 3.31 Entradas del bloque de procesamiento OC4PTOC_51_67 (TOC)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque
I3P
SMAI, se utiliza para determinar la sobrecorriente
Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI,
U3P
se utiliza para determinar la direccionalidad de la sobrecorriente
BLOCK Seal que bloquea la funcin
BLKTR Bloqueo de la seal de disparo
BLKST1 Bloqueo de la primera etapa del diseo de la funcin.
BLKST2 Bloqueo de la segunda etapa del diseo de la funcin.
BLKST3 Bloqueo de la tercera etapa del diseo de la funcin.
BLKST4 Bloqueo de la cuarta etapa del diseo de la funcin.
Cuando se activa, indica que los valores de corriente se utilizan para la
ENMULT1
primera etapa
Cuando se activa, indica que los valores de corriente se utilizan para la
ENMULT2
segunda etapa
Cuando se activa, indica que los valores de corriente se utilizan para la
ENMULT3
tercera etapa
Cuando se activa, indica que los valores de corriente se utilizan para la cuarta
ENMULT4
etapa
138

Tabla 3.32 Salidas del bloque de procesamiento OC4PTOC_51_67 (TOC)

Seal Descripcin
TRIP Seal de salida de disparo, es utilizada para la lgica de recierre

TRn (n=1, 2, 3, 4) Disparo comn de las etapa n

Disparo de la fase n (R,S,T), se enva a las seales binarias de


TRLn (n=1, 2, 3)
salida
TR1Ln (n=1, 2, 3) Disparo de la fase n (R,S,T) proveniente la primera etapa
TR2Ln (n=1, 2, 3) Disparo de la fase n (R,S,T) proveniente la segunda etapa
TR3Ln (n=1, 2, 3) Disparo de la fase n (R,S,T) proveniente la tercera etapa
TR4Ln (n=1, 2, 3) Disparo de la fase n (R,S,T) proveniente la cuarta etapa
START Seal de arranque general
STn (n=1, 2, 3, 4) Seal de arranque comn debido a la n etapa
STLn (n=1, 2, 3) Seal de arranque para la fase n (R,S,T)
ST1Ln (n=1, 2, 3) Seal de arranque de la fase n (R,S,T) debido a la primera etapa
ST2Ln (n=1, 2, 3) Seal de arranque de la fase n (R,S,T) debido a la segunda etapa
ST3Ln (n=1, 2, 3) Seal de arranque de la fase n (R,S,T) debido a la tercera etapa
ST4Ln (n=1, 2, 3) Seal de arranque de la fase n (R,S,T) debido a la cuarta etapa
Bloqueo de la funcin debido a la deteccin de segunda armnica, se
2NDHARM
utiliza para considerar magnetizacin de los transformadores
DIRLn (n=1, 2, 3) Direccionalidad de la fase n (R,S,T)
139

3.4.3 Proteccin trmica de sobrecarga

Thermal Overload Protection, one time constant (LPTTR_26)

Introduccin

Esta funcin (ANSI 49), al igual que la estudiada en la seccin 3.2.10, son

utilizadas en la proteccin de los generadores, ante la posible sobrecarga de la mquina, la

cual basa su operacin en los lmites trmicos del equipo a proteger. Esta funcin se ha

implementado debido a que no existe otra funcin con deteccin de sobrecargas. Se debe

recordar que la corriente trifsica posee una caracterstica I2t, la cual es empleada para la

operacin de la funcin, con un tiempo ajustable.

Esta funcin posee como nicas entradas activadas, la seal de corriente de las tres

fases agrupadas. Con esta corriente, realiza el procesamiento interno y decide en relacin

con las condiciones presentes.

Principio de operacin

El principio se basa en la medicin de las corrientes (valores en RMS) los cuales

son preprocesados, estas corrientes alimentan al bloque funcional y mediante ciertas

ecuaciones se determina el valor de la temperatura, la cual considera la temperatura

ambiente.

Cuando el valor de temperatura alcanza el valor ajustado en AlarmTemp, la seal

ALARM es activada. Cuando dicha temperatura alcanza el nivel ajustado en TripTemp, la

seal TRIP es activada. Despus del disparo, se da la posibilidad de un cierre, esto se da


140

mediante la seal de salida LOCKOUT, la cual es activada cuando la temperatura alcanza

el valor ajustado en ReclTemp, o sea, la salida LOCKOUT es utilizada como una salida

binaria que puede ser usada bloquear el cierre de interruptor mientras la temperatura no

alcance un nivel ajustable y seguro.

En algunas aplicaciones, donde se posee lneas paralelas, se debe ajustar el

parmetro IMult para el nmero de lneas paralelas. Para activar dicha operacin se debe

activar la seal de entrada ENMULT.

Figura 3.55 Lgica simplificada de la funcin THL


141

Bloque funcional

Figura 3.56 Bloque funcional LPTTR_26 (THL)

Entradas y salidas

Tabla 3.33 Entradas del bloque de procesamiento LPTTR_26 (THL)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque
I3P
SMAI, se utiliza para determinar el valor de sobrecarga
BLOCK Bloqueo de la funcin trmica de sobrecarga
BLKTR Bloqueo de la seal de disparo
Multiplicador de corriente, es usado cuando se utiliza dos o ms lneas en
ENMULT
paralelo
AMBTEMP Seal de temperatura ambiente, debe ser de un sensor externo
SENSFLT Validez del estado del sensor externo
RESET Reajuste de contador de la funcin trmica de sobrecarga
142

Tabla 3.34 Salidas del bloque de procesamiento LPTTR_26 (THL)

Seal Descripcin

TRIP Seal de disparo debido a la proteccin trmica de sobrecarga

START Arranque de la funcin trmica de sobrecarga

ALARM Seal de alarma

Seal de cierre debido a la funcin trmica de sobrecarga, bloquea el cierre de

LCKOUT interruptor debido a que la temperatura es superior a la operacin segura, con

respecto a la temperatura

3.4.4 Proteccin instantnea de sobrecorriente a tierra

Instantaneous Residual Overcurrent Protection (EFPIOC_50N)

Introduccin

La funcin de sobrecorriente a tierra (ANSI 50N), posee una operacin inmediata,

de modo que operar una vez sobrepasada la corriente ajustada para operacin. Esta funcin

puede configurarse para medir la corriente residual a partir de las tres fases (una seal con

el valor residual) o bien utilizar una entrada de corriente directamente del neutro del

transformador de corriente.

Principio de operacin

Como se mencion, el valor de la corriente residual puede ser calculado por el

bloque SMAI (PR01) y utilizado en este bloque, dado esto es que se cuenta con un bloque
143

que calcula la corriente residual mediante un filtro discreto de Fourier (DFT). A partir de

esto se obtiene el valor RMS de la corriente con la componente de frecuencia fundamental.

Con este valor se alimenta el bloque funcional EFPIOC_50N (IEF) y se inicia la operacin

de la proteccin. Este valor es comparado con el valor ajustado (IN>>), de modo que si es

ms grande que el ajustado se activa la seal de disparo instantneo.

Esta funcin cuenta con la particularidad de que posee la opcin de considerar las

corrientes de magnetizacin del transformador, corrientes de segunda armnica, esto para

evitar disparos incorrectos durante la conexin de los transformadores.

Esta funcin posee a la salida una compuerta controlable GT05, la cual si es

activada permite el recierre del interruptor.

Bloque funcional

Figura 3.57 Bloque funcional EFPIOC_50N (IEF)


144

Entradas y salidas

Tabla 3.35 Entradas del bloque de procesamiento EFPIOC_50N (IEF)

Seal Descripcin
I3P Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI
BLOCK Bloqueo de la funcin instantnea de sobrecorriente a tierra
BLKTR Bloqueo de la seal de disparo
Hablita diferentes sets de ajustes de corriente, de modo que permite el uso de
MULTEN
diferentes curvas para operacin.

Tabla 3.36 Salidas del bloque de procesamiento EFPIOC_50N (IEF)

Seal Descripcin
TRIP Seal de disparo debido a la funcin instantnea de sobrecorriente a tierra

3.4.5 Proteccin de sobrecorriente a tierra de tiempo inverso

Four Step Residual Overcurrent Protection (EF4PTOC_51N67N)

Introduccin

La funcin de sobrecorriente con retraso posee una caracterstica de tiempo inverso.

Todos los tiempos IEC y ANSI estn habilitados, junto con una opcin de definir el tiempo

de funcionamiento. Esta funcin puede ser direccional (ANSI 67) o bien no direccional

(ANSI 51). Otra de las caractersticas es que posee ajuste individual de bloqueo de la

segunda armnica (ante el arranque de los transformadores). Esta funcin puede ser usada
145

como proteccin principal para fallas de fase a tierra, o bien como respaldo de otra funcin.

La direccionalidad puede ser combinada con los respectivos bloques de

comunicacin, de modo que se implementa los esquemas de teleproteccin. Esta puede ser

configurada para medir la corriente residual a partir de las entradas de las tres fases o bien

utilizar una entrada de corriente directamente del neutro del transformador de corriente

Las seales de entrada de este bloque funcional, provienen del bloque SMAI (PR13

y PR14), as como del bloque funcional SDDRFUF (FSD), seal que es utilizada para

bloquear la funcin cuando hay seal del potencial y para desbloquear la funcin cuando se

pierde la seal de potencial. Otras de las seales de este bloque son las entradas binarias de

posicin de interruptor abierto y la de cierre manual de interruptor.

Principio de operacin

Esta funcin tiene las siguientes tres entradas analgicas:

I3P, seal de entrada de la funcin, indica los valores de corriente de operacin.

U3P, seal de entrada de la funcin, indica el voltaje de polarizacin.

IP3P, seal de entrada de la funcin, indica la corriente de polarizacin.

Estas seales son conectadas a sus respectivos bloques de preprocesamiento, los

cuales son configurados en el CAP 531.

Cantidades de Operacin dentro de la funcin

Esta funcin siempre utiliza el valor de la corriente residual, el cual puede ser:
146

Directamente medido, de modo que las cuatro seales analgicas (3 fases y 1

neutro) combinadas en una nica seal proveniente del bloque SMAI.

Calculada a partir de la entrada de las tres corrientes de fase. En este caso se utiliza

la ecuacin definida para 3I0.

Polarizacin interna para facilitar la funcin

Esta polarizacin es utilizada para determinar la direccin de la operacin. Al igual

que para el caso de la corriente residual, dicho valor de polarizacin, 3U0 y 3I0, puede ser

directamente medidos o bien calculados, de forma similar a lo explicado anteriormente.

Polarizacin externa para facilitar la funcin TEF

En lugar de poseer lgica para determinar la polarizacin, se suele ajustar dicha

polaridad bajo una caracterstica de no direccionalidad. De modo que se facilita la

operacin, con la salvedad de que opera sin direccin la proteccin de respaldo.

Estructura interna de la funcin TEF

Internamente esta funcin se subdivide en las siguientes subfunciones:

Subfuncin 1: Cuatro modos de sobrecorriente a tierra

En el siguiente bloque se muestra la lgica simplificada de dicha operacin. El

ajuste de esta subfuncin se realiza de modo que se ajusta la direccionalidad (adelante,

atrs, no direccional), valor de arranque de corriente de falla, tipo de operacin (tiempo

inversa o tiempo constante), supervisin de la segunda armnica, entre otras.


147

Figura 3.58 Lgica simplificada para sobrecorriente a tierra del modo x (x=1, 2, 3, 4)

Subfuncin 2: Supervisin del elemento direccional con comparador integrado

de direccionalidad

Esta subfuncin posee integrado una supervisin de direccionalidad, la cual utiliza

cantidades de corriente de operacin IOp. El mtodo de polarizacin es determinado por los

parmetros ajustados polMethod, de acuerdo a las siguientes posibilidades.

1. Cuando polMethod = Voltaje, UVPol es usada para la polarizacin.

2. Cuando polMethod = Corriente, UIPol es usada para la polarizacin.

3. Cuando polMethod = Dual, UTotPol es usada para la polarizacin.


148

A continuacin se muestra el bloque simplificado de la supervisin de

direccionalidad de la funcin de sobrecorriente de respaldo.

Figura 3.59 Lgica simplificada para supervisin direccional del elemento con

comparador direccional integrado

Subfuncin 3: Bloque de la segunda armnica

Esta subfuncin opera mediante una relacin entre las componentes de segunda

armnica respecto a la fundamental. Si dicha relacin supera el valor ajustado, se activa la

funcin.
149

Figura 3.60 Lgica simplificada para caracterstica de bloqueo por segunda armnica

y bloqueo para caractersticas con transformadores en paralelo

Subfuncin 4: Cierre en falla (switch on to fault)

Esta subfuncin opera del mismo modo al estudiado para la funcin de la

seccin 2.2.2. A continuacin se muestra el diagrama simplificado de esta

subfuncin de este bloque. Esta lgica posee seales de arranque de las etapas 2 y

3, tal y como se detalla en la Figura 3.61.


150

Figura 3.61 Lgica simplificada para SOTF y caractersticas de bajo-tiempo


151

Bloque funcional

Figura 3.62 Lgica simplificada del bloque EF4PTOC_51N67N (TEF)


152

Figura 3.63 Bloque funcional EF4PTOC_51N67N (TEF)


153

Entradas y salidas

Tabla 3.37 Entradas del bloque de procesamiento EF4PTOC_51N67N (TEF)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el
I3P bloque SMAI, se utiliza para determinar el nivel de corriente
residual
Seal que combina los 3 fasores de voltaje. Es generada por el
U3P bloque SMAI, utilizado para determinar la direccionalidad en
caso de operar la funcin 51N
Polarizacin en corriente para el rel, determina la
I3PPOL
direccionalidad de la corriente
BLOCK Bloqueo de la funcin trmica de sobrecarga
BLKTR Bloqueo de la seal de disparo
BLKSTn (n=1, 2, 3, 4) Bloqueo de la subfuncin n
Multiplicador de corriente, es usado cuando se utiliza dos o ms
ENMULTn (n=1,2,3,4)
lneas en paralelo de acuerdo a la subfuncin n
CBPOS Posicin del interruptor abierto
CLOSECB Comando de cierre manual al interruptor
OPENCB Comando de apertura manual al interruptor
154

Tabla 3.38 Salidas del bloque de procesamiento EF4PTOC_51N67N (TEF)

Seal Descripcin
Seal de disparo debido a la funcin con retraso de sobrecorriente
TRIP
a tierra
TRINn (n=1, 2, 3, 4) Seal de disparo proveniente de la etapa n

TRSOTF Seal de disparo por falla a tierra proveniente de la funcin SOTF

START Seal de arranque general de las subfunciones


STINn (n=1,2,3,4) Seal de arranque de la etapa n
Seal de arranque por falla a tierra proveniente de la funcin
STSOTF
SOTF
STFW Arranque de la seal de direccionalidad hacia adelante
STRV Arranque de la seal de direccionalidad hacia atrs
2NDHARMD Seal de bloqueo por segunda armnica

3.4.6 Vigilancia de ruptura del conductor

Broken Conductor Check (PTOC, 46)

Introduccin

Por lo general las funciones de proteccin no cuentan con una supervisin del

conductor, debido a esto se ha implementado dicha funcin, la cual basa su operacin en la

medicin continua del valor de corriente y la asimetra de las mismas, el cual debe poseer

algn valor siempre y cuando no se haya realizado una apertura del interruptor. La seal

utilizada por este bloque es del bloque funcional SMAI (PR14).


155

Principio de operacin

Esta funcin (ANSI 46) detecta la ruptura del conductor, por medio de la asimetra

entre corrientes en las tres fases. La seal de arranque es activada bajo las siguientes

condiciones:

La diferencia entre la corrientes de fase, se compara la de menor valor con respecto

a la de mayor valor, esta diferencia debe superar el valor ajustado en Iub>.

La corriente de fase de mayor magnitud supera el valor ajustado en OP>.

La corriente de fase de menor magnitud, est por debajo del 50% del mnimo valor

ajustado en IP>.

Se debe observar que la tercera condicin incluye la solucin para sistemas de doble

circuito. Esto debido a que si el conductor falla en una fase, es de esperar que la otra fase

en paralelo tienda a transmitir la potencia demandada. Si esta asimetra se mantiene por un

periodo superior al tOper la seal TRIP es activada.

Esta funcin puede ser deshabilitada si:

El rel se encuentra en estado de prueba, por lo que la funcin se bloquea desde el

men HMI, mediante el ajuste BlockBRC=Yes.

La seal de entrada BLOCK se ajusta para bloquear la funcin.

La seal de bloqueo puede ser conectada a una seal binaria que enva el bloqueo de

la funcin debido a seales externas. Cabe mencionar que la seal de disparo es trifsica, y

de que dicha seal puede ser utilizada como alarma.


156

Bloque funcional

Figura 3.64 Lgica simplificada del bloque BRCPTOC_46 (BRC)

Figura 3.65 Bloque funcional BRCPTOC_46 (BRC)


157

Entradas y salidas

Tabla 3.39 Entradas del bloque de procesamiento BRCPTOC_46 (BRC)

Seal Descripcin

Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI,

I3P mediante esta seal determinar si el conductor ha fallado, esto mediante el

mtodo de operacin explicado anteriormente

BLOCK Bloqueo de la funcin vigilancia de ruptura del conductor

BLKTR Bloqueo de la seal de disparo

Tabla 3.40 Salidas del bloque de procesamiento BRCPTOC_46 (BRC)

Seal Descripcin

TRIP Seal de disparo debido a la funcin de vigilancia de ruptura de conductor

START Seal de arranque de la funcin de vigilancia de ruptura de conductor.

3.5 Lgica combinacional del grupo funcional EF_COM

Este grupo funcional es el encargado de realizar la comunicacin ante fallas a tierra

en la lnea. Est compuesta bsicamente por dos subfunciones, las cuales consideran efectos
158

como el considerado para la funcin por alimentador dbil en un extremo (weak end

Infeed) as como corriente en direccin hacia atrs.

Algunas de los bloques adicionales a los explicados adelante se le deben agregar los

siguientes bloques, los cuales fueron explicados anteriormente.

Bloque funcional de la compuerta controlable GT

Compuerta AND

Compuerta OR

3.5.1 Lgica de comunicacin para proteccin de fallas a tierra

Scheme communication logic for residual overcurrent protection (ECPSCH_85)

Introduccin

Para lograr una rpida limpieza de las fallas a tierra en la porcin no cubierta por la

primera zona (85% al 100% de la lnea) se hace uso de esta funcin as como de los canales

de comunicacin. Cabe mencionar que las seales de arranque de esta funcin son seales

de corriente, de modo que a diferencia del bloque estudiado en la seccin 3.3.3, este no

opera con seales de impedancia.

En los esquemas direccionales, la informacin de la direccin de corriente de falla

puede ser transmitida hasta el otro extremo de la lnea. Con comparadores direccionales se

puede logar tiempos de respuesta tan bajos como la velocidad de transmisin del canal de

comunicacin, considerando los tiempos de transmisin en el canal. Estas respuestas


159

rpidas logran adems respuestas satisfactorias ante los recierres despus de finalizada la

falla.

Este mdulo permite esquemas de teleproteccin y adicionalmente se complementa

con el bloque funcional EFCA (explicado en la siguiente seccin).

Principio de operacin

La proteccin de sobrecorriente direccional utiliza las siguientes seales para su

funcionamiento:

CACC: Seal a ser usada para disparo del esquema de comunicacin, normalmente

arranca la seal de sobrealcance hacia adelante (STFW).

CSBLK: Seal a ser usada para el envo de seal de permiso para el esquema de

bloqueo, normalmente arranca la seal de sobrealcance hacia atrs (STRV).

CSUR: Seal a ser usada para el envo de seal de permiso para el esquema de

subalcance (PUTT), normalmente arranca la seal de subalcance hacia adelante

(STINn).

CSOR: Seal a ser usada para el envo de la seal de permiso para el esquema de

sobrealcance (POTT), normalmente arranca la seal de sobrealcance hacia adelante

(STINn).

CS: seal de teleproteccin enviada al extremo opuesto.

CR: seal de teleproteccin recibida del extremo opuesto.

CRL: echo u confirmacin de la seal recibida enviada al extremo opuesto.

CRG: seal de supervisin del canal de transmisin para el esquema de desbloqueo.


160

Adicionalmente a estas seales se agrega una seal de puede ser configurada la

entrada BLKCS, la cual bloquea la funcin ante un ciclo de recierre monopolar.

A continuacin se presenta la lgica de esta funcin para cada esquema de

comunicacin, no se explicara cada esquema, dado a que ha sido estudiada anteriormente

en la seccin 3.3.3.

Esquema Blocking

Figura 3.66 Lgica simplificada para esquema de bloqueo


161

Esquema permisivo de subalcance y sobrealcance

Figura 3.67 Lgica simplificada para esquema permisivo de subalcance y

sobrealcance

Esquema de desbloqueo

Figura 3.68 Lgica simplificada para esquema de desbloqueo


162

Bloque funcional

Figura 3.69 Bloque funcional ECPSCH_85 (EFC)

Entradas y salidas

Tabla 3.41 Entradas del bloque de procesamiento ECPSCH_85 (EFC)

Seal Descripcin
BLOCK Bloqueo de la funcin vigilancia de ruptura del conductor
BLKTR Bloqueo de la seal de disparo
BLKCS Seal para bloquear la salida CS en los esquemas de sobrealcance y bloqueo
Seal para activar envo de seal para sobrecorriente a tierra con direccionalidad
CSBLK
hacia atrs
Arranque hacia delante del esquema de teleproteccin por sobrecorriente
CACC
direccional
CSOR Seal para activar envo de seal de sobrecorriente a tierra en sobrealcance
163

Tabla 3.41 Entradas del bloque de procesamiento ECPSCH_85 (EFC) (continuacin)

Seal Descripcin
CSUR Seal para activar envo de seal de sobrecorriente a tierra en bajoalcance
CR Recepcin de la seal del esquema d teleproteccin
CRG Seal de supervisin de canal de transmisin para esquema de desbloqueo

Tabla 3.42 Salidas del bloque de procesamiento ECPSCH_85 (EFC)

Seal Descripcin
TRIP Disparo por esquema de comunicacin
CS Envo de seal por esquema de comunicacin
CRL Seal de recibido por esquema de comunicacin
LCG Perdida de seal de comunicacin

3.5.2 Lgica de corriente inversa y funcin por alimentador dbil en

un extremo (weak end infeed, WEI) para proteccin de falla a tierra

Current reversal and weak end infeed logic for residual overcurrent protection

(ECRWPSCH_85)

Introduccin

Esta funcin es un complemento de la explicada anteriormente (seccin 3.5.1),

juntas protegen la lnea y buscan acelerar la eliminacin de las fallas a tierra. Si son lneas

paralelas (ver Figura 3.70) conectadas en barras comunes en ambos extremos el esquema de

comunicacin de sobrealcance puede disparar sin selectividad debido a la corriente en


164

reversa. Esta operacin afecta el correcto operar de la lnea en buen estado cuando la falla

es eliminada en la lnea adyacente. Para solventar este tipo de disturbios, se incluye esta

funcin. Esquemas de comunicacin PUTT y POTT operan solo cuando ambos extremos

detectan la falla, por lo que se recomienda alguno de estos esquemas para su operar.

Figura 3.70 Diagrama de conexin para doble circuito

Principio de operacin

Esta funcin contiene lgica para diferentes esquemas de comunicacin. La lgica

combinacional para esquema de sobrealcance contiene lgica para las funciones de

corrientes inversas y por alimentador dbil en un extremo (weak end infeed). Las Figuras

3.71 y 3.72 muestran la lgica para la funcin sobrecorriente inversa y para alimentador

dbil en un extremo (weak end infeed), respetivamente.

Para la lgica de corriente inversa se suele hacer uso de la entrada IRV, la cual

reconoce que la falla es en direccin inversa. Cuando la seal de falla hacia atrs es

activada durante el tiempo tPickUp, la seal de salida IRVL es activada y se enva seal de
165

disparo al bloque de comunicacin. Cuando la falla ha pasado la seal IRV es desactivada y

la entrada IRVBLK es activada, de modo que la salida IRVL es desactivada.

Para la lgica de WEI se puede ajustar de modo que solo se enve la seal de

comunicacin o bien que enve y dispare. Esta funcin es generalmente utilizada para

direccionalidad hacia adelante o hacia atrs, esto se realiza conectando la compuerta OR82

con las direccionalidades en la entrada WEIBLK2, la cual bloquea el operar de la funcin

WEI debido a la activacin de otras funciones de sobrecorriente. Para cuando se hace uso

del envo y disparo de la funcin WEI, en caso de operacin de la funcin, la seal de

salida WEITR se activa y enva la seal de disparo.

Figura 3.71 Lgica simplificada para la funcin corriente inversa

Figura 3.72 Lgica simplificada para la funcin WEI-echo


166

Figura 3.73 Lgica simplificada para el disparo de la funcin WEI

Bloque funcional

Figura 3.74 Bloque funcional ECRWPSCH_85 (EFCA)


167

Entradas y salidas

Tabla 3.43 Entradas del bloque de procesamiento ECRWPSCH_85 (EFCA)

Seal Descripcin
U3P Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI
BLOCK Bloqueo de la funcin vigilancia de ruptura del conductor
IRVBLK Bloqueo de la funcin de corriente inversa
IRV Activacin de la funcin de corriente inversa
WEIBLK1 Bloqueo de la lgica WEI debido a la operacin de otras funciones o
WEIBLK2 Bloqueo de la lgica WEI debido a la operacin de otras funciones
Bloqueo del disparo proveniente del la lgica WEI por la funcin falla de
VTSZ
fusible
Bloqueo del disparo proveniente de la lgica WEI debido a apertura del
CBOPEN
interruptor
CRL Canal para recibir seal de la lgica WEI

Tabla 3.44 Salidas del bloque de procesamiento ECRWPSCH_85 (EFCA)

Seal Descripcin
IRVL Operacin de la funcin corriente inversa
TRWEI Disparo debido a la funcin WEI
ECHO Envo de seal de comunicacin debido a la lgica WEI
CR Envo de confirmacin de seal recibida al otro extremo de la lnea
168

Adicionalmente a las funciones mencionadas en la seccin 3.5.1 y 3.5.2, se cuenta

con una lgica extra que permite el recierre o la inhabilitacin del recierre ante disparos por

las dos lgicas mencionadas. Para el permiso de recierre del interruptor, se debe ajustar la

compuerta GT14 en On, de modo que ante disparo por teleproteccin de falla a tierra, se

podra realizar el recierre. En caso de ajustar en Off dicha compuerta controlable, la

inhabilitacin del recierre se lleva a cabo.

3.6 Lgica combinacional del grupo funcional U_PROT

Entre las funciones realizadas por este grupo funcional se encuentran: la supervisin

del trmico de potencial, as como sobretensin y bajatensin con retardo.

Adems de las funciones mostradas a continuacin este grupo funcional posee el

siguiente bloque adicional.

Compuerta controlable GT

3.6.1 Supervisin de disparo trmico de potencial

Fuse failure supervision (SDDRFUF)

Introduccin

Esta funcin se encarga de bloquear o desbloquear las funciones que dependen de la

medicin de tensin. El bloque funcional tiene bsicamente dos algoritmos de operacin,

los cuales se basan en determinacin del valor de secuencia negativa y de secuencia cero,
169

adems se complementa con un algoritmo de determinacin del delta de tensin y de un

delta de corriente. La deteccin de secuencia negativa es recomendada para redes

aterrizadas con alta impedancia, se basa en la medicin de cantidades elevadas de secuencia

negativa en el valor de tensin 3U2 sin la presencia de la corriente de secuencia negativa

3I2.

La deteccin de secuencia cero es recomendada en redes aterrizadas con baja

impedancia, se basa en la medicin de cantidades elevadas de secuencia cero en el valor de

tensin 3U0 sin la presencia de la corriente de secuencia cero 3I0.

El criterio basado en el delta de tensin y delta de corriente es agregado en esta

supervisin para detectar perdida del potencial en las tres fases.

Las seales con las que opera este bloque funcional son seales de los bloques

SMAI (PR01 Y PR02) de los cuales se determina la tensin y corriente de operacin de la

lnea, as como entradas binarias que indican la posicin de cerrado del interruptor, as

como una seal de entrada que indica disparo trmico de potencial (detectada

externamente).

Principio de operacin

Secuencia cero

La funcin basada en la secuencia cero mide continuamente los valores de tensin y

corriente de secuencia cero y a su vez los compara con los valores ajustados para 3U0< y

3I0>.
170

La funcin habilita la seal interna fuseFaildDetected si el valor determinado es

superior al valor ajustado en 3U0>, y si la medicin de la corriente de secuencia cero est

por debajo del valor ajustado 3I0< y se ajusta la operacin bajo este modo (OpMode debe

estar ajustado en 2 modo de secuencia cero). Esta operacin activa la seal de salida

BLKU, utilizada para bloquear la operacin de funciones relacionadas con tensin.

La salida BLKZ llega a ser activada si no es detectada perdida de la lnea al mismo

tiempo.

Si la seal fuseFailDetected se presenta por ms de cinco segundos y al mismo

tiempo las tensiones se encuentran por debajo del valor ajustado en UPh> y el parmetro

ISealIn se encuentra encendido, la funcin activa las salida 3PH, BLKU y BLKZ. Estas

mismas seales de salida pueden ser activadas si todas las tensiones de fase se encuentran

por debajo del valor UPH>, SealIn=On y cualquiera de las tensiones de fase se encuentra

por debajo del ajuste por ms de cinco segundos.

Se recomienda siempre ajustar SealIn en Off, esto para evitar que la funcin opere a

partir de sus propias mediciones, dado que el ICE utiliza la funcin de supervisin del

trmico de potencial como una entrada binaria, por lo que se ajustar el REL 670 de manera

que acte nicamente con esta seal.

La seal de salida BLKU puede ser activada si ninguna tensin de fase est por

debajo del valor ajustado en UPh> por ms de sesenta segundos y al mismo tiempo la

tensin de secuencia cero esta sobre el valor ajustado 3U0> por ms de cinco segundos,

todas las corrientes de fase estn por debajo del ajuste IDLD< (nivel de operacin para
171

deteccin de prdida de lnea) y el circuito del interruptor est cerrado (si la entrada

CBCLOSED se encuentra activada), esta condicin cubre la apertura del interruptor.

Figura 3.75 Lgica simplificada para la funcin supervisin de medicin de potencial

(disparo trmico de potencial)


172

Secuencia negativa

Al igual que para el caso de la secuencia cero, la secuencia negativa se encarga de

habilitar la seal fuseFailDetected, a diferencia de que ahora esta seal se habilita, si la

tensin de secuencia negativa 3U2 es mayor que el valor ajustado 3U2> o bien que la

corriente de esta secuencia se encuentre por debajo del valor ajustado 3I2<, adems se debe

considerar la operacin de secuencia negativa (OpMode) se encuentre ajustado en 1 (Modo

de secuencia negativa).

Razn de cambio de la tensin y la corriente

La funcin delta puede ser activada si el modo de operacin OperationDUDI se

encuentre activado (On). En este caso la operacin de los algoritmos basados en secuencia

(cero y negativa) trabajan de forma paralelo. De modo que el algoritmo calcula los cambios

de corriente y tensin, y a su vez son comparados con los valores ajustados DI< y DU>.

Este algoritmo funciona de modo que ante una variacin considerable en la razn de

cambio de la amplitud tensin y al mismo tiempo no se produce una variacin en la razn

de la amplitud de la corriente, se detecta una falla del trmico. Como caracterstica

importante, esta funcin monitorea de forma independiente cada fase. Esta supervisin se

lleva a cabo en caso de que el interruptor se encuentre cerrado, de modo que es necesaria la

seal de entrada CBCLOSED, la cual indica la posicin del interruptor.

Se cuenta con dos condiciones para la activacin de la seal interna STDU, las

cuales son:
173

[1] La magnitud de U es mayor al ajuste DU> y la magnitud de la I est por debajo

del valor ajustado DI> en cualquiera de las fases, adems es necesario que el

interruptor este cerrado.

[2] La magnitud de U es mayor que el ajuste DU> y la magnitud de la I est por

debajo del valor ajustado DI> en cualquiera de las fases y que al mismo tiempo la

magnitud de la corriente de fase es superior al ajuste IPh>.

Modos de operacin

A partir de los principios de operacin analizados anteriormente, esta funcin puede

ser activada bajo los siguientes modos de operacin, los cuales incrementan la flexibilidad

y adaptan la operacin a los requerimientos del sistema.

[1] OpMode = 0, el modo de secuencia cero y negativa estn desactivadas.

[2] OpMode = 1; el modo de secuencia negativa es seleccionado.

[3] OpMode = 2; el modo de secuencia cero es seleccionado.

[4] OpMode = 3; ambos modos operan en paralelo en una compuerta OR.

[5] OpMode = 4; se utiliza el valor de la secuencia ms alta, ya sea negativa o cero.


174

Bloque funcional

Figura 3.76 Bloque funcional SDDRFUF (FSD)

Entradas y salidas

Tabla 3.45 Entradas del bloque de procesamiento SDDRFUF (FSD)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque
I3P
SMAI
Seal que combina los 3 fasores de tensin. Es generada por el bloque
U3P
SMAI
BLOCK Bloqueo de la funcin vigilancia de ruptura del conductor
Seal que se activa cuando el interruptor est cerrado e indica la posicin de
CBCLOSED
interruptor.
175

Tabla 3.45 Entradas del bloque de procesamiento SDDRFUF (FSD) (continuacin)

Seal Descripcin
Seal que se activa cuando una seal externa de disparo de la vigilancia de
MCBOP
medicin es enviada
DISCPOS Se activa cuando el conector de la lnea es abierto
BLKTRIP Seal de bloqueo para la seal de disparo

Tabla 3.46 Salidas del bloque de procesamiento SDDRFUF (FSD)

Seal Descripcin
Seal que controla las funciones de impedancia y sobrecorriente de respaldo, se
BLKZ
activa de acuerdo a las caractersticas explicadas anteriormente
Arranque general de la funcin, activa o desactiva las funciones de sobre o sub
BLKU
tensin
3PH Arranque de la funcin en las tres fases
DLD1PH Condicin de prdida de la lnea en al menos una fase
DLD3PH Condicin de prdida de la lnea en las tres fases

3.6.2 Proteccin de sobretensin con retardo

Two step overvoltage protection (OV2PTOV_59)

Introduccin

Las sobretensiones suelen ocurrir por exceso de reactivo en el sistema, como

producto de variaciones en los cambiadores de derivacin de los transformadores, extremos

abiertos en lneas largas, entre otros. Esta funcin puede ser usada en combinacin con una
176

funcin direccional que detecta un incremento considerable en la potencia reactiva, o bien

con la supervisin del trmico de potencial. La nica seal de entrada activada en este

bloque es la de tensin del bloque SMAI (PR13).

Principio de operacin

Se basa en la medicin continua de las tensiones de fase a tierra en la lnea. El valor

medido es comparado con el valor ajustado U1> (secuencia positiva) y U2> (secuencia

negativa). Posee la caracterstica de determinar si el nmero de fases en falla es 1 de 3, 2

de 3 o bien 3 de 3.

Al igual que todas las funciones que hacen uso de los valores RMS, cuenta con

caractersticas de tiempo inverso o bien de tiempo constante, similar a la sobrecorriente.

En la Figura 3.77 se muestra el diagrama esquemtico de la funcin TOV, en el cual

se nota como la medicin de las tensiones de fase son usadas para realizar todo el algoritmo

de operacin de la funcin.

De acuerdo a la Figura 3.77, la funcin cuenta con dos etapas diferentes, las cuales

pueden ser ajustadas con tiempos y caractersticas diferentes. En la Figura 3.77 se muestra

como la lgica superior representa la primera etapa, mientras la lgica inferior representa la

segunda etapa.
177

Figura 3.77 Diagrama simplificado de la funcin TOV


178

Bloque funcional

Figura 3.78 Bloque funcional OV2PTOV_59 (TOV)


179

Entradas y salidas

Tabla 3.47 Entradas del bloque de procesamiento OV2PTOV_59 (TOV)

Seal Descripcin
U3P Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI
BLOCK Bloqueo de la funcin de sobretensin
BLKTR1 Bloqueo del disparo de la operacin de la primera etapa
BLKST1 Bloqueo del arranque de la primera etapa
BLKTR2 Bloqueo del disparo de la operacin de la segunda etapa
BLKST2 Bloqueo del arranque de la segunda etapa

Tabla 3.48 Salidas del bloque de procesamiento OV2PTOV_59 (TOV)

Seal Descripcin
TRIP Disparo debido a la funcin TOV
TR1 Seal comn de disparo debido a la primera etapa
TR1Ln (n=1, 2, 3) Seal de disparo de la fase n (R, S, T) debido a la primera etapa
TR2 Seal comn de disparo debido a la segunda etapa
TR2Ln (n=1, 2, 3) Seal de disparo de la fase n (R,S,T) debido a la segunda etapa
START Seal de arranque general
ST1 Seal comn de arranque debido a la primera etapa
ST1Ln (n=1, 2, 3) Seal de arranque de la fase n (R, S, T) debido a la primera etapa
ST2 Seal comn de arranque debido a la segunda etapa
ST2Ln (n=1, 2, 3) Seal de arranque de la fase n (R, S, T) debido a la segunda etapa
180

3.6.3 Proteccin de bajatensin con retardo

Two step undervoltage protection (UV2PTUV_27)

Introduccin

Las subtensiones suelen ocurrir por deficiencias de reactivo en el sistema, como por

ejemplo variaciones en los cambiadores de derivacin de los transformadores, extremos

exceso de cargas inductivas, salidas de bancos de condensadores, entre otras. Esta funcin

puede ser usada en combinacin con una funcin direccional que detecta un incremento

considerable en la potencia reactiva, o bien con la supervisin del trmico de potencial. Las

seales de este bloque son las mediciones de tensin del bloque SMAI (PR13) as como

seales de bloqueo debido a disparo del trmico de potencial, o bien por interruptor abierto.

Principio de operacin

Se basa en la medicin continua de las tensiones de fase a tierra en la lnea. El valor

medido es comparado con el valor ajustado U1< (secuencia positiva) y U2< (secuencia

negativa). Posee la caracterstica de determinar si el nmero de fases en falla es 1 de 3, 2

de 3 o bien 3 de 3.

Al igual todas las funciones hacen uso de los valores RMS, cuentan con

caractersticas de tiempo inverso o bien de tiempo constante, similar a la sobrecorriente.

En la Figura 3.79 se muestra el diagrama esquemtico de la funcin TUV, en el cual

se nota como la medicin de las tensiones de fase son utilizadas para realizar todo el

algoritmo de operacin de la funcin.


181

A diferencia del bloque anterior, se debe considerar el efecto de la perdida de

tensin por apertura del interruptor, por lo que se debe conectar una seal de posicin del

interruptor para que no se produzca un arranque de ninguna de las etapas de operacin por

bajatensin.

Figura 3.79 Diagrama simplificado de la funcin TOV


182

De acuerdo a la Figura 3.79, la funcin cuenta con dos etapas diferentes, las cuales

pueden ser ajustadas con tiempos y caractersticas diferentes. En la Figura 3.79 se muestra

como la lgica superior representa la primera etapa, mientras la lgica inferior representa la

segunda etapa.

Bloque funcional

Figura 3.80 Bloque funcional UV2PTUV_27 (TUV)


183

Entradas y salidas

Tabla 3.49 Entradas del bloque de procesamiento UV2PTUV_27 (TUV)

Seal Descripcin
U3P Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI
Bloqueo de la funcin proveniente del bloque vigilancia de medicin de
BLOCK
potencial (FSD)
BLKTR1 Bloqueo del disparo de la operacin de la primera etapa
BLKST1 Bloqueo del arranque de la primera etapa
BLKTR2 Bloqueo del disparo de la operacin de la segunda etapa
BLKST2 Bloqueo del arranque de la segunda etapa

Tabla 3.50 Salidas del bloque de procesamiento UV2PTUV_27 (TUV)

Seal Descripcin
TRIP Disparo debido a la funcin TUV
TR1 Seal comn de disparo debido a la primera etapa
TR1Ln (n=1, 2, 3) Seal de disparo de la fase n (R, S, T) debido a la primera etapa
TR2 Seal comn de disparo debido a la segunda etapa
TR2Ln (n=1, 2, 3) Seal de disparo de la fase n (R, S, T) debido a la segunda etapa
START Seal de arranque general
ST1 Seal comn de arranque debido a la primera etapa
ST1Ln (n=1, 2, 3) Seal de arranque de la fase n (R, S, T) debido a la primera etapa
ST2 Seal comn de arranque debido a la segunda etapa
ST2Ln (n=1, 2, 3) Seal de arranque de la fase n (R, S, T) debido a la segunda etapa
184

3.6.4 Supervisin de la prdida de tensin

Loss of voltage check (LOVPTUV_27)

Introduccin

La deteccin de prdida de tensin (ANSI 27) es adecuada para usar en redes con

sistema de recierre. Esta funcin acta en comandos de disparos tripolares, si las tres

tensiones de fase se encuentran por debajo del valor ajustado. Las seales de este bloque

son las mediciones de tensin del bloque SMAI (PR13) as como seales de bloqueo

debido a disparo del trmico de potencial, o bien por interruptor abierto.

Principio de operacin

La operacin de la funcin deteccin de prdida de tensin se basa, al igual que sus

homologas, en la medicin continua de la tensin de la lnea. La lgica reconoce un

restablecimiento de la lnea por tres segundos (3 seg), por lo que no produce un operar

incorrecto.

A continuacin se muestra la Figura 3.81, donde se aprecia la lgica simplificada de

la operacin de esta funcin, cabe rescatar que esta funcin es supervisada por la funcin de

vigilancia de medicin de potencial (FSD), la cual activa o desactiva dicha operacin

mediante la salida BLKU del bloque FSD1.


185

Figura 3.81 Diagrama simplificado de la funcin LOV


186

Bloque funcional

Figura 3.82 Bloque funcional LOVPTUV_27 (LOV)

Entradas y salidas

Tabla 3.51 Entradas del bloque de procesamiento LOVPTUV_27 (LOV)

Seal Descripcin

U3P Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI

BLOCK Bloqueo de la funcin supervisin de prdida de tensin

CBOPEN Seal de la posicin del interruptor

Entrada que puede bloquear la funcin, proviene de la funcin vigilancia de


VTSU
medicin de potencial
187

Tabla 3.52 Salidas del bloque de procesamiento LOVPTUV_27 (LOV)

Seal Descripcin

TRIP Disparo debido a la funcin LOV

START Seal de arranque general

3.7 Lgica combinacional del grupo funcional CB_TR

Este conjunto de funciones son las encargadas de realizar las diferentes formas de

disparo del rel de distancia. Tal y como se estudiar cada bloque posee diferente funcin,

as como lgica de operacin. De los bloques analizados anteriormente, las que nuevamente

son de uso necesario, ya sea para enlazar seales, o bien para dar permisos son:

Compuerta AND

Compuerta OR

Bloque funcional de la compuerta controlable

TIMER
188

3.7.1 Primer lgica de disparo del interruptor

Front logic CB tripping (TMAGGIO)

Introduccin

Este bloque es el encargado de enviar los disparos a cada fase o bien a las tres fases.

Para la lgica del rel a implementar, se hace uso de dos bloques de este tipo, el primero

utilizan las primeras 16 entradas del primer bloque para los disparos trifsicos y las

siguientes 16 para disparo en las fase R, el segundo bloque, utiliza las primeras 16 para el

disparo de la fase S y finalmente las ltimas 16 seales para disparo de la fase T. Los

disparos provienen de diferentes bloques funcionales que conforman la lgica de disparo

del REL 670.

Estos bloques se basan en la agrupacin de las seales de disparo de la lgica

combinacional del REL 670 y enviarlas al siguiente bloque que realiza los disparo de cada

fase o bien de las tres fases.

Principio de operacin

El principio de operacin es mediante una serie de compuertas OR, las cuales se

conectan de manera que las primeras 16 entradas se dirigen a la misma salida comn y las

segundas 16 entradas a la segunda salida comn.

Finalmente existe una tercera salida comn, que permite combinar mediante una

nica compuerta OR las 32 entradas.


189

Adicionalmente, existe una entrada Pulse que permite seleccionar si los disparos

son pulsos, cuyo tiempo es ajustable en tpulse, o bien una seal con retardo a la

desconexin, cuyo tiempo de desconexin es ajustable en toff.

Existe tambin un retardo de activacin para cada grupo de disparos que puede

ajustarse en ton.

Figura 3.83 Lgica interna de la matriz de disparo


190

Bloque funcional

Figura 3.84 Bloque funcional TMAGGIO (TR)


191

Entradas y salidas

Tabla 3.53 Entradas del bloque de procesamiento TMAGGIO (TR)

Seal Descripcin
INPUTn (n=1, 2., 32) Entrada binaria n

Tabla 3.54 Salidas del bloque de procesamiento TMAGGIO (TR)

Seal Descripcin
OUTPUT1 Seal de salida comn para las primeras 16 entradas
OUTPUT2 Seal de salida comn para las segundas 16 entradas
OUTPUT3 Seal de salida comn para las 32 entradas

NOTA: De estos bloques de la primer lgica de disparo, se cuenta con dos bloques iguales,

los cuales reciben todas las seales de disparo de otras funciones, este bloque a su salida

genera una nica salida que indica el disparo de cada fase o bien trifsica, de ah que sea

necesario 2 bloques (disparo trifsico y de cada seal monofsica).

3.7.2 Lgica final de disparo del interruptor

Tripping logic (SMPPTRC_94)

Introduccin

Como se observo anteriormente, las seales de disparo producidas por el bloque

TMAGGIO (TR01 y TR02) no consideran direccionalidad ni zonas de medicin, por lo que


192

se hace necesario el uso de una lgica extra que contemple estas condiciones. Esto se logra

con el bloque funcional SMPPTRC_94 (TRP), el cual une las seales de disparo y les

asigna la zona y direccin respectiva.

Principio de operacin

El tiempo de disparo de la funcin TRP es ajustable en la opcin tTripMin. Para

disparos tripolares la funcin posee una nica seal de entrada (TRIN) en la cual todas las

salidas de disparo son analizadas por el bloque.

Figura 3.85 Diagrama simplificado de la lgica de disparo tripolar

La funcin cuenta con la opcin de disparo de uno o dos polos (monopolar o

bipolar), en cuyo caso cuenta con las salidas de disparo TRL1, TRL2, TRL3, una por fase.

Estas son seales de salida separadas, las cuales son usadas para la activacin de la funcin

de recierre.
193

Esta funcin cuenta con una lgica adicional que permite una mayor seguridad de

operacin durante un recierre con falla, o sea, cuando se produce el recierre y no se ha

podido liberar la falla, de modo que una seal fuerza el disparo tripolar. A continuacin se

muestran lgicas de operacin de la funcin.

Figura 3.86 Diagrama simplificado de la lgica de operacin trifsica


194

Figura 3.87 Diagrama simplificado de la lgica de una sola fase


195

Figura 3.88 Diagrama simplificado de la lgica final de disparo


196

Bloque funcional

Figura 3.89 Bloque funcional SMPPTRC_94 (TRP)

Entradas y salidas

Tabla 3.55 Entradas del bloque de procesamiento SMPPTRC_94 (TRP)

Seal Descripcin
BLOCK Seal que bloquea la funcin
BLKLKOUT Bloqueos externos para el circuito del interruptor
TRIN Disparo de todas las fases
TRINLn Disparo de la fase n (R,S,T)
PSLn Entrada funcional de seleccin de fase n (R,S,T)
IPTRZ Disparo por zona con seleccin de fase por separado
197

Tabla 3.55 Entradas del bloque de procesamiento SMPPTRC_94 (TRP)

(continuacin)

Seal Descripcin
IPTREF Disparo de una fase con seleccin de fase por separado
P3PTR Preparacin para disparo tripolar en caso de falla de recierre
SETLKOUT Seal que activa enclavamientos en la operacin del interruptor (set lockout)
Seal que desactiva enclavamientos en la operacin del interruptor (reset
RSTLKOUT
lockout)

Tabla 3.56 Salidas del bloque de procesamiento SMPPTRC_94 (TRP)

Seal Descripcin
TRIP Salida de disparo trifsico
TRLn (n=1, 2, 3) Seal de disparo de la fase n (R,S,T)
TR1P Disparo monopolar
TR2P Disparo bipolar
TR3P Disparo tripolar
CLLKOUT Bloqueo de cierre al circuito del interruptor
198

3.7.3 Supervisin del canal de disparo

Trip coil supervisin CB

Introduccin

Aunque no hay un bloque funcional para supervisin del canal de disparo, se puede

llevar a cabo una combinacin de compuertas y de temporizadores, de modo que se realice

la funcin de supervisar el canal de disparo a la bobina del interruptor.

Principio de operacin

El objetivo de esta lgica, tal y como se mencion en la seccin 2.4, se basa en la

supervisin de canal de disparo, la cual muestrea el estado del conductor de alimentacin

que pasa por el contacto de disparo del rel y que se dirige a la bobina de disparo del

interruptor. De modo que ante una falla del conductor se enva una seal de alarma. Esta

lgica es aplicada mediante una serie de compuertas y como requisito indispensable un

temporizador ajustado para tres segundos (3 seg), esto para considerar el tiempo de

transferencia de los contactos de posicin de interruptor ante un cambio de estado del

mismo. Esta funcin ayuda a garantizar la confiabilidad del sistema de despeje de fallas.
199

Figura 3.90 Lgica de supervisin del canal de disparo

3.8 Lgica combinacional del grupo funcional CB_AR

El recierre de un interruptor, es una maniobra que se realiza en los sistemas de

potencia, esto con el objetivo de restablecer la operacin normal del mismo. La

protecciones del sistema deben contar con una funcin que realice dicha operacin, es por

ello que se implementa la funcin de recierre de interruptor, la cual se describe a

continuacin.
200

3.8.1 Primer lgica de cierre del interruptor

Front logic autoreclose (TMAGGIO)

El funcionamiento de este bloque es el mismo al explicado en la seccin 3.7.1, en el

cual se analiz la operacin de las primeras 16 entradas, las cuales son combinadas en una

compuerta OR y son enviadas a la primera seal de salida, de manera similar para las

siguientes 16 entradas, las cuales son enviadas a la segunda salida del bloque. En este caso

se combinan las seales de disparo de las funciones de proteccin que activan el ciclo de

recierre, las cuales son unidas y sern utilizadas en el siguiente bloque a explicar. Las

seales de salida son variables que arrancan la operacin de recierre.

Se debe observar que en el caso del recierre, las primeras 16 entradas son utilizadas

para activar el recierre, mientras que las segundas 16 entradas son utilizadas para inhabilitar

dicha operacin.

3.8.2 Lgica final de recierre del interruptor

Autorecloser (SMBRREC_79)

Introduccin

La funcin de recierre puede ajustarse con un retardo de tiempo ajustable ante un

disparo monopolar o multipolar. Esta funcin posee la posibilidad de coordinar con la

funcin de sincronismo.
201

Principio de operacin

Operacin de autorecierre activada o desactivada

La operacin de esta funcin puede ser controlada mediante ajustes de parmetros o

bien por control externo. Con el ajuste Operattion=On, la funcin es activada, con

Operattion=Off, la funcin es desactivada y si Operattion=External ctrl la operacin es

activada o desactivada mediante la entrada de una seal externa.

Cuando la funcin se activa, la salida SETON es activada. Otra condicin de

entrada que deben cumplirse son CBPOS (indica interruptor cerrado) y CBREADY. En

este mismo punto el recierre automtico est preparado para iniciar el ciclo de recierre y la

seal de salida READY es activada.

Modo de seleccin del autorecierre

El modo de operacin de la funcin de recierre puede ser ajustado en el bloque

AR, los modos de operacin son monopolares, bipolares o bien tripolares, mediante

diferentes combinaciones de posibles casos:

Mode= 3phase(0),1/2/3ph(1),1/2ph(2),1ph+1*2ph(3),1/2ph+1*3ph(4),1ph+1*2/3ph(5)

Donde los ajustes mencionados se muestran en la Tabla 3.57.


202

Tabla 3.57 Descripcin de los ajustes para la funcin de autorecierre

Primer Primer Segundo al quinto Segundo al quinto


Ajuste
disparo recierre disparo recierre
Monofsico Trifsico Trifsico
(0) 3phase Bifsico Trifsico Trifsico Trifsico
Trifsico Trifsico Trifsico
Monofsico Monofsico Trifsico
(1) 1/2/3ph Bifsico Trifsico Trifsico No hay recierre
Trifsico Trifsico No hay recierre
Monofsico Monopolar Trifsico
(2) 1/2ph Bifsico Trifsico Trifsico No hay recierre
Trifsico No se realiza No hay recierre
Monofsico Monofsico Trifsico
(3) 1 ph +
Bifsico No se realiza Trifsico No hay recierre
1*2ph
Trifsico No se realiza No hay recierre
Monofsico Monofsico Trifsico
(4) 1/2ph +
Bifsico Bifsico Trifsico Trifsico
1*3ph
Trifsico Trifsico No hay recierre
Monofsico Monofsico Trifsico
(5) 1ph +
Bifsico Bifsico Trifsico No hay recierre
1*2/3ph
Trifsico Trifsico No hay recierre

En el caso de Costa Rica, el ICE nicamente utiliza recierres monopolares, de modo

que ante una falla tripolar, bipolar o bien que el interruptor sea tripolar, no se permite el

recierre de la lnea.
203

Inicio del recierre y condiciones para el inicio del ciclo de recierre

La forma de iniciar el ciclo de recierre es mediante la seal de entrada START, la

cual debe ser acompaada por la seal CBREADY y CBPOS. Estas ltimas seales son las

que monitorean que el interruptor est listo para iniciar el ciclo y que anteriormente el

interruptor se encontraba cerrado, es necesario adems no poseer la seal de bloqueo del

recierre INHIBIT. En la Figura 3.91 se muestra la lgica de autorecierre.

Figura 3.91 Lgica de recierre y condiciones para recierre


204

Consideraciones con la combinacin de apertura de interruptora

Existe un tiempo (ttrip) que considera el retardo de comunicacin de la apertura de

interruptor desde el momento que se enva la seal de disparo. Si este tiempo ajustado se

finaliza se considera que el disparo no se ejecut y por lo tanto el recierre es bloqueado.

Figura 3.92 Forma de bloquear la funcin y seal para el tiempo Extend t1

Supervisin del recierre y el tiempo de recuperacin

Para la supervisin de la funcin de recierre es de gran utilidad el bloque que se

analizar en el apartado 3.8.3, el cual supervisa la sincronizacin de la lnea respecto a la

barra con la cual se va a conectar. Si fuese el caso y se quiere realizar recierre sin la

supervisin de sincronismo, la seal de entrada SYNC debe ser ajustada en TRUE, y no

depender el recierre del sincronismo.


205

Existen dos opciones de arranque de recierre, los cuales son:

START: considera que puede existir prdida de sincronismo durante el lapso que el

interruptor permanece abierto. Por lo tanto, si se utiliza esta seal para el arranque, es

necesaria la confirmacin del sincronismo para el recierre.

STARTHS: esta seal de arranque no considera sincronizacin, ya que se activa cuando se

asumen tiempos de apertura de interruptor muy cortos que no provocan diferencias entre

los sistemas

El tiempo de recuperacin (reclaim timer) se define como el tiempo desde el

comando de recierre hasta el tiempo despus del reajuste de la funcin. Si ocurriese un

nuevo disparo durante este tiempo, esta es considerada como una continuacin de la

primera falla. Este tiempo inicia cuando se ejecuta el comando de recierre del interruptor.

Este tiempo de restablecimiento se define tambin como aquel que si al ocurrir un

recierre en la lnea y esta queda cerrada y no se presenta una nueva falla, una vez

transcurrido este tiempo se restablecen los contadores de recierres de la funcin dando as

inicio a un nuevo ciclo.


206

Figura 3.93 Tiempo de recuperacin y tiempo de des habilitacin


207

Comando de cierre manual al interruptor

El comando, CLOSECB, es un pulso con una duracin ajustable en el parmetro

tPulse. En caso de presentarse otro comando de recierre y no ha transcurrido este tiempo,

este ltimo comando es bloqueado. El mnimo tiempo ajustable es 50 ms. En la Figura 3.94

se muestra la lgica de los comandos manuales, as como los contadores de operaciones,

los cuales registran el nmero de operaciones.

De lo anteriormente explicado, se observa que existe un tiempo mnimo para cada

comando de cierre manual, en caso de presentarse otro comando de recierre, esta seal ser

bloqueada.

Figura 3.94 Lgica del comando manual y de los contadores de operacin de la

funcin de recierre
208

Falla permanente y recierre no exitoso

Si un nuevo disparo ocurre despus del comando de recierre al interruptor, y una

nueva seal de START o bien de TRSOTF (disparo por SOTF) ocurre, la salida

UNSUCCL se activa, de modo que indica que el primer recierre no fue exitoso. Esto

implicara que ya no se puede volver a utilizar el tiempo de primer recierre y solo se

permiten recierres tripolares, esto debido a que un segundo disparo sera tripolar.

Figura 3.95 Activacin de la seal UNSUCCL y recierre no exitoso

Continuacin automtica de la secuencia de recierre

La funcin de recierre puede ser programada de manera que aunque no reciba una

nueva seal de las funciones de proteccin, esta reenvi el comando de recierre siempre y

cuando el interruptor aun no se haya cerrado. Este ajuste se realiza en el parmetro


209

AutoCont=On y adems se requiere de un retardo en la funcin, por lo que se debe ajustar

adems el tiempo tAutoContWait.

Figura 3.96 Procesamiento automtico para el recierre


210

Diagramas de secuencia de tiempos

Figura 3.97 Falla monofsica, recierre monopolar exitoso

Figura 3.98 Falla permanente, disparo tripolar, dos intentos de recierre


211

Figura 3.99 Falla permanente monofsica, ajuste 1/2/3ph recierre monopolar

Figura 3.100 Falla permanente monofsica. Ajuste 1ph + 3ph o 1/2ph + 3ph, dos

intentos de recierre
212

Bloque funcional

Figura 3.101 Bloque funcional SMBRREC_79 (AR)


213

Entradas y salidas

Tabla 3.58 Entradas del bloque de procesamiento SMBRREC_79 (AR)

Seal Descripcin
ON Activacin externa de la funcin (ExternalCtrl), se activa por entrada binaria
OFF Desactivacin externa de la funcin (ExternalCtrl), se activa por entrada binaria
BLKON Bloqueo de la funcin AR
BLKOFF Desbloqueo de la funcin AR
Restablece la funcin a las condiciones iniciales, o sea pone los contadores en
RESET
cero
INHIBIT Interrupcin y des habilitacin de la funcin AR
START Arranque de la funcin AR debido a una seal de proteccin
STARTHS Realiza un recierre sin considerar el sincronismo
TRSOTF Seal de disparo por falla en cierre, bloquea el recierre del interruptor
Deshabilita los recierres sin considerar sincronismo y solo hace uso de los
SKIPHS
recierres sincronizados
Seal que coordina el recierre de la funcin con dems equipos utilizados para
ZONESTEP
recierres.
TR2P Seal que indica que 2 fases han sido abiertas
TR3P Seal que indica que 3 fases han sido abiertas
THOLHOLD Seal utilizada para sostener en estado de espera la funcin AR
Indica que se cumplen las condiciones para el recierre, como lo son interruptor
CBREADY
abierto, lleno de SF6 o bien con los resortes de operacin tensados
Indica el estado del interruptor, se considera que est cerrado para que cuando
CBPOS
se presente el disparo se inicie el ciclo de recierre
214

Tabla 3.58 Entradas del bloque de procesamiento SMBRREC_79 (AR) (continuacin)

Seal Descripcin
PLCLOST Indica la perdida de la seal de teleproteccin
Seal del bloqueo por sincronizacin, indica si hay o no sincronismo entre los
SYNC
elementos a conectar, es un permiso en caso de activarse la seal START
WAIT Seal que indica un estado de espera
RSTCOUNT Restablece todos los contadores
MODEINT Entrada utilizada para ajustar el modo de operacin

Tabla 3.59 Salidas del bloque de procesamiento SMBRREC_79 (AR)

Seal Descripcin
BLOCKED Indica que la funcin AR se encuentra en estado de bloqueo
SETON Indica que la funcin se encuentra activada
READY Indica que la funcin esta lista para iniciar una nueva secuencia
ACTIVE Indica que se est realizando una secuencia de recierre
Se activa si el interruptor queda cerrado por un tiempo mayor a tUnsucCl
SUCCL
(cierre exitoso)
Seal que indica que el primer recierre ocurri sin xito, despus del tiempo
UNSUCCL
de recuperacin
INPROGR Indica que un recierre est en progreso
1PT1 Indica primer intento de recierre monopolar
2PT1 Indica primer intento de recierre bipolar
3PT1 Indica primer intento de recierre tripolar
3PT2 Indica segundo intento de recierre tripolar
3PT3 Indica tercer intento de recierre tripolar
215

Tabla 3.59 Salidas del bloque de procesamiento SMBRREC_79 (AR) (continuacin)

Seal Descripcin
3PT4 Indica cuarto intento de recierre tripolar
3PT5 Indica quinto intento de recierre tripolar
PERMITIP Seal binaria de salida que indica la operacin de disparo monofsico
PREP3P Indica que luego del un disparo monopolar, el prximo disparo ser tripolar
CLOSECB Comando de cierre al interruptor
WFMASTER Seal emitida del maestro al esclavo para secuencia de recierre
COUNT1P Contador de recierres monopolares
COUNT2P Contador de recierres bipolares
COUNT3P1 Contador de recierres tripolares, primer intento
COUNT3P2 Contador de recierres tripolares, segundo intento
COUNT3P3 Contador de recierres tripolares, tercer intento
COUNT3P4 Contador de recierres tripolares, cuarto intento
COUNT3P5 Contador de recierres tripolares, quinto intento
COUNTAR Contador total de recierres
MODE Unidad de salida del modo de recierre

3.8.3 Supervisin de sincronismo y energizacin

Synchronizing, synchrocheck and energizing check (SESRSYN_25)

Introduccin

La funcin de sincronizacin supervisa la conexin de dos sistemas, de modo que

indica y permite el cierre del interruptor en el momento justo (cuando ambos sistemas se
216

encuentran sincronizados). Esta funcin compara las variables de tensin, ngulo de fase y

frecuencia de los elementos a conectar.

El principal objetivo de esta funcin es proporcionar un cierre del interruptor

cuando las diferencias en las variables elctricas de los elementos a conectar son mnimas.

Principio de operacin

Su principio de funcionamiento se basa en la medicin continua de las variables de

los sistemas a ser conectados, de modo que se debe cumplir con ciertas condiciones

ajustadas. Otra caracterstica importante es que todas las condiciones deben ser cumplidas

para lograr cerrar el interruptor. Esta funcin mide continuamente la tensin de barra y de

lnea, estos valores se comparan a la vez con los valores de umbral, superior e inferior, y

con esto se decide si cumple dicha condicin. De manera similar ocurre para el ngulo de

fase y para la frecuencia.

Las diferencias de tensin (UDiff), de frecuencia (FreqDiff) y del ngulo de fase

(PhaseDiff) son medidas y habilitadas para la medicin y evaluacin en la funcin de

sincronizacin. Esta funcin posee la opcin de compensar el nivel de tensin, esto se hace

necesario cuando por ejemplo se toma la medicin de la tensin fase-fase en la barra y la

medicin fase-neutro en la lnea. Esta compensacin se realiza en los ajustes del bloque y

adems este factor es deducido del desfase de las tensiones de barra y lnea.

Esta funcin opera cuando se ajusta OperationSC=On, en cuyo caso se compara las

tensiones de barra y lnea de acuerdo al ajuste UHighBusSC y UHighLineSC.


217

En el caso de las diferencia de frecuencia y del ngulo de fase, as como de la

tensin, son valores utilizados para cerrar manualmente el interruptor, as como en los

recierres.

Este bloque posee dos entradas muy importantes, las cuales son utilizadas para

bloquear la funcin Synchrocheck (BLOCK) y la que bloquea el operar de la supervisin

de sincronismo (BLKSC).

Cuando se cumplen las condiciones de sincronismo, las seales de salida que

indican dicha operacin son MANSYOK y AUTOSYOK, estn funciones pueden ser

ajustadas con un retardos independientes una de otra.

Sincronizacin

Cuando se posee activada la funcin (OperattionSynch=On), la funcin compara los

valores de tensin de barra y de lnea ajustados en UHoghBusSynch y en UHighLineSynch.

De manera similar ocurre con la medicin de la diferencia de la frecuencia, el ngulo de

fase y la tensin, las cuales son comparadas con los valores ajustados para estas diferencias.

La medicin de las frecuencias entre los ajustes de FreqDiffMax y FreqDiffMin son

analizadas y enviadas para la operacin de un cierre en el momento justo, tomando en

cuenta el retardo del interruptor, ajustado en tBreaker.

Las entradas BLOCK y BLKSYNCH son seales que bloquean toda la operacin de

la funcin o bien de la funcin responsable de la sincronizacin.


218

La funcin de sincronizacin es utilizada principalmente en generadores, esto

debido a la dinmica del mismo, donde se deben considerar parmetros que cambian con el

tiempo.

Figura 3.102 Diagrama funcional para la funcin de sincronizacin

Supervisin de la energizacin

Los valores de tensin son medidos y evaluados por la funcin synchrocheck, la

cual posee la opcin de realizar una compensacin en caso de que en la barra se mida
219

tensiones de fase-fase y que en la lnea se midan tensiones de fase-tierra, o de manera

inversa. Estas mediciones se mantienen en comparacin con los valores de UHighBusEnerg

y ULowBusEnerg, para las tensiones de barra, mientras que para la lnea se comparan con

los valores UHighLineEnerg y ULowLineEnerg. La frecuencia en ambos extremos es

tambin medida, y se recomienda una variacin mxima de 5 Hz.

Las entradas BLOCK y BLKENERG son seales que bloquean la operacin

completa de la funcin de sincronizacin o bien de la funcin responsable de la

energizacin.

Figura 3.103 Diagrama funcional para la funcin de synchrocheck


220

Seleccin de tensin

El modulo de seleccin de tensin es el encargado de seleccionar las tensiones de

barra y lnea apropiadas para la medicin y funcionamiento de toda la funcin. A

continuacin se describen las posibilidades de ajuste de la seleccin de tensin.

Si se ajusta NoVoltageSel son usadas las tensiones ULine1 y UBus1. Este tambin

es el caso cuando se aplica una seleccin externa de tensin.

Esta seleccin de tensiones y la supervisin del trmico de potencial, son usadas por

la funcin de sincronismo en sus entradas, de manera que si hay prdida de potencial no se

entienda como falla si el trmico est cerrado y a su vez se permita la operacin de la

funcin de sincronizacin.

Seleccin de tensin para esquema de doble barra con doble interruptor

En la Figura 3.104 se muestra la configuracin de doble barra con doble interruptor,

el cual identifica la barra 1 y la barra 2, las cuales sern de referencia para la interpretacin

de la seleccin de tensin. Para esquemas de doble interruptor se cuenta con los entradas

B1QOPEN o B1QCLD para la barra 1 y B2QOPEN o B2QCLD para la barra 2. En caso de

que la barra 1 se encuentre en operacin y la barra 2 se encuentra en reserva, se hace uso de

la medicin de la barra 1. La indicacin de cual barra est siendo utilizada se basa en las

salidas B1SEL o B2SEL.

De igual manera esta funcin supervisa la seal del trmico de potencial, esto

mediante las seales de entrada UB1OK o UB1FF para la medicin de la barra 1 y UB2OK
221

o UB2FF para la medicin de la barra 2. En la Figura 3.106 se observa el diagrama

simplificado de la seleccin de tensin para esquemas de doble barra.

Figura 3.104 Esquema de doble barra con doble interruptor

Seleccin de tensin para interruptor y medio

En la Figura 3.105 se muestra la configuracin de interruptor y medio, el cual

identifica la barra 1 y la barra 2, las cuales sern de referencia para la interpretacin de la

seleccin de tensin En cuanto a los esquemas de interruptor y medio se hace uso de la

lgica mostrada en la Figura 3.107. Para esquemas de este tipo se hace necesario el uso de

contactos auxiliares para la correcta operacin de la funcin.


222

Las entradas LN1QOPEN o LN1QCLD, B1QOPEN o B1QCLD, para el interruptor

del lado de la barra, B2QOPEN o B2QCLD, LN2QOPEN o LN2QCLD, para el interruptor

compartido, son entradas que indican la posicin del interruptor respectivo. Las salidas

LN1SEL, LN2SEL y B2SEL proveen la indicacin de medicin realizada en la lnea

respectiva.

Figura 3.105 Esquema de doble barra con interruptor y medio

Para el caso del interruptor compartido se posee las siguientes posibilidades de

operacin, conexin a la barra 1 o lnea 1, o bien conexin a la barra 2 o a la lnea 2. De


223

aqu que cuatro posibles combinaciones son posibles, barra a barra, barra a lnea, lnea a

barra o bien lnea a lnea.

De acuerdo a la lgica mostrada en el Anexo A.1, se posee adicionalmente una serie

de compuertas AND, OR y GT, las cuales se encargan de la seleccin de las seales a

emplear para la seleccin de tensin, tanto para doble interruptor como para interruptor y

medio.

Inicialmente, la lgica de doble interruptor posee como seleccin predeterminada de

la tensin en la barra 2, a menos de que la seal de interruptor abierto de la barra 1 no est

activada y se encuentre cerrado el interruptor de la barra 1. Bajo esta combinacin, se

selecciona la medicin de la tensin en la barra 1.

Adicionalmente, la funcin considera la opcin del uso de contactos adicionales, de

modo que si se ajusta la compuerta controlable GT11 en On se requiere nicamente de la

posicin de cerrado del interruptor de la barra que se desee utilizar para sincronizar. Si esta

misma compuerta controlable GT11 se ajusta en Off, la seleccin de fase requiere la

posicin de interruptor abierto de una barra para seleccionar la tensin de la barra contraria.

Se puede notar en el Anexo A.1, la posibilidad de ajustar la compuerta controlable

GT12, la cual si es ajustada en On, indica que la posicin de los interruptores siempre se

encuentra cerrado (ambos interruptores de barra). Si se ajusta esta compuerta en Off, se

requiere la posicin de interruptor de barra cerrado para la seleccin de la barra respectiva.

Es necesario observar que el ajuste de las compuertas GT11 y GT12, debe ser

opuesta, esto para no provocar la seleccin incorrecta de las tensiones de barra.


224

En cuanto al esquema de interruptor y medio, la lgica contempla diferentes

operaciones de las lneas y barras, de modo que la seleccin de la lnea 1 nunca est activa

(debido a la propia configuracin de la lgica, LN1QOPEN = TRUE y LN1QCLD =

FALSE), ahora debido a esta misma lgica, la lnea 2 nunca estar seleccionada (mismo

motivo que para la lnea 1), de modo tal que la seleccin de la tensin de la barra 2 siempre

ser seleccionada, a menos de que la seal de interruptor abierto en la barra 1 no se

encuentre activada y por el contrario la seal de interruptor cerrado si se active en dicha

barra, al presentarse esta ltima combinacin, se activara la indicacin de seleccin

invlida.

Al igual que las funciones anteriores de sincronismo, la funcin puede ser

bloqueada si la seal de disparo trmico de potencial se activa. En este caso se activa la

seal de salida USELFAIL. En la Figura 3.107 se muestra el diagrama simplificado para

los interruptores de barra para la configuracin interruptor y medio, mientras que en la

Figura 3.108 se muestra el caso del interruptor compartido.


225

Figura 3.106 Diagrama lgico de la seleccin de tensin para un circuito simple con

doble barra

Figura 3.107 Diagrama lgico simplificado de la seleccin de tensin en una barra de

interruptor y medio
226

Figura 3.108 Diagrama lgico simplificado de la seleccin de tensin en el interruptor

compartido de barra de interruptor y medio


227

Bloque funcional

Figura 3.109 Bloque funcional SESRSYN_25 (SYN)


228

Entradas y salidas

Tabla 3.60 Entradas del bloque de procesamiento SESRSYN_25 (SYN)

Seal Descripcin
U3PBB1 Seal que combina los 3 fasores de tensin de la barra 1
U3PBB2 Seal que combina los 3 fasores de tensin de la barra 2
U3PLN1 Seal que combina los 3 fasores de tensin de la lnea 1
U3PLN2 Seal que combina los 3 fasores de tensin de la lnea 2
BLOCK Bloqueo general de la funcin
BLKSYNCH Bloqueo de la sincronizacin
BLKSC Bloqueo de la supervisin de sincronizacin (synchrocheck)
BLKENERG Bloqueo de la supervisin de energizacin
B1QOPEN Seal que indica que el interruptor est abierto en la barra 1
B1QCLD Seal que indica que el interruptor est cerrado en la barra 1
B2QOPEN Seal que indica que el interruptor est abierto en la barra 2
B2QCLD Seal que indica que el interruptor est cerrado en la barra 2
LN1QOPEN Seal que indica que el interruptor est abierto en la lnea 1
LN1QCLD Seal que indica que el interruptor est cerrado en la lnea 1
LN2QOPEN Seal que indica que el interruptor est abierto en la lnea 2
LN2QCLD Seal que indica que el interruptor est cerrado en la lnea 2
UB1OK Seal que indica que la tensin de la barra 1 es correcta
Seal que indica prdida de fusible o disparo del trmico de potencia en la
UB1FF
barra 1
UB2OK Seal que indica que la tensin de la barra 2 es correcta
229

Tabla 3.60 Entradas del bloque de procesamiento SESRSYN_25 (SYN) (continuacin)

Seal Descripcin
Seal que indica prdida de fusible o disparo del trmico de potencia en la
UB2FF
barra 1
ULN1OK Seal que indica que la tensin de la lnea 1 es correcta
ULN1FF Seal que indica que la tensin de la lnea 1 es incorrecta
ULN2OK Seal que indica que la tensin de la lnea 2 es correcta
ULN2FF Seal que indica que la tensin de la lnea 2 es incorrecta
STARTSYN Arranque de la sincronizacin, utilizada en generacin
TSTSYNCH Habilita la sincronizacin en modo de prueba
TSTSC Habilita la supervisin de sincronismo en modo de prueba
TSTENERG Habilita la supervisin de energizacin en modo de prueba
AENMODE Entrada para activar del modo de energizacin automtico
MENMODE Entrada para activar del modo de energizacin manual

Tabla 3.61 Salidas del bloque de procesamiento SESRSYN_25 (SYN)

Seal Descripcin
SYNOK Salida que indica el correcto estado de la sincronizacin
Salida que indica el correcto estado de la supervisin automtica de
AUTOSYOK
sincronismo
Salida que indica el correcto estado de la supervisin automtica de
AUTOENOK
energizacin
Salida que indica el correcto estado de la supervisin manual de
MANSYOK
sincronismo
230

Tabla 3.61 Salidas del bloque de procesamiento SESRSYN_25 (SYN) (continuacin)

Seal Descripcin
Salida que indica el correcto estado de la supervisin manual de
MANENOK
energizacin
TSTSYNOK Salida de prueba correcta de la sincronizacin
TSTAUTSY Salida de prueba correcta de la supervisin de sincronismo automtica
TSTMANSY Salida de prueba correcta de la supervisin de sincronismo manual
TSTENOK Salida de prueba correcta de la energizacin
USELFAIL Seal que indica disparo trmico de la tensin seleccionada
B1SEL Indica que la medicin se realiza de la barra 1
B2SEL Indica que la medicin se realiza de la barra 2
LN1SEL Indica que la medicin se realiza de la lnea 1
LN2SEL Indica que la medicin se realiza de la lnea 2
SYNPROGR Sincronizacin en progreso
SYNFAIL Indica que fall la sincronizacin o que la sincronizacin no se ejecut
Indica que las tensiones para sincronizacin se encuentran por debajo
UOKSYN
de los ajustes de sincronismo
Indica que la diferencia de tensin esta por fuera de los limites para
UDIFFSYN
sincronizacin
Indica que la diferencia de frecuencia esta por fuera de los limites para
FRDIFSYN
sincronizacin
FRDIFFOK Indica la diferencia de frecuencia para sincronizacin
Indica que la frecuencia derivativa esta por fuera de los limites para
FRDERIVA
sincronizacin
UOKSC Indica que las tensiones estn por debajo de los ajustes lmites
UDIFFSC Indica que la diferencia de tensin esta por fuera de los lmites
231

Tabla 3.61 Salidas del bloque de procesamiento SESRSYN_25 (SYN) (continuacin)

Seal Descripcin
Indica que la diferencia de frecuencia esta por fuera de los lmites para
FRDIFFA
auto operacin
Indica que la diferencia de fase esta por fuera de los lmites para auto
PHDIFFA
operacin
Indica que la diferencia de frecuencia esta por fuera de los lmites para
FRDIFFM
operacin manual
Indica que la diferencia de fase esta por fuera de los lmites para
PHDIFFM
operacin manual
UDIFFME Diferencia calculada en tensin
FRDIFFME Diferencia calculada en frecuencia
PHDIFFME Diferencia calculada en fase
MODEAEM Modo automtico para energizacin seleccionado
MODEMEN Modo manual para energizacin seleccionado

3.9 Lgica combinacional del grupo funcional CB_BF

Este grupo funcional contempla la lgica de la supervisin del estado del

interruptor, dado que cuenta con la proteccin por falla de interruptor (ANSI 50BF) as

como con la funcin de discrepancia de fases (ANSI52PD).


232

3.9.1 Proteccin de falla de interruptor

Breaker Failure protection CB (RBRF, 50BF)

Introduccin

La proteccin de falla de interruptor, es una proteccin de respaldo local que

permite liberar la falla en caso de que esta no sea eliminada en el primer disparo al

interruptor de la lnea en falla. Inicialmente, esta funcin opera sobre el disparo de la

diferencial de barra, de modo que se realiza un disparo de barra, desenergizando por

completo parte de la subestacin. Su funcionamiento para detectar la posicin del

interruptor cerrado se puede ajustar en un umbral mnimo de corriente, un contacto de

posicin de interruptor, o bien una combinacin de ambos criterios.

Principio de operacin

Esta funcin se basa principalmente en un contador que supervisa el disparo

correcto del interruptor de la lnea en falla. Posee dos fases de operacin, la primera realiza

un nuevo disparo sobre el propio interruptor fallado, y un segundo disparo se realiza sobre

el bus de disparo de la diferencial de barras. Las seales de arranque, son las de disparos

provenientes de la lgica con dicho fin (bloque funcional TRP), el arranque es monopolar,

otorgando la posibilidad de realizar un redisparo monopolar sobre el interruptor en falla

(redisparo se realizaba sobre otra bobina del interruptor), esta operacin se ha eliminado en

el ICE debido a que generalmente si el interruptor falla es muy posible que no opere ante

un segundo intento de disparo, por lo que para esta lgica, la seal de salida (TRBU), es
233

utilizada directamente para realizar el disparo de la barra, esto siempre y cuando dicha

barra se encuentre energizada.

En la deteccin de falla de interruptor, es posible hacer uso de las diferentes

opciones: 1 out of 3 (solo considera seales de cada fase, ver Figura 3.111), donde se indica

que con solo una fase que envi seal de arranque se da el operar de la operacin del

redisparo por falla de interruptor. 1 out of 4 (considera adems de la anterior el arranque

general, sin embargo la lgica no posee alambrada dicha entrada, por lo que 1 out of 3 es

igual a 1 out of 4), donde se debe dar que una seal, de las cuatro posibles seales, de

indicacin de arranque y para finalizar, 2 out of 4 donde al menos dos fases deben indicar el

arranque de operacin de la funcin.

Figura 3.110 Lgica simplificada de la funcin de redisparo por fase del 50BF

(primera etapa, disparo monopolar al interruptor en falla)


234

Figura 3.111 Lgica por fase de la funcin de redisparo por falla de interruptor
235

La seal interna STIL1, STIL2 y STIL3, son activadas a partir de la seal de

disparo por fase, proveniente de la lgica de disparo (bloque funcional TRP), de donde se

indica el arranque de disparo de cada fase.

Figura 3.112 Lgica simplificada de la funcin de disparo de respaldo local del 50BF

(segunda etapa, disparo tripolar a barra)


236

Bloque funcional

Figura 3.113 Bloque funcional CCRBRF_50BF (BFP)

Entradas y salidas

Tabla 3.62 Entradas del bloque de procesamiento CCRBRF_50BF (BFP)


Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el
I3P
bloque SMAI. Se utiliza para detectar si el interruptor sigue cerrado
BLOCK Bloqueo de la funcin falla de interruptor
Arranque general o trifsico de la funcin, proveniente del bloque de
START
disparo general del REL 670
Seal de arranque de la fase n (R, S, T) proveniente del bloque de
STLn (n=1, 2, 3)
disparo monofsico del REL 670
CBCLDLn Seal que indica que el interruptor en la fase n (R, S, T) est cerrado
CBFLT Falla de interruptor, habilita la funcin de respaldo
237

Tabla 3.63 Salidas del bloque de procesamiento CCRBRF_50BF (BFP)

Seal Descripcin
Disparo de respaldo por la funcin falla de interruptor, utilizada como
TRBU
disparo de segunda etapa
Segundo disparo de respaldo por la funcin falla de interruptor, utilizada
TRBU2
como una tercera etapa
TRRET Redisparo tripolar al mismo interruptor en falla
TRRETLn Redisparo en la fase n (R, S, T) debido a la funcin falla de interruptor,
(n=1, 2, 3) utilizado como primera etapa
CBALARM Alarma de falla de interruptor

3.9.2 Proteccin discrepancia de fase

Pole discordance protection (RPLD, 52PD)

Introduccin

Un disparo monopolar debe ser precedido por un recierre en un lapso de tiempo

corto. Dado que el desbalance provocado por una apertura monopolar podra provocar

sobrecargas en las fases sanas y corrientes de secuencia cero que provocaran el arranque de

otras funciones de proteccin, como por ejemplo la supervisin del trmico de potencial.

Esta funcin se basa en informacin de los contactos auxiliares del interruptor para

las tres fases y un criterio adicional del valor de corriente asimtrica por fase.

Esta funcin no se suele implementar en el rel, dado que viene integrada en el

alambrado del interruptor. No es conveniente que este activa en el rel, dado que es una
238

proteccin propia del interruptor, la cual debe ser independiente del rel o rels que lo

hagan disparar.

Principio de operacin

Esta funcin puede ser implementada de dos formas diferentes. Las cuales se

detallan a continuacin.

Caso 1: se utiliza la lgica de disparo alambrada en el interruptor para utilizar una nica

seal que indique discrepancia al rel.

Caso 2: se envan seis contactos de posicin, los cuales seran una por fase abierta y una

por cada fase cerrada

Figura 3.114 Lgica de deteccin externa de la discrepancia de fase


239

Figura 3.115 Seales de discrepancia de fase para la lgica interna

En este caso la lgica es realizada externamente a la funcin. La discrepancia de

fase puede ser detectada por medios de selectividad de medicin de corrientes. La analoga

se basa en un bloque de preprocesamiento en un filtro discreto de Fourier (DFT). Para la

medicin de las componentes de frecuencia fundamental de cada fase se hace uso de los

valores RMS. Estos valores alimentan al bloque de discrepancia de fase e inicia su

operacin, de modo que se detecta la diferencia menor y mayor de corriente de fase, si esta

diferencia sobrepasa el valor ajustado, se inicia la operacin de la funcin.

Esta funcin posee tambin una seal binaria de bloqueo la cual es activada por la

funcin de recierre, cuando esta opera en forma monopolar, de modo que permite concluir

los ciclos de recierre.


240

Figura 3.116 Diagrama simplificado de la funcin discrepancia de fase, basado en los

contactos y la corriente

La funcin discrepancia de fase puede bloquearse de acuerdo a los siguientes

criterios:

Si la terminal se encuentra en modo de prueba, de manera que se bloquea la funcin

desde el HMI.

Se encuentra activada la seal de bloqueo de la funcin.

Se encuentra activada la seal BLKDBYAR, la cual se produce durante una

operacin monopolar de recierre.


241

Si la funcin discrepancia de fase se encuentra activada, esta tiene dos criterios para

activar una seal de disparo.

Seal discrepancia de fase proveniente del interruptor.

Deteccin de corrientes asimtricas.

Bloque funcional

Figura 3.117 Bloque funcional CCRPLD_52PD (PD)


242

Entradas y salidas

Tabla 3.64 Entradas del bloque de procesamiento CCRPLD_52PD (PD)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque
I3P
SMAI. Se utiliza para detectar corrientes asimtricas
BLOCK Bloqueo de la funcin discrepancia de fase
Bloqueo de la funcin debido a que se est realizando un ciclo de
BLKDBYAR
autorecierre
CLOSECMD Indicacin de comando de cierre de interruptor
OPENCMD Indicacin de comando de apertura de interruptor
EXTPDIND Seal de discrepancia de fase proveniente del interruptor
POLE1OPN Indicacin del polo R abierto
POLE1CL Indicacin del polo R cerrado
POLE2OPN Indicacin del polo S abierto
POLE2CL Indicacin del polo S cerrado
POLE3OPN Indicacin del polo T abierto
POLE3CL Indicacin del polo T cerrado

Tabla 3.65 Salidas del bloque de procesamiento CCRPLD_52PD (PD)

Seal Descripcin
TRIP Seal de disparo debido al interruptor debido a la discrepancia
START Seal de arranque que se conecta al temporizador de disparo en el interruptor
243

3.10 Lgica combinacional del grupo funcional MEASURE

Introduccin

Todos los bloques mostrados en este apartado se relacionan con la medicin de las

variables de potencia. Se cuenta con la posibilidad de monitorear las potencias del sistema,

corrientes, tensiones, frecuencia, factor de potencia, entre otras. Estas mediciones son

adems de gran importancia para cuando se realizan pruebas de coordinacin entre las

protecciones y las unidades de control.

Todas las mediciones pueden ser supervisadas mediante cuatro lmites ajustables;

lmite bajo-bajo, lmite bajo, lmite alto y lmite alto-alto.

El bloque de medicin CVMMXU (SVR), provee las siguientes cantidades de

sistema de potencia:

P, Q y S: potencia activa, reactiva y potencia aparente.

PF: factor de potencia

U: magnitud de la tensin fase-fase

F: frecuencia del sistema de potencia

Los bloques funcionales CMMXU (CP), VNMMXU (VN) y VMMXU (VP)

proveen cantidades fsicas:

I: corrientes de fase en magnitud y ngulo

U: tensiones a tierra o entre fase en magnitud y ngulo


244

Los bloques funcionales CMSQI (CSQ), VMSQI (VSQ) proveen cantidades

secuenciales:

I: corrientes de secuencia, positiva, negativa y cero, en magnitud y ngulo

U: tensiones de secuencia, positiva, negativa y cero, en magnitud y ngulo

El bloque funcional CVMMXU (SVR) calcula cantidades de potencia trifsicas,

esto con ayuda de los fasores a frecuencia nominal (60 Hz) de las tensiones y corrientes de

la lnea.

Principio de operacin

Estos bloques funcionales hacen uso de las mediciones realizadas por otros bloques

que han procesado la informacin de las seales de tensin y corriente.

Referencia del ngulo de fase

Existe un ajuste denominado PhaseAngleRef el cual define el ngulo de referencia y

a su vez la de las dems fases.

Enclavamiento del punto cero

Las mediciones que se encuentren por debajo del valor lmite de enclavamiento

sern forzadas a cero. Esto se refiere a que si ante una desconexin persiste una pequea

medicin de un valor, por ruido o por otros factores, esta ser forzada a medir cero. Este
245

parmetro se ajusta en el ajuste XZeroDb, donde X corresponde a cualquier medida

posible a realizar y se ajusta en el bloque CVMMXU (SVR).

Monitoreo continuo de las cantidades de medicin

La medicin continua de las seales analgicas, es una caracterstica especial que

permite determinar si se opera sobre los avalores ajustados o bien por debajo de estos. Se

poseen dos posibilidades de operacin:

Sobrefuncin, cuando las mediciones de corriente exceden los valores ajustados en

XHiLim o bien en XHiHiLim.

Bajafuncin, cuando las mediciones de corriente decrementan ms all de los

valores ajustados en XLowLim o bien en XLowLowLim.

En la Figura 3.118 se muestra la caracterstica de operacin de dichas mediciones,

en la cual se observa dichos valores ajustados y el exceso o decremento de a los mismos.


246

Figura 3.118 Representacin de los lmites de operacin

Bloque funcional, entradas y salidas

Figura 3.119 Bloque funcional CVMMXU (SVR)


247

Tabla 3.66 Entradas del bloque de procesamiento CVMMXU (SVR)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI y es
I3P
utilizada para la medicin de la variables elctricas
Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI y es
U3P
utilizada para la medicin de la variables elctricas

Tabla 3.67 Salidas del bloque de procesamiento CVMMXU (SVR)

Seal Descripcin
Magnitud de la potencia aparente dentro de un rango de variacin definido,
S
en el cual no va a sufrir variaciones hasta que se defina un nuevo rango
S_RANGE Rango de la potencia aparente
P_INST Medicin instantnea de potencia activa
Magnitud de la potencia activa dentro de un rango de variacin definido, en
P
el cual no va a sufrir variaciones hasta que se defina un nuevo rango
P_RANGE Rango de la potencia activa
Q_INST Medicin instantnea de potencia reactiva
Magnitud de la potencia reactiva dentro de un rango de variacin definido,
Q
en el cual no va a sufrir variaciones hasta que se defina un nuevo rango
Q_RANGE Rango de la potencia reactiva
Magnitud del factor de potencia dentro de un rango de variacin definido, en
PF
el cual no va a sufrir variaciones hasta que se defina un nuevo rango
PF_RANGE Rango del factor de potencia
ILAG Indica que la corriente atrasa a la tensin
ILEAD Indica que la corriente adelanta a la tensin
248

Tabla 3.67 Salidas del bloque de procesamiento CVMMXU (SVR) (continuacin)

Seal Descripcin
Magnitud de la tensin dentro de un rango de variacin definido, en el cual
U
no va a sufrir variaciones hasta que se defina un nuevo rango
U_RANGE Rango calculado de la tensin
Magnitud corriente dentro de un rango de variacin definido, en el cual no va
I
a sufrir variaciones hasta que se defina un nuevo rango
I_RANGE Rango calculado de la corriente
Valor de la frecuencia dentro de un rango de variacin definido, en el cual no
F
va a sufrir variaciones hasta que se defina un nuevo rango
F_RANGE Rango calculado de la frecuencia

Figura 3.120 Bloque funcional CMMXU (CP)


249

Tabla 3.68 Entradas del bloque de procesamiento CMMXU (CP)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI y es
I3P
utilizada para el medicin de las corrientes de fase

Tabla 3.69 Salidas del bloque de procesamiento CMMXU (CP)

Seal Descripcin
ILn (n=1, 2, 3) Magnitud de la corriente de la fase n (R, S, T)
ILnRANGE (n=1, 2, 3) Rango de amplitud de la corriente de la fase n (R, S, T)
ILnANGL (n=1, 2, 3) ngulo de la corriente de la fase n (R, S, T)

Figura 3.121 Bloque funcional CMSQI (CSQ)


250

Tabla 3.70 Entradas del bloque de procesamiento CMSQI (CSQ)

Seal Descripcin
Seal que combina los 3 fasores de corriente. Es generada por el bloque SMAI y es
I3P
utilizada para el medicin de las corrientes de secuencia

Tabla 3.71 Salidas del bloque de procesamiento CMSQI (CSQ)

Seal Descripcin
3I0 Magnitud de la corriente de secuencia cero
3I0RANGE Rango de amplitud de la corriente de secuencia cero
3I0ANGL ngulo de la corriente de secuencia cero
I1 Amplitud de la corriente de secuencia positiva
I1RANGE Rango de amplitud de la corriente de secuencia positiva
I1ANGL ngulo de la corriente de secuencia positiva
I2 Amplitud de la corriente de secuencia negativa
I2RANGE Rango de amplitud de la corriente de secuencia negativa
I2ANGL ngulo de la corriente de secuencia negativa

Figura 3.122 Bloque funcional VMMXU (VP)


251

Tabla 3.72 Entradas del bloque de procesamiento VMMXU (VP)

Seal Descripcin
Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI y es
U3P
utilizada para el medicin de las tensiones de fase

Tabla 3.73 Salidas del bloque de procesamiento VMMXU (VP)

Seal Descripcin
UL12 Magnitud de la tensin entre fases RS
UL12RANGE Rango de amplitud de la tensin entre fases RS
UL23 Magnitud de la tensin entre fases ST
UL23RANGE Rango de amplitud de la tensin entre fases ST
UL31 Magnitud de la tensin entre fases TR
UL31RANGE Rango de amplitud de la tensin entre fases TR

Figura 3.123 Bloque funcional VMSQI (VSQ)


252

Tabla 3.74 Entradas del bloque de procesamiento VMSQI (VSQ)

Seal Descripcin
Seal que combina los 3 fasores de tensin. Es generada por el bloque SMAI y es
U3P
utilizada para el medicin de las tensiones de secuencia

Tabla 3.75 Salidas del bloque de procesamiento VMSQI (VSQ)

Seal Descripcin
3U0 Magnitud de la tensin 3U0 reportada
3U0RANGE Rango de amplitud de la tensin 3U0
3U0ANGL ngulo reportado de la tensin 3U0
U1 Amplitud de la tensin U1
U1RANGE Rango de amplitud de la tensin U1
U1ANGL ngulo reportado de la tensin U1
U2 Amplitud de la tensin U2
U2RANGE Rango de amplitud de la tensin U2
U2ANGL ngulo reportado de la tensin U2

Uno de los bloques que posee como extra est lgica de medicin es el bloque

ETPMMTR (ETP), el cual calcula la energa de en MWh del sistema. Esta medicin la

realiza con base a los valores determinados en el bloque de operacin CVMMXU (SVR).

En la Figura 3.124 se muestra el bloque de operacin, en la cual se observa que requiere

nicamente el valor de potencia activa y reactiva y la confirmacin de operacin en la

entrada STACC.
253

Figura 3.124 Bloque funcional ETPMMTR (ETP)


254

Tabla 3.76 Entradas del bloque de procesamiento ETPMMTR (ETP)

Seal Descripcin
P Medicin de la potencia activa del bloque SVR
Q Medicin de la potencia reactiva del bloque SVR
STACC Seal que si es activada arranca la acumulacin de energa
RSTACC Reajuste de los valores de energa acumulada
RSTDMD Reajuste del valor mximo de demanda

Tabla 3.77 Salidas del bloque de procesamiento ETPMMTR (ETP)

Seal Descripcin
ACCST Seal que indica el arranque de la acumulacin de energa
Indica la activacin del valor de energa activa acumulada en direccin hacia
EAFPULSE
adelante
Indica la activacin del valor de energa activa acumulada en direccin hacia
EARPULSE
atrs
Indica la activacin del valor de energa reactiva acumulada en direccin
ERFPULSE
hacia adelante
Indica la activacin del valor de energa reactiva acumulada en direccin
ERRPULSE
hacia atrs
Alarma que indica que el valor lmite de la energa activa haca adelante ha
EAFALM
sido superado
Alarma que indica que el valor lmite de la energa activa haca atrs ha sido
EARALM
superado
Alarma que indica que el valor lmite de la energa reactiva haca adelante
ERFALM
ha sido superado
255

Tabla 3.77 Salidas del bloque de procesamiento ETPMMTR (ETP) (continuacin)

Seal Descripcin
Alarma que indica que el valor lmite de la energa reactiva haca atrs ha
ERRALM
sido superado
EAFACC Energa activa acumulada haca adelante en KWh
EARACC Energa activa acumulada haca atrs en KWh
ERFACC Energa reactiva acumulada haca adelante en KWh
ERRACC Energa reactiva acumulada haca atrs en KWh
Indica que la mxima demanda de potencia activa hacia adelante ha sido
MAXPAFD
superada
Indica que la mxima demanda de potencia activa hacia atrs ha sido
MAXPARD
superada
Indica que la mxima demanda de potencia reactiva hacia adelante ha sido
MAXPRFD
superada
Indica que la mxima demanda de potencia reactiva hacia atrs ha sido
MAXPRRD
superada

3.11 Lgica combinacional del grupo funcional LOGIC

Introduccin

Esta lgica se basa en la implementacin de compuertas analgicas OR. Tiene como

objetivo agrupas todos los posibles disparos, arranques o distintas categoras por medio de

una nica seal que combina varias condiciones.


256

Principio de operacin

Dentro de las lgicas implementadas se encuentra:

Lgica para el selector de fase: se implementa una compuerta que ante la

activacin de una falla en cualquier fase hacia adelante (STFW), o en zona no

direccional (STND), activa una nica salida que indica deteccin de falla en la

direccin respectiva.

Lgica de la proteccin de distancia: combina todas las seales de disparo de

respaldo remoto de la funcin de impedancia (correspondientes a las zonas Z2, Z3,

Z4, Z5) y activa una nica indicacin de disparo con retardo.

Tambin otra compuerta combina la activacin no direccional de cualquiera de sus

zonas y las combina en una nica salida de indicacin de disparo no direccional.

Activacin de la seal del LED de color rojo: se agrupan cada uno de los posibles

seales de disparo del REL 670 en categoras por medio de la activacin de una

nica indicacin binaria por categora. Las categoras de disparo son:

Disparo por impedancia

Disparo por teleproteccin

Disparo por falla a tierra

Disparo por falla relacionada con corriente

Disparo por falla relacionada con tensin

Disparo por fallas en interruptor


257

Estas indicaciones quedan disponibles para ser utilizadas con LEDs rojos.

Activacin de la seal del LED de color amarillo: se agrupan cada uno de las

posibles seales de arranque del REL 670 en categoras por medio de la activacin

de una nica indicacin binaria por categora. Las categoras de arranque son:

Arranque general de la funcin de impedancia en cualquier zona

Arranque general de la funcin de sobrecorriente

Arranque general de falla a tierra

Arranque general de cualquier falla de supervisin

Arranque general de cada fase por funciones de: corriente, tensin,

impedancia, funcin por alimentador dbil en un extremo (weak end

Infeed), entre otras.

Estas indicaciones quedan disponibles para ser utilizadas con LEDs amarillos.

Tal y como ya se mencion la lgica implementada se basa en compuertas OR que

ante cualquier seal de las mencionadas se active se enva una seal de salida.
258

3.12 Lgica combinacional del grupo funcional VIO_BI

Introduccin

Este bloque es utilizado para relacionar los puntos de conexin de las entradas del

hardware del REL 670, con las variables lgicas a ser utilizadas por el software CAP 531 y

el PCM 600 mediante la asignacin de cada seal con la salida binaria.

Principio de operacin

El SMBI recibe seales directamente de entradas optoacopladas del rel. Estas

seales se parametrizan con la herramienta del software SMT (Signal Matrix Tool).

Cada bloque posee diez entradas para introducir el texto (en el CAP 531) con el cual

sern identificadas las variables de entrada por el hardware. Posee adems una entrada

adicional para indicar el nombre del grupo o la categora a la que pertenecen dichas

variables. Finalmente posee diez conexiones para enlazar cada variable a las respectivas

lgicas en el CAP 531.


259

Bloque funcional

Figura 3.125 Bloque funcional SMBI (SI)

Entradas y salidas

Tabla 3.78 Seales del bloque de procesamiento SMBI (SI)

Seal Descripcin
INSTNAME Nombre con el cual sera identificado el grupo de seales en la
herramienta SMT
BInNAME Entrada de texto para etiquetar la entrada binaria n en la herramienta
(n=1, 2, , 10) SMT
BIn Punto de conexin de la entrada binaria n con la lgica combinacional
(n=1, 2, ...., 10) en el CAP 531
260

3.13 Lgica combinacional del grupo funcional VIO_BO

Introduccin

El bloque funcional SMBO es usado para relacionar las variables lgicas generadas

en la lgica combinacional del software, con puntos de conexin en cada uno de los rels

de salida del REL 670.

Principio de operacin

El SMBO recibe las seales lgicas de la configuracin del rel con el software

CAP 531. Estas seales se asocian directamente al hardware con la herramienta SMT. El

bloque diez entradas para introducir el texto con el cual sern identificadas las variables de

salida en el hardware. Posee adems una entrada de texto para identificar el grupo al que

pertenecen dichas salidas. Finalmente posee 10 conexiones que seran los puntos de llegada

de las variables o seales generadas en la lgica combinacional creada en el CAP 531.


261

Bloque funcional

Figura 3.126 Bloque funcional SMBO (SO)

Entradas y salidas

Tabla 3.79 Salidas del bloque de procesamiento SMBO (SO)

Seal Descripcin
Bon Punto de conexin de la salida binaria n con la lgica combinacional
(n=1, 2, , 10) del CAP 531
INSTNAME Nombre con el cual ser identificadas el grupo de salidas en la
herramienta SMT
BOnNAME Entrada de texto para etiquetar la salida en la herramienta SMT
(n=1, 2, , 10)
262

3.14 Lgica combinacional del grupo funcional DREP_AI y DREP_BI

La lgica mostrada a continuacin, es la encargada de realizar los registros de los

eventos. Consiste en una serie de bloques que juntos logran obtener toda la informacin

relacionada con un suceso en la lnea.

Introduccin

La informacin completa y confiable acerca de las fallas presentadas en el sistema

primario y/o secundario junto con la continuidad de los eventos es presentado por la

funcionalidad de estos bloques.

Los reportes de eventos, que son siempre incluidos en el IED, posee los siguientes e

indicaciones:

Lista de eventos (EL)

Indicaciones (IND)

Registro de eventos o disturbios (DR)

Registro de los valores de disparo (TVR)

Localizador de fallas (FL)

Esta funcin se caracteriza por la flexibilidad de la configuracin, condiciones de

inicio, registro de los tiempos y capacidad de almacenamiento24. Las fallas son definidas en

24
Durante las pruebas realizadas en el laboratorio se pudo comprobar que existe la posibilidad de almacenar
cerca de 100 eventos con una duracin promedio de 5 segundos cada uno.
263

esta lgica mediante la activacin de una entrada binaria en los bloques funcionales

AnRADR (DRA) o BnRBDR (DRB), en los cuales se ajusta el arranque de los registros a

partir del disparo o el arranque de una falla. Los tiempos prefalla, falla y postfalla sern

registrados y almacenados en memoria para luego ser grabados y desplegados como

eventos.

Para obtener la informacin de los eventos registrados se debe emplear el LHMI y

extraer la lista de eventos de esta herramienta, o bien mediante la manera explicada en el

Apndice A.2 (Disturbance Handling).

Principio de operacin

El registro de la falla es una herramienta fundamental de los sistemas de potencia

que facilita el anlisis de la operacin de la proteccin ante una falla, este registro posee

suficiente informacin para ser desplegada en distintos componentes como se mencion

anteriormente.

En la figura 3.127 se muestra la relacin entre el reporte de la falla, incluidas las

funciones y los bloques funcionales. Lista de eventos (EL), registro de los eventos (ER) y

las indicaciones (IND) son usados para indicar las entradas binarias del bloque BIRBDR

(DRB1). Registro de los valores del disparo (TVR) utiliza informacin analgica de las

entradas de la funcin DRA1-3, las cuales son usadas para el localizador de fallas despus

de una estimacin por TVR. Para el registro del evento, se recibe informacin de ambos

bloques, el AnRADR (DRA) y BnRBDR (DRB), de modo que se procesa y se muestra en

este registro.
264

Figura 3.127 Reporte de los disturbios en las funciones o en los bloques funcionales

A continuacin se muestra en la Figura 3.128 la estructura de un reporte. Es

importante mencionar que ms de 100 reportes pueden ser almacenados en memoria del

rel, por lo que se evidencia la alta capacidad de almacenamiento del mismo. Si por algn

motivo la memoria se encuentra llena y aparece otro evento, el registro ms antiguo ser

borrado y este espacio lo llegara a ocupar el nuevo evento (memoria FIFO). Es lgico que

el nmero de registro a almacenar dependa de las seales y de canales empleados.


265

Figura 3.128 Estructura del reporte del disturbio

En la Figura 3.129 se muestra la lgica de conexin de las seales analgicas de los

bloques SMAI (PR01 y PR02) hacia el bloque AnRADR (DRA), este bloque no opera con

seales digitales.

Figura 3.129 Entradas analgicas al bloque funcional AnRADR (DRA)


266

Bloque funcional

Figura 3.130 Bloque funcional RDRE (DRP)

Entradas y salidas

Tabla 3.80 Salidas del bloque de procesamiento RDRE (DRP)

Seal Descripcin
DRPOFF Reporte de fallas se encuentra desactivada
RECSTART Inicio del registro de falla
RECMADE Registro de falla realizado
CLEARED Todos los anuncios en el registro estn limpios
MEMUSED Indica que ms del 80% de la memoria se ha usado
267

Figura 3.131 Bloque funcional analgico AnRADR (DRA1-3)

Entradas y salidas

Tabla 3.81 Entradas del bloque de procesamiento AnRADR (DRA1-3)

Seal Descripcin
Cada uno de los canales analgicos que se desea registrar en la
INPUTn (n=1,2,10)
entrada n
NAMEn (n=1,2,10) Nombre con que se van a etiquetar los canales en el registrador
268

Figura 3.132 Bloque funcional binario BnRBDR (DRB1-6)


269

Tabla 3.82 Entradas del bloque de procesamiento BnRBDR (DRB1-6)

Seal Descripcin
Cada una de las seales binarias que se desea registrar en la
INPUTn (n=1, 2, 16)
entrada n
Nombre con que se van a etiquetar las seales binarias en el
NAMEn (n=1, 2, 16)
registrador

3.15 Lgica combinacional del grupo funcional COMMON

En este grupo funcional, se ejecutan funciones comunes a todo el rel, tal y como lo

son el cambio de opciones de ajuste, definicin de variables de estado en la lgica, seales

de errores propios del rel y operacin de la pantalla del rel y los LEDs.

3.15.1 Activacin de los grupos

Active group (ACGR)

Introduccin

El bloque de activacin de los grupos funcionales, permite que el rel opere con seis

sets de ajustes que pueden ser usados para diferentes condiciones del sistema. Con este

panorama el rel podra funcionar en diferentes ambientes. Este tipo de configuracin se

suele utilizar mayoritariamente en regiones donde poseen diferentes estaciones

climatolgicas, por lo que se programa al rel para que durante cierto tiempo funciones con

cierto grupo, mientras que para otra estacin utiliza otro set de ajustes, los cuales dependen
270

de diferentes condiciones. Tambin podra utilizarse para contar con varios tipos de ajustes

en un interruptor de reserva, dependiendo del modulo que este vaya a servir.

Principio de operacin

Este bloque posee 6 entradas binarias, cada una de las cuales activan un set de

ajustes. La activacin de una de estas entradas permite seleccionar el respectivo ser de

ajustes.

Posee adems 7 seales de salida que son habilitadas para indicar la activacin de

cada configuracin de grupo. La configuracin de grupo es seleccionada en el LHMI. Cada

una de estas entradas puede ser configurada a conectarse con otra entrada binaria del rel.

Puede existir ms de un grupo en funcionamiento, pero se dar prioridad a la que se

encuentre de primera en el orden de grupo, recordando que se posee grupo uno hasta grupo

seis. De modo que tomar el grupo con el nmero ms bajo. Cada vez que un grupo es

cambiado la salida SETCHGD enva un pulso indicando un cambio en los ajustes del rel.

Se debe hacer mencin tambin al bloque funcional SGC, el cual mediante su

entrada MAXSETGR define el nmero de grupos usados.


271

Bloque funcional

Figura 3.133 Bloque funcional ACGR

Figura 3.134 Bloque funcional SGC

Existe un tercer bloque que se encarga de bloquear, mediante una entrada binaria, el

cambio del set de ajustes de operacin. Este bloque tiene por nombre en el CAP 531 como

LOCK.
272

Entradas y salidas

Tabla 3.83 Entradas del bloque de procesamiento SGC

Seal Descripcin
ACTGRPn (n=1, 2, 3, 4, 5, 6) Seleccin del set de ajuste del grupo n

Tabla 3.84 Salidas del bloque de procesamiento SGC

Seal Descripcin
GRPn (n=1, 2, 3, 4, 5, 6) Set de ajustes del grupo n activo
SETCHGD Pulso cuando el set de ajustes cambia

3.15.2 Interfaz local de la Mquina con el Humano

Local Human-machine Interface (LHMI)

Introduccin

Las seales de los LEDs se identifican en la pantalla LCD del rel. Estos poseen

indicaciones de colores que se describen en la siguiente tabla. Cabe destacar que las

configuraciones de los LEDs se realizan en el PCM600.


273

Tabla 3.85 Indicacin de los colores de cada LED en el REL 670

Color del LED Indicacin del LED Informacin emitida


Continuo En servicio
Verde Parpadeante Falla interna
Oscura Apagado el rel
Continuo Disparo por Distancia
Amarilla
Parpadeante Terminal en modo de prueba
Rojo Continuo Comando de disparo en espera

La adaptacin del LHMI para aplicaciones y usos se hace con:

El bloque de funcin LHMI (Local LHMI)

El bloque de funcin HLED (LED Monitor)

Parmetros configurados.

Bloque funcional

Figura 3.135 Bloque funcional LHMI


274

Entradas y salidas

Tabla 3.86 Entradas del bloque de procesamiento LHMI

Seal Descripcin
CLRLEDS Entrada que restablece todos los LEDs activos en la pantalla LCD

Tabla 3.87 Salidas del bloque de procesamiento LHMI

Seal Descripcin
HMI-ON Luz que respalda el funcionamiento de la pantalla LCD
RED-S Luz roja del LED que indica operacin normal
YELLOW-S Luz amarilla fija del LED que indica operacin normal
YELLOW-F Luz amarilla intermitente del LED que indica operacin anormal
CLRPULSE Salida pulsante que indica que los LEDs son reseteados
LEDSCLRD Activada cuando los LEDs de la pantalla estn apagados

Figura 3.136 Bloque funcional HLED


275

Entradas y salidas

Tabla 3.88 Salidas del bloque de procesamiento HLED

Seal Descripcin
BLOCK Entrada que bloquea la operacin del LED
RESET Entrada que restablece la indicacin del LED
LEDTEST Entrada para probar los LEDs

Tabla 3.89 Salidas del bloque de procesamiento HLED

Seal Descripcin
NEWIND Seal para cualquier otra indicacin
ACK Pulso creado para indicar restablecimiento de los LEDs con el botn reset

3.15.3 Seal de error interno

Internal error signals (IES)

Introduccin

La funcin de supervisin propia detecta eventos internos y es generada por la

propia supervisin de otros elementos. Los eventos internos son almacenados en la lista de

eventos del rel.

Principio de operacin

Esta funcin opera continuamente e incluye:


276

Microprocesador con funcin de supervisin.

Chequeo y digitalizacin de las medicines de seales.

Otras alarmas, por ejemplo hardware y tiempo de sincronizacin.

La funcin de propia supervisin puede ser monitoreada desde el LHMI Las seales

de supervisin propia pueden ser obtenidas por medio del contacto de la alarma de libre

potencial (INTERNAL FAIL) localizado en el modulo de las seales analgicas de

potencia. La salida de esta funcin del rel es una funcin OR entre la seal INT-FAIL y

las dems fallas que pueden ocurrir en el rel.

Algunas de las seales del modulo de autosupervisin se encuentran habilitadas en

el bloque funcional IES, estas seales del bloque son enviadas como eventos a la estacin

del sistema de control. Las seales del IES pueden ser enviadas a las salidas binarias para

su uso externo.

Las seales internas proveen informacin del estado interno del rel, estas se

pueden separar en dos grupos: seales que siempre estn presentes en todos rels de la

ABB y seales que dependen de la configuracin del hardware.


277

Bloque funcional

Figura 3.137 Diagrama funcional IES

Entradas y salidas

Tabla 3.90 Salidas del bloque de procesamiento IES

Seal Descripcin
FAIL Seal de salida que indica falla interna
WARNING Seal de salida que indica aviso interno
CPUFAIL Seal de salida que indica falla en el mdulo del CPU
CPUWARN Seal de salida que indica aviso en el mdulo del CPU
278

3.15.4 Temporizador

TIME (TIME)

Bloque funcional

Figura 3.138 Bloque funcional TIME

Entradas y salidas

Tabla 3.91 Salidas del bloque de procesamiento TIME

Seal Descripcin
TSYNCERR Error en el tiempo de sincronizacin
RTCERR Error en el reloj

3.15.5 Funcionalidad en modo de prueba

Test mode functionality

Introduccin

Muchas de las funciones analizadas anteriormente se han caracterizado por la

posibilidad de ser bloqueadas. La posibilidad de bloquear todas las funciones mediante una
279

nica seal binaria de entrada, es posible si se activa la seal INPUT del bloque mostrado

en la Figura 3.139. Al activar esta seal binaria, todos los bloques funcionales del rel son

bloqueados, de modo que el rel no operara ante una falla.

Principio de operacin

Mientras que el rel se encuentre en modo de prueba (mediante activacin por seal

binaria de entrada), la salida del bloque funcional TEST (Figura 3.139) llamada ACTIVE

generara una seal de salida que indican que el rel esta en modo de prueba. Mientras que

el rel se encuentre en modo de prueba el LED amarillo se encontrar intermitente y todas

las funciones sern bloqueadas. La salida de esta funcin (ACTIVE) se enva al bloque

funcional DRB, en el cual se combina con otro grupo de seales que son enviadas y se

anuncian en registro de los eventos.

Bloque funcional

Figura 3.139 Bloque funcional TEST


280

Entradas y salidas

Tabla 3.92 Entradas del bloque de procesamiento TEST

Seal Descripcin
INPUT Seal que activa el modo de prueba en el rel

Tabla 3.93 Salidas del bloque de procesamiento TEST

Seal Descripcin
ACTIVE Seal de salida que indica que el modo de prueba esta activada
OUTPUT Indicacin de que el modo de prueba esta activada
SETTING Ajuste de modo de prueba est activo (On) o inactivo (Off)
NOEVENT Deshabilita los eventos durante el modo de prueba

3.15.6 Seales fijadas

Fixed signals

Introduccin

Este bloque funcional sirve para etiquetar con nombre de variables algunos valores

predeterminados con el fin de utilizar dichos valores en la configuracin. Estas variables

son modificadas en el software CAP 531.


281

Bloque funcional

Figura 3.140 Bloque funcional FIXD

Entradas y salidas

Tabla 3.94 Salidas del bloque de procesamiento FIXD

Seal Descripcin
OFF Nombre con el que se etiqueta un cero binario
ON Nombre con el que se etiqueta un uno binario
INTZERO Nombre con el que se etiqueta un cero en valor entero
INTONE Nombre con el que se etiqueta un uno en el valor entero
REALZERO Nombre con el que se etiqueta un cero con punto flotante
STRNULL Nombre con el que se etiqueta un una lnea de caracterstica nula
ZEROSMPL Nombre con el que se etiqueta una doble palabra con valor de cero
GRP_OFF Nombre con el que se etiqueta un grupo inactivo
CAPTULO 4: Anlisis de los ajustes del rel

Los ajustes a realizar en este rel varan de gran manera en cuanto a la forma de

introducir dichos parmetros, esto en comparacin con homlogos en su gnero. Para

iniciar, se debe realizar los ajustes a cada bloque funcional por separado, o sea para ajustar

los niveles de tensin y corriente de operacin nominal, se debe ir bloque a bloque

realizando dicha parametrizacin. Estos ajustes se llevan a cabo en el software PCM 600,

herramienta utilizada para ajustar y habilitar o inhabilitar funciones del REL 670. Otro de

los cambios con respecto a la parametrizacin, es que en REL 670 los ajustes de la lnea se

realizan con respecto a los valores primarios de medicin.

A continuacin se llevar a cabo una explicacin de los posibles ajustes de cada

bloque, en relacin a lo estudiado en el Captulo 3. Se seguir la misma secuencia de

bloques analizados en el anterior captulo, de manera que se explicar las posibles opciones

de seleccin.

Cabe aclarar que la gran mayora de bloques funcionales posee la opcin de ser

desactivados, esto se realiza ajustando Off en la operacin del mismo. Al analizar un

bloque, no se mencionar dicho ajuste, para evitar repetir ideas durante el captulo.

282
283

4.1 Ajustes de los grupos funcionales I_AI y U_AI

4.1.1 Matriz de seales para entradas analgicas

Signal matrix for analog inputs (SMAI)

El primer ajuste necesario a realizar en los bloques de medicin, es el que referencia

a la lgica si la medicin es en relacin al tipo de referencia de medicin, fase-fase (Ph-Ph)

o bien fase-tierra (Ph-N).

Otro ajuste necesario es la referencia de medicin para el ngulo de medicin de los

fasores, de donde se suele tomar como referencia el fasor de tensin de la fase R a tierra.

Figura 4.1 Ajuste del tipo de medicin fase-fase o fase-tierra para el funcionamiento

del rel
284

De acuerdo a la Figura 4.1, el rel puede seleccionar diferentes canales como

referencia, esta seal es filtrada, ya sea aplicando la transformada discreta de Fourier

(considera nicamente el valor de frecuencia fundamental) o bien mediante valores RMS

(considera valores de frecuencia fundamental y armnicas).

4.2 Ajustes del grupo funcional IMP_PROT

Como se estudio en el apartado 3.2, esta funcin es la encargada de la funcin de

impedancia del rel. En este grupo funcional se procesan la mayora de clculos en relacin

con dicha funcin. A continuacin se describirn los ajustes necesarios para la correcta

operacin de dicha funcin, entre los cuales destacan los valores de direccionalidad, as

como los valores de operacin de cada zona.

4.2.1 Selector de Direccin

Directional Measurement for Distance Protection (ZDRDIR)

Para este bloque se cuenta con varios ajustes posibles, dentro de los que destacan la

asignacin de la direccionalidad de medicin. Como se observa en la Figura 4.2, los valores

ArgNegRes y ArgDir deben ser asignados al primer y tercer cuadrante del plano R, X

(respectivamente) correspondiente a la direccin positiva (tomando en cuenta que el flujo

de potencia es hacia la lnea o hacia la barra). Una vez ajustada la direccionalidad hacia

adelante, la direccin hacia atrs queda definida automticamente con 180 de rotacin. O
285

sea que si se hace uso de la direccionalidad preajustado en fbrica, 115 y 15

respectivamente para operar hacia adelante, la medicin hacia atrs se llevar a cabo de

165 hasta 295.

Otros de los ajustes a realizar, son los valores base o nominales de operacin de la

lnea, as como un valor mnimo de corriente de operacin. Este valor es el mnimo

requerido para hacer una medicin de impedancia confiable, se recomienda dejar a un 10%

de la corriente nominal de la lnea, esto de acuerdo al manual [9].

Figura 4.2 Direccionalidad de medicin


286

4.2.2 Selector de fase con discriminacin de carga (load encroachment)

Phase Selection, with load encroachment (FDPSPDIS_21)

De acuerdo a lo estudiado en la seccin 3.2.2, se poseen los ajustes ms importantes

a realizar, dentro de los que destacan:

INBlockPP: representa el valor mnimo lmite de la corriente 3I0, que bloquea los

lazos de medicin fase a fase. Su valor se da en porcentaje de la corriente nominal.

De acuerdo al manual [9] se recomienda este valor sea bajo para que as no

interfiera en la medicin de los lazos, dado a que estos valores son porcentajes de

dicho valor de corriente, se puede dejar sin alterar el valor por defecto.

INReleasePE: representa el valor de la corriente 3I0, en porcentaje de la corriente

nominal, necesaria para la liberacin de la medicin de los lazos de falla, al igual

que el caso anterior, se puede dejar sin alterar el valor por defecto.

RLdFw: de acuerdo a la Figura 3.7, representa el valor de resistencia hacia adelante

que ser excluido la zona de falla para ser considerada como zona de operacin con

discriminacin de carga (load encroachment).

RLdRv: de acuerdo a la Figura 3.7, representa el valor de resistencia hacia atrs que

ser excluido de la zona de falla para ser considerada como zona de operacin con

discriminacin de carga (load encroachment).

ArgLd: de acuerdo a la Figura 3.7, representa el ngulo de operacin de

discriminacin de carga (load encroachment), en ambas direcciones.


287

X1: valor de la reactancia de secuencia positiva de la lnea, utilizada para calcular la

reactancia del retorno a tierra del sistema. Se recomienda ajustar a una ciento

cuarenta y cuatro por ciento de la reactancia de secuencia positiva de la zona que se

desea cubrir con la direccionalidad. En cuyo caso deber ser la zona ms grande

ajustada.

X 1PHS = 1,44 * X 1zona _ ms _ grande _ a _ cubrir (4.2-1)

X0: valor de la reactancia de secuencia cero de la lnea, utilizada para calcular la

reactancia del retorno a tierra del sistema. Se recomienda ajustar a una ciento

cuarenta y cuatro por ciento de la reactancia de secuencia cero de la zona que se

desea cubrir con la direccionalidad. En cuyo caso deber ser la zona ms grande

ajustada.

X 0 PHS = 1,44 * X 0 zona _ ms _ grande _ a _ cubrir (4.2-2)

RFFwPP: valor de la resistencia de arco en fallas hacia delante de fase a fase, es

utilizada de acuerdo a las Figuras 3.5 y 3.6 para considerar el efecto de la falla sobre

el valor de resistencia, as como para crear el polgono de operacin.

RFFwPP = 1,2 * RFPPzona _ ms _ grande _ a _ cubrir (4.2-3)

RFRvPP: valor de la resistencia de arco en fallas hacia atrs de fase a fase, es

utilizada de acuerdo a las Figuras 3.5 y 3.6 para considerar el efecto de la falla

sobre el valor de resistencia, as como para crear el polgono de operacin.

RFRvPP = 1,2 * RFPPzona _ ms _ grande _ a _ cubrir (4.2-4)


288

RFFwPE: valor de la resistencia de arco en fallas hacia delante de fase a tierra, es

utilizada de acuerdo a la Figura 3.4 para considerar el efecto de la falla sobre el

valor de resistencia, as como para crear el polgono de operacin.

RFFwPE = 1,2 * RFPE zona _ ms _ grande _ a _ cubrir (4.2-5)

RFRvPE: valor de la resistencia de arco en fallas hacia atrs de fase a tierra, es

utilizada de acuerdo a la Figura 3.4 para considerar el efecto de la falla sobre el

valor de resistencia, as como para crear el polgono de operacin.

RFRvPE = 1,2 * RFPE zona _ ms _ grande _ a _ cubrir (4.2-6)

IMinOpPP: indica un valor mnimo de corriente de fase a fase para su operacin. Se

recomienda ajustar un valor bajo para asegurar que el rel siempre opere con

caracterstica de impedancia.

IMinOpPE: indica un valor mnimo de corriente de fase a tierra para su operacin.

Se recomienda ajustar un valor bajo para asegurar que el rel siempre opere con

caracterstica de impedancia.

4.2.3 Deteccin de oscilacin de potencia

Power Swing Detection (ZMRPSB_78)

La deteccin de oscilaciones de potencia, posee ajustes que se basan en la

formacin del polgono que supervisar la razn de cambio de la impedancia. Los ajustes

de dicha funcin, para la comprensin de los ajustes mencionados ms adelante, se

recomienda observar la Figura 2.10. El polgono interno y externo de oscilacin son unos
289

de los ajustes a ser considerados en dicha parametrizacin. Hay que recordar que la

oscilacin se detecta por la razn de cambio de la impedancia al atravesar la franja que se

limita con ambos polgonos.

X1InFw: Ajuste del borde interior de la reactancia en operacin hacia adelante

(parte reactiva hacia adelante correspondiente al APOL en SIEMENS).

R1LIn: Resistencia de la lnea para el borde interior.

R1FInFw: Cobertura de la resistencia de falla para el borde resistivo interno hacia

adelante, (parte resistiva hacia delante correspondiente a APOL en SIEMENS).

X1InRv: Ajuste del borde interior de la reactancia en operacin hacia atrs (parte

reactiva hacia atrs correspondiente al APOL en SIEMENS).

R1FInRv: Cobertura de la resistencia de falla para la lnea resistiva interna hacia

atrs, (parte resistiva hacia atrs correspondiente al APOL en SIEMENS).

OperationLdCh: Ajuste realizado para considerar la caracterstica de discriminacin

de carga (load encroachment).

RLdOutFw: Borde exterior de la resistencia de carga hacia adelante.

ArgLd: ngulo de carga determinado por el rea de impedancia, se relaciona con la

funcin discriminacin de carga (load encroachment).

RLdOutRv: Borde exterior de la resistencia de carga hacia atrs.

kLdRFw: factor multiplicador para el borde interno resistivo hacia delante. Este

valor se utiliza con la siguiente ecuacin.

RLdInFw = KLdRFw * RLdOutFw (4.2-7)


290

kLdRRv: factor multiplicador para el borde interno resistivo hacia atrs. Este valor

se utiliza con la siguiente ecuacin.

RLdInRv = KLdRRv * RLdOutRv (4.2-8)

tEF: tiempo de espera para considerar el recierre monopolar.

iMinOpPE: indica un valor mnimo de corriente de fase a tierra para su operacin.

IBase: corriente nominal de la lnea.

4.2.4 Zonas de medicin de distancia, caracterstica cuadrilateral

Distance Measuring Zones, quadrilateral characteristic (ZMQPDIS_21)

El bloque de medicin de las zonas posee parmetros de ajuste de acuerdo a la

medicin de los lazos de impedancia (ver Figura 3.20 y 3.21), los cuales se detallan a

continuacin. Debe aclararse que estos ajustes son totalmente diferentes a los ajustados en

otros rels usados en el ICE, como por ejemplo SEL o SIEMENS, cuyos ajustes se basan

en las impedancias de fase. Los ajustes ms importantes para las zonas de medicin, en este

caso son cinco, se describen a continuacin.

IBase: representa el valor nominal de corriente de la lnea.

UBase: representa el valor nominal de tensin de la lnea.

OperationDir; indica la direccionalidad de dicho bloque, cuenta con las opciones de

Off, Non-directional, Forward y Reverse.


291

X1: reactancia en secuencia positiva de la lnea, se utiliza tambin para calcular la

reactancia del retorno a tierra del sistema.

R1: resistencia en secuencia positiva de la lnea, se utiliza para calcular la

resistencia del retorno a tierra del sistema.

X0: reactancia en secuencia cero de la lnea, esto para considerar fallas a tierra, se

utiliza para calcular la reactancia del retorno a tierra del sistema.

R0: resistencia en secuencia positiva de la lnea, esto para considerar fallas a tierra,

se utiliza para calcular la resistencia del retorno a tierra del sistema.

RFPP: resistencia de arco en Ohm/lazo para fallas fase a fase (ver Figura 3.21).

RFPE: resistencia de arco en Ohm/lazo para fallas fase a tierra (ver Figura 3.20).

OperationPP: activa o desactiva la operacin de los lazos fase a fase.

Timer tPP: activa o desactiva el temporizador de cada zona de falla para lazos de

fase a fase.

tPP: ajuste de tiempo de espera para el disparo por falla en la zona respectiva y para

lazos de medicin fase a fase (tiempo de zona para fase a fase)

OperationPE: activa o desactiva la operacin de los lazos fase a tierra.

Timer tPE: activa o desactiva el temporizador de cada zona de falla para lazos de

fase a tierra.
292

tPE: ajuste de tiempo de espera para el disparo por falla en la zona respectiva y para

lazos de medicin fase a tierra (tiempo de zona para fase a fase).

IMinOpPP: porcentaje de la corriente nominal necesaria, para realizar mediciones

de lazos de fase a fase, se recomienda ajustar un valor bajo para asegurar que el rel

siempre opere con caracterstica de impedancia.

IMinOpPE: porcentaje de la corriente nominal necesaria, para realizar mediciones

de lazos de fase a tierra, se recomienda ajustar un valor bajo para asegurar que el

rel siempre opere con caracterstica de impedancia.

IMinOPIN: porcentaje de la corriente residual mnima necesaria para activar los

lazos de medicin fase a tierra, estos valores deben ser ajustados con valores muy

bajos, esto para asegurar la activacin de la misma.

4.2.5 Lgica de la funcin cierre en falla (switch on to fault), basada en

corriente y tensin

Automatic Switch on to Fault, voltage and current based (ZCVPSOF)

Para la funcin cierre en falla (switch on to fault), se cuenta con las posibilidades de

operacin mencionadas en la seccin 3.2.5, en la cual se estudio los posibles modos de

operacin del bloque. Mediante una lgica extra es posible hacer el arranque de la funcin

mediante posicin de interruptor o bien por comando de cierre manual u operacin de la

funcin de recierre, para lo que se debe activar la compuerta GT02 o la GT07,


293

respectivamente (estas compuertas se estudiaron en la seccin 3.2.7, y su ajuste se analizar

en la seccin 4.2.6). Mediante esta activacin de la seal de posicin de interruptor, las

dems operaciones se basan en la Figura 3.28, en la cual se analiz la activacin de uno u

otro modo de operacin. A continuacin se detallan otros de los ajustes de operacin de la

funcin SOTF.

Mode: indica la seleccin de uno de los tres modos de operacin estudiados en la

seccin 3.2.5, impedancia (Impedance), umbral de corriente (UILevel) o ambas

(UILv&Imp), si se selecciona un modo relacionado con impedancia, se debe

contemplar las condiciones binarias que sean parametrizadas en la entrada ZACC a

ser acelerada por la funcin de cierre en falla.

AutoInit: seal que inicia automticamente la funcin SOTF sin la indicacin de

otra seal binaria, nicamente mediante supervisin de corriente.

IPh<: Porcentaje de la corriente nominal para indicacin cierre en falla y umbral

para considerar lnea muerta.

UPh<: Porcentaje de la tensin nominal para indicacin cierre en falla y umbral

para considerar lnea muerta.

tDuration: retardo de tiempo para deteccin de condiciones de disparo por SOTF,

este ajuste debe ser muy cercano a cero, debido a que es el tiempo de retardo al

disparo.

tSOTF: tiempo de retardo a la desconexin, tiempo durante el cual la funcin SOTF

permanece activa luego de un cierre, se puede detectar por seal binaria o

incremento de corriente).
294

tDLD: tiempo de retardo para activar lnea muerta ante decremento de corriente y

tensin.

Es posible tambin ajustar la aceleracin de disparo de dicha funcin a partir de una

entrada proveniente de la funcin de sobrecorriente instantnea, para lo cual se debe activar

la compuerta GT03, dado que esta seal llega a la entrada ZACC, la cual, como se

recordar opera como un aceleramiento de la funcin.

4.2.6 Bloque funcional de la compuerta controlable

Controllable Gate function block (GT)

El bloque funcional GT es usado para controlar si la seal debera ser habilitada

para pasar de la entrada a la salida, esto depende del parmetro realizado. Se puede ajustar

nicamente en On u Off, de modo que se habilita su operacin o se deshabilita

respectivamente. En el Apndice A.1 se describe la funcin de cada una de las compuertas

controlables de la lgica combinacional de REL 670.

4.2.7 Localizador de fallas

Fault Locator (LMBRFLO)

Dentro de los ajustes a realizar en la funcin localizador de fallas, se encuentran los

siguientes, los cuales se basan en la Figura 4.3.


295

Figura 4.3 Sistema simplificado, parmetros a ajustar en la funcin localizador de

fallas

Ajustes generales bsicos:

DrepChNoIL1: entrada analgica que se registrar en el primer canal de medicin

de corriente (se recomienda ajustar el canal de la corriente en la fase R).

DrepChNoIL2: entrada analgica que se registrar en el segundo canal de medicin

de corriente (se recomienda ajustar el canal de la corriente en la fase S).

DrepChNoIL3: entrada analgica que se registrar en el tercer canal de medicin de

corriente (se recomienda ajustar el canal de la corriente en la fase T).

DrepChNoIN: entrada analgica que se registrar en el canal de medicin de

corriente residual (se recomienda ajustar el canal de la corriente residual).

DrepChNoIP: entrada analgica que se registrara en este canal para la medicin de

la corriente 3I0 en lneas paralelas.

DrepChNoUL1: entrada analgica que se registrar en el primer canal de medicin

de tensin (se recomienda ajustar el canal de la tensin en la fase R).


296

DrepChNoUL2: entrada analgica que se registrar en el segundo canal de

medicin de tensin (se recomienda ajustar el canal de la tensin en la fase S).

DrepChNoUL3: entrada analgica que se registrar en el tercer canal de medicin

de tensin (se recomienda ajustar el canal de la tensin en la fase T).

Parmetros bsicos de grupo:

R1A: resistencia en Ohms/fase de la fuente del extremo A, extremo cercano.

X1A: reactancia en Ohms/fase de la fuente del extremo A, extremo cercano.

R1B: resistencia en Ohms/fase de la fuente del extremo B, extremo alejado.

X1B: reactancia en Ohms/fase de la fuente del extremo B, extremo alejado.

R1L: resistencia en Ohms/fase de secuencia positiva de la lnea.

X1L: reactancia en Ohms/fase de secuencia positiva de la lnea.

R0L: resistencia en Ohms/fase de secuencia cero de la lnea.

X0L: reactancia en Ohms/fase de secuencia cero de la lnea.

R0M: resistencia en Ohms/fase mutua de secuencia cero, en caso de lneas

paralelas.

X0M: reactancia en Ohms/fase mutua de secuencia cero, en caso de lneas paralelas.

LineLength: parmetro en el que se ajusta la longitud de la lnea en kilmetros.


297

4.2.8 Proteccin contra deslizamiento de polo

Pole Slip Protection (PSPPPAM_78)

La funcin contra deslizamiento de polo (utilizada en generacin), posee parmetros

de ajuste que considera zonas y activacin o desactivacin de las mismas, tal y como se

muestra a continuacin.

Ajustes generales bsicos:

Para los ajustes generales se usan los valores nominales de operacin del sistema,

entre los que destaca corriente y tensin nominal. Adems se ajusta el modo de operacin

tal y como se explica a continuacin:

MeasureMode: este ajuste indica la forma de medicin que se ajusta al rel, dentro

de las posibilidades existen 4, las cuales son secuencia positiva, fases L1L2, fases

L2L3 y las fases L3L1.

InvertCTcurr: activa o desactiva inversin de corriente.

Parmetros bsicos de grupo:

OperationZ1: activa o desactiva la operacin en primera zona.

OperationZ2: activa o desactiva la operacin en segunda zona.

ImpedanceZA: valor porcentual de la impedancia base en direccin hacia adelante.

ImpedanceZB: valor porcentual de la impedancia base en direccin hacia atrs.

ImpedanceZC: valor porcentual de la impedancia base lmite para la zona 1.


298

AnglePhi: ngulo de la impedancia de deslizamiento de la lnea.

StartAngle: ngulo del rotor para arranque de la seal.

TripAngle: ngulo del rotor para disparo en primera o segunda zona.

N1Limit: lmite del contador de oscilaciones para la seal del primer disparo.

N2Limit: lmite del contador de oscilaciones para la seal del segundo disparo.

4.3 Ajustes del grupo funcional IMP_COM

Los ajustes a realizar para la lgica de comunicacin se basan principalmente en

ajustes de activacin y desactivacin de las mismas, as como en la seleccin del esquema a

emplear. A continuacin se detalla para cada una de las lgicas de proteccin de respaldo

los ajustes necesarios para el correcto operar del rel.

4.3.1 Lgica de corriente en reversa y funcin por alimentador dbil

en un extremo (weak end infeed, WEI) para comunicacin de una sola

fase

Current reversal and weak end infeed for phase segregated communication

(ZC1WPSCH_85)

Este bloque posee muy pocos ajustes a realizar, esto debido a que se basa en la

recepcin y envi de una seal de arranque al extremo opuesto. A continuacin se explica

los ajustes a realizar, dentro de los que destacan la activacin o desactivacin de la funcin
299

total as como de las subfunciones de corriente hacia atrs y por alimentador dbil en un

extremo (weak end infeeed).

OperCurrRev: activa o desactiva la funcin de corriente en reversa.

tPickUpRev: tiempo para activacin de la lgica de corriente en reversa.

tDelayRev: tiempo de retardo para enviar al extremo la seal y enviar disparo local.

OperationWEI: activa o desactiva la funcin por alimentador dbil en un extremo

(weak end Infeed).

UPE<: tensin de fase-tierra para la deteccin de condicin de falla.

UPP<: tensin de fase-fase para la deteccin de condicin de falla.

tPickUpWEI: tiempo de coordinacin para la lgica de alimentador dbil en un

extremo (weak end Infeed).

Para la operacin de la lgica con un solo canal de comunicacin, es necesaria la

desactivacin de la compuerta controlable GT01, de modo que ante la el arranque de la

quinta zona, se produce arranque de la lgica de corriente inversa, de la misma manera si

hay un arranque de la segunda zona, se bloquea la operacin de la funcin. Con la

desactivacin de la GT01, se produce la desactivacin de la seal PHSEGCHAN, la cual es

necesaria para la operacin de los esquemas de teleproteccin mediante una nica seal de

teleproteccin (no se puede enviar una seal de teleproteccin por canal debido a que el

ICE no posee tres canales de comunicacin), por lo que es recomendable que la compuerta

GT01 se desactive.
300

Al mantener desactivada la GT01, se permite la posibilidad de que ante el arranque

de la segunda zona, se bloquee tambin la operacin de la funcin por alimentador dbil en

un extremo (weak end Infeed).

4.3.2 Lgica del esquema de comunicacin de una sola fase para la

proteccin de distancia

Phase segregated scheme communication logic for distance protection

(ZC1PPSCH_85)

La lgica para el esquema de comunicacin para la proteccin de distancia, posee

pocos ajustes que se basan principalmente en la activacin o desactivacin de la misma y

en el esquema de teleproteccin a emplear, tal y como se muestra a continuacin.

Scheme Type: seleccin del esquema de teleproteccin a emplear de acuerdo a lo

expuesto en la seccin 3.3.3 (esquema de bloqueo, permisivo de sobrealcance o de

subalcance y de disparo transferido).

tCoord: tiempo coordinado para disparo.

tSendMin: duracin de tiempo mnimo de envo de la seal de transmisin al

extremo opuesto.

Esta funcin posee adems una compuerta GT04, la cual es utilizada para la

habilitacin de la seal de envi de teleproteccin para el esquema de subalcance (PUTT)

en caso de una sobrecorriente instantnea. Se recomienda no activar esta compuerta debido

a que se mezclaran arranques de sobrecorriente con arranques de impedancia. Adems tal y


301

como se explicar en el Apndice A.1, ante dicha activacin, es posible la prdida de

selectividad del esquema de proteccin.

Con la desactivacin de la compuerta GT01 mencionada en la seccin 4.3.1, se

resuelve el problema de los tres canales de comunicacin, esto debido a que se requiere una

nica seal proveniente del extremo opuesto para el arranque en los tres lazos. De esta

forma, se cumple una de las condiciones estudiadas para la lgica de la seccin 3.3.3, a la

espera de cumplir las dems condiciones, de acuerdo al esquema de teleproteccin

empleado.

4.4 Ajustes del grupo funcional I_PROT

De acuerdo a lo tratado en el apartado 3.4, a continuacin se presentan los ajustes a

realizar en cada bloque de procesamiento para funciones con relacin a valores de corriente

de operacin.

4.4.1 Proteccin instantnea de sobrecorriente de fase

Instantaneous phase overcurrent Protection (PHPIOC_50)

Esta funcin posee pocos ajustes a realizar entre los que destacan, la activacin y la

forma de operar. De acuerdo con lo estudiado en la seccin 3.4.1 existen los modos 1 de

3 o bien 2 de 3, las cuales indican cuantas fases en falla son requeridas para hacer un
302

disparo. A continuacin se detallan los dems ajustes para la funcin de sobrecorriente

instantnea de fase.

OpMode: indica si se requieren nicamente una o bien dos de las tres posibles

seales para enviar confirmacin de disparo. Con este modo se indica cuantas fases

se deben encontrar en falla para el arranque de la funcin.

IP>>: indica el porcentaje de corriente base necesaria para activar de la funcin.

Esta lgica posee adems una compuerta GT06, la cual se encarga de permitir

disparos monofsicos al interruptor por sobrecorriente instantnea. Si esta compuerta no es

activada, la seal de disparo por sobrecorriente se indicar nicamente en el registro de la

falla, de modo que no generan disparos por sobrecorriente, ni se activan recierres ante este

tipo de falla.

4.4.2 Proteccin de sobrecorriente de fase de tiempo inverso

Four Step phase overcurrent Protection (OC4PTOC_51_67)

Esta funcin cuenta con cuatro etapas de operacin, tal y como se analiz

anteriormente. Los cuatro ajustes son similares y lo que vara de uno a otro es el valor del

parmetro ajustado. Inicialmente se debe ajustar los valores base y la direccionalidad de la

funcin, la cual se referencia de la Figura 4.4.


303

Ajustes generales bsicos

MeasType: seleccin entre el tipo de medicin con la transformada discreta de

Fourier (DFT, la cual utiliza nicamente la frecuencia fundamental para determinar

el valor promedio, filtrando las arm nicas y las componentes DC) o con los

valores RMS (determina un valor medio a partir de todas las componentes

armnicas) del sistema.

Parmetros bsicos de grupo

AngleRCA: ngulo caracterstico RCA mostrado en la Figura 4.4, que define

direccionalidad.

AngleROA: ngulo caracterstico ROA mostrado en la Figura 4.4, que define los

bordes lmites en cada direccin respecto a la recta de direccionalidad.

StartPhSel: sirve para seleccionar la cantidad de fases requeridas para iniciar

operacin, puede ser desde uno hasta tres.


304

Figura 4.4 Caracterstica direccional de la funcin de sobrecorriente de fase

Ahora una vez finalizado los parmetros generales se inicia con las cuatro etapas. Se

describir ajustes de una sola etapa, debido a que las otras tres son similares.

DirMode1: selecciona la direccionalidad de operacin de la etapa respectiva, puede

ser adelante, hacia atrs, o no direccional.

Characterist1: curva caracterstica de operacin segn normas internacionales

(ANSI, IEC principalmente).

I1>: corriente de fase para arranque de la primera etapa de operacin.

t1: tiempo de retardo para la primera etapa.

k1: multiplicador de tiempo para la caracterstica inversa de operacin.

t1Min: tiempo mnimo de operacin para curvas con caracterstica inversa. Define

varias curvas para una misma caracterstica.


305

I1Mult: multiplicador de corriente para el arranque de la primera etapa.

NOTA1: Esta secuencia de ajustes se repite para cada una de los otros tres pasos, por lo que

no se repite en el documento.

NOTA2: Las curvas caractersticas, as como sus variaciones respecto al factor

multiplicador k, se pueden apreciar en el Captulo 21 del Manual ABB [9].

4.4.3 Proteccin trmica de sobrecarga

Thermal Overload Protection, one time constant (LPTTR_26)

En caso de hacer uso del rel para proteccin de generadores, se procede a realizar

los siguientes ajustes.

TRef: temperatura ambiente correspondiente a la corriente de referencia (IRef).

IRef: Corriente de carga en porcentaje de la corriente nominal para referencia de la

temperatura TRef.

IMult: multiplicador de corrientes para la funcin, cuando esta es utilizada en dos o

ms lneas.

Tau: constante trmica de tiempo de la lnea, su valor esta dado en minutos.

AlarmTemp: temperatura lmite para enviar alarma.

TripTemp: temperatura lmite para enviar disparo, debe ser mayor a AlarmTemp.

ReclTemp: temperatura de enfriamiento a la que se debe llegar para poder

restablecer el cierre del interruptor luego de un disparo trmico.


306

tPulse: indica la duracin del pulse de disparo.

AmbiSens: activa (en On) o desactiva (Off) la medicin de la temperatura, mediante

un sensor de temperatura externo.

DefaultAmbTemp: referencia de temperatura ambiente, usado cuando AmbiSens

esta deshabilitado.

DefaultTemp: ajuste del incremento de temperatura sobre el valor de temperatura

ambiente necesario para el arranque.

4.4.4 Proteccin instantnea de sobrecorriente a tierra

Instantaneous Residual Overcurrent Protection (EFPIOC_50N)

Esta funcin, posee pocos ajustes los cuales son la activacin o desactivacin de la

funcin, as como el valor nominal de corriente (IBase) y el porcentaje de la corriente

nominal necesaria para el arranque (IN>>), recordando que el disparo se produce en forma

instantnea con el arranque. En la salida de la seal de disparo, se cuenta con una

compuerta controlable GT05, la cual al ser activada permite el arranque de la funcin de

recierre por disparo de esta funcin.

4.4.5 Proteccin de sobrecorriente a tierra de tiempo inverso

Four Step Residual Overcurrent Protection (EF4PTOC_51N/67N)

Para la funcin de sobrecorriente a tierra, se debe recordar que esta funcin debe

operar como proteccin de respaldo en caso de la prdida de tensin. Por esta razn, esta
307

funcin puede utilizar la medicin de tensin para polarizar la corriente, pero en caso de

prdida del mismo, utiliza el valor de la corriente de secuencia cero de falla por medio de la

siguiente ecuacin.

U IPOL = ( RNPol + j * XNPol ) * 3I 0 (4.2-9)

Dado que la lgica combinacional no contempla las cuatro formas de operar del

bloque, a continuacin se detallarn los principales ajustes del mismo, algunos de las cuales

se basan en la Figura 4.5.

Figura 4.5 Caracterstica direccional de la funcin de sobrecorriente a tierra

Ajustes generales de operacin

AngleRCA: ngulo que define la direccionalidad.


308

polMethod: tipo de polarizacin, por tensin, corriente o ambas para definir

direccionalidad

UPolMin: tensin mnima de polarizacin en porcentaje de la tensin nominal.

IPolMIn: corriente mnima de polarizacin en porcentaje de la corriente nominal.

RNPol: resistencia de secuencia cero de la fuente para ser usada en la polarizacin

por corriente.

XNPol: reactancia de secuencia cero de la fuente para ser usada en la polarizacin

por corriente.

IN>Dir: nivel de corriente residual, en porcentaje de la corriente nominal, para la

activacin de la direccionalidad.

2ndHarmStab: valor de la corriente de segunda armnica, en porcentaje de la

corriente nominal, para restriccin de operacin en magnetizacin de los

transformadores.

BlkParTransf: bloqueo habilitado para considerar saturaciones en transformadores

en paralelo.

UseStartValue: selecciona cual de las cuatro etapas de corriente de neutro, ser

utilizada para hacer el bloqueo en la operacin de transformadores en paralelo.

SOTF: modo de operacin con SOTF (desactivado, solo SOTF, UnderTime, SOTF

y UnderTime.

ActivationSOTF: seleccin de la seal que arranca la funcin SOTF (interruptor

abierto, cerrado o comando de cierre).


309

StepForSOTF: seleccin de la etapa (2 o 3) con el ajuste de corriente de arranque

del SOTF (ver seccin 3.2.5 y 3.4.5).

HarmResSOTF: habilitar o deshabilitar la restriccin de segunda armnica en la

funcin SOTF.

tSOTF: retardo de tiempo para operacin de SOTF.

t4U: tiempo de activacin de la funcin SOTF.

Ajustes por cada etapa de operacin

Tal y como se estudio en la seccin 3.4.5, esta funcin posee cuatro pasos o etapas

de operacin, las cuales cuentan con los mismos parmetros, pero siempre considerando

que entre fallas se permiten diferencias de ajuste, se toma como ejemplo la primera etapa.

DirMode1: direccionalidad de operacin de primer etapa.

Characterist1: seleccin de la curva caracterstica de operacin de la funcin (curva

ANSI, IEC, entre otras).

IN1>: nivel de corriente residual en porcentaje de la corriente nominal para el

arranque de la primera etapa.

t1: retardo de tiempo para la operacin de tiempo constante (51N).

k1: multiplicador del retardo de tiempo inverso para la primera etapa, sirve para

definir una serie de curvas).

IN1Mult: multiplicador para escalar el ajuste de corriente de tiempo inverso de la

primera etapa.
310

t1Min: tiempo mnimo de operacin para caracterstica de tiempo inverso de la

primera etapa.

HarmRestrain1: habilita o deshabilita el bloqueo por segunda armnica en la

primera etapa

NOTA: Esta secuencia de ajustes se repite para cada una de los otros tres pasos, por lo que

no se repite en el documento.

4.4.6 Vigilancia de ruptura del conductor

Broken Conductor Check (BRCPTOC_46)

Los ajustes a realizar para este bloque son simplemente su activacin, valores

nominales, as como tiempo de espera para operacin, tal y como se detalla a continuacin.

Iub>: mxima corriente de desbalance para la operacin, se ajusta en porcentaje de

la corriente nominal0.

IP>: Corriente mnima para operacin de Iub> en porcentaje de la corriente

nominal.

tOper: retardo de tiempo de operacin.

Similar a otras funciones de corriente, a la salida de este bloque, se posee una

compuerta GT15, la cual si es habilitada permite el disparo de interruptor, de lo contrario

solo se indica alarma


311

4.5 Ajustes del grupo funcional EF_COM

Este grupo funcional posee ajustes que de cierta manera tiene la misma lgica de

operacin a los tratados en el apartado 4.3. A continuacin se presenta los ajustes

importantes a realizar en los bloques de comunicacin para fallas a tierra.

4.5.1 Lgica de comunicacin para proteccin de fallas a tierra

Scheme communication logic for residual overcurrent protection (ECPSCH_85)

Este bloque posee pocos ajustes a realizar, entre los que destacan:

SchemeType: esquema de teleproteccin a usar para envo y de seal de falla a

tierra. Puede ser esquema de bloqueo, permisivo de sobrealcance y subalcance o

bien por disparo transferido

tCoord: tiempo de coordinacin para el esquema de comunicacin.

tSendMin: tiempo mnimo de duracin en el envo de la seal, el cual est

relacionado con el canal de comunicacin.

Esta lgica posee una compuerta GT14, la cual, si se activa permite el disparo con

auto recierre ante una seal de falla a tierra.


312

4.5.2 Lgica de corriente en reversa y funcin por alimentador dbil

en un extremo (weak end infeed, WEI) para proteccin de falla a tierra

Current reversal and Weak end Infeed logic for residual overcurrent protection

(ECRWPSCH_85)

Los ajustes de esta funcin son similares a los estudiados para la lgica mostrada en

la seccin 4.3.1. A continuacin se menciona dichos ajustes a realizar el este bloque.

CurrRev: activacin o desactivacin de la lgica de corriente en reversa.

tPickUpRev: tiempo de arranque de la lgica de corriente en reversa.

tDelayRev: tiempo de retardo para prevenir la transmisin de la seal y el disparo

local.

WEI: activacin o desactivacin de la lgica WEI.

tPickUpWEI: tiempo de coordinacin para la lgica WEI.

3U0>: ajuste de la tensin de neutro para medicin de condicin de falla.

4.6 Ajustes del grupo funcional U_PROT

La operacin de las funciones de tensin, tienen ajustes que se basan en los niveles

de operacin de la tensin de la lnea, de modo que activar seales de arranque de

diferentes funciones mencionadas y explicadas a continuacin.


313

4.6.1 Supervisin de disparo trmico de potencial

Fuse failure supervision (SDDRFUF)

Esta es una de las funciones de supervisin ms importantes, esto debido a que es la

encargada de realizar la transferencia entre las funciones de impedancia y sobrecorriente de

respaldo. A continuacin se presentan la explicacin de los ajustes a realizar en este bloque.

OpMode: indica el modo de operacin de la funcin, de acuerdo a lo tratado en la

seccin 3.6.1, (sin deteccin interna, por secuencia negativa, secuencia cero,

secuencia positiva o negativa, secuencia positiva y negativa, valor optimo de ambas

secuencias).

3U0>: nivel para la operacin de sobretensin residual, en porcentaje de la tensin

nominal.

3I0<: nivel para la operacin de subcorriente residual, en porcentaje de la corriente

nominal.

3U2>: nivel de sobretensin de secuencia negativa, en porcentaje de la tensin

nominal necesaria para la operacin.

3I2<: nivel de subcorriente de secuencia negativa, en porcentaje de la corriente

nominal necesaria para la operacin.

OpDUDI: medicin de las razones de cambio de tensin y corriente para deteccin

de falla de fusible..

DU>: nivel de operacin de la razn de cambio de tensin, en porcentaje de la

tensin nominal.
314

DI<: nivel de operacin de la razn de cambio de corriente, en porcentaje de la

corriente nominal.

UPh>: nivel de operacin en la tensin de fase, en porcentaje de la tensin nominal.

4.6.2 Proteccin de sobretensin con retardo

Two step overvoltage protection (OV2PTOV_59)

Este bloque posee dos grupos de ajustes, el primer grupo se basa en la activacin o

desactivacin de la funcin, as como en la asignacin de la tensin nominal de operacin.

El segundo grupo se subdivide en dos etapas, las cuales son similares en ajustes, pero su

principal diferencia son los retardos en operacin. Como ajuste general, se debe seleccionar

el modo de medicin, ya sea fase-tierra, fase-fase, fase-tierra en valor RMS o bien fase-fase

en valor RMS.

OperationStep1: activa o desactiva la operacin de la primera etapa.

Characterist1: seleccin del tipo de curva a emplear para la determinacin de

sobretensin.

OpMode1: modo de operacin de la primera etapa, recordando que en la seccin

3.6.2 se estudio la operacin 1 de 3, 2 de 3 o bien 3 de 3.

U1>: ajuste de sobretensin para el arranque de la funcin, en porcentaje de la

tensin nominal.

t1: retardo de tiempo para el arranque de la caracterstica de tiempo contante.


315

t1Min: tiempo mnimo de operacin para la curva con caracterstica de tiempo

inverso.

k1: multiplicador del retardo para la caracterstica de tiempo inverso, define una

familia de curvas.

HystAbs1: valor absoluto de la histresis en porcentaje de la tensin nominal.

NOTA: Como se mencion anteriormente, el set de ajustes de la segunda etapa son las

mismas, solamente se diferencian por los tiempos ajustados y la magnitud de operacin.

4.6.3 Proteccin de subtensin con retardo

Two step undervoltage protection (UV2PTUV_27)

Este bloque posee dos grupos de ajustes principales, el primer grupo se basa en la

activacin o desactivacin de la funcin, as como en la asignacin de la tensin nominal de

operacin. El segundo grupo se subdivide en dos etapas, los cuales son similares en ajustes,

pero su principal diferencia son los retardos en operacin. Como ajuste general, se debe

seleccionar el modo de medicin, ya sea fase-tierra o fase-fase, tanto en valor RMS o

mediante la integral discreta de Fourier.

OperationStep1: se activa o desactiva la operacin de la primera etapa.

Characterist1: seleccin del tipo de curva a emplear para la determinacin de

subtensin.
316

OpMode1: modo de operacin del primer paso, recordando que en la seccin 3.6.2

se estudio la operacin 1 de 3, 2 de 3 o bien 3 de 3.

U1<: ajuste de subtensin para el arranque de operacin, en porcentaje de la tensin

nominal.

t1: retardo de tiempo para el arranque de la caracterstica de tiempo contante.

t1Min: tiempo mnimo de operacin para la curva con caracterstica de tiempo

inverso.

k1: multiplicador del retardo para la caracterstica de tiempo inverso, define una

familia de curvas.

IntBlkSel1: activacin de bloqueo interno de la seal de subtensin.

IntBlkStVal1: este nivel de subtensin inhabilita el disparo de la funcin cuando la

lnea est abierta o se pierde la medicin de tensin.

tBlkUV1: tiempo de retardo para el bloqueo de la funcin debido a una bajatensin

interna.

HystAbs1: valor absoluto de la histresis en porcentaje de la tensin nominal.

NOTA: Como se mencion anteriormente, el set de ajustes de la segunda etapa es similar,

solamente se diferencian por los tiempos ajustados y la magnitud de operacin.

.
317

4.6.4 Supervisin de la prdida de tensin

Loss of voltage check (LOVPTUV_27)

Este bloque posee pocos ajustes que se basan en la medicin de tensin y el tiempo

de disparo. A continuacin se detallan los ajustes de este bloque:

UPE: valor de operacin de la funcin en caso de prdida de tensin, en porcentaje

de la tensin nominal.

tTrip: retardo de tiempo para disparo por prdida de tensin.

4.7 Ajustes del grupo funcional CB_TR

Esta lgica posee como ajustes los tiempos de operacin de disparo, as como el

tipo de disparo, ya sea monopolar o tripolar.

4.7.1 Primer lgica de disparo del interruptor

Front logic CB tripping (TMAGGIO)

Este bloque es empleado en la recoleccin de seales de disparo al interruptor,

posee ajustes bsicos como activacin o desactivacin, as como tiempos de retardos

mostrados a continuacin.

PulseTime: tiempo de duracin del pulso de disparo.

OnDelay: retardo de activacin de la salida del disparo.

OffDelay: retardo de desactivacin de la salida del disparo.


318

ModeOutput1: modo de operacin de la salida 1, estable o pulsante.

ModeOutput2: modo de operacin de la salida 2, estable o pulsante.

ModeOutput3: modo de operacin de la salida 3, estable o pulsante.

4.7.2 Lgica final de disparo del interruptor

Tripping logic (SMPPTRC_94)

Este bloque posee como nicos parmetros de ajuste la activacin o desactivacin

de operacin, as como un tiempo de disparo mnimo (tTripMin). Una de las caractersticas

importantes en los ajustes es la asignacin del tipo de disparo (Program), el cual se puede

ajustar monopolar, bipolar o tripolar.

4.7.3 Supervisin del canal de disparo

Trip coil supervisin CB

Como se ha mencionado en la seccin 3.7.3, la lgica implementada para la

supervisin del canal de disparo, no consta de un bloque especifico, si no que se basa en

una combinacin de compuertas lgicas que realizan dicha operacin. La nica

consideracin a realizar es la activacin o desactivacin de la compuerta GT21, con lo cual

se activa o desactiva dicha lgica.


319

4.8 Ajustes del grupo funcional CB_AR

La lgica empleada en este grupo funcional se basa en tiempos de operacin, modos

de operacin (monopolar, tripolar) as como en valores de arranque del mismo. A

continuacin se muestra cada uno de los bloques funcionales de dicha lgica funcional.

4.8.1 Primer lgica de recierre del interruptor

Front logic autoreclose

Inicialmente esta lgica cuenta con un bloque similar al explicado en la seccin

4.7.1, por lo que el set de ajustes es similar. Una diferencia considerar es la posibilidad de

ajustar la compuerta GT09, la cual se utiliza para habilitar (ajuste en On) el arranque de

recierre por disparo externo tripolar. En cuanto a los dems ajustes a realizar para esta

lgica, se debe hacer referencia a la seccin 4.7.1.

4.8.2 Lgica final de recierre del interruptor

Autorecloser (SMBRREC_79)

De acuerdo a lo estudiado en la seccin 3.8.2, esta lgica posee la opcin de activar

o desactivar su operacin mediante una seal binaria externa. A continuacin se detalla

cada uno de los ajustes posibles en dicho bloque de operacin, pero antes se debe

mencionar que dicha lgica posee una compuerta GT17 con la cual se puede habilitar el

arranque de recierre a travs de una seal externa.


320

ARMode: selecciona el modo de operacin de recierre (ver seccin 3.8.2 para

explicacin de los modos de recierre).

t1 1Ph: tiempo muerto para el primer intento de recierre monopolar (ver Figura

3.95).

t1 3Ph: tiempo muerto para el primer intento de recierre tripolar (ver Figura 3.96).

t1 3PhHS: tiempo muerto para un recierre rpido trifsico.

tReclaim: tiempo de recuperacin necesario para restablecer los contadores luego de

un cierre exitoso (ver Figura 3.95).

tSync: tiempo mximo de espera para recibir e permiso de sincronismo necesario

para recierre.

tTrip: tiempo de espera para evitar un recierre cuando una seal de disparo no se ha

ejecutado correctamente.

tPulse: duracin del pulso de cierre de interruptor.

tCBClosedMin: tiempo mnimo que el interruptor debe permanecer cerrado antes de

iniciar otro nuevo ciclo de arranque.

tUnsucCL: tiempo de espera antes de que se indique operacin correcta o incorrecta

del recierre de interruptor.

Priority: seleccin de prioridad entre los terminales adyacentes

tWaitForMaster: tiempo mximo de espera para liberar la operacin de recierre, o

sea tiempo en que se puede concluir que el ciclo de recierre ha finalizado.


321

4.8.3 Supervisin de sincronismo y energizacin

Synchronizing, synchrocheck and energizing check (SESRSYN_25)

Como se analiz en la seccin 3.8.3, este bloque es uno de los ms complejos en

operacin, y as es de esperar que sus ajustes sean igual de complejos. Se debe considerar

dicha lgica de sincronismo cuenta con dos compuertas GT11 y GT12, las cuales son

necesarias para esquemas de doble interruptor e interruptor y medio. Cuando GT11 est en

On, se considera nicamente los contactos de posicin cerrado de las barras A y B. Si la

compuerta GT11 se encuentra en Off la posicin de los contactos de abierto de los

interruptores de las barras A y B son considerados. Cuando la compuerta GT12 se desactiva

(Off) la posicin de interruptor cerrado, de las barras A y B, es considerado en la lgica,

mientras que si esta se activa, (On) la posicin de cerrado del interruptor, no es necesaria,

debido a que la lgica siempre considera que se encuentran cerrados. Otros ajustes

generales a considerar son los de operacin activada o desactivada, as como la referencia

para medicin de la tensin de las barras (SelPhaseBus 1 o 2) y de las lneas (SelPhaseLine

1 o 2). Los ajustes especficos son los siguientes: adems de estos ajustes cuenta con los

mostrados a continuacin.

SelPhaseBus (1 o 2): se ajusta para indicar cul (es) fase (s) sern utilizadas para la

medicin de la tensin en la barra 1 o 2.

SelPhaseLine (1 o 2): se ajusta para indicar cul (es) fase (s) sern utilizadas para la

medicin de la tensin en la lnea 1 o 2.


322

CBConfig: seleccin del interruptor de acuerdo a la configuracin de barras. Se

puede seleccionar ambos interruptores para esquemas de doble interruptor,

interruptor de barra o compartido para esquemas de interruptor y medio o bien

ningn interruptor.

PhaseShift: diferencia en fase.

URatio: relacin entre las tensiones a sincronizar.

OperationSynch: activacin o desactivacin de la funcin de sincronizacin.

UHighBusSynch: lmite superior de tensin en la barra para la sincronizacin, en

porcentaje de la tensin nominal.

UHighLineSynch: lmite superior de tensin en la lnea para la sincronizacin, en

porcentaje de la tensin nominal.

UDiffSynch: diferencia lmite de tensin entre los elementos a sincronizar.

FreqDiffMin: mnima diferencia de frecuencia para la sincronizacin.

FreqDiffMax: mxima diferencia de frecuencia para la sincronizacin.

FreqRateChange: mxima razn de cambio de la frecuencia permitida, en Hz/s.

tBreaker: tiempo de cierre del interruptor.

tClosePulse: duracin del pulso del comando de cierre.

tMaxSynch: tiempo mximo para la operacin de la funcin de sincronizacin.

Transcurrido este tiempo, se debe generar un nuevo comando para reiniciar la

funcin.

tMinSynch: tiempo mnimo que pueden mantenerse las condiciones de sincronismo

para enviar la orden de cierre.


323

OperationSC: activacin o desactivacin de la funcin de supervisin de

sincronismo.

UHighBusSC: lmite superior de tensin en la barra, en porcentaje de la tensin

nominal, para la supervisin de sincronismo.

UHighLineSC: lmite superior de tensin en la lnea, en porcentaje de la tensin

nominal, para la supervisin de sincronismo.

UDiffSC: diferencia de tensin permitida para la supervisin de sincronismo.

FreqDiffA: diferencia lmite entre las frecuencias de barra y lnea, para modo

automtico.

FreqDiffM: diferencia lmite entre las frecuencias de barra y lnea, para modo

manual.

PhaseDiffA: diferencia lmite entre las fases de tensin de barra y lnea, para modo

automtico.

PhaseDiffM: diferencia lmite entre las fases de tensin de barra y lnea, para modo

manual.

tSCA: tiempo de retardo para la operacin automtica de la supervisin de

sincronismo.

tSCM: tiempo de retardo para la operacin manual de la supervisin de

sincronismo.

AutoEnerg: modo de operacin automtica de la supervisin de la autoenergizacin,

puede ser ajustado en apagado, lnea muerta barra viva (DLLB), barra muerta

lnea viva (DBLL) o bien barra viva lnea viva.


324

ManEnerg: modo de operacin manual de la supervisin de la autoenergizacin, los

ajustes son los mismos que para el modo automtico.

ManEnergDBDL: activacin o desactivacin de la energizacin manual ante

prdida de barra y prdida de lnea.

UHighBusEnerg: lmite superior de tensin de barra, en porcentaje de la tensin

nominal, para la supervisin de energizacin.

UHighLineEnerg: lmite superior de tensin de lnea, en porcentaje de la tensin

nominal, para la supervisin de energizacin.

ULowBusEnerg: lmite inferior de tensin de barra, en porcentaje de la tensin

nominal, para la supervisin de energizacin.

ULowLineEnerg: lmite inferior de tensin de lnea, en porcentaje de la tensin

nominal, para la supervisin de energizacin.

UMaxEnerg: mxima tensin para energizacin, en porcentaje de la tensin

nominal

tAutoEnerg: tiempo de retardo para la supervisin de energizacin automtica.

tManEnerg: tiempo de retardo para la supervisin de energizacin manual.

AL analizar la lgica de las compuertas controlables GT11 y GT12, se pudo

determinar que existe una combinacin que no corresponde a un estado correcto de la

posicin de interruptor. En la Tabla 4.1 se muestra dicha combinacin, as como las dems

combinaciones de posiciones de interruptor, ante los diferentes estados de las compuertas

GT.
325

En la Tabla 4.1, se observa en la segunda combinacin, como la seal de posicin

cerrado es fijada, pero que se habilita la opcin de indicacin de posicin abierto, de modo

que si se fija la posicin cerrada y se abre el interruptor, posicin abierta, la lgica

combinacional tendra una condicin redundante, de modo que no abra un correcto operar

del rel.

Tabla 4.1 Combinacin de la lgica de las compuertas GT11 y GT12 para las

posiciones de interruptor ante la funcin de sincronizacin

Barra A Barra B
Posicin Posicin de Posicin Posicin de Explicacin de la
GT11 GT12
de abierto cerrado de abierto cerrado combinacin
Considera la posicin
de interruptor abierto y
Off Off Si Si Si Si
cerrado de las barras A
yB
Error en la lgica
Off On Si 1 Si 1
combinacional
Toma en cuenta solo la
On Off 0 Si 0 Si posicin de cerrado de
los interruptores A y B
Fija los interruptores en
posicin cerrado, no
On On 0 1 0 1
depende de posicin
siempre trabaja
326

4.9 Ajustes del grupo funcional CB_BF

Dicha lgica funcional, al igual que las dems, posee como ajustes principales su

operacin, valores base y tiempos de operacin. A continuacin se muestra los ajustes de la

operacin de la funcin falla de interruptor y la de discrepancia de fases, la cual como se

recordar, no se utiliza en los rels de distancia, esto porque esta lgica de operacin se

emplea directamente en el interruptor.

4.9.1 Proteccin de falla de interruptor

Breaker Failure protection CB (CCRBRF_50BF)

Para la lgica de disparo por falla de interruptor, se deben ajustar parmetros

generales que contemplan la activacin de la funcin y valor de la corriente base: los

ajustes especficos son los siguientes:

modo de operacin:

9 Umbral de corriente

9 Contacto de posicin de interruptor

9 Ambas

A continuacin se detallan los dems ajustes de este bloque.

BuTripMode: modo de disparo de respaldo, ver seccin 3.9.1 (2 de 4, 1 de 3, 1 de

4).

RetripMode: modo de operacin del segundo disparo.


327

9 sin redisparo

9 Con supervisin de la posicin de interruptor

9 Sin supervisin de la posicin de interruptor

IP>: valor de corriente de fase, en porcentaje de la corriente nominal, para la

operacin de la funcin.

IN>: valor de la corriente residual, en porcentaje de la corriente nominal, para la

operacin de la funcin.

t1: tiempo de retardo para el redisparo al interruptor en falla (primera etapa).

t2: tiempo de retardo para el disparo de respaldo (a la barra, segunda etapa), se

puede utilizar para acelerar la funcin cuando falla ms de un polo en el interruptor

t2MPh: tiempo de retardo para el respaldo en arranque en varias fases.

tPulse: duracin del pulso de disparo.

4.9.2 Proteccin discrepancia de fase

Pole discordance protection (CCRPLD_52PD)

Para la operacin de dicha funcin, se deben ajustar parmetros generales como la

activacin de la funcin y los valores nominales de corriente de operacin. Los ajustes

especficos son los siguientes.

tTrip: tiempo de retardo entre la condicin inicial de disparo y la seal de disparo.

ContSel: seleccin del contacto usado para la operacin.

9 Apagado.
328

9 Seal de discrepancia detectada por el interruptor.

9 Seal de posicin independiente de cada polo pata que la proteccin detecte

la discrepancia.

CurrSel: seleccin de la corriente de la funcin.

CurrUnsymLevel: magnitud de la corriente asimtrica ms baja para comparar con

el valor ms alto.

CurrRelLevel: magnitud de la corriente para la liberacin de la funcin, en

porcentaje de la corriente nominal.

4.10 Ajustes del grupo funcional MEASURE

Tal y como se analiz en la seccin 3.10, se pudo observar que el grupo funcional

est compuesto por un conjunto de bloques que se encargan de realizar mediciones de

operacin del sistema. Estos bloques poseen ajustes, los cuales se basan en indicacin o

bien la asignacin de los valores mnimos y mximos de operacin, as como la activacin

de su operacin. En la seccin 3.10 se mencionan las mediciones realizadas por cada

bloque, por lo que a continuacin se agrega a dicha informacin los ajustes que se

consideran importantes.

El bloque de medicin CVMMXU (SVR), provee las siguientes variables del

sistema de potencia:

P, Q y S: potencia activa, reactiva y potencia aparente.


329

PF: factor de potencia

U: magnitud de la tensin fase-fase

F: frecuencia del sistema de potencia

Para este bloque, los principales ajustes a realizar, son la activacin o desactivacin

de la operacin, los valores nominales de operacin (valores base del sistema), modo de

medicin de corriente y tensin, los cuales se definen de acuerdo a la Tabla 4.2, un factor

de amplitud utilizado para escalar los valores de potencia (PowAmpFact), ngulo de

compensacin para referenciar el adelanto o atraso de la corriente respecto a la tensin

(PowAngComp), el coeficiente de filtro pasa bajo para medicin de la corriente y tensin

(k).

Posteriormente se cuenta con la posibilidad de ajustar los valores mnimos (Min) y

mximos (Max) de operacin, los cuales sern utilizados para generar alarmas cuando las

variables se salgan de estos lmites. Los ciclos de refrescamiento de las variables (RepTyp),

las cuales pueden ser peridicas o por variaciones dentro de una banda muerta.

Los bloques funcionales CMMXU (CP), VNMMXU (VN) y VMMXU (VP)

proveen cantidades fsicas:

I: corrientes de fase en magnitud y ngulo

U: tensiones a tierra o entre fase en magnitud y ngulo

Estos bloques poseen de manera similar ajustes que se basan nicamente en su

operacin y parametrizacin de las variables, considerando que el ajuste se debe realizar a

todas las fases de manera independiente.


330

Los bloques funcionales CMSQI (CSQ), VMSQI (VSQ) proveen componentes

secuenciales:

I: corrientes de secuencia, positiva, negativa y cero, en magnitud y ngulo

U: tensiones de secuencia, positiva, negativa y cero, en magnitud y ngulo

Estos bloques son idnticos a los mencionados para CMMXU (CP) y VMMXU

(VP), a diferencia de que ahora se realizarn ajustes para los valores de secuencia positiva

negativa y cero.

El bloque funcional CVMMXU (SVR) calcula cantidades de potencia trifsicas,

esto con ayuda de los fasores a frecuencia nominal (60 Hz) de las tensiones y corrientes de

la lnea.

Uno de los bloques que posee ajustes diferentes en esta lgica de medicin es el

bloque de medicin de los valores de energa del sistema, ETPMMTR (ETP), el cual posee

la opcin de activar o desactivar (Operation) su funcionamiento, acumular o no los valores

de energa (StartAcc), y definir el intervalo de tiempo para calcular la energa (tEnergy). A

continuacin se presenta una descripcin de los dems ajustes de operacin del bloque.

tEnergyOnPls: pulso de activacin para iniciar acumulacin de energa.

tEnergyOffPls: pulso de desactivacin para finalizar acumulacin de energa.

EAFAccPlsQty: pulso para acumular la energa activa en direccin hacia adelante.

EARAccPlsQty: pulso para acumular la energa activa en direccin hacia atrs.

ERFAccPlsQty: pulso para acumular la energa reactiva en direccin hacia adelante.

ERVAccPlsQty: pulso para acumular la energa reactiva en direccin hacia atrs.


331

Tabla 4.2 Ajuste aplicado y ecuaciones para determinar las variables elctricas

Ajuste
Frmula utilizada para Frmula utilizada para
realizado en
determinar la potencia calcular la tensin y la Comentario
el modo de
aparente corriente
operacin
Utilizada

(
U = U L1 + U L 2 + U L 3 / 3 ) cuando las tres
L1, L2, L3 S = U L1 *I L*1 +U L 2 *I L*2 + U L 3 I L*3 tensiones de
(
I = I L1 + I L 2 + I L 3 / 3 ) fase son
aterrizadas
Utilizada

(
U = U L1L 2 + U L 2 L 3 / 2 ) cuando se
Arone S = U L1L 2 *I L*1 U L 2 L 3 *I L*3 emplea
I = (I )
L1 + I L 3 / 2
medicin entre
dos fases
Utilizada
cuando solo la

*
U = 3 U PosSeq( ) potencia
PosSeq S = 3 * U PosSeq *I PosSeq
(
I = I PosSeq ) trifsica
simtrica puede
ser medida
Utilizada solo
cuando la
U =+ U LnLm tensin fase a
LnLm S = U LnLm * ( I *
I )
*

( )
Ln Lm
I = I Ln + I Lm / 2 fase ULnLm
puede ser
medida
332

Tabla 4.2 Ajuste aplicado y ecuaciones para determinar las variables elctricas

(continuacin)

Ajuste realizado en Frmula utilizada para Frmula utilizada para


el modo de determinar la potencia calcular la tensin y la Comentario
operacin aparente corriente
Utilizada
cuando la

*
( )
U = 3 U Ln tensin fase a
Ln S = 3 *U Ln *I Ln
I = (I )
Ln
tierra ULn
puede ser
medida

4.11 Ajustes del grupo funcional VIO_BI y VIO_BO

Las compuertas utilizadas en la lgica de entradas y salidas binarias, no posee

ajustes de operacin. Los ajustes necesarios para los bloques de entradas y salidas binarias,

consiste en la asignacin de las seales a cada una de las regletas del rel (BIM y BOM).

La asignacin de las seales lgicas del REL 670, deben ser asignadas mediante la

herramienta de matriz de seales (SMT). Similar que el DIGSI25, se debe parametrizar cada

seal requerida o generada por la lgica combinacional a las entradas o salidas respectivas.

Como caracterstica importante, es el hecho de poder digitar un nombre a cada seal

binaria en la herramienta del PCM 600 (en los mdulos de entradas y salidas). Al editar un

25
Herramienta utilizada por los equipos SIEMENS para asignacin de las seales de entrada y salida
333

nombre a cada seal, es posible visualizar la indicacin de las seales de entrad y salida en

la herramienta de monitoreo de las seales (Signal Monitoring Tool).

4.12 Ajustes del grupo funcional DREP_AI y DREP_BI

A diferencia de los bloques anteriores, los bloques RDRE (DRP), AnRADR (DRA)

y RnRBDR (DRB), estos bloques no aparecen en el PCM 600 con el mismo nombre, en su

lugar aparecen con los siguientes nombres en orden respectivo: DisturbanceReport

(RDRE), AnalogSignals (RADR), BinarySignals (RBDR).

Para el bloque DisturbanceReport (RDRE) se debe ajustar:

PreFaultRecT: tiempo de prefalla que puede ser almacenado en cada evento.

PostFaultRecT: tiempo de postfalla que puede ser almacenado en cada evento.

TimeLimit: lmite de tiempo o tiempo mximo para almacenamiento de cada

evento, incluyendo prefalla y postfalla.

PostRetrig: activacin o desactivacin del redisparo postfalla.

ZeroAngleRef: canal que se utiliza para referencia angular de todas las mediciones.

OpModeTest: activacin o desactivacin durante el modo de prueba.


334

El bloque AnalogSignals (RADR), cual cuenta con 10 canales para registrar

variables analgicas, los cuales se pueden ajustar de manera similar, con las siguientes

opciones de ajuste26.

Operation01: indica si se activa o no la operacin del primer canal.

NomValue01: valor nominal de medicin para el primer canal.

UnderTrigOp01: activacin o desactivacin de la opcin de disparo por bajo nivel

del primer canal.

UnderTrigLe01: valor porcentual de la seal, necesaria para disparo del primer

canal por bajo nivel.

OverTrigOp01: activacin o desactivacin de la opcin disparo por alto nivel del

primer canal.

OverTrigLe01: valor porcentual de la seal, necesaria para disparo del primer canal

por alto nivel.

El bloque BinarySignals (RBDR), el cual cuenta con 96 canales para registrar

variables binarias, los cuales se pueden ajustar de manera similar, con las siguientes

opciones de ajuste27.

Operation01: activa o desactiva la operacin del canal binario 1.

26
Se toma como referencia el canal 1, pero los mismos ajustes se repiten para los nueve canales restantes.
27
Se toma como referencia los ajustes del canal 1, pero estos se repiten para los otros 95 canales
335

TrigLevel01: disparo por flanco positivo (1) o por flanco negativo (0) del canal

binario 1.

IndicationMa01: activacin o desactivacin de la muestra de la indicacin del canal

binario 1.

SetLED01: ajuste al LED rojo en el HMI para la canal binario 1.

Estas siguientes ajustes se deben ajustar en otra parte del PCM 600, dado que se

cuenta con dos opciones para el ajuste del bloque RnRBDR (DRB), donde el primero que

aparece (de arriba hacia abajo en el archivo del rel) se refiere al men explicado

anteriormente, mientras que el segundo se refiere al mostrado a continuacin.

FUNT1: tipo de funcin para el canal binario 1, segn IEC-60870-5-103.

INFNO1: numero de informacin para el canal binario 1, segn IEC-60870-5-103.

4.13 Ajustes del grupo funcional COMMON

4.13.1 Activacin de los grupos

Active group (ACGR)

En este bloque se selecciona el set de ajustes utilizado para las diferentes funciones

del rel que poseen opcin de ajustes mltiples. De acuerdo a lo programado en el CAP 531

se permite dos sets de ajustes.


336

4.13.2 Ajustes posibles a los LEDs

La asignacin de cada LED a cada variable especfica se lleva a cabo en la matriz

de seales (SMT), similar al DIGSI, se debe asignar cada seal considerando que lo

primeros seis LEDs son de color rojo y son diseados para indicar disparos. Los restantes 9

LEDs son de color amarillo e indican arranque de operacin. Las seales puede ser fijas (no

intermitente) (-S) o bien pueden ser intermitente (-F).

Los ajustes posibles para cada LED son:

Follow-S

La indicacin del LED est fijada y se prende para indicar el operar de alguna seal,

se restablece sin necesidad de restablecer todos los LEDs, sigue la seal de la lgica.

Follow-F

Similar a la anterior (Follow-S) a diferencia de que mientras este indicando la

operacin de la seal se encuentra intermitente.

LatchedAck-F-S

Este ajuste produce que al detectar la seal de entrada, se activa el LED de manera

intermitente, de modo que si la seal persiste este deja de ser intermitente y se convierte en

una seal fija.

LatchedAck-S-F

Este ajuste es similar al anterior (LatchedAck-F-S), pero se diferencia en que las

seales fijas e intermitentes se alternan


337

LatchedColl-S

El operar de este ajuste, es de manera tal que una vez detectada la seal se activa y

no se restablece hasta restablecer todas las indicaciones.

LatchedReset-S

En este modo de ajuste, los LEDs se activan y se restablecen al determinar cualquier

otra indicacin de operacin del rel. Una vez determinado otro arranque el LED es

restablecido, pero si la seal de activacin permanece, este LED volver a encenderse.

4.13.3 Temporizador

TIME (TIME)

La referencia de tiempo se puede recibir por diferentes fuentes:

Desde un maestro de sincronizacin por medio del puerto de comunicacin. Esto

permite uso de los siguientes protocolos (SPA, LON, STNP, DNP).

Valor de referencia preajustado que se inicializa con la activacin de una entrada

binaria.

Desde un sistema IRIG-B

Desde un sistema GPS

La seleccin de dichas fuentes, as como la activacin o desactivacin del

respectivo maestro se hace en los ajustes generales (CoarseSynSrc, FineSyncSource,

SyncMaster).
338

Una vez seleccionada la fuente se cuenta con unos ajustes particulares para las

siguientes opciones:

ServerIP-Add y RedServeIP-Add para definir el servidor principal y el

redundante.

ModulePosition, BinaryInput, BinDetection para los ajustes del mdulo

nmero de entrada binara y tipo de flanco (negativo o positivo) utilizado para iniciar

el temporizador,

SynchType TimeDomain Encoding TimeZoneAs1344 para todo lo

relacionado con IRIG-B.

Requiere ajustes de resolucin de estampa de tiempo, se debe definir la fecha de

operacin, en mes, semana, segundos y zonas horarias.

4.14 Algunos otros ajustes en el PCM 600

Al estudiar todos los bloques de acuerdo a la lgica combinacional analizada en el

Captulo 3, se puede observar que el PCM 600 existen una serie de grupos que deben ser

ajustados aunque no exista un bloque como tal en la lgica combinacional. Estos grupos no

son de operacin, sino que son de funcionamiento y entre estos se destacan los

mencionados a continuacin.
339

1. Power System

Se debe ajustar valores identificadores, como por ejemplo el nombre y nmero de

estacin, nombre y nmero de objeto y nombre y nmero de unidad.

Frecuencia de operacin, que en Costa Rica se ajusta a 60 Hz.

2. Communication

Se debe ajustar o desactivar la operacin de los diferentes esquemas de

comunicacin, estos se ajustan en los bloques ADE, SAP tanto para la conexin

ptica LON como para la conexin ptica SPA-IEC.

3. TCP-IP Configuration

Dado a que la comunicacin rel computador se lleva a cabo mediante puerto

Ethernet, es importante ajustar la configuracin TCP-IP necesario para el enlace

entre el rel y la computadora. Inicialmente el archivo del rel posee configuracin

10.1.150.3, por lo que es necesario ajustar el puerto de la computadora para a dicha

red para la primera descarga. Es importante mencionar que la comunicacin con el

rel se lleva a cabo mediante el puerto frontal del mismo.

4. Analog modules

En esta configuracin se debe ajustar los valores nominales del los transformadores

de corriente y tensin tanto en el primario como en el secundario, para cada uno de

los canales de medicin de las seales analgicas.


340

Se debe ajustar la referencia de los dems canales de medicin, o sea se debe ajustar

el fasor que tendr el desfase en cero grados, idealmente se asigna a la tensin de la

fase R a tierra.
CAPTULO 5: Anlisis final del comportamiento del rel ABB

REL 670 y puesta en marcha en la lnea Colima La Caja

Para iniciar con la puesta en marcha de la proteccin de distancia ABB REL 670, se

debe ajustar cada parmetro necesario para la correcta operacin del mismo. Se estudiar la

parametrizacin del rel de acuerdo a lo expuesto en el Captulo 3 y 4. Para realizar dicha

parametrizacin, se llevo a cabo una reunin con el Ing. Ronald Valle Tello y con el Ing.

Agustn Murillo, quienes colaboraron con el estudio en secuencia (positiva, negativa y

cero) de los ajustes para la lnea Colima La Caja. Dichos parmetros (ajustes al REL 670)

se muestran en el Anexo A.2, en donde se observa adems la parametrizacin de los

bloques ms importantes de la lgica mostrada en el Anexo A.1 (estos ajustes son para la

lnea Colima La Caja). En este captulo no se detallar cada ajuste realizado, para ello se

muestra el Anexo A.2 y se considera la referencia mostrada en el Captulo 4. A cambio de

esto se realizarn las pruebas que comprueben el funcionamiento correcto de algunas

lgicas importantes de funcionamiento de las protecciones de distancia. Adems se

realizar la comparacin, ante una falla real, de los rels de distancia 7SA511 de SIEMENS

y el REL 670 de ABB a implementar.

Adems de dicha comparacin, se realizar la instalacin del rel en la sala de

control de la Subestacin de Colima en la lnea de transmisin Colima La Caja

mencionada en este trabajo. Esta puesta en marcha, no contempla el alambrado inicial de

las seales de disparo, debido a que inicialmente ser instalado durante un perodo de

341
342

prueba28 para el rel, tiempo durante el cual se valorar su funcionamiento. Transcurrido

ese perodo, quedar a criterio del APMC la conexin de dichos disparos.

En la Figura 5.1 se muestran los parmetros de la lnea de transmisin en estudio,

estos valores representan las impedancias de secuencia positiva y cero. Es importante

recalcar que los ajustes realizados al REL 670, no pueden ser obtenidos de la

parametrizacin de otro rel, dado que como se ha mencionado anteriormente, el mismo se

ajusta con valores referenciados al lado del primario.

Figura 5.1 Parmetros de la lnea Colima La Caja en valores de secuencia positiva y

cero

28
El periodo de prueba ha sido establecido por seis meses, de acuerdo a lo mencionado por el seor Rolando
lvarez Mejas, jefe de la oficina del APMC regin central.
343

5.1 Adaptacin de los ajustes de las zonas de impedancia para el REL

670

Como se mencion anteriormente, los ajustes al rel de distancia, en cuanto a los

valores de impedancia se llevan a cabo con valores de secuencia referidos al primario. Con

base al estudio efectuado por el personal de Coordinacin y Ajustes, (ver Anexo A.3), se

procedi a determinar los ajustes de las impedancias de secuencia (positiva, negativa y

cero). Para calcular los parmetros mencionados, se aplicaron las ecuaciones29 (5.1-1), (5.1-

2) y (5.1-3), las cuales determinan los valores de secuencia de las impedancias.

V
Z1 = Zf (5.1-1)
I1

V
Z2 = Z1 Z f (5.1-2)
I1

V
Z0 = Z1 Z 2 Z f (5.1-3)
I1

Donde:

Z1 es la impedancia de secuencia positiva.

Z2 es la impedancia de secuencia negativa.

Z0 es la impedancia de secuencia cero.

V es la tensin de prefalla de la red.

I1 es la corriente de secuencia positiva.

29
Ecuaciones obtenidas de cualquier libro de Sistemas de Potencia, se utiliz el Blackburn como referencia.
344

Con las ecuaciones anteriores, as como con los datos mostrados en el Anexo A.3,

se determina que para la primera zona:

Z 1 = 2.9285 + j19.3635 [] (5.1-4)

Z 2 = 3.0795 + j19.7690 [] (5.1-5)

Z 0 = 3.1324 + j17.8087 [] (5.1-6)

Para la segunda zona:

Z 1 = 12.2929 + j 67.6433 [] (5.1-7)

Z 2 = 12.6527 + j 69.6232 [] (5.1-8)

Z 0 = 8.3374 + j 37.2088 [] (5.1-9)

Para la tercera zona:

Z 1 = 31.681 + j135.07 [] (5.1-10)

Z 2 = 32.179 + j137.20 [] (5.1-11)

Z 0 = 53.711 + j 213.71 [] (5.1-12)

Para describir lo realizado una vez obtenido el estudio de cortocircuito entregado

por el personal de Coordinacin y Ajustes (Anexo A.3), se procedi a realizar la siguiente

secuencia para obtener las impedancias de secuencia de cada zona cuadrilateral del rel

ABB REL 670.


345

1) Con los ajustes dados por el personal de Coordinacin y Ajustes, que no

contemplan la resistencia de falla (Zf), se determina las impedancias de secuencia

aplicando las ecuaciones (5.1-1), (5.1-2) y (5.1-3).

2) Se crea el polgono ABB con los datos obtenidos anteriormente y se determina que

el polgono del rel ABB REL 670 era proporcionalmente ms pequeo

(aproximadamente era de un 10%)

3) Se reajust la proporcionalidad de las zonas de impedancia del rel ABB REL 670

para que cumpliera con el polgono del rel SIEMENS 7SA522.

En la Figura 5.2, se muestra el diagrama de impedancia del rel ABB REL 67030,

para lazos de fallas monofsicas, el cual puede ser comparado con el polgono del rel

SIEMENS 7SA522 (Figura 5.3). Analizando las Figuras 5.4 y 5.5, para lazos entre fases, se

puede observar nuevamente la igualdad de las zonas de impedancia del rel ABB REL 670

con el rel SIEMENS 7SA522. Por lo que se concluye que los ajustes realizados al rel

ABB REL 670 son correctos y su parametrizacin es similar en ambos rels.

30
Visto desde el secundario para facilitar la comparacin con el 7SA511
346

Figura 5.2 Polgono fase a tierra del rel ABB REL 670 para la lnea Colima La

Caja

Figura 5.3 Polgono fase a tierra del rel SIEMENS 7SA511 para la lnea Colima La

Caja
347

Figura 5.4 Polgono fase a fase del rel ABB REL 670 para la lnea Colima La Caja

Figura 5.5 Polgono fase a fase del rel SIEMENS 7SA511 para la lnea Colima La

Caja
348

5.2 Pruebas realizadas a los rels del laboratorio

Las pruebas realizadas al rel ABB REL 670, se llevaron a cabo con el equipo de

simulacin trifsico utilizado para dicho fin, OMICRON CMC 156. Estas pruebas se basan

en la lgica de operacin de algunas de las funciones de proteccin a utilizar en la lnea

Colima La Caja. En el siguiente apartado se describen dichas pruebas y se analizan sus

resultados.

Es necesario recordar que las pruebas estudiadas en este captulo se deben hacer de

acuerdo a las necesidades de las protecciones de distancia, de modo que se deja la

posibilidad de estudios posteriores para pruebas que demuestren las restantes funciones del

rel ABB REL 670. Las funciones a las que se realizarn pruebas son:

Supervisin del canal de disparo.

Supervisin de disparo trmico de potencial, bloqueo y/o desbloqueo de la funcin

de impedancia y sobrecorriente.

Sobrecorriente de emergencia en caso de prdida de potencial (ANSI 51N/67N).

Proteccin ante falla de interruptor (ANSI 50BF).

Funcin de recierre (ANSI 79).

Proteccin de cierre en falla (SOTF, ANSI 50HS).

Proteccin de impedancia en las 3 principales zonas (Z1, Z2, Z3) de operacin

(ANSI 21).

Esquema de teleproteccin para lograr la cobertura del cien por ciento de la lnea

(ANSI 85).
349

5.3 Pruebas realizadas al rel REL 670

Tal y como se mencion anteriormente, las pruebas de operacin al rel se llevarn

a cabo a algunas de las funciones de operacin, las cuales se detallan en las secciones de la

5.3.1 hasta la 5.3.7.

5.3.1 Prueba a la lgica de supervisin del canal de disparo

Para comprobar la lgica de supervisin del canal de disparo, se procedi a activar y

desactivar la seal binaria de entrada (TCS_OK_L1, TCS_OK_L2, TCS_OK_L3). Al

activar dicha seal31, la indicacin de alarma por falla del canal de disparo no se activaba.

Posteriormente, al desactivar la entrada, la indicacin de alarma se activ con un retardo de

tres segundos (tiempo ajustado en los bloques de temporizadores en la lgica

combinacional), provocando en este caso una seal binaria de salida, que se conecta al

tablero de alarmas en la subestacin. En la Figura 5.6 se observa como ante la activacin de

la seal, la seal de alarma no es generada, mientras que si esta seal se desactiva, se posee

un retardo de tres segundos para producir una alarma por falla en el canal de disparo.

31
Se alimenta de la seal binaria de entrada con 120 VDC
350

Figura 5.6 Activacin y desactivacin de la seal de alarma por falla del canal de

disparo

5.3.2 Prueba a la lgica de disparo trmico de potencial

Para comprobar la lgica de disparo trmico de potencial, as como el bloqueo o

desbloqueo de la funcin de impedancia y sobrecorriente, se procedi a realizar una prueba

que demostrar que ante la ausencia de la seal binaria de entrada (LINE_ MCB_FF) de

disparo trmico de potencial, se llevaba a cabo la operacin de las funciones de impedancia

y sobrecorriente de manera conjunta, cuando deberan de operar de manera

complementaria. Posteriormente se demostr que ante la activacin de la seal binaria de

entrada, ambas funciones eran bloqueadas.

En la Figura 5.7 se muestra las seales captadas en el OMICRON, entre las cuales

destacan: la seal de disparo trmico de potencial, arranque de las funciones de impedancia

y sobrecorriente, as como el disparo de ambas funciones. Inicialmente se inyect, sin

activacin de la seal del trmico de potencial, una falla que en condiciones de operacin

normal (sin disparo del trmico de potencial), produce el arranque de las funciones de

impedancia y sobrecorriente. Posteriormente en la misma secuencia, se reprodujo esta


351

misma falla, pero en esta ocasin se activo la seal de disparo trmico de potencial, con lo

cual se obtuvo el bloqueo de las funciones de impedancia y sobrecorriente.

En la Figura 5.7, se debe recalcar como ante la ausencia de la seal (LINE_

MCB_FF) del contacto normalmente cerrado del trmico de potencia, las funciones de

impedancia y sobrecorriente operan de manera conjunta. Cuando se activa la seal binaria

de entrada, las funciones de impedancia y sobrecorriente son bloqueadas debido a la seal

BLKZ, la cual es utilizada adems como alarma por disparo trmico de potencial.

Se debe observar como la lgica est haciendo uso contrario de la seal binaria de

entrada (LINE_ MCB_FF), dado que es de esperar que esta seal se encuentre normalmente

presente. Otra observacin importante es destacar que la funcin de sobrecorriente de

emergencia debe ser utilizada nicamente como respaldo, de modo que opere nicamente

ante el bloqueo de la funcin de impedancia.


352

Figura 5.7 Seal de disparo trmico de potencial activada y desactivada, funciones de

impedancia y sobrecorriente bloqueadas y desbloqueadas


353

5.3.3 Prueba a la lgica de proteccin de sobrecorriente de emergencia

(ANSI 51N/67N)

Como se mencion anteriormente, la lgica de bloqueo de la funcin de

sobrecorriente de emergencia, no opera de manera correcta. Dado que la funcin de

sobrecorriente es de respaldo a la funcin de impedancia, la primera debera estar activa

cuando la segunda esta inhabilitada. Para hacer esta transicin, se requiere del disparo del

trmico de potencial, ya que es precisamente por ausencia de tensin que se inhabilita la

funcin de impedancia.

Para comprobar la lgica de proteccin de sobrecorriente de emergencia, se hizo

uso de la herramienta para probar las funciones de sobrecorriente en el OMICRON. En la

Figura 5.8 se muestra la respuesta obtenida en este software, en la cual se observa la

caracterstica inversa y las caractersticas de tiempo definido con las que se ajust la

funcin de sobrecorriente en sus cuatro etapas.

Los ajustes aplicados para la prueba de sobrecorriente de emergencia consisten

bsicamente en una caracterstica normalmente inversa para la primera etapa, con una

corriente del ciento treinta por ciento del valor nominal (130%*Ibase) y un tiempo de

disparo de tres segundos (3 seg). En cuanto a la segunda etapa se ajusto con caracterstica

de tiempo definido con un valor del ochocientos veinte por ciento del valor nominal

(820%*Ibase) con un retardo de disparo de cien milisegundos (100 mseg), mientras que la

tercera etapa se ajusto con caracterstica de tiempo definido con un valor del mil por ciento

del valor nominal (1000%*Ibase) sin retardo de disparo (0 seg). El registro de dos de los
354

puntos de falla realizados, uno de tiempo inverso y uno de tiempo definido, se muestra en

las Figuras 5.9 y 5.10, en las cuales se comprueban el buen operar de la lgica de

sobrecorriente32.

Para demostrar que la caracterstica es efectivamente inversa, se observa en la

Figura 5.8, la respuesta de las fallas realizadas en la herramienta anteriormente

mencionada. La caracterstica de tiempo inverso fue aplicada de manera tal que se busca

demostrar la aplicacin de la ecuacin (5.3-1), la cual modela el comportamiento de dicha

curva.



A
t ( s) = p
+ B *K (5.3-1)
i C
IN >

Donde:

A = 0.0086, valor obtenido para una caracterstica normalmente inversa de la Tabla 574 del

manual [9].

B = 0.0185, valor obtenido para una caracterstica normalmente inversa de la Tabla 574 del

manual [9].

C = 1, valor obtenido para una caracterstica normalmente inversa de la Tabla 574 del

manual [9].

32
Esta funcin fue probada individualmente, debido a que se debe recordar que dicha lgica no est siendo
bloqueada cuando se produce un disparo trmico de potencial
355

p = 0.02, valor obtenido para una caracterstica normalmente inversa de la Tabla 574 del

manual [9].

IN> = valor ajustado en los parmetros del rel, ajustado en 130% de la corriente base.

K = factor multiplicador del retardo de tiempo inverso, ajustado en 0.11.


356

Figura 5.8 Operacin de las caracterstica inversa e instantnea de la funcin de

sobrecorriente de emergencia
357

Figura 5.9 Registro del evento del disparo por sobrecorriente, primera etapa primer

caso
358

Figura 5.10 Registro del evento del disparo por sobrecorriente, segundo etapa

5.3.4 Prueba a la lgica de falla de interruptor (ANSI 50BF)

Dado que la lgica de falla de interruptor opera por corriente de umbral, se procedi

a inyectar una corriente que provocara el disparo en el rel, pero la misma debe permanecer

con el fin de que la funcin detecte falla de interruptor. Ante esta situacin, se procedi a

cablear las seales de la primera etapa (redisparo al interruptor en falla, TRRETLn, no

utilizada actualmente en el ICE) y de la segunda etapa (disparo al bus de salida de la

diferencial de barra, TRBU). Estas seales se enviaron al OMICRON, de modo que se

registro los eventos del rel.


359

Figura 5.11 Disparo tripolar no ejecutado por falla interruptor, redisparo instantneo

(TRRETL) y disparo a la barra (TRBU)


360

En la Figura 5.11 se observa como al efectuarse un disparo al interruptor, se enva

un redisparo de manera inmediata (primera etapa de operacin, TRRTLn). Dado que la

corriente de falla persiste, se enva un segundo disparo (segunda etapa, TRBU), recordando

que esta seal sera la enviada al bus de salida de la diferencial de barras, aislando de este

modo todos los mdulos adyacentes a esta falla. Se detallan adems los tiempos de

redisparo (t1, primera etapa) y el de disparo a la barra (t2, segunda etapa).

Para la Figura 5.12, se incluy un pequeo retardo al redisparo (t1 = 0.05 seg,

primera etapa), esto con el fin de comprobar que el tiempo de segunda etapa es

independiente de la primera etapa (diferente al ajuste del rel 7SA522). En dicha figura se

muestra cada tiempo ajustado en las diferentes etapas y se demuestra el arranque de cada

etapa independiente de la otra.

Se debe recordar que de acuerdo a lo estudiado en la seccin 3.9.1, el temporizador

de esta funcin inicia cuando s e detecta un disparo y no se detecta apertura de interruptor.

Esta ltima condicin se puede determinar por contactos auxiliares que determinan la

posicin del interruptor, as como por deteccin de corriente circulante33. La lgica de

disparo por falla de interruptor contempla tres etapas, la primera se basa en un redisparo al

interruptor en falla, la segunda en un disparo a la diferencial de barra y finalmente la ltima

consiste en un redisparo a la diferencial de barra (esta ltima no est habilitada en la

lgica). La primera no suele utilizarse en el SEN, debido a que es muy probable que el

interruptor no opere ante un redisparo a la bobina auxiliar. Esto suele suceder si falla el

33
La lgica entregada por ABB Suecia solo contempla la condicin de corriente circulante
361

mecanismo, los motores, tensiones de los resortes o el gas para extincin del arco. Como se

puede ver, la probabilidad de un redisparo no exitoso, es muy significante.

En la Figura 5.13 se muestra el registro del evento de acuerdo al reporte de la falla

segn el rel. En este reporte se observa cmo una vez ejecutado el primer disparo no

exitoso, se enva el disparo al bus de salida de la diferencial de barra, una vez transcurridos

los 200 mseg.

De acuerdo a lo presentado en la Figura 5.13, es importante destacar que de las tres

etapas, con que cuenta esta funcin, solo dos de las mismas estn habilitadas en la lgica y

que sus tiempos de operacin son independientes entre s. Dicha lgica cuenta adems con

la posibilidad de operar para esquemas de interruptor y medio, en cuyo caso se requiere

indicar la posicin de interruptor cerrado, para realizar el disparo de cada interruptor (uno

de barra y el compartido). Como caracterstica adicional, el rel cuenta con dos tiempos de

aceleracin (t2MPh y tCBAlam34). Con respecto al tiempo t2MPh, este debe ser menor al

tiempo de la segunda etapa (t2) y que podra utilizarse para detectar la operacin cuando la

falla se presenta en ms de un polo del interruptor.

34
No est contemplada en la lgica entregada por ABB Suecia la seal de entrada CBFLT por lo que este
tiempo tCBAlarm no puede ser utilizado
362

Figura 5.12 Disparo tripolar no ejecutado, redisparo con retardo y disparo a barra

por falla de interruptor


363

Figura 5.13 Registro del evento del disparo por falla en el interruptor

5.3.5 Prueba a la lgica de recierre de lnea (ANSI 79)

Para la lgica de recierre, se ajust una operacin monopolar35: ARMode = 1ph +

1*2ph y un tiempo de recierre a los 400 mseg (t1 1Ph). Para iniciar se realiz una prueba

para comprobar la funcionalidad del recierre monopolar (Figura 5.14) y el bloqueo de la

funcin por falla trifsica o bifsica (Figura 5.15). En la Figura 5.15 se observa como el

35
Actualmente el ICE solo realiza un recierre monopolar en lneas de alta tensin, sin embargo se est
estudiando la posibilidad de hacer recierres trifsicos con sincronismo en ciertos lugares
364

ciclo de recierre ni siquiera arranca, esto debido a que ante un disparo tripolar, el recierre

debe bloquearse, de acuerdo al ajuste programado en ARMode.

Posteriormente, en la Figura 5.16 se muestra como ante un recierre en falla, se enva

inmediatamente un disparo tripolar. De esta manera se comprueba el correcto

funcionamiento de la lgica, dado que ante un recierre en falla, es necesario un disparo

tripolar del interruptor. Se debe recordar que los segundos intentos de recierre estn

desactivados debido a que solo se permite un recierre en alta tensin para evitar

oscilaciones en los generadores.

Una vez comprobados las operaciones por diferentes tipos de fallas y recierres (en

falla y en operacin normal) se procedi a comprobar los tiempos de recuperacin

(tReclaim = 1 seg), de modo que se realiz una segunda falla, tanto dentro como fuera del

intervalo. En la Figura 5.17 se muestra como al producir una segunda falla dentro del

tiempo de recuperacin (ajustado en 1 seg), esta es entendida como continuacin de la

primera falla (no se restablecen los contadores de ciclo de recierre). Por su parte, la Figura

5.18 muestra que si una segunda falla ocurre finalizado este tiempo de restablecimiento, se

interpreta como un segundo evento (los contadores han sido restablecidos), de modo que un

nuevo ciclo de recierre es posible y en caso de que se cumplan las condiciones se lleva a

cabo.
365

Figura 5.14 Recierre ejecutado y exitoso debido a falla monofsica momentnea


366

Figura 5.15 Recierre no ejecutado, bloqueado debido a falla bifsica


367

Figura 5.16 Primer recierre monofsico, disparo tripolar por recierre en falla

En las Figuras 5.19 y 5.21, se muestran respectivamente los eventos registrados para

fallas monofsicas y fallas trifsicas. En estos registros se detalla cada uno de los eventos
368

del rel, de modo que se nota la ejecucin y la no ejecucin del cierre para una falla

monofsica o trifsica, respectivamente. Como comentario adicional, se pudo observar que

si la funcin de recierre se encuentra deshabilitada, no es necesario ajustar el tipo de

disparo, debido a que el rel dispara siempre tripolarmente aunque la falla sea monofsica o

bifsica. Esta lgica es una medida de proteccin adicional del rel, de modo que

contempla los desbalances provocados ante un disparo monopolar que no pueda ser

restablecido.
369

Figura 5.17 Primer recierre monofsico, segunda falla dentro del tiempo de

recuperacin, disparo tripolar por recierre en falla


370

Figura 5.18 Primer recierre monofsico, segunda falla fuera del tiempo de

recuperacin, se restablecen contadores


371

Figura 5.19 Registro del recierre monopolar


372

Figura 5.20 Seales lgicas del recierre monopolar

Las Figuras 5.19 y 5.20 evidencian la operacin del rel, de modo que ante fallas

monofsicas, el recierre es permitido y ejecutado. El registro del evento presentado en la

Figura 5.19 muestra la ejecucin correcta de la seal de recierre, de modo que se ve

complementada con las seales binarias que aparecen en la Figura 5.20. En esta figura se

observan los pulsos de las seales, se puede comprobar cmo una vez ejecutado el disparo

(TRP1 TRIPL1) arranca el progreso de recierre (AR01 INPROGR), de modo que si al

finalizar este tiempo no hay un nuevo disparo de otra fase, se ejecuta un recierre

monopolar, restableciendo el sistema de manera casi inmediata, evitando as desbalances en

el sistema. Se debe recordar, que en caso de no ejecutarse el recierre monopolar (por

prdida de la seal, por ejemplo) se enviar un disparo a los dems polos.


373

Figura 5.21 Registro de la falla tripolar, recierre bloqueado

Figura 5.22 Seales lgicas de la falla tripolar, recierre bloqueado


374

En cuanto a las fallas trifsicas, es de esperar que no se ejecute el recierre, dado que

estos no son permitidos. En la Figura 5.21 es rescatable observar que a pesar del arranque

de la funcin, el comando de recierre no es ejecutado, adems en la Figura 5.22 se observa

en arranque de la funcin de recierre (AR1 INPROGR), sin embargo, es posible concluir

que el recierre no es ejecutado, esto debido a que se observa que los cuatrocientos

milisegundos (400 mseg) han sido consumidos sin la ejecucin de la seal de recierre. Se

debe mencionar que la seal de recierre en progreso, se despeja cuando el interruptor se

cierra, ya sea por recierre o bien por cierre manual.

5.3.6 Prueba a la lgica de cierre en falla (ANSI 50HS)

Para comprobar el correcto funcionamiento de la funcin cierre en falla, se

realizarn tres sets de pruebas, con los cuales se comprobarn, tiempos de operacin,

criterios de deteccin de lnea muerta as como umbrales de activacin. El primes set de

pruebas se hizo para demostrar los tiempos de operacin de dicha lgica. Para iniciar se

procedi a demostrar que el tiempo de retardo del disparo (tDuration) es el tiempo que la

funcin cierre en falla espera para activar la salida de disparo. Dado que esta funcin debe

disparar de manera inmediata, se recomienda ajustar en cero segundos. Para este tiempo se

realizaron dos pruebas para verificar que al cerrar la lnea en falla, el disparo se retardaba

de acuerdo a lo ajustado en tDuration. En la Figura 5.23 se observa la primera prueba que

consiste en disparo instantneo (tDuration=0 seg), mientras que la Figura 5.24 muestra el

disparo con cierto retardo (tDuration=0,2 seg). Para poder simular las condiciones
375

mostradas en las Figuras 5.25 y 5.26, se utiliz el simulador de interruptor del laboratorio y

el equipo de pruebas OMICRON, con el cual se simulo la seal de comando de cierre. La

prueba consisti en la activacin de dicho comando de cierre, el cual da inicio a una

condicin de carga nominal durante un pequeo tiempo (0,3 seg). Transcurrido este estado,

se inyect una falla con una tensin por debajo del umbral mnimo ajustado (UPh<) y una

corriente por encima del umbral mnimo ajustado (IPh<). Con estas condiciones se logra

simular un cierre en falla. Vale la pena mencionar que estos umbrales de tensin y

corriente dependen de las caractersticas de cortocircuito de a lnea, as como de la rigidez

de barra

En la Figura 5.23 se observa como el pulso de comando de cierre manual

permanece activo durante un perodo muy corto, pero suficiente para energizar la bobina de

los contactores del simulador de interruptor. Una vez finalizado este primer estado, el

OMICRON arranca el segundo estado, el cual consiste en una condicin de baja carga.

Posteriormente se inyect una corriente de falla y para comprobar el tiempo de retardo de la

seal de disparo por cierre en falla con respecto al tercer estado. Para comprobar el retardo

de disparo, se debe referenciar el disparo al arranque del tercer estado, de modo que se

observa que el caso de la Figura 5.23 este disparo es instantneo.

Para la Figura 5.24, se simul de manera similar los tiempos de operacin de cada

estado en el OMICRON, a diferencia de que en esta ocasin se aument el ajuste de retardo

al disparo (tDuration = 0.2 seg).

Posteriormente se realiz otra prueba que comprueba el tiempo de activacin de la

funcin SOTF (tiempo en el que permanecer la funcin activada, tSOTF = 0.5 seg). Para
376

ello se realiz una prueba que consisti en inyectar una falla dentro del tiempo de operacin

de la funcin cierre en falla e inyectar la misma falla, pero una vez transcurrido dicho

tiempo de cierre en falla.

Para comprobar que la operacin de la funcin cierre en falla, esta correcta, se

puede observar la Figura 5.25, en la cual se nota como para una falla dentro del intervalo

del tiempo tSOTF, la funcin realiza disparo. Del mismo modo, si la falla cae fuera del

rango establecido, dicho seal de disparo no ser enviada por la funcin SOTF (ser falla

detectada por otra funcin de proteccin del REL 670). En la Figura 5.26 se puede

observar, que transcurrido dicho tiempo de activacin de la funcin (tSOTF = 0.5 seg) y la

funcin no detecta falla, no se enva disparo por SOTF, y no es posible un disparo por

cierre en falla, ya que el tiempo en el cual dicha funcin puede operar, ya ha transcurrido.

Un segundo set de pruebas se hizo a las condiciones de arranque de la funcin cierre

en falla. Para comprobar la lgica de deteccin de lnea muerta, se debe activar el ajuste

AutoInit, as como seleccionar un modo de operacin (UILevel, Impedance, o

UILevel&Imp). Se debe cumplir con estos umbrales para poder detectar lnea muerta y

permanecer en dicho estado por un tiempo no menor a tDLD, ajustado en un segundo

(tDLD = 1 seg). En la Figura 5.27, se muestra la operacin del disparo por cierre en falla y

por deteccin de umbral de lnea muerta. Por otro lado, la Figura 5.28 se muestra la misma

falla, a diferencia que en esta ocasin la condicin de lnea muerta simulado, no

permanecer la totalidad del tiempo tDLD. Se observa entonces, que la funcin no arranca,
377

comprobando as que la deteccin de lnea muerta deber permanecer por un tiempo mayor

a tDLD para cumplir con el autoarranque del disparo por cierre en falla36.

Con las pruebas realizadas, se han comprobado que los tiempos de ajuste del bloque

de cierre en falla son de gran utilidad y a su vez son de suma importancia su

parametrizacin. Estos tiempos son ajustes que no posee la 7SA522, por lo que son de gran

importancia y ha sido demostrada la funcionalidad de cada tiempo.

Para comprobar los umbrales de deteccin de lnea muerta, se procedi a inyectar

las mismas condiciones mostradas en la Figura 5.27, a diferencia que en esta prueba en el

segundo estado, se ajust una condicin de tensin de 41 Vsec (valor superior a los 40, 5

Vsec ajustados en UPh<). Dicho cambio, afecta las condiciones de deteccin de lnea muerta

que si se cumplan en la prueba registrada en la Figura 5.27.

En la Figura 5.29, se observa que el nivel de umbral de tensin se encuentra por

encima del valor ajustado, por lo que la deteccin de lnea muerta no se realiza y la funcin

SOTF no arranca. Se simul tambin para el nivel de umbral de corriente, obteniendo

resultados idnticos. Se logr demostrar, que la nica forma de producir el arranque de la

funcin cierre en falla por niveles de umbral, se llevar a cabo si y solo si la funcin detecta

que la tensin es inferior a UPh< (umbral de tensin para deteccin de lnea muerta) y que

la corriente sea menor que el ajuste IPh< (umbral de corriente para deteccin de lnea

muerta).

36
Este tiempo no es necesario si se utiliza contactos de posicin de interruptor para detectar cierre de lnea,
tal como se aprecia en la Figura 3.28 y se describe en la seccin 3.2.5.
378

Vale la pena destacar que una vez arranca la funcin cierre en falla, se utilizan los

mismos ajustes para provocar el disparo, solamente que para el misma, es necesario que la

corriente sea mayor a IPh< la tensin sea inferior a UPh<. Es decir, una vez detectada lnea

muerta por condiciones de tensin y corriente, si existe un incremento en tensin, se detecta

cierre de lnea, en tanto que si se detecta un incremento en corriente sin haber aumentado la

tensin, se produce el disparo.

En la Figura 5.29 se logra comprobar que ante una condicin en los niveles de umbral

inferiores a los ajustados, si es posible la operacin de la funcin SOTF. Para la Figura 5.31

se demuestra que si no se cumple alguna de las condiciones para lnea muerta se debe

esperar la actuacin de otra funcin del REL 670, en este caso es de esperar que el disparo

sea enviado por la funcin de sobrecorriente.


379

Figura 5.23 Prueba para el tiempo de disparo instantneo de la funcin SOTF


380

Figura 5.24 Prueba para el tiempo de disparo con retardo de 0,2 seg de la funcin

SOTF
381

Figura 5.25 Prueba para falla presente dentro de tSOTF, disparo por SOTF
382

Figura 5.26 Prueba para falla presente fuera de tSOTF, disparo de otras funcin
383

Figura 5.27 Prueba para el tiempo de deteccin de lnea muerta tDLD, acta SOTF

(tiempo de lnea abierta > tDLD)


384

Figura 5.28 Prueba para el tiempo de deteccin de lnea muerta tDLD, no acta SOTF

(tiempo de lnea abierta < tDLD)


385

Figura 5.29 Prueba para el nivel de umbral de deteccin de lnea muerta, no acta

SOTF
386

En la Figura 5.29, se debe notar la diferencia con respecto a la Figura 5.27, dado

que los niveles de tensin y corriente en los estados 2 y 3 de las mismas, son las variaciones

que determinan la operacin de la funcin cierre en falla. Como se explic anteriormente, si

la tensin sobrepasa el nivel de umbral mnimo, la funcin no hace disparo.

Una vez realizada todas las pruebas a los tiempos y deteccin de lnea muerta, se

realiz un disparo por SOTF, con el fin de observar el registro del evento. La Figura 5.30,

muestra los tiempos de operacin y la activacin de salida de acuerdo a la lgica

combinacional del rel.

Figura 5.30 Registro del cierre en falla, disparo por SOTF

Tal y como se explic en el apartado 2.3.2, esta funcin es de suma importancia

para cuando los sistemas de enclavamientos fallan o bien cuando se pierde la coordinacin

con el centro de control. De manera que si el interruptor se cierra en falla (caso especfico
387

de cuchilla de puesta a tierra), o bien que en el momento de cerrar el interruptor se presente

una falla en la lnea, se enva disparo tripolar y se bloquea el recierre en caso de ajustar

dicha operacin

5.3.7 Prueba a la lgica de impedancia (ANSI 21) y teleproteccin

(ANSI 85)

Siendo la lgica de impedancia (ANSI 21) la ms importante, las pruebas realizadas

sern de gran importancia para la determinacin del correcto operar del equipo. La funcin

de impedancia posee cinco zonas de operacin (tres hacia adelante, una no direccional y

una hacia atrs) el ajuste de las zonas se observa en las Figuras 5.2 y 5.437.

Las anteriores figuras muestran nicamente las primeras tres zonas de operacin,

tanto para lazos monofsicos como para bifsicos, respectivamente. Las pruebas realizadas

en el laboratorio se basan principalmente en la comprobacin de la seleccin del lazo en

falla y su direccionalidad, los tiempos de operacin as como la delimitacin de los

polgonos de las zonas y la funcin de teleproteccin.

A continuacin se presentan las pruebas que demuestran el correcto funcionamiento

de dicha lgica, en las cuales se detallan los puntos lmites de operacin de las zonas de

impedancia, para lazos de falla monofsicos y bifsicos. Cabe aclarar que las pruebas

realizadas para esta lgica, se llevaron a cabo con la herramienta Advanced Distance del

37
Polgonos del REL 670, reflejados al secundario para simplificar la comparacin de estos con los
respectivos polgonos de SIEMENS
388

OMICRON. La respuesta de dicha herramienta es utilizada para comprobar los resultados.

Se har uso de algunos registros del rel, esto para mostrar la secuencia de un evento que

incluye: funciones que arrancan, disparos, posicin de interruptor, tiempos de operacin,

entre otras.

Selector de fase

Se debe recordar que la lgica de operacin de la funcin de impedancia, utiliza tres

bloques, el selector de direccionalidad (ZDRDIR, ZD01), selector de fase (FDPSPDIS_21,

PHS1) y las diferentes zonas de medicin (ZMQPDIS_21, ZM). Juntos, estos tres bloques

se complementan y llevan a cabo dicha funcin.

Considerando el bloque de selector de fase, de acuerdo a lo explicado en la seccin

4.2.2, se deben ajustar las reactancias de secuencia positiva y cero (X1 y X0), as como las

resistencias de falla entre fases y a tierra (RFPP y RFPE), de manera que su polgono sea

ms grande que el polgono de las zonas (PHS MAYOR en la Figura 5.31).

De acuerdo a las ecuaciones (4.2-1) hasta la (4.2-4) los valores ajustados se variaron

de una zona a otra (PHS MAYOR y PHS MENOR en la Figura 5.31), de manera que se

realizaron dos diferentes puntos de falla.

Estos puntos de falla, se llevaron a cabo con el objetivo de evaluar la operacin del

rel ante posibles errores de ajuste del bloque selector de fase y as demostrar la

importancia del correcto ajuste del mismo.

Inicialmente, se ajusto un polgono mucho mayor (PHS MAYOR) a las zonas de

operacin del rel, con lo cual se obtiene un correcto funcionamiento de la lgica de


389

impedancia. Lo anterior debido a que ante una falla hacia adelante, en cierto lazo, la lgica

del rel determina arranque de operacin con seleccin del lazo en falla y la direccionalidad

respectiva, la cual ha sido determinada por el bloque selector de direccionalidad.

En la Figura 5.32, se muestra el arranque de los lazos en falla para el Punto 1 de

la Figura 5.31, lo anterior para cuando el selector de fase es mayor que las zonas de

medicin (PHS MAYOR). En la Figura 5.34, se muestra el registro de falla del mismo

punto de falla, con la diferencia de que en esta segunda falla, se ajusto el selector de fase

mucho menor a las zonas de operacin (PHS MENOR). De la comparacin de estas dos

figuras, se observa como la incorrecta parametrizacin del selector de fase, provoca un

disparo de cuarta zona, cuando claramente la falla era en primera.

En las Figuras 5.33, se muestra el arranque de los lazos en falla para el Punto 2 de

la Figura 5.31, lo anterior para cuando el selector de fase es mayor que las zonas de

medicin (PHS MAYOR). En la Figura 5.35, se muestra el registro de eventos del mismo

punto de falla, con la diferencia de que en esta segunda prueba, se ajusto el selector de fase

mucho menor a las zonas de operacin (PHS MENOR). De la comparacin de estas dos

figuras, se observa como la parametrizacin del bloque selector de fase no afecta el operar

de las zonas no direccionales.

Es importante que en las Figuras 5.33, 5.34 y 5.35, no se indica la direccionalidad,

dado que actualmente la lgica del bloque funcional BnRBDR no posee conexin de la

indicacin de arranque del selector de fase con direccin hacia atrs, o bien no direccional.

Sin embargo, en la Figura 5.33, se observa el arranque de la quinta zona (ajustada hacia

atrs), con lo cual se demuestra la posicin del Punto 2 en zona inversa.


390

Como complemento a la idea anterior, es necesario observar como al ajustar

errneamente el selector de fase, todas las zonas direccionales son deshabilitadas, por lo

que la nica zona en operacin, sera la zona no direccional ajusta en la lgica de

impedancia.

Figura 5.31 Caractersticas ajustadas para la prueba del selector de fase


391

Figura 5.32 Registro del disparo con seleccin de fase (PHS MAYOR) para el punto 1
392

Figura 5.33 Registro del disparo con seleccin de fase (PHS MAYOR) para el punto 2

Figura 5.34 Registro del disparo sin seleccin de fase (PHS MENOR) para el punto 1
393

Figura 5.35 Registro del disparo sin seleccin de fase (PHS MENOR) para el punto 2

Fallas monofsicas al REL 670

En la herramienta Advanced Distance se realizaron diferentes pruebas de operacin

de las zonas de medicin de cada lazo de impedancia, de modo que se inici con fallas

puramente resistivas, posteriormente fallas inductivas, finalizando con fallas mixtas

(caracterstica de la lnea). En las Figura 5.36 se muestra los resultados que detallan la

operacin detectada por el OMICRON en cuanto a la seal de disparo del rel ante varios

puntos que delimitan la operacin de las zonas. En la Figura 5.36, se observa una serie de

puntos, los cuales indican la posicin de la falla en el plano de impedancias. Es importante

mencionar que el polgono de fallas utilizado por el equipo de pruebas OMICRON,

corresponde al polgono del rel de distancia 7SA511 (actual proteccin de la lnea Colima
394

La Caja). Con este polgono se generan las fallas y se utiliza como referencia para que el

equipo de pruebas compruebe los ajustes del rel REL 670.

En la Figura 5.36, se observa que existen tres puntos marcados como incorrectos. Se

debe recordar que el rel posee tres zonas hacia adelante y una no direccional (Z4), esta

ltima opera con un retardo de tiempo de tres punto cinco segundos (3,5 seg)38. Con la

Figura 5.36, quedan demostrados los bordes de operacin de las zonas de impedancia (Z1,

Z2, Z3, Z4) de los lazos monofsicos. No se efectuaron pruebas de disparo por quinta zona,

ya que al ser la cuarta zona no direccional, la misma se adelanta a la operacin de la quinta

zona (tiempo ajustado en 4 seg). Las pruebas de activacin de dicha zona se pudieron

comprobar en la Figura 5.33, en la cual se observ el arranque de la quinta zona ante una

falla en zona inversa.

38
Dado que la cuarta zona no aparece en el polgono de pruebas, el equipo la reconoce como incorrecta, sin
embargo se puede comprobar que si disparo ocurre de forma correcta a los 3,5 seg
395

Figura 5.36 Diferentes tipos de fallas para los lazos monofsicos en el REL 670
396

Comprobacin de la inclinacin en los bordes verticales de los lazos monofsicos

Una vez determinada la operacin en los bordes del polgono y en la caracterstica

de la lnea, se procedi a estudiar la inclinacin de los bordes verticales descritos en la

teora del REL 670. De acuerdo a la Figura 5.2, se debe recordar que dichos bordes difiere

en ambos rels. Al realizar pruebas, se pudo determinar que esta inclinacin no se cumple

en la prctico, por el contrario, se demuestra en la Figura 5.37 que dicha inclinacin es

hacia dentro del polgono. La Figura 5.38 muestra en detalle los puntos observados en la

Figura 5.37.

Figura 5.37 Comprobacin de caracterstica de inclinacin hacia adentro e incorrecta

inclinacin descrita por la teora en los lazos monofsicos


397

Figura 5.38 Detalle de la Figura 5.37 para comprobar la inclinacin del borde vertical

en los lazos monofsicos para la segunda zona

De acuerdo a la Figura 5.38 se puede determinar que la inclinacin de dicha curva

es de aproximadamente siete punto dos grados (7,2) con respecto a la vertical en sentido

antihorario para la segunda zona. Esta caracterstica contradice la teora, ya que la misma
398

define una inclinacin hacia afuera, paralela a la caracterstica a la lnea. La prueba de la

Figura 5.37 se realiz para el lazo monofsico de segunda zona. Posteriormente se

realizaron pruebas para los lazos monofsicos pero en primera zona, as como para lazos

bifsicos (primera y segunda zona).

La Figura 5.39 muestra el detalle del error de inclinacin para lazos monofsicos en

primera zona, en la cual se puede observar que en este caso la inclinacin es de

aproximadamente catorce grados (14) con respecto a la vertical en sentido antihorario.

Figura 5.39 Detalle para comprobar la inclinacin del borde vertical en los lazos

monofsicos para la primera zona


399

Una vez realizadas las pruebas con el OMICRON, se procedi a observar la lista de

eventos para fallas en las principales tres zonas de operacin. En estas tres figuras (Figura

5.40, 5.41 y 5.42) se observa como ante fallas en cada zona, la lista de eventos varia de una

a otra. Como peculiaridad, y que se ha mencionado anteriormente, se observa que el rel

enva seal de teleproteccin una vez que la falla es detectada en segunda zona (zona de

sobrealcance del REL 670), por lo que es de esperar que la Figura 5.40 no registre la seal

de teleproteccin. En la Figura 5.41 y 5.42 se observa como si se produce dicha seal,

acompaada de indicaciones que definen el arranque de las zonas, direccionalidad, disparo

de la zona, tiempo ajustado para el disparo, as como la operacin del bloque de disparo

SMPPTRC_94 (TRP, ver seccin 3.7.2).

Figura 5.40 Registro del evento para falla monofsica en tercera zona en el REL 670
400

Figura 5.41 Registro del evento para falla monofsica en segunda zona en el REL 670

Figura 5.42 Registro del evento para falla monofsica en primera zona en el REL 670
401

En la Figura 5.41, se debe observar que la diferencia de tiempo desde el arranque de

la seal ZM02 START correspondiente al arranque de la segunda zona y la seal ZM02

TRIP correspondiente al disparo, es exactamente 400 mseg, es decir no existe retardo por

procesamiento.

Fallas bifsicas al REL 670

Para las fallas entre fases (bifsicas y/o trisicas), se realiz la misma secuencia

explicada para las fallas monofsicas, de modo que se realizaron fallas resistivas e

inductivas, finalizando con fallas mixtas (caracterstica de la lnea).En la Figura 5.43, se

observa las diferentes respuestas del rel ante fallas bifsicas y ante diferentes zonas de

medicin.

Esta figura detalla el tiempo de respuesta del rel, ante cada punto de falla realizado,

as como la desviacin del tiempo (retardo de las seales debido a retardos elctricos de los

equipos).

Analizando las respuestas obtenidas para la prueba de las zonas de impedancia, se

pudo comprobar la correcta operacin de las mismas, esto debido a que el rel oper de

acuerdo a lo ajustado.

En la Figura 5.43, se observa que existen tres puntos marcados como incorrectos. Se

debe recordar que el rel posee tres zonas hacia adelante y una no direccional (Z4), esta
402

ltima opera con un retardo de tiempo de tres punto cinco segundos (3,5 seg)39. Con la

Figura 5.43, quedan demostrados los bordes de operacin de las zonas de impedancia (Z1,

Z2, Z3, Z4) de los lazos monofsicos. No se efectuaron pruebas de disparo por quinta zona,

ya que al ser la cuarta zona no direccional, la misma se adelanta a la operacin de la quinta

zona (tiempo ajustado en 4 seg).

39
Dado que la cuarta zona no aparece en el polgono de pruebas, el equipo la reconoce como incorrecta, sin
embargo se puede comprobar que si disparo ocurre de forma correcta a los 3,5 seg
403

Figura 5.43 Diferentes tipos de fallas para el lazo bifsico en el REL 670
404

Comprobacin de la inclinacin en los bordes de los lazos bifsicos

Finalizada la prueba de funcionalidad de las zonas, se procedi a verificar si los

lazos bifsicos cumplen con la caracterstica de inclinacin del polgono del REL 670

(similar a la prueba para lazos monofsicos mostradas en las Figuras 5.38 y 5.39).

La respuesta de dicha caracterstica se muestra en la Figura 5.44 y 5.45 y 5.46. En

las figuras anteriores se denota un comportamiento distinto en los lazos bifsicos, dado que

la caracterstica del polgono de estos lazos, nuevamente no cumple con la teora, pero vara

con respecto a lo determinado anteriormente para los lazos monofsicos.

Figura 5.44 Comprobacin de caracterstica vertical e incorrecta inclinacin descrita

por la teora en los lazos bifsicos


405

Como se observa en la Figura 5.44 la caracterstica de inclinacin no se encuentra

en los lazos bifsicos. A pesar que esto no es congruente con la teora, no es tan crtico

como en las pruebas anteriores (Figura 5.37), ya que hay verticalidad del borde, lo cual se

asemeja al polgono del rel SIEMENS 7SA511 utilizado como referencia.

Figura 5.45 Detalle de la Figura 5.44 para comprobar la verticalidad del borde en los

lazos bifsicos para la segunda zona


406

Figura 5.46 Detalle para comprobar la verticalidad del borde en los lazos bifsicos

para la primera zona

Teleproteccin, POTT

Para comprobar la funcionalidad de la lgica de teleproteccin (ANSI 85), se

realizaron dos sets de pruebas. El primer set de pruebas, consiste en determinar que

nicamente ante el arranque de la zona de sobrealcance (Z2), se enva seal de

teleproteccin al extremo opuesto. Para ello se hizo uso de figuras anteriores, tal y como lo

son las Figuras 5.33 y 5.40, en las cuales se inyectaron fallas en zona inversa y en tercera

zona, respectivamente. Como bien se observ en estos eventos no se produjo envo de la


407

seal de teleproteccin. La comprobacin del envo de la seal de teleproteccin ante el

arranque de la segunda zona (Z2), se puede observar en la Figura 5.48. El segundo set de

pruebas, consiste en comprobar que para un disparo por teleproteccin, utilizando el

esquema de sobrealcance (POTT), se deben cumplir las condiciones descritas en la seccin

3.3.3 para el esquema en uso. Para realizar esto ltimo, se inyecto en dos ocasiones una

falla en el borde de la primera zona (zona de sobrealcance del la primera zona), de modo

que si no hubiese recepcin de la seal de teleproteccin (ZC1P CR), el rel debera esperar

que opere el tiempo de segunda zona.

Figura 5.47 Disparo por operacin de la segunda zona, sin seal recibida de

teleproteccin
408

En la Figura 5.47 se observa como en caso de que la seal de teleproteccin no es

recibida, el disparo debe ser retardado durante un tiempo de 400 ms (tiempo de segunda

zona). En la Figura 5.48 se muestra el registro del evento anterior (disparo por segunda

zona, Figura 5.47), en el cual se observa como efectivamente el disparo se debe a la

operacin de la segunda zona.

Figura 5.48 Registro del disparo por operacin de la segunda zona, sin teleproteccin
409

Figura 5.49 Disparo por operacin de la teleproteccin

De acuerdo a lo observado en la Figura 5.49, el disparo parece ser errneo, sin

embargo se debe aclarar que este es correcto debido a que se trata de un disparo por

teleproteccin, o sea, este disparo debe ser inmediato (siempre y cuando se cumplan las

dems condiciones estudiadas en la seccin 3.3.3 para cada esquema de teleproteccin). En

la Figura 5.50 se muestra el registro del evento, en el cual se aclara la operacin del disparo

por teleproteccin. Se debe observar cmo se enva y recibe seal de teleproteccin, por lo

que el rel al observar una falla en segunda zona, y recibir seal del extremo opuesto,
410

enva disparo por teleproteccin. Para efectos de pruebas de laboratorio, la seal del

extremo opuesto (ZC1P CR) se simulo mediante un pulso generado desde el OMICRON.

Figura 5.50 Registro del disparo por operacin de la teleproteccin

5.3.8 Prueba final para la puesta en marcha: Anlisis comparativo del

rel ante una falla real

Para realizar una prueba que pudiese ser comparada con un evento real de operacin

del sistema, se reprodujo una falla en la lnea Colima La Caja. La falla ocurri el 27 de

noviembre del 2007 en dicha lnea y fue registrada por el rel SIEMENS 7SA511 instalado
411

en dicho mdulo, el cual provoc disparo. En las Figuras 5.51 se muestra el registro

oscilogrfico real de dicha falla.

La prueba comparativa, consisti en retomar el registro anterior e importarlo en el

equipo de pruebas OMICRON. Dicho equipo tiene capacidad de reproducir el evento con

una precisin adecuada para este tipo de anlisis. Una vez importada, se reprodujo la falla y

se le inyect la falla al rel ABB REL 670. La Figura 5.52 muestra la oscilografa real vista

por el REL 670. Vale la pena mencionar que la falla se repiti en varias ocasiones,

obteniendo un comportamiento estable del rel ABB REL 670.

Para iniciar el anlisis, se deben observar las Figuras 5.53 y 5.54 que muestran los

registros del evento en ambos rels. A partir de dichos registros y las oscilografas de

ambos rels, se determinaron las siguientes comparaciones:

Nmero uno: la forma en que son registrados los eventos en el rel SIEMENS 7SA511, se

podra decir que en todos los rels SIEMENS, muestran una secuencia temporal relativa al

momento en que se detecta la falla, iniciando el primer evento en el instante de tiempo de

cero milisegundos (0 mseg). Este formato agiliza el anlisis de los eventos, dado que al

tener esta referencia se comprueba todos los tiempos de ejecucin y retardo de las

funciones del rel. Por su parte el rel ABB REL 670, etiqueta todos los eventos con

formato de tiempo universal y adems no indica el instante en que inicia la deteccin del

evento, ya que como se observa en la Figura 5.54, el registro inicia con la seal PHS1

STFwL1, la cual corresponde a la seleccin de fase, la cual est ajustada por fuera de una

zona de falla. Por lo tanto para el instante de tiempo cero, se consider el arranque de la

cuarta zona, con base a esta estampa de tiempo se hace todo el anlisis secuencial, lo que
412

hace necesario cada uno de los tiempos por medio de restas a partir de dichas referencias.

Se puede observar que el anlisis temporal se torna ms complicado.

Nmero dos: la informacin registrada por el rel ABB REL 670 est contemplado en un

nico reporte el cual incluye: datos del mdulo, localizacin de falla, valores de falla en

amplitud y fase, listado de activacin y desactivacin de todas seales binarias, registro

oscilogrfico, registros fasoriales, diagramas de activacin y desactivacin de las seales

binarias, y finalmente el listado de eventos (esta ltima parte es la mostrada en la Figura

5.54). Es importante mencionar, todos los diagramas son totalmente estticos y puede

generarse en un documento de formato portable (pdf). Adicionalmente, el software PCM

600 posee la herramienta WinEve, la cual permite el anlisis dinmico del registro

oscilogrfico, as como el diagrama temporal de las seales binarias (ver Apndice A.2).

Por su parte, los rels SIEMENS de la cuarta versin registran de forma independiente los

eventos y las oscilografas, con la opcin exportarse en un documento de formato portable

(pdf) y su anlisis es dinmico. Ambos rels poseen la opcin de exportar la oscilografa en

CONTRADE.

Nmero tres: el rel SIEMENS, posee el inconveniente que en el registro del evento, no

muestra el arranque de las zonas de operacin (ver Figura 5.53), teniendo que deducirse

esta a partir del tiempo de disparo. Por su parte el rel ABB REL 670, muestra en el

registro del evento, el arranque de cada funcin, as como las seales parametrizadas en los

bloques funcionales DnRBDR que fueron activadas. De esta forma, se pueden parametrizar

las seales de arranque por zona. Al tener acceso a la lgica de operacin, se puede

seleccionar cualquier seal generada durante el procesamiento del rel y utilizarla en


413

cualquier nivel, incluyendo salidas binarias, eventos e incluso relacionarla a cualquier otra

funcin. Para este caso particular, se encuentra parametrizados las seales de arranque de

las zonas.

Nmero cuatro: el rel ABB REL 670, se comprueba que la existencia de un disparo

trifsico debido a la activacin simultnea de las tres seales de disparo monofsicas

(TRP1 TRIPL1, TRP1 TRIPL2, TRP1 TRIPL3). Por su parte el rel SIEMENS tiene una

seal exclusiva para la indicacin de disparo tripolar.

Nmero cinco: debido a que el rel ABB REL 670 procesa direccionalidad, seleccin de

fase y arranque de la zona por el traslape de distintos planos, la deteccin del arranque de

una zona, ya contempla toda esta informacin de manera simultneo. Esto se puede

comprobar observando que la seal PHS1 STFwL1 indica el lazo en falla con su

correspondiente direccionalidad. Por su parte, el rel SIEMENS detecta el lazo en falla por

medio de una serie de condiciones basadas en ecuaciones, una vez detectado el lazo,

procede a determinar la zona con los valores de medicin del mismo. Esto implica un

retardo de procesamiento entre la deteccin del lazo y la determinacin de la

direccionalidad. Tal y como se observa en la Figura 5.53.

Nmero seis: para este caso particular, se puede observar como el envi de la seal de

teleproteccin se da a los cuatro milisegundos (4 mseg) del tiempo de referencia, en tanto

que el rel SIEMENS efectu dicho envi a los veintisiete milisegundos (27 mseg).

Nmero siete: el reporte de evento del rel SIEMENS 7SA511 si muestra los valores de

reactancia y resistencia del primario y secundario, los cuales no aparecen en el reporte ABB

REL 670.
414

Figura 5.51 Oscilografa de la falla real en el rel SIEMENS 7SA511


415

Figura 5.52 Oscilografa de la reproduccin de la falla en el REL 670


416

Figura 5.53 Registro de la falla real en el 7SA511


417

Figura 5.54 Porcin del reporte del rel ABB REL 670 correspondiente a la

reproduccin de la falla real

Algunas otras de lo registrado en el reporte generado con el software PCM 600 se

muestran a continuacin.
418

Figura 5.55 Localizacin de fallas del rel ABB REL 670 a partir del reporte

5.4 Implementacin y montaje del rel ABB REL 670 en la lnea

Colima La Caja

Como se ha mencionado a lo largo del este documento, uno de los ltimos objetivos

del proyecto es la implementacin del rel en la subestacin Colima, especficamente en el

mdulo de La Caja. Dentro de los ajustes generales (seales binarias y analgicas) que se

implementarn en el REL 670, se pueden destacar los mostrados en la Tabla 5.1 y en la

Tabla 5.2, en las cuales se detallan las seales binarias de entrada y salida a cablear en el

REL 670. En la Tabla 5.3 se muestra tambin la asignacin de los LEDs de la interface

hombre mquina.
419

Tabla 5.1 Seales binarias de entrada para el REL 670 a implementar

Binaria de
Nombre en la lgica e indicacin
entrada
CB CLOSED, entrada que indica la posicin de cerrado del interruptor de
1
potencia
MAN CLOSE, entrada que indica comando de cierre manual del interruptor,
2
es necesaria para activar la funcin SOTF
TCS OK L1, TCS OK L2, TCS OK L3, entrada que indica que el canal de
3
disparo se encuentra en operacin, no hay falla del canal de disparo
RESET LO, entrada que se debe activar fijamente debido a que es la que
4
habilita la operacin del interruptor posterior al disparo (Reset Lockout)
MCB PROT TRIP, entrada que en caso de ser activada enva el bloqueo a la
5 funcin de impedancia y desbloquea la sobrecorriente de emergencia
(disparo del trmico de potencial)
ZM CR, entrada que utilizada para teleproteccin, recibe la seal del
6
extremo opuesto
420

Tabla 5.2 Seales binarias de salida para el REL 670 a implementar

Binaria de
Nombre en la lgica e indicacin
salida
1 TRIP ANY PH, salida que indica disparo de cualquiera de las fases
2 TRIP L1, salida de disparo en la fase R
3 TRIP L2, salida de disparo en la fase S
4 TRIP L3, salida de disparo en la fase T
5 TRIP 3PH, salida que indica disparo tripolar
6 CLOSECB, salida utilizada para el recierre
TRBU, salida que se utiliza para el disparo de la proteccin de falla de
7
interruptor, se enva al bus de la diferencial de barra
ALARM ANY PH, salida que enva alarma por falla del canal de disparo
8
en cualquiera de las fases
9 CS, salida que enva seal de teleproteccin al extremo opuesto
421

Tabla 5.3 Seales de los LEDs en el interface hombre mquina

Nmero de LED Indicacin de la luz encendida


1 Posicin de interruptor cerrado
2 Disparo de la fase R
3 Disparo de la fase S
4 Disparo de la fase T
5 Disparo de las fases
6 Seal de teleproteccin enviada
7 Seal de teleproteccin recibida
8 Alarma por falla del canal de disparo
9 Disparo trmico de potencial
10 Disparo por primera zona
11 Disparo por segunda zona
12 Disparo por tercera zona
13 Disparo por cuarta zona
14 Disparo por quinta zona
15 Disparo por cierre en falla
422

Figura 5.56 REL 670 instalado en la subestacin Colima


CAPTULO 6: Conclusiones y recomendaciones

6.1 Conclusiones

1. La funcin de impedancia en el REL 670 est compuesta por tres bloques

funcionales; selector de direccionalidad, selector de fase y medicin de las zonas de

impedancia respectivas. Estos tres bloques operan de manera conjunta, de modo que

para obtener una correcta operacin de la funcin de impedancia, se deben hacer los

ajustes correctos en cada uno. En el bloque de direccionalidad se debe ajustar

nicamente los ngulos de direccionalidad (al ajustar el ngulo de direccionalidad

hacia adelante, quedan automticamente definidos la zona hacia atrs y la no

direccional). El bloque de seleccin de fase posee como ajustes las reactancias de

secuencia cero y positiva, as como las resistencias de falla (fase a fase y fase a

tierra) de los distintos polgonos que al traslaparse determinan el lazo o lazos en

falla. Dichos polgonos debern ser ms grandes que la zona de disparo con mayor

alcance (Z5) de manera que todas las zonas de disparo queden cubiertas. Finalmente

el bloque de zonas cuadrilateral, posee los polgonos de la zona protegida (Z1) y las

restantes zonas de respaldo remoto (Z2 a Z5). Por lo tanto SE CONCLUYE: para

una correcta operacin de la funcin de impedancia, todos los ajustes

correspondientes a los bloques: ZDRDIR (selector de direccionalidad),

FDPSPDIS_21 (selector de fase) y ZMQPDIS_21 (zonas de impedancia

cuadrilateral); deben estar correctamente parametrizados.

423
424

2. Anterior a la puesta en marcha de la proteccin de distancia ABB REL 670, todos

los rels de distancia utilizados por el Instituto Costarricense de Electricidad, eran

ajustados con valores de impedancia de fase. Con la incorporacin de la proteccin

de distancia ABB REL 670, se hizo necesario un anlisis de los ajustes de

impedancia en componentes de secuencia. Debido a lo anterior, el personal de

Coordinacin de Ajustes realiz un anlisis muy bsico para determinar dichos

parmetros. Al efectuar las pruebas de laboratorio, se hizo necesario efectuar una

serie de reajustes a los valores calculados en dicho anlisis, ya que el polgono

resultante no oper satisfactoriamente. Por lo tanto SE CONCLUYE: el personal

de Coordinacin y Ajustes debe realizar un estudio ms exhaustivo de la

determinacin de las componentes de secuencia, a partir de los estudios de

cortocircuito efectuados con el respectivo software de simulacin. En su defecto, se

debe determinar un mtodo rpido y simple para transformar las impedancias de

fase a impedancias de secuencia.

3. Dado que el rel ABB REL 670 trabaja con impedancias de secuencia, este requiere

de un conjunto de polgonos adicionales (ver Figuras 3.4 3.5 3.6) para poder

determinar el lazo en falla. Estos polgonos se generan con el bloque funcional

FDSPPDIS_21, lo cual hace necesario contar con un set de parmetros adicionales

que fueron analizados en la seccin 4.2.2. La secuencia de procesamiento en la

siguiente: el primer paso se realiza en el bloque ZDRDIR, el cual toma el plano

resistivo-reactivo y delimita por medio de dos rectas las porciones de


425

direccionalidad hacia adelante y/o hacia atrs. Como segundo paso, esta

informacin resultante es ingresada al bloque FDSPDIS_21, el cual delimita con un

conjunto de planos de fase, las porciones correspondientes a cada uno de los lazos

en falla, los cuales ya contaran con direccionalidad. Finalmente, un tercer paso es

efectuado por el bloque funcional ZMQPDIS_21, el cual con la informacin

resultante de los dos pasos anteriores y la superposicin de los planos

correspondientes a cada una de las zonas de arranque, da como producto final la

zona de disparo que incluira seleccin de fase y direccionalidad. Lo anteriormente

mencionado no ocurre en el rel SIEMENS 7SA522, ya que al contar el mismo con

las impedancias de fase, puede determinar el o los lazos en falla a partir de las

mediciones directas de dichas impedancias. Es decir, el rel SIEMENS 7SA522 no

necesita efectuar el segundo paso, por lo tanto no se requieren los ajustes

correspondientes al polgono de seleccin de fase, que si son necesarios en el rel

ABB REL 670. Con las pruebas efectuadas en la seccin 5.3.7 sobre la operacin

del bloque FDSPDIS_21, se logr demostrar como una mala seleccin de ajustes de

dichos parmetros influyen en forma directa en la determinacin de la zona en falla.

La Figura 5.34 logr demostrar el caso ms crtico en el cual una falla monofsica

de primera zona (de operacin instantnea) fue procesada por el rel como una falla

sin seleccin de fase en cuarta zona (correspondiente a un tiempo de 3.5 seg). Se

pudo demostrar como la mala seleccin de dichos ajustes, provocan que el rel no

pueda discriminar la fase en falla ni la determinacin correcta de la zona en falla.

Ante esto, se tienen dos efectos crticos: el primero, si los ajustes se realizan iguales
426

a Z1, todos los respaldos remotos se pierden, quedando nicamente operativa la

zona no direccional. El segundo, si los ajustes son menores a Z1 se perdera

adicionalmente la opcin de disparo monopolar y la capacidad de efectuar recierres.

Por lo tanto SE CONCLUYE: el rel ABB REL 670 cuenta con un set de ajustes

adicionales para la seleccin del lazo en falla, que no existen en el rel SIEMENS

7SA522. Se demostr como una mala seleccin de los mismos influye en la rapidez

de operacin, confiabilidad y selectividad de la proteccin.

4. De acuerdo a la teora, el polgono de impedancia del rel ABB REL 670, posee una

inclinacin en los bordes verticales que delimitan las zonas. Dicha inclinacin

corresponde al ngulo caracterstico de la lnea y se puede apreciar Figura 3.20. Al

efectuar las pruebas de laboratorio sobre los bordes que delimitan las zonas Z1 y

Z2, se deduce que dicha inclinacin no corresponde con lo descrito en la teora. Se

observa una inclinacin de los bordes verticales que definen los polgonos

monofsicos, en sentido antihorario en lugar de horario, con respecto al eje de

reactancia. Se observa claramente en la Figura 5.38 que el lmite vertical se inclina

hacia adentro de la zona y no hacia afuera. Se logra demostrar que hay una

inclinacin de 14 para la primera zona y 7 para la segunda zona, sin embargo no se

encontr una explicacin para justificar este comportamiento. Por lo tanto SE

CONCLUYE: las pruebas demuestran que para la definicin del polgono, hay una

discrepancia entre la teora y el comportamiento real del rel, en lo que se refiere al


427

ngulo de la inclinacin de los bordes verticales que delimitan las zonas

monofsicas.

5. Del anlisis de la lgica combinacional programada por el personal de ABB Suecia,

se observ que hay dos esquemas de teleproteccin que dependen de la deteccin de

zona inversa. El esquema POTT requiere que no haya arranque de zona inversa para

garantizar que la falla es hacia delante y est en la zona de sobrealcance, mientras

que el esquema de bloqueo, requiere detectar el arranque de la zona inversa para

transferir la seal de bloqueo al extremo opuesto. De acuerdo a la programacin, se

asume que la zona Z5 es esta zona inversa. Por lo tanto SE CONCLUYE: la zona

Z5 debe ser estrictamente programada con direccionalidad hacia atrs (zona

inversa), en caso contrario se tendra una mala operacin de los esquemas de

bloqueo y POTT.

6. Haciendo un anlisis comparativo de la funcin cierre en falla de los rels

SIEMENS 7SA522 y ABB REL 670, se logr determinar varias diferencias que

vale la pena considerar. La primera diferencia es que el rel ABB REL 670 cuenta

con un ajuste de tiempo (tDuration) que retarda la activacin del disparo, este ajuste

no se encuentra presente en el rel SIEMENS 7SA522, cuyo disparo es instantneo

sin opciones de ajuste. La segunda diferencia, es con respecto a las condiciones de

arranque. El rel SIEMENS 7SA522 cuenta con cuatro posibles condiciones de

arranque para dicha funcin, las cuales son: posicin de interruptor, umbral mnimo
428

de flujo de corriente, umbral mnimo de tensin y finalmente, deteccin de

comando de cierre manual. Al cumplirse una de estas condiciones se activa la seal

Line Closure, la cual arranca la funcin y permite su operacin durante el tiempo

que permanezca activa. Cada una de estas posibilidades cuenta con ajustes y

entradas completamente independientes. Comparando con el rel ABB REL 670,

este cuenta con dos posibilidades para el arranque. La primera es por medio de una

entrada binaria, que segn el manual debe ser conectada nicamente a la seal

comando de cierre manual. La segunda es por modo de autoarranque, el cual

consiste en la deteccin simultnea de las magnitudes de tensin y corriente por

debajo de los umbrales UPh< e IPh< durante un tiempo tDLD, necesario para

detectar la condicin de lnea muerta. De esta forma, una vez detectada la

condicin de lnea muerta, la funcin har el arranque tan pronto se pierda dicha

condicin. De lo anterior se deduce que el ajuste tDLD es necesario para evitar la

deteccin de lnea muerta durante un ciclo de recierre, y el eventual arranque de

la funcin cierre en falla en cada perodo de reposo del interruptor. Este tiempo

no es utilizado en el rel SIEMENS 7SA522, que como se explico anteriormente,

trabaja con la deteccin de la seal Line Closure. En este punto es importante

destacar que la lgica programada por ABB Suecia, contempl como seales

binarias de arranque no solamente el comando de cierre manual, sino adems las

seales posicin de interruptor cerrado y comando de recierre. De acuerdo a lo

explicado anteriormente, queda claro que estas dos seales estn errneamente

programadas, ya que activaran la funcin cada vez que el interruptor es cerrado


429

durante el ciclo de recierre. La tercera diferencia es en las condiciones de disparo

para la funcin en ambos rels. El rel 7SA522 utiliza un umbral adicional de

corriente exclusivo para el disparo, y que corresponde al ajuste 1130A Pole Open

Current Threshold. Por su parte el rel ABB REL 670 cuenta con tres posibles

modos de operacin que condicionan el disparo UILevel, Impedance y

UILevel&Imp. El modo UILevel, hace que el disparo dependa nicamente de

los umbrales UPh< e IPh<, que tambin son utilizados para el arranque de dicha

funcin, solo que en este caso el disparo se produce cuando la tensin est por

debajo y la corriente esta por arribe de los umbrales respectivos. El modo

Impedance condiciona su disparo nicamente a la activacin de la seal de

entrada ZACC (refirase a la nota de la Tabla 3.11). Finalmente el modo

UILevel&Imp es una combinacin de las anteriormente explicada. Como

comentario final, se logr determinar una nica similitud. El ajuste de tiempo

tSOTF en el REL 670 cumple la misma funcin que el ajuste de tiempo 1132A

Seal-in time after all closures en el 7SA522. Ambos ajustes determinan el tiempo

durante el cual la funcin cierre en falla permanece activa. Por lo tanto SE

CONCLUYE: en relacin a la funcin cierre en falla, el rel ABB REL 670

cuenta con ajustes adicionales que no estn contemplados en el rel SIEMENS

7SA522. Existen adems diferencias significativas en los modos de deteccin de

arranque y condiciones de disparo para ambos rels, siendo el rel ABB REL 670 el

ms complicado en la parametrizacin, dado que debe contemplar no solamente los


430

modos de operacin, sino que adems debe haber una concordancia entredichos

modos y la entrada programa en la entrada ZACC.

7. Se logr determinar que la lgica de operacin de la funcin cierre en falla posee

un tiempo de lnea muerta (tDLD). Este tiempo es necesario en el modo de

autoarranque para garantizar la deteccin de lnea muerta, una vez detectada lnea

muerta, la funcin arranca en el momento que se detecte la energizacin (ausencia

de condiciones de lnea muerta). Sin embargo, si se utiliza la entrada BC, no se

toma en cuenta ningn retardo, la cual provocara un arranque cada vez que se

detecte un flanco positivo en dicha entrada. Analizando la programacin hecha por

ABB Suecia, se observa la utilizacin de la seal de comando de recierre

(AR01_CLOSECB) como entrada BC. Tomando en cuenta que no hay retardo

cuando se utiliza esta entrada, es de esperar que la funcin cierre en falla arranque

en cada ciclo de recierre. De ser as y en caso de tener ajustado ms de un recierre,

cabe la posibilidad de que el ciclo de recierre sea detenido por un disparo de la

funcin cierre en falla (SOTF), lo cual provocara que no se ejecuten todos lo

recierres programados. Por lo tanto SE CONCLUYE: en caso de ser requerido ms

de un recierre en la lnea, la utilizacin de la seal AR01_CLOSECB tal y como

est programada en la funcin cierre en falla podra bloquear la ejecucin del

ciclo completo de recierres.


431

8. Luego de analizar las posibles combinaciones de las compuertas GT11 y GT12

utilizadas en la lgica de sincronizacin, se determinaron varias posibilidades de

ajustes que fueron explicadas en la Tabla 4.1 de la seccin 4.8.3. Tal y como se

observa en la tabla antes mencionada GT11 = Off y GT12 = On, produce que solo se

tome en cuenta la indicacin de interruptor abierto, en tanto que la indicacin de

interruptor cerrado permanece siempre activo. Lo anterior produce que se detecte

interruptor cerrado cuando el interruptor est cerrado, y media carrera cuando el

interruptor est abierto; es decir nunca se podra detectar interruptor abierto. Por lo

tanto SE CONCLUYE: existe un error en la programacin del grupo funcional

CB_AR que impide la ejecucin de la funcin cuando las compuertas GT11 esta

desactiva la GT12 esta activada.

9. Luego de analizar los grupos funcionales IMP_PROT e I_PROT, se observ que los

bloques funcionales correspondientes a la funcin de impedancia as como a la

funcin de sobrecorriente de falla a tierra de tiempo inverso, cuentan con una

entrada programada para el bloqueo/desbloqueo en ambos casos. Sabiendo que la

funcin de sobrecorriente acta como respaldo de emergencia, cuando la funcin de

impedancia no est en condiciones de operar (ante la prdida de potencial), era de

esperar que la primera sea habilitada ante la inhabilitacin de la segunda y

viceversa. Para lograr esta condicin, se utiliza la alarma prdida de potencial, de

tal forma que el bloqueo o desbloqueo de ambas funciones dependen inversamente

de dicha seal. Adems debe tomarse en cuenta que la indicacin disparo trmico
432

de potencial utilizada por las protecciones de distancia del Instituto Costarricense

de Electricidad, proviene de un contacto normalmente cerrado, por lo que es

necesario adems, que dicha seal de alarma se active ante la ausencia de voltaje en

la entrada binaria. Ninguna de las condiciones anteriormente mencionadas se

cumple en la lgica programada por ABB Suecia, en primer lugar porque ambas

funciones estn activas o desactivas al mismo tiempo (no son complementarias) y

en segundo lugar, porque la alarma de prdida de potencial se activa con presencia

de voltaje en la entrada binaria. Por lo tanto SE CONCLUYE: la programacin

entregada por ABB Suecia no permite que la funcin de sobrecorriente trabaje como

respaldo de la funcin de impedancia ante la prdida de potencial, ni contempla el

uso de contactos normalmente cerrados para la activacin de la alarma prdida de

potencial, tal y como lo requiere el Instituto Costarricense de Electricidad.

10. Una vez analizado el grupo funcional CB_BF, se logra determinar que no se est

haciendo uso de las seales binarias de posicin de interruptor, como criterio para la

indicacin de interruptor cerrado. La lgica contempla nicamente el criterio de

corriente para posicin de interruptor, aunque este no sea el caso, dado que la

proteccin de distancia solo se utiliza en lneas, es importante destacar que el

criterio de posicin de interruptor no puede ser obviado en todas las funciones de

falla de interruptor. Como ejemplo de lo anterior, se puede mencionar la activacin

de dicha funcin por disparo de protecciones propias del transformador, las cuales

no dependen en ningn momento de la corriente, en cuyo caso solo se podra


433

utilizar exclusivamente los contactos de posicin de interruptor. Adicionalmente se

observ y comprob que los tiempos de primera y segunda etapa de la funcin

falla de interruptor en el rel ABB REL 670 son independientes uno de otro, caso

contrario ocurre en el rel SIEMENS 7SA522, donde el tiempo de segunda etapa

podra inicia hasta que se haya consumido el tiempo de la primera etapa. Por lo

tanto SE CONCLUYE: la funcin de falla de interruptor en el rel ABB REL

670 no contempla el criterio de posicin de interruptor para su operacin, ni la

posibilidad de que los temporizadores de la primera y segunda etapa operen en

forma secuencial, opciones que si son posibles en el rel de SIEMENS 7SA522

11. La memoria de almacenamiento de eventos es mucho mayor en el REL 670, dado

que este rel puede almacenar cerca de cien eventos con una duracin promedio de

cinco segundos cada uno. Esto da la posibilidad de aumentar los perodos de

interrogacin de fallas por parte del personal de mantenimiento. Actualmente los

rels SIEMENS cuentan nicamente con la posibilidad de almacenar cerca de ocho

eventos con una duracin promedio de cinco segundos cada uno. Por lo tanto SE

CONCLUYE: el rel ABB REL 670 posee memoria de almacenamiento de eventos

y oscilografas mucho mayor al ochocientos por ciento en comparacin con el rel

SIEMENS 7SA522, pero la informacin desplegada por el mismo es ms limitada.

12. Como prueba final de puesta en marcha, previa al montaje en la lnea Colima La

Caja, se hizo un anlisis comparativo entre el desempeo del rel ABB REL 670
434

con el rel SIEMENS 7SA511 para la falla del da 27 de noviembre del 2007

registrada en este ltimo y reproducida en el primero. Se logr demostrar que

existen diferencias significativas entre los rels SIEMENS 7SA511 y el ABB REL

670, en relacin a la forma de registrar y desplegar los eventos, velocidades y

secuencia de procesamiento de las diferentes funciones. Al finalizar este proyecto y

analizar todos los datos obtenidos durante la ejecucin del mismo y al comparar

dichos resultados, principalmente con los rels SIEMENS 7SA522 y 7SA511, se

logr determinar una serie de ventajas y desventajas que se mencionan a

continuacin. Principales ventajas del rel ABB REL 670: posibilidad de accesar

a la lgica combinacional, ajuste de seis canales de corriente y tensin, posibilidad

de ajustes diferentes en la operacin de los LEDs, binarias de entrada

independientes entre si y binarias de salida agrupadas en pares, posibilidad de

interrogacin por Ethernet, procesamiento ms rpido y muy estable ante disturbios,

esto debido a que ante la misma falla, en repetidas ocasiones, opera de manera

idntica. Principales ventajas del rel ABB REL 670: no es posible observar el

polgono de impedancia, por lo tanto no se puede observar la evolucin de la falla,

las entradas de corriente no cuentan con la opcin de ajustarse para 5A o para 1A,

la posibilidad de cambiar la lgica puede provocar variaciones en la misma, por lo

que no se garantiza una lgica de procesamiento estndar, su montaje requiere de

soportes para la instalacin en el tablero de protecciones, no se cuenta con un set de

ajustes generales, por lo que se debe parametrizar en cada bloque funcional los

valores de operacin del sistema, las salidas binarias son generadas durante un pulso
435

de tiempo, no cuentan con la opcin de ser restablecida con la seal de resetLEDs

y finalmente las entradas binarias no poseen la opcin de activarse en presencia de

tensin o ausencia de la misma. Aunque las desventajas son mayores a las ventajas,

numricamente hablando, las ventajas de la instalacin del rel son ms

contundentes que las desventajas. Esto debido a que al poseer un procesador mayor,

la rapidez de operacin de la proteccin es mayor, en cuanto a la estabilidad

comprobada, se aumenta la confiabilidad y selectividad de la proteccin. De lo

anterior SE CONCLUYE: la instalacin de las protecciones de distancia ABB REL

670 en el Sistema Elctrico Nacional, como primaria 1, es posible y muy fiable.


436

6.2 Recomendaciones

1. La lgica de la funcin discrepancia de fase es una proteccin propia del

interruptor y no de la lnea, por lo que no debera depender de un elemento externo

al mismo, en este caso el rel ABB REL 670. La funcin de deslizamiento polar

es propia de los generadores, y estos rels de distancia fueron adquiridos para ser

implementados en lneas de alta tensin. La lgica de comunicacin por falla a

tierra contempla teleproteccin por sobrecorriente. Esta lgica no debe ser

implementada debido a que la teleproteccin es una funcin que debe respaldar

exclusivamente la operacin de la lgica de impedancia, en subestaciones crticas y

semicrticas. Por otra parte, los disparos por sobrecarga han sido contemplados en la

funcin sobrecorriente de tiempo inverso, ya que la misma basa su

funcionamiento en el parmetro I2t que determina la energa calrica que puede

soportar una lnea en condiciones de sobrecarga. Por lo tanto la funcin trmica de

sobrecarga, no ha sido tomada en cuenta en otros rels de distancia. Realizando

una comparacin con el rel SIEMENS 7SA522, que ha sido el ms utilizado para

proteccin de lneas, este ni siquiera dispone de dichas funciones. De lo anterior se

deduce que dichas funciones nunca han sido tomadas en cuenta para

especificaciones de las protecciones de distancia Por lo tanto SE RECOMIENDA:

eliminar las lgicas correspondientes a las funciones de discrepancia de fase,

deslizamiento polar, teleproteccin por sobrecorriente y trmica de


437

sobrecarga, ya que nunca han sido contempladas en los rels anteriormente

adquiridos por el rea de Proteccin y Medicin.

2. La lgica de deteccin oscilaciones de potencia se puede utilizar en dos

aplicaciones distintas. La primera, provocar disparos controlados en lneas

especficas para partir el sistema en islas de tal forma que se logre un equilibrio

entre generacin y carga en cada seccin. La segunda, bloquear la funcin para

evitar los disparos en aquellas lneas donde no se requiere dicha segmentacin. La

primera opcin no aplica, ya que la geografa del pas no permite dicha creacin de

islas. Por otra parte, la segunda aplicacin se decidi desactivar debido a que en

algunos casos de fallas reales, dicha lgica evitaba el disparo de la proteccin por

impedancia. Dado que las lneas de alta tensin no cuentan con cargas distribuidas,

las variables de corriente y tensin son utilizadas de manera conjunta en la funcin

de impedancia con todas las ventajas que esto implica. Lo anterior no aplica en

distribucin, donde si hay cargas distribuidas y ramales a lo largo de la lnea. Esto

implica que las variables de corriente y tensin deben ser utilizadas de manera

independiente como funciones de sobrecorriente y sobre o baja tensin. Por lo

tanto, esta ltima funcin nunca ha sido tomada en cuenta como una proteccin

necesaria en una lnea de alta tensin. Por lo tanto SE RECOMIENDA: desactivar

las funciones de deteccin oscilaciones de potencia, sobretensin con retardo,

subtensin con retardo y prdida de tensin.


438

3. Se observa que la lgica entregada por ABB Suecia, nicamente contempla el

bloque EF4PTOC_51N67N como sobrecorriente de respaldo. Este bloque opera

para fallas a tierra, en las cuales aparecen corrientes residuales (ANSI 51N y ANSI

67N). En caso de fallas bifsicas o trifsicas sin contacto a tierra, dicho bloque no

actuara dado que no hay presencia de corrientes residuales. Por otra parte, las

lgicas de sobrecorriente de fase con caracterstica instantnea (ANSI 50) y

sobrecorriente de fase con caracterstica inversa (ANSI 51 y ANSI 67), si

contemplan fallas bifsicas y trifsicas sin presencia de corrientes residuales. Sin

embargo, dichas lgicas siempre estn activas, de modo que debe considerarse su

bloqueo para que operen como funciones de respaldo a la impedancia. Finalmente,

la lgica de sobrecorriente a tierra con caracterstica instantnea (ANSI 50N),

puede considerarse como un complemento de la funcin ANSI 67N, incluida en el

bloque EF4PTOC_51N67N. Dado que la funcin ANSI 67N es direccional, en tanto

que la ANSI 50N es no direccional (ambas de tiempo constante), debera utilizarse

esta ltima con un ajuste de sobrecorriente mucho mayor. Lo anterior se debe, a que

la misma debe operar para cortocircuitos cercanos a la subestacin, los cuales

presentan magnitudes de corriente muy elevadas y a la vez por su cercana,

dificultan la determinacin de la direccionalidad. Comparando con la 7SA522 de

SIEMENS, el ajuste de corriente de la funcin ANSI 50N es el utilizado por la

funcin cierre en falla para realizar el disparo, contrario al REL 670 de ABB que

utiliza criterios de disparo complemente diferentes para esta ltima funcin (SOTF).

Sin embargo, tomando en cuenta la nota al pie de pgina de la Tabla 3.11 de la


439

funcin cierre en falla y sabiendo que la entrada ZACC es una condicin de

disparo adicional para esta lgica, se podra hacer una modificacin de sus

condiciones tomando en cuenta esta ltima funcin de sobrecorriente. Finalmente es

importante destacar que los nombres dados por el personal de ABB Suecia a las

lgicas de sobrecorrientes, en muchos casos no hacen la descripcin de las dos

funciones que ejecutan, sino solamente de una. Por lo tanto en relacin a las

funciones de sobrecorriente SE RECOMIENDA: primero, condicionar las dos

lgicas relacionadas a las funciones sobrecorriente de fase con caracterstica

instantnea y sobrecorriente de fase con caracterstica inversa, para que tambin

operen como respaldo de la funcin de impedancia, tal y como lo hace la lgica de

sobrecorriente a tierra con caracterstica inversa. Segundo, una vez efectuado el

cambio anterior, se debe eliminar las compuertas A033 hasta la A036 y el selector

GT06, de manera que una vez condicionada la sobrecorriente a la prdida de

potencial, los disparos monopolares se enven al interruptor. Adicionalmente, se

debe reasignar la seal IOC1CBTRIP como disparo tripolar, en lugar de arranque de

recierre. Tercero, dejar siempre activa la funcin sobrecorriente a tierra con

caracterstica instantnea, para ser utilizada como condicin de disparo adicional

de la lgica cierre en falla y ajustarla para tal efecto. Al realizar este cambio, se

debe desactivar la GT03, con el fin de utilizar esta sobrecorriente nicamente como

arranque de la funcin cierre en falla y no como condicin de disparo al

interruptor. Finalmente, las lgicas sobrecorriente de fase con caracterstica

inversa y sobrecorriente a tierra con caracterstica inversa deberan ser


440

renombradas para contemplar las funciones de tiempo constante (ANSI 67 y ANSI

67N) y obtener una mejor descripcin de su funcionamiento.

4. En relacin a la funcin cierre en falla, a la sexta conclusin y tomando en cuenta

la recomendacin anterior de este mismo documento SE RECOMIENDA:

Primero, ajustar el tiempo tDuration para lograr un disparo instantneo. Segundo,

ajustar el tiempo tSOTF, con el mismo valor del ajuste de tiempo 1132A Seal-in

time after all clousers del rel SIEMENS 7SA522. Tercero, ajustar el tiempo tDLD

con un valor mayor al tiempo muerto del ciclo de recierre (se recomienda ajustar en

1 seg). Si se selecciona el modo de autoarranque. Cuarto, eliminar de la lgica los

bloques GT02, TM03, O036, O037 y la GT07, las seales AR01_CLOSECB y

BI_CB_OPEN y finalmente conectar la seal BI_CB_MAN_CLOSE a la entrada

BC del bloque ZCVPSOF. Quinto, efectuar el cambio mencionado en la

recomendacin anterior. El cambio consistira en utilizar la seal de disparo IEF1-

TRIP en lugar de la seal IOC1-TRIP, y seleccionar el modo UILevel&Imp y

activar la GT03, con lo cual se obtendra una operacin muy similar a la del rel de

SIEMENS 7SA522.

5. De acuerdo a lo estudiado en la Tabla 3.57 y a lo analizado en la seccin 5.3.5 y

tomando en cuenta que actualmente el Instituto Costarricense de Electricidad realiza

un nico recierre monopolar, con posterior disparo tripolar en caso de persistir la


441

falla, SE RECOMIENDA: ajustar el parmetro ARMode de la funcin de recierre

en la opcin 1ph+1*2ph.

6. El bloque funcional SMPPTRC_94 encargado de realizar los disparos de salida,

cuenta con una entrada binaria denominada SETLKOUT. Analizando el grupo

funcional de la lgica final de disparo, se logr comprobar que mediante la

compuerta OR (O013), se agrupan una serie de condiciones de disparo que permiten

activar dicha entrada. La finalidad de dicha operacin es la activacin de la salida

CLLKOUT, la cual puede ser utilizada para enclavar el cierre del interruptor. Los

diseos de enclavamiento utilizados en las lneas de transmisin del Instituto

Costarricense de Electricidad nicamente contemplan el bloqueo del cierre del

interruptor ante un disparo de la proteccin diferencial de barras. Dado lo anterior,

cualquier otra condicin adicional de enclavamiento es innecesaria, e incluso podra

afectar negativamente las labores de restablecimiento posteriores a una falla, por

parte del personal de operacin. Por lo tanto SE RECOMIENDA: eliminar por

completo la variable CB_LO parametrizada en la salida CLLKOUT del bloque

SMPPTRC_94, as como toda las lgicas combinacionales conectadas a las entradas

SETLKOUT y RESTLKOUT.

7. En relacin a la lgica de supervisin del trmico de potencial, sus implicaciones

como alarma, como bloqueo y desbloqueo de las funciones de impedancia y

sobrecorriente y de acuerdo a la novena conclusin, SE RECOMIENDA:


442

incorporar un inversor a la salida BI4 del bloque funcional SI05 del grupo

funcional VIO_BI denominada BI_LINE_MC_FF, para que la alarma falla del

trmico de potencial se active ante la ausencia de tensin. Se debe adicionar

adems, un inversor a cada una de las entradas BLOCK de los bloques

PHPIOC_50, OC4PTOC_51_67 y EF4PTOC_51N67N, las cuales corresponden a

las funciones de sobrecorriente a ser utilizadas como respaldo ante la prdida de

potencial.

8. De acuerdo a lo analizado en la tercera conclusin correspondiente al bloque

funcional de seleccin de fase, SE RECOMIENDA: ajustar los parmetros X1,

X0, RFFwPP, RFRvPP, RFFwPE y RFRvPE del grupo de ajustes PHS, de manera

que cubra todas las zonas de respaldo remoto, incluida la de mayor alcance.

9. Analizando la lgica, as como la dcima conclusin, con respecto a la funcin

falla de interruptor, se observa en dicho bloque funcional, que las entradas

binarias CBCLDL1, CBCLDL2 y CBCLDL3, no se encuentran conectadas, de

modo que solo contempla el criterio de corriente circulante como criterio de

interruptor cerrado, por lo tanto SE RECOMIENDA: incorporar en la lgica

combinacional el criterio de posicin de interruptor por contactos auxiliares para

obtener una combinacin de criterios de la funcin falla de interruptor y ajustar la

opcin FuntionMode en Current&Contact, con lo que se obtendra una mejor

combinacin de criterios.
443

10. Analizando las posibles combinaciones de las compuertas GT11 y GT12 estudiada

en la Tabla 4.1 y mencionada en la octava conclusin, con respecto a la funcin

supervisin de sincronizacin, SE RECOMIENDA: realizar un estudio ms

exhaustivo a la lgica de la seleccin de posicin de interruptores de las barras A y

B para la funcin supervisin de sincronizacin, dado que, tal y como se observa

en la Tabla 4.1, la implementacin de uno de los estados (GT11 y GT12 en Off)

produce una operacin redundante en la lgica.

11. Una vez analizadas las compuertas controlables, relacionadas con cada una de las

funciones de proteccin del rel ABB REL 670, y en caso de que no sean

efectuadas las recomendaciones correspondientes a la eliminacin de algunas de

estas compuertas, SE RECOMIENDA: ajustar las compuertas GT tal y como se

describe en la Tabla 6.1, esto hasta que se cumpla las recomendaciones

mencionadas anteriormente, en cuyo caso ser necesario considerar la activacin de

cada una de ests de acuerdo al Apndice A.1.


444

Tabla 6.1 Compuertas controlables y ajuste recomendado para cada una compuerta

Lgica que
Compuerta hace uso de la Ajuste Explicacin
compuerta
Lgica de
Debido a que el ICE solo cuenta con un nico canal de
GT01 comunicacin, Off
comunicacin por lnea, para teleproteccin.
teleproteccin
Lgica de Para que la funcin cierre en falla no arranque por
GT02 Off
cierre en falla posicin de interruptor.
Hasta realizar los cambios en la tercera y cuarta
Lgica de recomendacin, se debe permanecer desactivada para
GT03 Off
cierre en falla que no opere por sobrecorriente de fase, dado que no
es la funcin ms adecuada para activar dicha lgica.
Lgica de
comunicacin,
La teleproteccin no se utiliza por criterios de
esquema de
GT04 Off corriente, es utilizada nicamente a partir de criterios
PUTT a partir
de impedancia.
de
sobrecorriente
Hasta realizar el cambio de acuerdo a la tercera
Funcin de
recomendacin, deber desactivarse. Esta funcin se
sobrecorriente
recomend utilizar nicamente como condicin de
GT05 a tierra con Off
arranque para la funcin de cierre en falla, por lo
caracterstica
cual, bajo estas condiciones dicha sobrecorriente
instantnea
siempre deber estar activa.
445

Tabla 6.1 Compuertas controlables y ajuste recomendado para cada una compuerta

(continuacin)

Funcin de Hasta realizar el cambio de acuerdo a la tercera


sobrecorriente recomendacin, deber desactivarse. Esta funcin se
GT06 de fase con Off recomend utilizar nicamente como respaldo de la
caracterstica funcin de impedancia. Es preferible que se encuentre
instantnea desactivada.
La funcin cierre en falla podr ser activada ante la
entrada binaria de cierre manual, con la salvedad que
Lgica de
GT07 On quedara condicionada la operacin a un nico recierre
cierre en falla
hasta no efectuar los cambios mencionados en la
cuarta recomendacin.
Lgica de
El condicionamiento de un disparo tripolar o
GT08 disparo al Off
monopolar nunca ha sido efecta por entrada binaria.
interruptor
Actualmente los recierres tripolares no son permitidos
Lgica de por el ICE en el Sistema Elctrico Nacional. Por lo que
GT09 Off
autorecierre no es necesario condicionar esta operacin por entrada
binaria.
Ambos ajustes son posibles dependiendo de las
Lgica de
Off u necesidades, sin embargo de acuerdo a la Tabla 4.2 y
GT11 supervisin de
On la onceaba recomendacin se debe evitar la operacin
sincronismo
Off simultnea con la GT12
Ambos ajustes son posibles dependiendo de las
Lgica de
Off u necesidades, sin embargo de acuerdo a la Tabla 4.2 y
GT12 supervisin de
On la onceaba recomendacin se debe evitar la operacin
sincronismo
Off simultnea con la GT11.
446

Tabla 6.1 Compuertas controlables y ajuste recomendado para cada una compuerta

(continuacin)

Lgica de
comunicacin La teleproteccin no se utiliza por criterios de
para fallas a corriente, es utilizada nicamente a partir de criterios
GT13 tierra, Off de impedancia. De acuerdo a la primera
teleproteccin recomendacin esta compuerta sera eliminada de
por manera conjunta con la lgica que la incluye
sobrecorriente
Lgica de
comunicacin Dado que no se toma en cuenta la teleproteccin por
para fallas a sobrecorriente, se debe descartar la posibilidad de
GT14 tierra, Off recierres para dicha funcin. De acuerdo a la primera
teleproteccin recomendacin esta compuerta sera eliminada de
por manera conjunta con la lgica que la incluye
sobrecorriente
Funcin de
La funcin de vigilancia de ruptura de conductor,
vigilancia de
GT15 Off nicamente se utilizar para alarma. La opcin de
ruptura del
disparo al interruptor no debe ser habilitada.
conductor
La funcin de prdida de tensin, se podra utilizar
Funcin
nicamente como alarma o condicin de
GT16 prdida de Off
enclavamiento. La opcin de disparo al interruptor no
tensin
debe ser habilitada.
447

Tabla 6.1 Compuertas controlables y ajuste recomendado para cada una compuerta

(continuacin)

De acuerdo a la norma de protecciones del ICE, solo


queda habilitado en el alambrada el comando de
Lgica de
GT17 Off recierre de la primaria 1. No se utiliza tampoco la
autorecierre
opcin maestro-esclavo de recierre, por lo cual se debe
deshabilitar la opcin de recierre externo.
Funcin de
sobrecorriente La funcin de sobrecorriente de emergencia no debe
GT20 a tierra con Off poseer bloqueado el disparo durante un ciclo de
caracterstica recierre
inversa
La supervisin del canal de disparo es una de las
Lgica de
funciones ms importante en los esquemas de
supervisin del
GT21 On proteccin, ya que garantiza la confiabilidad de los
canal de
sistemas de proteccin. Dicha compuerta deber estar
disparo
siempre activa.

12. En referencia a la doceava conclusin SE RECOMIENDA: instalar como primaria

1 los rels de distancia ABB REL 670, en subestaciones futuras y en aquellas que

requieran cambio de equipos de proteccin. En caso de no requerir implementar

como primaria 1, se puede implementar como primaria 2.


448

BIBLIOGRAFA

Artculos de revistas:

[1] Lpez Alfaro, S. Evaluacin del efecto acople mutuo en la lnea de transmisin

Arenal - Barranca, Tecnologa ICE, Costa Rica, Vol. 12 N 1, Dic. 2003.

Libros:

[2] Billinton R, Norman A. Reliability evaluation of power systems, 2da Edicin,

New York, Plenum Press, 1996.

[3] Jonsson, M. Line Protection and Power System Collapse, Reporte Tcnico N

393L, Universidad Tecnolgica de Chalmers, Suecia, 2001.

[4] Lewis B. L, Domin J. T. Protective Relaying Principles and Applications, 3er

Edicin, Taylor & Francis Group, 2006.

[5] Stevenson, W.D. Power System Analysis, 5th edicin, McGraw-Hill, New York,

1996.

Pginas web:

[6] Beloff, A. Definicin de los Aspectos Bsicos del Diseo de la Lnea de

Transmisin SIEPAC, http://www.eprsiepac.com/pdf/Resumen-Ejecutivo.pdf

[30/03/08]
449

[7] Elguera A.V, Tavares M.C. Importancia de la Representacin de Transposicin

en Lneas de transmisin para Estudios de Transitorios Electromagnticos,

http://www.fie-espe.edu.ec/~jlarco/Andescon06/documentos/P111.pdf [30/03/08]

Otros:

[8] ABB. Application Manual Line Distance Protection IED REL 670, Cdigo:

1MRK506278-UEN_-_AM_REL670_1.1, Marzo 2007.

[9] ABB. Technical Reference Manual Line Distance Protection IED REL 670,

Cdigo: 1MRK506275-UEN_-_TRM_REL670_1.1, Marzo 2007.

[10] lvarez M, R. Conceptos Generales sobre los Esquemas de

Proteccin, Exposicin realizada en Abril 2006.

[11] Cordero L, J. Apuntes del Curso de Protecciones en los Sistemas de

Potencia I-2008, Ingeniera Elctrica, Universidad de Costa Rica, I semestre 2008.

[12] Cordero L, J. Informe de Pruebas Realizadas para la Funcin Switch

onto Fault Protection (SOTF), ICE, Costa Rica, Enero 2006.

[13] Muoz V, C. Informe Final de Consultora en el Diagnostico del

Sistema de Protecciones de la Red de Transmisin del Sistema Nacional

Interconectado, Exposicin realizada en Octubre 2004.

[14] Muoz V, C. Impedancia, Curso de protecciones en Julio 2004.

[15] Muoz V, C. Sistemas de Protecciones, Curso de protecciones en Julio

2004.
450

[16] Subcomit Sistemas de Proteccin. Norma de Diseo de Sistemas de

Proteccin para Subestaciones y Lneas de Transmisin, Instituto Costarricense

de Electricidad, 2005.
451

APNDICES

A.1 Compuertas controlables GT

La compuerta GT01, se ajusta de manera que si se desactiva (Off) se convierte en

una seal comn, para los canales de fase para los esquemas de teleproteccin, mientras

que si se ajusta en On, se activa la operacin individual de cada seal por canales

independientes. Se ajusta en Off para cuando se posee un nico canal de comunicacin o

bien para cuando se posee dos canales de comunicacin con uno de reserva.

La compuerta GT02 es utilizada en caso de que se quiera habilitar el arranque de la

funcin cierre en falla, esto a partir de una entrada binaria de indicacin de apertura del

interruptor, ante esta seal, se activa un temporizador de 200 ms, el cual retarda la seal

durante este tiempo ajustado.

La compuerta GT03 es utilizada para deshabilitar el arranque de la funcin cierre en

falla, esto debido a la operacin del disparo por sobrecorriente de fase con caracterstica

instantnea.

La compuerta GT04 es utilizada para la habilitacin la seal de envi de

teleproteccin para el esquema de subalcance (PUTT), en caso de una sobrecorriente de

fase instantnea. Esta compuerta no se debe activar, dado que ante la prdida de

direccionalidad se puede perder selectividad. Considerando la Figura 3.45, si el trmico de

potencial se pierde en el extremo B y ocurre una sobrecorriente en la zona inversa, esta

funcin de sobrecorriente podra enviar una seal de teleproteccin al extremo A, de modo


452

que como el extremo B observa la falla haca adelante enviara un disparo por

teleproteccin, disparando por una falla en segunda zona, perdiendo selectividad en los

esquemas de proteccin

La compuerta GT05 se utiliza para permitir los envos de disparo del interruptor

debido a sobrecorriente a tierra instantnea. As como para habilitar el recierre por disparo

de sobrecorriente.

La compuerta GT06 se utiliza para permitir los envos de disparo al interruptor

debido a sobrecorriente de fase con caracterstica instantnea. As como para habilitar el

recierre por disparo de sobrecorriente.

La compuerta GT07 es utilizada para habilitar la funcin cierre en falla a partir de la

seal de comando de cierre manual, de modo que ante esta seal se enva una supervisin

del cierre con dicha funcin.

La compuerta GT08 se utiliza en combinacin con la entrada binaria para

condicionar la operacin monopolar o tripolar del interruptor.

La compuerta GT09 se utiliza para habilitar el recierre debido a un disparo tripolar

que proviene de una seal externa (entrada binaria).

La compuerta GT11 se utiliza en conjunto con la GT12, sin embargo de acuerdo a

la Tabla 4.2 y la onceaba recomendacin se debe evitar la operacin Off simultnea con la

GT12.
453

La compuerta GT12 se utiliza en conjunto con la GT11, sin embargo de acuerdo a

la Tabla 4.2 y la onceaba recomendacin se debe evitar la operacin Off simultnea con la

GT11.

La compuerta GT13 es utilizada para habilitar el envi de teleproteccin para el

esquema de subalcance (PUTT) en caso de una sobrecorriente a tierra con caracterstica

instantnea, de manera similar a la explicada para la GT04, esta debe ser deshabilitada,

debido a que se puede perder la selectividad en el sistema.

La compuerta GT14 se usa para habilitar el disparo debido a la teleproteccin por

falla a tierra con recierre, en On habilita el recierre ante la seal de teleproteccin por falla

a tierra y en caso de Off se deshabilita e impide dicho recierre en caso de operacin del

esquema de teleproteccin por falla a tierra.

La GT15 se utiliza para habilitar o deshabilitar el disparo del interruptor debido a la

vigilancia de ruptura del conductor, esta seal de salida se utiliza nicamente para

alarma.

La compuerta GT16 se utiliza para habilitar el disparo de interruptor debido a la

funcin de supervisin de prdida de tensin, recordando que esta es utilizada

nicamente para alarma. Adems permite el recierre del interruptor ante el operar de dicho

disparo.

La compuerta GT17 se utiliza para realizar un recierre debido a un comando

externo. Permite la operacin maestro-esclavo de las primarias 1 y 2.


454

La compuerta GT20 es usada para bloquear el disparo debido a la sobrecorriente a

tierra con caracterstica inversa durante un recierre monopolar.

La compuerta GT21 se utiliza para permitir activacin de la alarma de falla del

canal de disparo.
455

A.2 Manual de puesta en marcha para el personal tcnico del rea de

Proteccin y Medicin del ICE

En esta seccin, se llevar a cabo una descripcin de los pasos a realizar para

descargar y probar un rel de distancia ABB REL 670. En el disco compacto se anexo un

archivo con el nombre RELE_LISTO_CON_AJUSTES_ESTANDAR.pcmp, el cual

posee una plantilla de los ajustes bsicos y generales de las funciones a implementar en los

rels de distancia. La secuencia de pasos se enumera de acuerdo a la secuencia demostrada

en el laboratorio. Es importante mencionar, que este archivo propuesto no cuenta con los

cambios recomendados a la lgica de la seccin 6.2.

1. Inicio del proyecto

Inicialmente se debe abrir el software PCM 600 (ver Figura A1). Posteriormente en

la pestaa File se selecciona Open/Manage Project, de modo que se abre una ventana

similar a la mostrada en la Figura A2.


456

Figura A1 Pantalla de inicio del PCM 600

Figura A2 Ventana para seleccin o importar el proyecto


457

En esta ltima ventana se selecciona Import Project de modo que se busca el

archivo llamado RELE_LISTO_CON_AJUSTES_ESTANDAR.pcmp en el disco

adjuntado a este trabajo. Una vez cargado este archivo se abrir en el PCM 600 la ventana

mostrada en la Figura A3, en donde se le cambia los nombres a cada elemento

(SUBESTACION, NIVEL DE TENSION, BAHIA).

Figura A3 Proyecto cargado y listo para usar

Finalizado esta secuencia el proyecto ya ha sido creado y se encuentra en la

memoria del PCM 600, de modo que cuando se inicie nuevamente el PCM 600 y no se abre

este proyecto guardado anteriormente, se selecciona en la Figura A2 la opcin

RELE_LISTO_CON_AJUSTES_ESTANDAR (este nombre puede ser cambiado) y de esta

manera se carga todo lo realizado anteriormente.


458

2. Instalar caracterstica cuadrilateral

Una vez alimentado el rel (120VDC) se debe cargar la caracterstica cuadrilateral al

rel, para ello se debe comunicar la computadora con el mismo, por lo que la direccin IP y

la mscara de subred deben ser cambiadas de acuerdo a la siguiente configuracin:

En la computadora:

IP:10.1.150.2

Subnet mask 255.255.255.0

En el rel:

Se debe buscar la direccin IP del rel, para ello se busca a partir de la siguiente secuencia:

Settings

General settings

Communication

TCP-IP configuration

Front port

Si por algn motivo la direccin IP es diferencte de 10.1.150.3 y la mascara de

subred es diferente de 255.255.255.0, se debe cambiar dichos valores y asegurar la

comunicacin entre la computadora y el rel.

NOTA: se recomienda provar comunicacin entre el rel y la computadora.

Posteriormente se debe iniciar la descarga de la caracterstica, para lo que se debe

verificar el nmero de serial del rel T0xxxxxx (xxxxxx representa los seis nmeros
459

restantes del serial del rel). Una vez determinado este serial se debe buscar en el disco

anexado la carpeta de actualizacin de los rels, ACTUALIZAR_RELES\Upgrade 2009148

REL670 CostaRica quad_char\REL670_1p1r02_IEC, en esta carpeta se busca el serial del

rel y dentro de la carpeta correspondiente al serial se encuentran tres archivos, de modo

que se debe ejecutar el archivo PUTAPPL.BAT, de modo que se inicia la descarga del

modo cuadrilateral al rel. Este paso puede tomar cerca de cinco minutos (5 min), durante

la cual se abrir la pantalla del DOS, ejecutando el archivo mencionado.

Al finalizar la descarga (debe salir en la pantalla DOS la indicacin y el siguiente

mensaje Byesee you later Press any key to continue, al digitar cualquier tecla se

finaliza la descarga y se debe apagar la fuente de alimentacin durante unos diez segundos

(10 seg). Se debe quitar el cable de comunicacin entre el rel y la computadora y esperar

durante aproximadamente cuatro minutos (4 min).

Posteriormente se debe verificar que la caracterstica ha sido cambiada y asegurarse

de que la caracterstica cuadrilateral ha sido instalada.

3. Uso del CAP 531

La herramienta CAP 531, es aquella en la que se realiza toda la lgica

combinacional de operacin del rel. Para entrar a esta pantalla desde el PCM 600 se debe

colocar sobre el rel y con el clip derecho abrir la ventana mostrada en la Figura A4, y

seleccionar la opcin Application Configuration, segn la Figura A4.


460

Cabe destacar que se abrir una ventana solicitando el password, el cual es abb

en minscula.

Una vez en el CAP 531 se puede observar cada secuencia de lgica combinacional,

as como compilar dicha secuencia y descargarla al rel, la cual es importante mencionar

que dura un tiempo considerable cuando el rel no ha sido usado anteriormente.

Para observar cada secuencia de lgica solo basta con posicionar el cursor sobre la

misma y darle doble clip, de modo que aparece una ventana similar a la mostrada en la

Figura A5, en donde se muestra la hoja de trabajo de OVERVIEW, en esta se observa el

ndice de las dems pginas u hojas de trabajo.


461

Figura A4 Secuencia para ingresar al CAP 531 desde el PCM 600


462

Figura A5 Hojas de trabajo del CAP 531, OVERVIEW con ndice de otras hojas

De las cosas a rescatar al realizar una lgica de este tipo es que para conectar

dos bloques, estos no pueden ser conectados de manera aleatoria, debido a que puede

ocasionarse inconvenientes o funcionamiento ineficientes del rel.

Por ejemplo, no se puede conectar bloques con nmero de bloque superior a un

bloque cuyo nmero de bloque sea inferior, esto debido a que el nmero de bloque

representa la posicin con la que el programa ejecuta el procesamiento (similar al CFC).

Otro factor a considerar son los tiempos de procesamiento de cada bloque, esto porque no

se recomienda mezclar bloques con tiempo de procesamiento diferentes, lo anterior debido


463

a que el CAP 531 genera muchos WARNINGS al ser compilado, y ante cierta cantidad de

WARNINGS el CAP 531 deja de compilar el proyecto. Los bloques con mayores retardos,

deben ejecutarse de ltimo y los ms rpidos de primero.

A continuacin se muestra la metodologa para compilar y descargar el proyecto del

CAP 531 al rel. Inicialmente se debe compilar dicha secuencia, para realizar esto se ubica

el cursor sobre el rel en el CAP 531 y en la pestaa Make se selecciona Compile All. De

modo tal que se realiza la compilacin de la lgica combinacional. Una vez realizado esto

se procede a descargar dicha lgica al rel, para ello se ubica el cursor en la pestaa On-line

y se selecciona la opcin Download Configuration y con esto se inicia la descarga de la

lgica combinacional al rel, la cual como se mencion anteriormente la primera vez podra

tomar cierta cantidad de tiempo considerable.

Finalizado esta secuencia la herramienta CAP 531 puede ser cerrada y se regresa al

PCM 600, donde se inicia el ajuste de cada bloque con los parmetros de la lnea o de

operacin.
464

Figura A6 Forma de compilar el proyecto

Figura A7 Forma de descargar el proyecto al rel


465

4. Ajustes de operacin en el PCM 600

Para realizar los ajustes del rel en el PCM 600, se debe seleccionar sobre el rel y

con el clip derecho abrir la ventana mostrada en a Figura A8, y seleccionar la opcin

Parameter Setting, segn la Figura A4 punto 3.

Dado que la plantilla del rel posee los ajustes bsicos de las funciones de la

proteccin de distancia, se muestra a continuacin las Figuras A9, hasta la A19 en las

cuales se muestra el ajuste de los parmetros de algunas funciones que se considera deben

permanecer con estos ajustes, por lo que el nico cambio esperado es la activacin o

desactivacin del mismo. Los ajustes mostrados a continuacin se muestran para ser

confirmados por el personal tcnico, de modo que se asegure una correcta operacin del

REL 670.

Figura A8 Pantalla para realizar los ajustes al rel


466

Figura A9 Ajustes de las zonas de impedancia

En la Figura A9 se muestra los ajustes de los bloques funcionales de las zonas de

medicin de las impedancias, se muestra nicamente el bloque de la primera zona, en

donde es importante observar que los valores de operacin deben ser ajustados con valores

bajos (mnimos, estos son IMinOpPP, IMinOpPE, IMINOpIN) para que los lazos de

medicin operen correctamente ante cualquier valor de corriente. Otros de los ajustes

necesarios son los tiempos de operacin para los disparos (tPP, tPE), activacin de los lazos

de medicin fase a fase y fase a tierra (OperationPP, OperationPE) y de los ajustes ms


467

importantes a considerar son los ajustes de las zonas (X1, X0, R1, R0, RFPP, RFPE), los

cuales deben ser entregados por el personal de Coordinacin y ajustes para cada lnea de

transmisin.

Para probar la lgica de impedancia se debe ajustar de acuerdo a lo entregado por el

personal de ajustes, si en caso de que dichos ajustes no operen correctamente (como

sucedi en este proyecto) se debe hacer uso del polgono del rel SIEMENS, de modo que

se ajuste las reactancia de secuencia positiva (de cada zona), resistencias de falla (fase a

fase y fase a tierra) en valores primarios, aplicando la ecuacin (2.1-1). Una vez fijados

estos valores, se debe ajustar los valores de resistencia en secuencia cero y positiva, as

como la reactancia de secuencia cero, por lo que se debe verificar cuanto hace falta al ajuste

dado para alcanzar el ajuste del SIEMENS. De modo que se debe aplicar regla de tres y

obtener dicho ajuste.


468

Figura A10 Ajustes al selector de fase

Este bloque posee ajustes similares al bloque de las zonas, la nica consideracin a

tomar es que los ajustes se realizan con base a la zona de medicin ms grande ajustada en

los bloques anteriores (aplicar las ecuaciones mencionadas en la seccin 4.2.2)

Para los ajustes de la funcin SOTF, solo se debe activar la seal binaria de entrada

de comando de cierre manual, as como activar el bloque respectivo.


469

Para verificar el operar de la funcin, se debe hacer uso de los archivos de pruebas

SOTF_tSOTF_tDURATION.seq en el cual se debe observa las seales binarias de

entrada y salida necesarias a cablear en el OMICRON. Los resultados obtenidos deben ser

similares a los mostrados en las Figuras 5.23, 5.24, 5.25 y 5.26, considerando los ajustes de

tiempo realizados.

Figura A11 Ajustes a la funcin cierre en falla

El bloque funcional de la funcin cierre en falla, posee los ajustes mostrados en la

Figura A11, en la cual destacan los tiempos mencionados en la seccin 5.3.6. Se debe

verificar dichos ajustes para as obtener una correcta operacin del REL 670.

En la Figura A12 se muestra los ajustes de la funcin falla de interruptor, en la cual

es importante observar que el tiempo de redisparo al interruptor en falla se encuentra con

un ajuste inmediato (estas seales no se utilizan actualmente en el ICE), as como el tiempo


470

de disparo (t2) que se enva al disparo de la diferencial de barras (seal binaria de salida

TRBU), este tiempo, tal y como se observa, debe ser igual a 200 mseg, esto de acuerdo a

las necesidades del SEN.

La prueba a realizar a esta funcin, consiste en enviar una falla que provoque

disparo monofsico pero que el OMICRON contine enviando corriente de falla, de modo

que la prueba se detenga ante la seal de disparo a la barra (TRBU). El archivo de prueba

propuesto es que posee el siguiente nombre:

PRUEBA_BF_NO_CONECTAR_DISPARO_AL_OMICRON_PARA_SENSAR_CORRI

ENTE_Y_DISPARAR_BF.seq

Figura A12 Ajustes a la funcin falla de interruptor


471

La funcin de sobrecorriente, es una de las funciones que depende mucho de la

lnea de transmisin en la cual se instalar el REL 670. En las Figuras A13, A14 y A15 se

muestra los ajustes requeridos por la funcin de sobrecorriente de emergencia. Estos ajustes

son determinados por el personal de ajustes y se debe destacar que en caso de aplicar una

caracterstica de tiempo inverso (primera etapa) se debe ajustar el valor de la corriente en el

ajuste IN1>, y el tiempo de la caracterstica inversa se debe ajustar en t1Min. Si se

selecciona una caracterstica de tiempo constante, el tiempo de disparo se ajusta en t1 (la

primera etapa est definida en la plantilla del rel entregada como caracterstica inversa y la

segunda etapa esta ajustado como caracterstica constante)

Se debe recordar que mientras no se realice el cambio en la lgica combinacional,

dicha funcin debe ser desactivada, dado que hace falta un inversor que bloquee la

operacin de dicha funcin cuando la seal de tensin este presente, recordando que la

funcin de sobrecorriente es de respaldo ante la prdida de tensin (disparo del trmico de

potencial).

Para probar la lgica de sobrecorriente es suficiente aplicar con la herramienta

Overcurrent del OMICRON y construir la curva de operacin de las etapas de operacin.


472

Figura A13 Ajustes a la funcin sobrecorriente de emergencia


473

Figura A14 Ajustes a la primera etapa de la funcin sobrecorriente de emergencia

Figura A15 Ajustes a la segunda etapa de la funcin sobrecorriente de emergencia


474

Figura A16 Ajustes para la funcin de teleproteccin

La funcin de teleproteccin puede ser ajustada bajo los esquemas mencionados en

la seccin 3.3.3, en la cual se analizaron los esquemas observados en la Figura A16.

Se debe verificar que se encuentre activada la funcin y ajustar los tiempos de

operacin, los cuales se estudiaron en la seccin 4.3.2.

Para probar la lgica de teleproteccin, se debe aplicar un punto de falla en el

polgono y en segunda zona, de modo que se enviar seal de teleproteccin, la cual ser

utilizada para indicar seal de teleproteccin recibida, o sea, se trata de una

retroalimentacin.
475

Figura A17 Ajustes supervisin del disparo trmico de potencial

La lgica de supervisin de disparo del trmico requiere nicamente ser activada y

verificar los ajustes mostrados en la Figura A17. Dado que la lgica de supervisin del

disparo trmico de potencial en el ICE es utilizada a partir de una entrada binaria la cual

bloquea la funcin de impedancia y desbloquea la funcin de sobrecorriente (recordar que

esta operacin no se ejecuta correctamente dado que hace falta un inversor en la entrada de

la lgica de sobrecorriente y uno en la entrada binaria).

Para probar esta lgica basta con aplicar una seal fija que indique disparo trmico

de potencial, luego aplicar una falla y verificar que no haya disparo por impedancia.
476

Figura A18 Ajustes de la funcin de recierre


477

Para la lgica de recierre se debe considerar que los ajustes mostrados en la Figura

A18 son los necesarios para la correcta operacin de la misma. Tal y como se mencion

anteriormente, el modo de operacin a emplear en el SEN es 1ph + 1*2 ph. El tiempo de

recierre est establecido por el Comit de Protecciones en 400 mseg, por lo que el tiempo

de recierre para el REL 670 (t1 1Ph) se encuentra ajustado en este valor, el tiempo de

recuperacin (tReclaim) se debe ajustar de manera que permita el inicio de los contadores

de recierre una vez finalizada la falla, de modo que si esta falla persiste se enve un disparo

tripolar.

Utilizando los archivos anexados, se puede probar la lgica de recierre, la cual

contempla seales de entrada y salida en el OMICRON, las cuales deben ser consideradas

en la prueba, los resultados pueden ser comparados con las Figuras 5.14, hasta la 5.18.

Figura A19 Ajustes de la lgica de disparo

El ajuste para el disparo al interruptor, se debe ajustar en 1ph/3ph, de modo que se

dispare nicamente monopolarmente o tripolarmente. La lgica combinacional del REL

670 contempla en su lgica, que si la funcin de recierre no se encuentra activa, esta enva
478

disparo tripolar, independientemente del tipo de falla, por lo que el ajuste mencionado

puede ser implementado en cualquier lnea, dado que la lgica se autoajusta de acuerdo al

ajuste de la funcin de recierre.

5. Configuracin de la matriz de seales

De manera similar a la expuesta para los ajustes del rel en el PCM 600, solo que en

esta ocasin se selecciona la opcin Signal Matrix (en la Figura A4), se abre una

subventana en el PCM 600 que permite la configuracin de las seales analgicas,

digitales de entrada y de salida. Una vez ajustadas las seales binarias de entrada y de

salida, as como los canales de medicin y la indicacin de los LEDs, se debe descargar

dicha matriz de seales.

Figura A19 Matriz de seales para ajuste de las seales binarias y analgicas del rel
479

6. Descarga de los parmetros ajustados y de la asignacin de seales

en el PCM 600 al rel

Al finalizar los ajustes de todas las funciones en el PCM 600, se procede a

descargar estos ajustes al rel, para realizar esto se procede a posicionar el cursor sobre la

pestaa de Settings en el rel o bien sobre el propio rel y con el botn superior del PCM

600 destacado en la Figura A20 y seleccionando las opciones mostradas en la misma figura

se descarga los ajustes al rel.

Figura A20 Secuencia para descargar los ajustes realizados al rel


480

Finalizada esta secuencia se procede a descargar los ajustes al rel, de modo que el

rel cuenta con las zonas de medicin, valores nominales del sistema, entre otras. Una vez

descargados estos ajustes al rel se procede a realizar pruebas de operacin y

funcionamiento al rel

Similar a lo explicado anteriormente se realiza para la matriz de seales, la cual se

descarga desde la ventana mostrada en la Figura A19, de donde se sigue la secuencia

explicada anteriormente.

7. Rescate de los eventos almacenados en el rel con el PCM 600

Para la extraccin de la informacin del rel, se procede a seleccionar la opcin

Disturbance Handling mostrada en la Figura A4. De modo que se abre una ventana similar

a la mostrada en la Figura A21. Una vez en esta ventana, se da clic sobre el icono Get

Recordings Informatioin (ver Figura A21, nmero demarcado con 1), de modo que se

arrastra la informacin del rel a la computadora. Posteriormente, dando clic derecho se

abren el men mostrado en la Figura A22, de donde se selecciona la opcin Read All (en

caso de importar todos los eventos registrados por el rel), y una vez realizado esto, en la

ventana de los registros en la computadora se actualiza los datos, de modo que los registros

de las fallas estn listos para ser analizados en la computadora.


481

Figura A21 Secuencia para obtener los registros de eventos del rel
482

Figura A22 Seleccin de todos los eventos registrados por el rel

8. Reporte de la falla en la lnea

Tal y como se mencion anteriormente, al finalizar la secuencia anterior, se puede

hacer uso del registro de la falla, de modo que se crea el reporte de la misma, esto

realizando la siguiente secuencia.

Inicialmente se selecciona la falla que se desea analizar, posteriormente se da clic

sobre la pestaa Report (ver Figura 21, numero demarcado con 2) en la barra de
483

herramientas, en donde se selecciona Create Report, de modo que se crea un archivo que

puede ser impreso en pdf para su anlisis.

Es posible tambin observar y exportar el archivo en formato COMTRADE40 para

ello se obtiene la posibilidad de analizar en el tiempo las seales, as como observar en la

herramienta WinEve de ABB, las seales activadas y las magnitudes de las variables

elctricas.

Para poder exportar este archivo, as como visualizarlo en el tiempo, se debe

realizar la siguiente secuencia. Para iniciar, en la ventana mostrada en la Figura A22 y para

los eventos almacenados en la computadora, se selecciona el evento que se desea exportar o

bien observar en el tiempo y en la opcin IED de la barra de herramientas, se selecciona

Recordings y finalmente la opcin Export Selected Recordings, de modo que se exporta el

evento en archivo COMTRADE.

Si nicamente se desea visualizar en el tiempo, sin exportar el evento, se da clic

sobre el evento que se desea analizar (recordando que este evento debe estar almacenado en

la computadora), y dando clic derecho sobre el evento se selecciona lo opcin Open With

(en caso de no estar predeterminada la opcin WinEve, se debe buscar en la carpeta de

instalacin del software C:\Archivos de programa\ABB\WinEve\program y seleccionar el

ejecutable para poder visualizar dicho evento.

40
Estndar IEEE Std C37.111-1999, utilizado para el intercambio de informacin en los sistemas de potencia
484

9. Algunas otras caractersticas del PCM 600

Algunas de las herramientas extras del software PCM 600, las cuales no son de gran

importancia, son las opciones del editor de la pantalla del rel, monitoreo de las seales del

rel, entre otras.

El editor de la pantalla del rel, como lo dice su nombre, es para realizar un

diagrama unifilar del mdulo, as como de las barras y dems equipos. Esta opcin es

vlida cuando se cuenta con rels que permiten observar dicha pantalla de configuracin,

dado que los actuales rels REL 670 que se posee en el ICE no lo poseen.

La opcin de monitoreo de las seales en el rel, son de gran ayuda si se desea

conocer el estado de las seales binarias y analgicas de entrada y salida, esto debido a que

se cuenta con la posibilidad de observa cuales seales se encuentran activadas (presentadas

como un LED en color amarillo), la herramienta de monitoreo de las seales posee varias

ventanas que son utilizadas para medicin visual, de modo que se despliega en estas los

valores de las seales analgicas medidas por el rel (potencia, tensin, corriente, factor de

potencia, frecuencia, entre otras), as como la indicacin de cual entrada o salida binaria se

encuentra activada.
ANEXOS

485
A.1 Lgica combinacional del rel ABB REL 670
1 2 3 4 5 6

CONFIGURATION REL 670 (QUAD)


A VERSION 1.1, SINGLE BREAKER SINGLE PHASE TRIP A

Work Sheet Description Sheet


OVERVIEW List of content 1
I_AI Analog inputs for current circuits 2-3
U_AI Analog inputs for voltage circuits 4-5
IMP_PROT Distance Protection functions 6-8
B IMP_COM Distance Protection Communication logic 9-14
I_PROT Current protection functions 15-17
B
EF_COM Earth Fault Protection Communication logic 18
U_PROT Voltage protection functions 19
CB_TR Tripping logic 20-21
CB_AR Autorecloser and synchrocheck circuits 22-24
CB_BF Breaker failure and Pole discordance protection function 25
MEASURE Measurement of power, current and voltage 26
LOGIC Signal Logic 27-29
VIO_BI Virtual Binary inputs 30-32
VIO_BO Virtual Binary outputs 33-40
DREP_AI Disturbance report Analog inputs 41 C
C DREP_BI Disturbance report Binary inputs 42-43
COMMON General IED functions 44

D D
Prepared
Approved OVERVIEW
Resp dep Rev Ind
Rev Ind Reg nr Sheet 1/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

CURRENT CIRCUIT A FOR DISTANCE, IOC AND BFP

PR02-(1,3)

SMAI
FALSE BLOCK AI3P LINE_CT_A_I3P CB_BF\25-I*

A #LINE CT A

#IL1
GRPNAME

AI1NAME
AI1

AI2
LINE_CT_A_IL1

LINE_CT_A_IL2
DREP_AI\41-I
DREP_AI\41-I
A
#IL2 AI2NAME AI3 LINE_CT_A_IL3 DREP_AI\41-I
#IL3 AI3NAME AI4

#IN optional AI4NAME AIN LINE_CT_A_IN DREP_AI\41-I


#2 TYPE

Note! If IN is not connected with SMT the residual current is calculated and used.

B
CURRENT CIRCUIT B FOR BACK-UP PROTECTION B
PR14-(1,8)

SMAI
FALSE BLOCK AI3P LINE_CT_B_I3P CB_BF\25-I*
#LINE CT B GRPNAME AI1

#IL1 AI1NAME AI2

#IL2 AI2NAME AI3

#IL3 AI3NAME AI4

#IN optional AI4NAME AIN

#2 TYPE

Note! If IN is not connected with SMT the residual current is calculated and used.

C
C

D D
Prepared
Approved I_AI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 2/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

CURRENT CIRCUIT PARALLEL LINE MUTUAL COMPENSATION FOR FAULT LOCATOR

PR04-(1,3)

SMAI
FALSE BLOCK AI3P

A #MUTUAL COMP GRPNAME

AI1NAME
AI1

AI2
A
AI2NAME AI3

AI3NAME AI4 PARALLEL_LINE_MUTUAL_COMP DREP_AI\41-I


#PLineCT IN AI4NAME AIN

#2 TYPE

B
CURRENT CIRCUIT FOR TRFR NEUTRAL CURRENT FOR IN POL B
PR06-(1,3)

SMAI
FALSE BLOCK AI3P TRFR_NEUT_CT_IN_I3P I_PROT\17-I
#TRFR IN GRPNAME AI1

AI1NAME AI2

AI2NAME AI3

AI3NAME AI4

#TRFRNeutCT IN AI4NAME AIN

#2 TYPE

C
C

CURRENT CIRCUIT FOR MEASUREMENT

PR20-(1,8)

SMAI
FALSE BLOCK AI3P LINE_CT_MEASUREMENT_I3P MEASURE\26-I (2)
#LineCTMeasure GRPNAME AI1

#IL1 AI1NAME AI2

#IL2 AI2NAME AI3

#IL3 AI3NAME AI4

#IN optional AI4NAME AIN

#2 TYPE

D D
Prepared
Approved I_AI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 3/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

VOLTAGE CIRCUITS LINE VT CIRCUIT A FOR DISTANCE PROTECTION AND FUSE FAIL

PR01-(1,3)

SMAI
FALSE BLOCK SYNCOUT

A REALZERO

#LINE VT A
DFTSPFC

GRPNAME
SPFCOUT

AI3P LINE_VT_A_U3P IMP_COM\11-I*


A
#UL1 AI1NAME AI1 LINE_VT_A_UL1 DREP_AI\41-I
#UL2 AI2NAME AI2 LINE_VT_A_UL2 DREP_AI\41-I
#UL3 AI3NAME AI3 LINE_VT_A_UL3 DREP_AI\41-I
#UN optional AI4NAME AI4

#1 TYPE AIN LINE_VT_A_UN DREP_AI\41-I

B
VOLTAGE CIRCUITS LINE VT CIRCUIT B FOR EF AND SYNCROCHECK

PR13-(1,8)

SMAI
FALSE BLOCK SYNCOUT

REALZERO DFTSPFC SPFCOUT

#LINE VT B GRPNAME AI3P LINE_VT_B_U3P CB_AR\24-I*


#UL1 AI1NAME AI1

#UL2 AI2NAME AI2

#UL3 AI3NAME AI3

AI4NAME AI4

#1 TYPE AIN

C
C

VOLTAGE CIRCUITS LINE VT FOR MEASUREMENT

PR19-(1,8)

SMAI
FALSE BLOCK AI3P LINE_VT_MEASUREMENT_U3P

#LineVTMeasure GRPNAME AI1

#UL1 AI1NAME AI2

#UL2 AI2NAME AI3

#UL3 AI3NAME AI4

AI4NAME AIN

#1 TYPE

D D
Prepared
Approved U_AI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 4/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

VOLTAGE CIRCUITS BUS A VT CIRCUIT FOR SYNCROCHECK

PR16-(1,8)

SMAI
FALSE BLOCK AI3P BUS_A_1PH_VT_U3P CB_AR\24-I

A #BusA 1PhVT

#UL1
GRPNAME

AI1NAME
AI1

AI2
A
#UL2 AI2NAME AI3

#UL3 AI3NAME AI4

AI4NAME AIN

#1 TYPE

Note! Connect the phase used for SC, and set this phase in PST.

B
VOLTAGE CIRCUITS BUS B VT CIRCUIT FOR SYNCROCHECK B
PR17-(1,8)

SMAI
FALSE BLOCK AI3P BUS_B_1PH_VT_U3P CB_AR\24-I
#BusB 1PhVT GRPNAME AI1

#UL1 AI1NAME AI2

#UL2 AI2NAME AI3

#UL3 AI3NAME AI4

AI4NAME AIN

#1 TYPE

Note! Connect the phase used for SC, and set this phase in PST.

C
C

D D
Prepared
Approved U_AI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 5/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

DIRECTIONAL MEASUREMENT FOR DISTANCE PROTECTION

ZD01-(890,3)

ZDRDIR

I_AI\2-O LINE_CT_A_I3P I3P STDIR ZD01-STDIR 6-I*

A U_AI\4-O LINE_VT_A_U3P U3P

PHASE SELECTOR, DISTANCE PROTECTION

PHS1-(915,3)

FDPSPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP PHS1-TRIP

U_AI\4-O LINE_VT_A_U3P U3P START PHS1-START

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ BLOCK STFWL1 PHS1-STFWL1 DREP_BI\42-I*


6-O ZD01-STDIR DIRCND STFWL2 PHS1-STFWL2 DREP_BI\42-I*
STFWL3 PHS1-STFWL3 DREP_BI\42-I*

B DREP_BI\42-I*
STFWPE PHS1-STFWPE

STRVL1 PHS1-STRVL1

STRVL2 PHS1-STRVL2

B
STRVL3 PHS1-STRVL3

STRVPE PHS1-STRVPE

STNDL1 PHS1-STNDL1 IMP_COM\10-I*


STNDL2 PHS1-STNDL2 IMP_COM\10-I*
STNDL3 PHS1-STNDL3 IMP_COM\10-I*
STNDPE PHS1-STNDPE LOGIC\27-I
STFW1PH PHS1-STFW1PH VIO_BO\35-I
STFW2PH PHS1-STFW2PH VIO_BO\35-I
STFW3PH PHS1-STFW3PH VIO_BO\35-I
STPE PHS1-STPE 6-I
STPP PHS1-STPP

STCNDZ PHS1-STCNDZ 7-I (3)


STCNDI PHS1-STCNDI 7-I (2)

POWER SWING DETECTION


C
C PSD1-(1055,3)

ZMRPSB_78

I_AI\2-O LINE_CT_A_I3P I3P START PSD1-START DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P ZOUT PSD1-ZOUT VIO_BO\35-I
6-O PHS1-STPE BLOCK ZIN PSD1-ZIN VIO_BO\35-I
FALSE BLKI01

FALSE BLKI02

FALSE BLK1PH

FALSE REL1PH

FALSE BLK2PH

TRUE REL2PH

FALSE I0CHECK

FALSE TRSP

FALSE EXTERNAL

D D
Prepared
Approved IMP_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 6/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

LINE DIST PROT QUAD CHARAC, 6 MEAS LOOPS, 5 ZONES

ZM01-(1101,3)

ZMQPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP ZM01-TRIP CB_AR\22-I*

A U_AI\4-O
6-O
LINE_VT_A_U3P

PSD1-START
U3P

BLOCK
TRL1

TRL2
ZM01-TRL1

ZM01-TRL2
CB_TR\20-I
CB_TR\20-I
A
U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ TRL3 ZM01-TRL3 CB_TR\20-I
FALSE BLKTR START ZM01-START DREP_BI\42-I*
6-O PHS1-STCNDZ STCND STL1 ZM01-STL1 IMP_COM\12-I
6-O ZD01-STDIR DIRCND STL2 ZM01-STL2 IMP_COM\12-I
STL3 ZM01-STL3 IMP_COM\12-I
STND ZM01-STND LOGIC\27-I

ZM02-(1106,3)

ZMQAPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP ZM02-TRIP DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P TRL1

6-O PSD1-START BLOCK TRL2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ TRL3

FALSE BLKTR START ZM02-START DREP_BI\42-I*

B 6-O CB_TR\21-I*
PHS1-STCNDZ STCND STL1 ZM02-STL1

6-O ZD01-STDIR DIRCND STL2 ZM02-STL2 CB_TR\21-I*


STL3 ZM02-STL3 CB_TR\21-I*
8-I*
B
STND ZM02-STND

ZM03-(1111,3)

ZMQAPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP ZM03-TRIP DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P TRL1

6-O PSD1-START BLOCK TRL2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ TRL3

FALSE BLKTR START ZM03-START DREP_BI\42-I*


6-O PHS1-STCNDI STCND STL1

6-O ZD01-STDIR DIRCND STL2

STL3

STND ZM03-STND LOGIC\27-I

ZM04-(1116,3)

ZMQAPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP ZM04-TRIP DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P TRL1

6-O PSD1-START BLOCK TRL2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ TRL3

DREP_BI\42-I*
C
FALSE BLKTR START ZM04-START

6-O PHS1-STCNDI STCND STL1

C 6-O ZD01-STDIR DIRCND STL2

STL3

STND ZM04-STND LOGIC\27-I

ZM05 SET IN REVERSE DIRECTION, USED IN


BLOCKING SCHEME AND CURRENT REVERSAL LOGIC.

ZM05-(1121,3)

ZMQAPDIS_21

I_AI\2-O LINE_CT_A_I3P I3P TRIP ZM05-TRIP DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P TRL1

6-O PSD1-START BLOCK TRL2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ TRL3

FALSE BLKTR START ZM05-START DREP_BI\42-I*


6-O PHS1-STCNDZ STCND STL1 ZM05-STL1 IMP_COM\9-I*
6-O ZD01-STDIR DIRCND STL2 ZM05-STL2 IMP_COM\9-I*
STL3 ZM05-STL3 IMP_COM\9-I*

D STND ZM05-STND IMP_COM\10-I (4)*


D
Prepared
Approved IMP_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 7/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SWITCH ON TO FAULT LOGIC SFV1-(2400,3)

ZCVPSOF

I_AI\2-O LINE_CT_A_I3P I3P TRIP SFV1-TRIP CB_AR\22-I*


U_AI\4-O LINE_VT_A_U3P U3P

FALSE BLOCK

O032-(1610,3)
BC
OR

7-O ZM02-STND INPUT1 OUT ZACC

A INPUT2 NOUT
A
FALSE INPUT3

GT03 = ON FOR INST OC TO GIVE SOTF TRIP FALSE INPUT4

GT03-(816,3) FALSE INPUT5

GT
FALSE INPUT6
I_PROT\15-O IOC1-TRIP INPUT OUT

GT02 = ON IF CB 'b' CONTACT IS USED TO ACTIVATE SOTF


GT02-(516,3) TM03-(813,3) O037-(2103,3)

GT Timer OR

VIO_BI\30-O BI_CB_OPEN INPUT OUT INPUT ON INPUT1 OUT

#0.200 T OFF INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

GT07 = ON IF CB CLOSE COMMAND IS USED TO ACTIVATE SOTF


B O036-(2009,3) GT07-(2015,3)
FALSE INPUT6

OR GT

VIO_BI\30-O BI_CB_MAN_CLOSE INPUT1 OUT INPUT OUT

CB_AR\23-O AR01-CLOSECB INPUT2 NOUT B


FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

FAULT LOCATOR
FLO1-(3400,3)

LMBRFLO

7-O ZM02-STL1 PHSELL1 FLTDISTX FL01_FLTDISTX

7-O ZM02-STL2 PHSELL2 CALCMADE FL01_CALCMADE

7-O ZM02-STL3 PHSELL3 BCD_80

CALCDIST BCD_40
O060-(3310,3)

BCD_20
OR

CB_AR\22-O AR01-START INPUT1 OUT


BCD_10

8-O SFV1-TRIP INPUT2 NOUT


BCD_8

FALSE INPUT3

C
BCD_4

FALSE INPUT4
BCD_2

C
FALSE INPUT5
BCD_1

FALSE INPUT6

POLE SLIP PROTECTION


PSP1-(1280,8)

PSPPPAM_78

I_AI\2-O LINE_CT_B_I3P I3P TRIP PSP1-TRIP CB_AR\22-I*


U_AI\4-O LINE_VT_B_U3P U3P TRIP1

FALSE BLOCK TRIP2

FALSE BLKGEN START PSP1-START DREP_BI\42-I*


FALSE BLKMOTOR ZONE1

FALSE EXTZONE1 ZONE2

GEN

MOTOR

SFREQ

SLIPZOHM

SLIPZPER

UCOSKV

D UCOSPER

D
Prepared
Approved IMP_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 8/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
GT01 = OFF FOR SINGLE COMMON NON PHASE SEGREGATED CHANNEL
GT01 = ON FOR PHASE SEGREGATED CHANNELS
GT01-(215,3)

GT
TRUE INPUT OUT PHSEGCHAN 10-I*

A001-(204,3)

A IMP_PROT\7-O ZM05-START
AND
INPUT1 OUT A
TRUE INPUT2 NOUT

TRUE INPUT3

INPUT4N

A002-(206,3) O005-(404,3)

AND OR

IMP_PROT\7-O ZM05-STL1 INPUT1 OUT INPUT1 OUT ZC1W-IRVL1 11-I


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

A003-(208,3) O006-(406,3)

AND OR

B IMP_PROT\7-O ZM05-STL2 INPUT1

INPUT2
OUT

NOUT
INPUT1

INPUT2
OUT

NOUT
ZC1W-IRVL2 11-I

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE

FALSE
INPUT4

INPUT5
B
FALSE INPUT6

A004-(210,3) O007-(408,3)

AND OR

IMP_PROT\7-O ZM05-STL3 INPUT1 OUT INPUT1 OUT ZC1W-IRVL3 11-I


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6
A025-(1205,3)

AND

IMP_PROT\7-O ZM02-START INPUT1 OUT

TRUE INPUT2 NOUT

TRUE INPUT3

INPUT4N

A026-(1207,3) O029-(1604,3)

AND OR

IMP_PROT\7-O 11-I
C
ZM02-STL1 INPUT1 OUT INPUT1 OUT ZC1W-IRVBLKL1

INPUT2 NOUT INPUT2 NOUT

C TRUE

FALSE
INPUT3

INPUT4N
FALSE

FALSE
INPUT3

INPUT4

FALSE INPUT5

FALSE INPUT6

A027-(1209,3) O030-(1606,3)

AND OR

IMP_PROT\7-O ZM02-STL2 INPUT1 OUT INPUT1 OUT ZC1W-IRVBLKL2 11-I


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

A028-(1211,3) O031-(1608,3)

AND OR

IMP_PROT\7-O ZM02-STL3 INPUT1 OUT INPUT1 OUT ZC1W-IRVBLKL3 11-I


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

D FALSE INPUT5

D
FALSE INPUT6

Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 9/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
9-O PHSEGCHAN

O049-(2904,3) A049-(2905,3)

OR AND

IMP_PROT\7-O ZM02-START INPUT1 OUT INPUT1 OUT ZC1W-WEIBLKOP

IMP_PROT\7-O ZM05-STND INPUT2 NOUT TRUE INPUT2 NOUT

FALSE INPUT3 TRUE INPUT3

A FALSE

FALSE
INPUT4

INPUT5
INPUT4N

A
FALSE INPUT6

O050-(2906,3) A050-(2907,3)

OR AND

IMP_PROT\7-O ZM02-STL1 INPUT1 OUT INPUT1 OUT ZC1W-WEIBLKO1 11-I


INPUT2 NOUT INPUT2 NOUT
A045-(2605,3)

FALSE INPUT3 TRUE INPUT3


AND

IMP_PROT\7-O ZM05-STND INPUT1 OUT


FALSE INPUT4 FALSE INPUT4N

IMP_PROT\6-O PHS1-STNDL1 INPUT2 NOUT


FALSE INPUT5

TRUE INPUT3
FALSE INPUT6

FALSE INPUT4N

O051-(2908,3) A051-(2909,3)

OR AND

IMP_PROT\7-O ZM02-STL2 INPUT1 OUT INPUT1 OUT ZC1W-WEIBLKO2 11-I


INPUT2 NOUT INPUT2 NOUT

B
A046-(2607,3)

FALSE INPUT3 TRUE INPUT3


AND

IMP_PROT\7-O ZM05-STND INPUT1 OUT


FALSE INPUT4 FALSE INPUT4N

IMP_PROT\6-O PHS1-STNDL2 INPUT2 NOUT


FALSE INPUT5

TRUE

FALSE
INPUT3

INPUT4N
FALSE INPUT6 B
O052-(2910,3) A052-(2911,3)

OR AND

IMP_PROT\7-O ZM02-STL3 INPUT1 OUT INPUT1 OUT ZC1W-WEIBLKO3 11-I


INPUT2 NOUT INPUT2 NOUT
A047-(2609,3)

FALSE INPUT3 TRUE INPUT3


AND

IMP_PROT\7-O ZM05-STND INPUT1 OUT


FALSE INPUT4 FALSE INPUT4N

IMP_PROT\6-O PHS1-STNDL3 INPUT2 NOUT


FALSE INPUT5

TRUE INPUT3
FALSE INPUT6

FALSE INPUT4N

C
C

D D
Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 10/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

CURRENT REVERSAL AND WEAK END INFEED LOGIC, DISTANCE PROTECTION

ZC1W-(651,3)

ZC1WPSCH_85

U_AI\4-O LINE_VT_A_U3P U3P TRPWEI ZC1W-TRPWEI CB_AR\22-I*

A U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ
FALSE BLOCK

BLKZ
TRPWEIL1

TRPWEIL2
ZC1W-TRPWEIL1

ZC1W-TRPWEIL2
CB_TR\20-I*
CB_TR\20-I*
A
VIO_BI\30-O BI_CB_OPEN CBOPEN TRPWEIL3 ZC1W-TRPWEIL3 CB_TR\20-I*
13-O ZC1P-CRL1 CRL1 IRVOP ZC1W-IRVOP DREP_BI\42-I
13-O ZC1P-CRL2 CRL2 IRVOPL1 ZC1W-IRVOPL1 14-I (2)
13-O ZC1P-CRL3 CRL3 IRVOPL2 ZC1W-IRVOPL2 14-I (2)
9-O ZC1W-IRVL1 IRVL1 IRVOPL3 ZC1W-IRVOPL3 14-I (2)
9-O ZC1W-IRVL2 IRVL2 ECHO

9-O ZC1W-IRVL3 IRVL3 ECHOL1 ZC1W-ECHOL1 12-I


9-O ZC1W-IRVBLKL1 IRVBLKL1 ECHOL2 ZC1W-ECHOL2 12-I
9-O ZC1W-IRVBLKL2 IRVBLKL2 ECHOL3 ZC1W-ECHOL3 12-I
9-O ZC1W-IRVBLKL3 IRVBLKL3

FALSE WEIBLK

FALSE WEIBLKL1

FALSE WEIBLKL2

FALSE WEIBLKL3

B 10-O
10-O
ZC1W-WEIBLKOP

ZC1W-WEIBLKO1
WEIBLKOP

WEIBLKO1

10-O ZC1W-WEIBLKO2 WEIBLKO2

10-O ZC1W-WEIBLKO3 WEIBLKO3


B

C
C

D D
Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 11/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
O033-(2003,3)

OR

IMP_PROT\7-O ZM02-STL1 INPUT1 OUT ZC1P-CSORL1 14-I


11-O ZC1W-ECHOL1 INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

A FALSE INPUT6

A
O034-(2005,3)

OR

IMP_PROT\7-O ZM02-STL2 INPUT1 OUT ZC1P-CSORL2 14-I


11-O ZC1W-ECHOL2 INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O035-(2007,3)

OR

IMP_PROT\7-O ZM02-STL3 INPUT1 OUT ZC1P-CSORL3 14-I


11-O ZC1W-ECHOL3 INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

B FALSE INPUT5

FALSE INPUT6

B
O038-(2105,3)

OR

IMP_PROT\7-O ZM01-STL1 INPUT1 OUT ZC1P-CSURL1 14-I


INPUT2 NOUT

FALSE INPUT3
A037-(2104,3)

FALSE INPUT4
AND

I_PROT\15-O IOC1-TRL1 INPUT1 OUT


FALSE INPUT5

INPUT2 NOUT
FALSE INPUT6

TRUE INPUT3

GT04 = ON FOR INST OC TO SEND UR SIGNAL FALSE INPUT4N

GT04-(1016,3)

GT
TRUE INPUT OUT

O039-(2107,3)

OR

IMP_PROT\7-O ZM01-STL2 INPUT1 OUT ZC1P-CSURL2 14-I


INPUT2 NOUT

FALSE INPUT3
A038-(2106,3)

FALSE INPUT4
AND

I_PROT\15-O IOC1-TRL2 INPUT1 OUT

C
FALSE INPUT5

INPUT2 NOUT
FALSE INPUT6

C
TRUE INPUT3

FALSE INPUT4N

O040-(2109,3)

OR

IMP_PROT\7-O ZM01-STL3 INPUT1 OUT ZC1P-CSURL3 14-I


INPUT2 NOUT

FALSE INPUT3
A039-(2108,3)

FALSE INPUT4
AND

I_PROT\15-O IOC1-TRL3 INPUT1 OUT


FALSE INPUT5

INPUT2 NOUT
FALSE INPUT6

TRUE INPUT3

FALSE INPUT4N

D D
Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 12/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
A005-(405,3)

AND

VIO_BI\32-O BI_ZC1P-CR INPUT1 OUT

TRUE INPUT2 NOUT

TRUE INPUT3

9-O PHSEGCHAN INPUT4N

A A006-(407,3) O009-(504,3)
A
AND OR

VIO_BI\32-O BI_ZC1P-CRL1 INPUT1 OUT INPUT1 OUT ZC1P-CRL1 11-I*


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

A007-(409,3) O010-(506,3)

AND OR

VIO_BI\32-O BI_ZC1P-CRL2 INPUT1 OUT INPUT1 OUT ZC1P-CRL2 11-I*


INPUT2 NOUT INPUT2 NOUT

TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

B
A008-(411,3) O011-(508,3)

AND OR

VIO_BI\32-O BI_ZC1P-CRL3 INPUT1

INPUT2
OUT

NOUT
INPUT1

INPUT2
OUT

NOUT
ZC1P-CRL3 11-I* B
TRUE INPUT3 FALSE INPUT3

FALSE INPUT4N FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O041-(2504,3)

OR

14-O ZC1P-CSL1 INPUT1 OUT ZC1P-CS VIO_BO\36-I (2)


14-O ZC1P-CSL2 INPUT2 NOUT

14-O ZC1P-CSL3 INPUT3


A041-(2505,3)

FALSE INPUT4
AND

FALSE INPUT5
INPUT1 OUT BO_ZC1P-CS DREP_BI\42-I*
TRUE INPUT2 NOUT
FALSE INPUT6

TRUE INPUT3

INPUT4N

A042-(2507,3)
C
C 14-O ZC1P-CSL1
AND
INPUT1 OUT BO_ZC1P-CSL1 DREP_BI\42-I*
INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

A043-(2509,3)

AND

14-O ZC1P-CSL2 INPUT1 OUT BO_ZC1P-CSL2 DREP_BI\42-I*


INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

A044-(2511,3)

AND

14-O ZC1P-CSL3 INPUT1 OUT BO_ZC1P-CSL3 DREP_BI\42-I*


INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

D D
Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 13/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

COMMUNICATION LOGIC, DISTANCE PROTECTION

ZC1P-(2310,3)

ZC1PPSCH_85
FALSE BLOCK TRIP ZC1P-TRIP CB_AR\22-I*

A 11-O ZC1W-IRVOPL1
FALSE BLKTR

BLKTRL1
TRL1

TRL2
ZC1P-TRL1

ZC1P-TRL2
VIO_BO\36-I
VIO_BO\36-I
A
11-O ZC1W-IRVOPL2 BLKTRL2 TRL3 ZC1P-TRL3 VIO_BO\36-I
11-O ZC1W-IRVOPL3 BLKTRL3 CSL1 ZC1P-CSL1 13-I (2)*
IMP_PROT\7-O ZM02-STL1 CACCL1 CSL2 ZC1P-CSL2 13-I (2)*
IMP_PROT\7-O ZM02-STL2 CACCL2 CSL3 ZC1P-CSL3 13-I (2)*
IMP_PROT\7-O ZM02-STL3 CACCL3 CSMPH

12-O ZC1P-CSURL1 CSURL1 CRLL1 ZC1P-CRLL1 VIO_BO\36-I


12-O ZC1P-CSURL2 CSURL2 CRLL2 ZC1P-CRLL2 VIO_BO\36-I
12-O ZC1P-CSURL3 CSURL3 CRLL3 ZC1P-CRLL3 VIO_BO\36-I
12-O ZC1P-CSORL1 CSORL1

12-O ZC1P-CSORL2 CSORL2


O048-(2610,3)

12-O ZC1P-CSORL3 CSORL3


OR
INPUT1 OUT ZC1P-CRL VIO_BO\36-I (2)
IMP_PROT\7-O ZM05-STL1 CSBLKL1

INPUT2 NOUT
IMP_PROT\7-O ZM05-STL2 CSBLKL2

INPUT3
IMP_PROT\7-O ZM05-STL3 CSBLKL3

B
FALSE INPUT4
11-O ZC1W-IRVOPL1 BLKCSL1

FALSE INPUT5
11-O ZC1W-IRVOPL2 BLKCSL2

FALSE INPUT6
11-O ZC1W-IRVOPL3 BLKCSL3

13-O
13-O
ZC1P-CRL1

ZC1P-CRL2
CRL1

CRL2
B
13-O ZC1P-CRL3 CRL3

FALSE CRMPH

C
C

D D
Prepared
Approved IMP_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 14/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

INSTANTANEOUS PHASE OVERCURRENT PROTECTION

IOC1-(615,3)

PHPIOC_50

I_AI\2-O LINE_CT_A_I3P I3P TRIP IOC1-TRIP DREP_BI\42-I*

A FALSE

FALSE
BLOCK

ENMULT
TRL1

TRL2
IOC1-TRL1

IOC1-TRL2
IMP_COM\12-I*
IMP_COM\12-I*
A
TRL3 IOC1-TRL3 IMP_COM\12-I*

GT06 = ON FOR INST OC TO TRIP CB A033-(2004,3)

AND
GT06-(1616,3)
INPUT1 OUT IOC1CBTRIP CB_AR\22-I*
GT
TRUE INPUT OUT INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

A034-(2006,3)

AND
INPUT1 OUT IOC1CBTRL1 CB_TR\20-I

B TRUE
INPUT2

INPUT3
NOUT

FALSE INPUT4N

B
A035-(2008,3)

AND
INPUT1 OUT IOC1CBTRL2 CB_TR\20-I
INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

A036-(2010,3)

AND
INPUT1 OUT IOC1CBTRL3 CB_TR\20-I
INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

C
C

D D
Prepared
Approved I_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 15/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

DELAYED PHASE OVERCURRENT PROTECTION

TOC1-(501,8)

OC4PTOC_51_67

I_AI\2-O LINE_CT_B_I3P I3P TRIP TOC1-TRIP CB_AR\22-I*

A U_AI\4-O LINE_VT_B_U3P

FALSE
U3P

BLOCK
TR1

TR2
A
FALSE BLKTR TR3

FALSE BLKST1 TR4

FALSE BLKST2 TRL1 TOC1-TRL1 VIO_BO\37-I


FALSE BLKST3 TRL2 TOC1-TRL2 VIO_BO\37-I
FALSE BLKST4 TRL3 TOC1-TRL3 VIO_BO\37-I
FALSE ENMULT1 TR1L1

FALSE ENMULT2 TR1L2

FALSE ENMULT3 TR1L3

FALSE ENMULT4 TR2L1

TR2L2

TR2L3

TR3L1

TR3L2

TR3L3

B TR4L1

TR4L2

TR4L3

START

ST1
TOC1-START DREP_BI\42-I* B
ST2

ST3

ST4

STL1 TOC1-STL1 LOGIC\29-I*


STL2 TOC1-STL2 LOGIC\29-I*
STL3 TOC1-STL3 LOGIC\29-I*
ST1L1

ST1L2

ST1L3

ST2L1

ST2L2

ST2L3

ST3L1

ST3L2

ST3L3

ST4L1

ST4L2

C
ST4L3

2NDHARM TOC1-2NDHARM

C DIRL1

DIRL2

DIRL3

THERMAL OVERLOAD PROTECTION

THL1-(2600,100)

LPTTR_26

I_AI\2-O LINE_CT_B_I3P I3P TRIP THL1-TRIP CB_AR\22-I*


FALSE BLOCK START THL1-START DREP_BI\42-I*
FALSE BLKTR ALARM THL1-ALARM DREP_BI\42-I*
FALSE ENMULT LOCKOUT THL1-LOCKOUT VIO_BO\37-I
REALZERO AMBTEMP

FALSE SENSFLT

D VIO_BI\31-O BI_THERMAL_OVERLOAD_THL1-RESET RESET

D
Prepared
Approved I_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 16/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

INSTANTANEOUS EARTH FAULT OVERCURRENT PROTECTION

IEF1-(641,3)

EFPIOC_50N

I_AI\2-O LINE_CT_A_I3P I3P TRIP IEF1-TRIP DREP_BI\42-I*

A FALSE

FALSE
BLOCK

BLKAR
A
FALSE MULTEN
GT05 = ON FOR INST EF TO TRIP CB
GT05-(1216,3)

GT
INPUT OUT IEF1CBTRIP CB_AR\22-I*

DELAYED EARTH FAULT OVERCURRENT PROTECTION

TEF1-(509,8)

EF4PTOC_51N67N

I_AI\2-O LINE_CT_B_I3P I3P TRIP TEF1-TRIP CB_AR\22-I*

B U_AI\4-O
I_AI\3-O
LINE_VT_B_U3P

TRFR_NEUT_CT_IN_I3P
U3P

I3PPOL
TRIN1

TRIN2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ BLOCK TRIN3

FALSE
BLKTR

BLKST1
TRIN4

TRSOTF
B
GT20 = ON TO BLOCK TEF TRIP DURING 1-POLE AR IN PROGRESS FALSE BLKST2 START TEF1-START DREP_BI\42-I*
GT20-(2615,8) FALSE BLKST3 STIN1

TM20-(2612,8)
GT
FALSE BLKST4 STIN2
INPUT OUT
Timer

CB_AR\23-O AR_1PT1 INPUT ON FALSE ENMULT1 STIN3

#0.200 T OFF FALSE ENMULT2 STIN4

FALSE ENMULT3 STSOTF

TM11-(312,8)
FALSE ENMULT4 STFW TEF1-STFW DREP_BI\42-I*
Timer

VIO_BI\30-O BI_CB_OPEN INPUT ON CBPOS STRV TEF1-STRV DREP_BI\42-I*


#0.200 T OFF CLOSECB 2NDHARMD TEF1-2NDHARMD DREP_BI\43-I*
FALSE OPENCB

A061-(104,8)

AND
O061-(103,8)
INPUT1 OUT
OR

VIO_BI\30-O BI_CB_MAN_CLOSE INPUT1 OUT INPUT2 NOUT

CB_AR\23-O AR01-CLOSECB INPUT2 NOUT TRUE INPUT3

FALSE INPUT3 FALSE INPUT4N

FALSE INPUT4

FALSE INPUT5 C
C
FALSE INPUT6

BROKEN CONDUCTOR CHECK


GT15 = ON TO TRIP CB FOR BRC TRIP OUTPUT
BRC1-(539,8) GT15-(1415,8)

BRCPTOC_46 GT

I_AI\2-O LINE_CT_B_I3P I3P TRIP INPUT OUT BRC1-TRIP CB_AR\22-I*


FALSE BLOCK START

FALSE BLKTR

BRC1-ALARM DREP_BI\42-I*
BRC1-START DREP_BI\42-I*

D D
Prepared
Approved I_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 17/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

COMMUNICATION LOGIC, EARTH FAULT PROTECTION


EFC1-(1095,8)

ECPSCH_85

18-O EFCA-IRVL BLOCK TRIP EFC1-TRIP CB_TR\20-I*


CB_AR\23-O AR_1PT1 BLKTR CS EFC1-CS DREP_BI\43-I*

A I_PROT\17-O TEF1-STRV
BLKCS

CSBLK
CRL

LCG
EFC1-CRL 18-I*
A
I_PROT\17-O TEF1-STFW CACC

CSOR
O081-(1003,8)

CSUR
OR

I_PROT\17-O TEF1-STFW INPUT1 OUT


CR

18-O EFCA-ECHO INPUT2 NOUT


FALSE CRG

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

GT13 = ON FOR INST EF TO SEND UR SIGNAL


GT13-(1015,8)

GT

B I_PROT\17-O IEF1-TRIP INPUT OUT

VIO_BI\32-O BI_EFC1_CR

O085-(1253,8) A093-(1404,8)
B
OR AND

18-O EFC1-TRIP INPUT1 OUT INPUT1 OUT EFC-TRIP_AR_START CB_AR\22-I


18-O EFCA-TRWEI INPUT2 NOUT INPUT2 NOUT

FALSE INPUT3 TRUE INPUT3

FALSE INPUT4 FALSE INPUT4N

FALSE INPUT5

FALSE INPUT6

A094-(1406,8)

AND

GT14 = ON FOR EFC TRIP WITH AUTORECLOSE INPUT1 OUT EFC-TRIP_AR_INHIBIT CB_AR\22-I
TRUE INPUT2 NOUT

GT14-(1315,8)
TRUE INPUT3
GT
TRUE INPUT OUT INPUT4N

CURRENT REVERSAL AND WEAK END INFEED LOGIC, EARTH FAULT PROTECTION C
C EFCA-(1090,8)

ECRWPSCH_85

U_AI\4-O LINE_VT_B_U3P U3P IRVL EFCA-IRVL DREP_BI\43-I*


FALSE BLOCK TRWEI EFCA-TRWEI CB_TR\20-I*
I_PROT\17-O TEF1-STFW IRVBLK ECHO EFCA-ECHO 18-I
I_PROT\17-O TEF1-STRV IRV CR

FALSE WEIBLK1

WEIBLK2

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ VTSZ

VIO_BI\30-O BI_CB_OPEN CBOPEN

18-O EFC1-CRL CRL

O082-(1005,8)

OR

IMP_COM\11-O ZC1W-TRPWEI INPUT1 OUT

I_PROT\17-O TEF1-STFW INPUT2 NOUT

I_PROT\17-O TEF1-STRV INPUT3

FALSE INPUT4

FALSE INPUT5

D
FALSE INPUT6

D
Prepared
Approved EF_COM
Resp dep Rev Ind
Rev Ind Reg nr Sheet 18/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
FUSE FAILURE SUPERVISION
FSD1-(325,3)

SDDRFUF

I_AI\2-O LINE_CT_A_I3P I3P BLKZ LINE_FUSE_FAILURE_FSD1-BLKZ DREP_BI\42-I*


U_AI\4-O LINE_VT_A_U3P U3P BLKU LINE_FUSE_FAILURE_FSD1-BLKU DREP_BI\43-I*
FALSE BLOCK 3PH LINE_FUSE_FAILURE_FSD1-3PH VIO_BO\39-I
VIO_BI\30-O BI_CB_CLOSED CBCLOSED DLD1PH

A VIO_BI\31-O BI_LINE_MCB_FF MCBOP DLD3PH


A
VIO_BI\31-O BI_LINE_DISC_OPEN DISCPOS

CB_TR\21-O TRP1-TRIP BLKTRIP

DELAYED OVERVOLTAGE PROTECTION


TOV1-(583,8)

OV2PTOV_59

U_AI\4-O LINE_VT_B_U3P U3P TRIP TOV1-TRIP CB_AR\22-I*


FALSE BLOCK TR1 TOV1-TR1 VIO_BO\38-I
FALSE BLKTR1 TR1L1

FALSE BLKST1 TR1L2

FALSE BLKTR2 TR1L3

FALSE BLKST2 TR2 TOV1-TR2 VIO_BO\38-I


TR2L1

TR2L2

B TR2L3

START TOV1-START DREP_BI\43-I*


ST1

ST1L1 TOV1-ST1L1 LOGIC\29-I* B


ST1L2 TOV1-ST1L2 LOGIC\29-I*
ST1L3 TOV1-ST1L3 LOGIC\29-I*
ST2

ST2L1 TOV1-ST2L1 VIO_BO\38-I


ST2L2 TOV1-ST2L2 VIO_BO\38-I
ST2L3 TOV1-ST2L3 VIO_BO\38-I

DELAYED UNDERVOLTAGE PROTECTION


TUV1-(570,8)

UV2PTUV_27

U_AI\4-O LINE_VT_B_U3P U3P TRIP TUV1-TRIP CB_AR\22-I*


19-O LINE_FUSE_FAILURE_FSD1-BLKU BLOCK TR1 TUV1-TR1 VIO_BO\38-I
FALSE BLKTR1 TR1L1

VIO_BI\30-O BI_CB_OPEN BLKST1 TR1L2

FALSE BLKTR2 TR1L3

BLKST2 TR2 TUV1-TR2 VIO_BO\38-I


TR2L1

TR2L2

TR2L3
C
C START TUV1-START DREP_BI\43-I*
ST1

ST1L1 TUV1-ST1L1 LOGIC\29-I*


ST1L2 TUV1-ST1L2 LOGIC\29-I*
ST1L3 TUV1-ST1L3 LOGIC\29-I*
ST2

ST2L1 TUV1-ST2L1 VIO_BO\38-I


ST2L2 TUV1-ST2L2 VIO_BO\38-I
ST2L3 TUV1-ST2L3 VIO_BO\38-I

LOSS OF VOLTAGE GT16 = ON TO TRIP CB FOR LOV TRIP OUTPUT


LOV1-(600,8) GT16-(1515,8)

LOVPTUV_27 GT

U_AI\4-O LINE_VT_B_U3P U3P TRIP INPUT OUT LOV1-TRIP CB_AR\22-I*


FALSE BLOCK START

VIO_BI\30-O BI_CB_OPEN CBOPEN

19-O LINE_FUSE_FAILURE_FSD1-BLKU VTSU LOV1-ALARM DREP_BI\43-I*


LOV1-START DREP_BI\43-I*
D D
Prepared
Approved U_PROT
Resp dep Rev Ind
Rev Ind Reg nr Sheet 19/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
FRONT LOGIC CB TRIPPING
TR01-(2700,3)

TMAGGIO

VIO_BI\30-O BI_EXTERNAL_TRIP_3PH INPUT1 OUTPUT1 PROT_TRIP_3_PHASE

VIO_BI\30-O BI_EXT_BBP_TRIP INPUT2 OUTPUT2 LINE_PROT_TRIP_L1

VIO_BI\32-O BI_LINE_DTTR INPUT3 OUTPUT3

LOGIC\27-O ZM_DELAYED_TRIP INPUT4

A IMP_PROT\8-O
IMP_PROT\8-O
SFV1-TRIP

PSP1-TRIP
INPUT5

INPUT6
A
I_PROT\16-O TOC1-TRIP INPUT7

I_PROT\16-O THL1-TRIP INPUT8


TR01-INPUT 1-16 = CB TRIP 3 PHASE
I_PROT\17-O IEF1CBTRIP INPUT9

I_PROT\17-O TEF1-TRIP INPUT10

I_PROT\17-O BRC1-TRIP INPUT11

EF_COM\18-O EFC1-TRIP INPUT12

EF_COM\18-O EFCA-TRWEI INPUT13

U_PROT\19-O TOV1-TRIP INPUT14

U_PROT\19-O TUV1-TRIP INPUT15

U_PROT\19-O LOV1-TRIP INPUT16

IMP_PROT\7-O ZM01-TRL1 INPUT17

IMP_COM\11-O ZC1W-TRPWEIL1 INPUT18

I_PROT\15-O IOC1CBTRL1 INPUT19 TR01-INPUT 17-32 = CB TRIP L1


CB_BF\25-O BFP1-TRRETL1 INPUT20

B VIO_BI\30-O
CB_BF\25-O
BI_EXTERNAL_TRIP_L1

PD01-TRIP
INPUT21

INPUT22

FALSE INPUT23

FALSE

FALSE
INPUT24

INPUT25
B
FALSE INPUT26

FALSE INPUT27

FALSE INPUT28

FALSE INPUT29

FALSE INPUT30

FALSE INPUT31

FALSE INPUT32

TR02-(2705,3)

TMAGGIO

IMP_PROT\7-O ZM01-TRL2 INPUT1 OUTPUT1 LINE_PROT_TRIP_L2

IMP_COM\11-O ZC1W-TRPWEIL2 INPUT2 OUTPUT2 LINE_PROT_TRIP_L3

I_PROT\15-O IOC1CBTRL2 INPUT3 OUTPUT3

CB_BF\25-O BFP1-TRRETL2 INPUT4


TR02-INPUT 1-16 = CB TRIP L2
VIO_BI\30-O BI_EXTERNAL_TRIP_L2 INPUT5

CB_BF\25-O PD01-TRIP INPUT6

FALSE INPUT7

FALSE INPUT8

FALSE INPUT9

C
FALSE INPUT10

FALSE INPUT11

C FALSE

FALSE
INPUT12

INPUT13

FALSE INPUT14

FALSE INPUT15

FALSE INPUT16

IMP_PROT\7-O ZM01-TRL3 INPUT17

IMP_COM\11-O ZC1W-TRPWEIL3 INPUT18

I_PROT\15-O IOC1CBTRL3 INPUT19 TR02-INPUT 17-32 = CB TRIP L3


CB_BF\25-O BFP1-TRRETL3 INPUT20

VIO_BI\30-O BI_EXTERNAL_TRIP_L3 INPUT21

CB_BF\25-O PD01-TRIP INPUT22

FALSE INPUT23

FALSE INPUT24

FALSE INPUT25

FALSE INPUT26

FALSE INPUT27

FALSE INPUT28

FALSE INPUT29

FALSE INPUT30

D FALSE

FALSE
INPUT31

INPUT32 D
Prepared
Approved CB_TR
Resp dep Rev Ind
Rev Ind Reg nr Sheet 20/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

TRIP CIRCUITS CB
TRP1-(2800,3)

SMPPTRC_94
FALSE BLOCK TRIP TRP1-TRIP CB_AR\23-I*
FALSE BLKLKOUT TRL1 TRP1-TRL1 CB_BF\25-I*

A 20-O
20-O
PROT_TRIP_3_PHASE

LINE_PROT_TRIP_L1
TRIN

TRINL1
TRL2

TRL3
TRP1-TRL2

TRP1-TRL3
CB_BF\25-I*
CB_BF\25-I*
A
20-O LINE_PROT_TRIP_L2 TRINL2 TR1P

20-O LINE_PROT_TRIP_L3 TRINL3 TR2P

IMP_PROT\7-O ZM02-STL1 PSL1 TR3P TRP1-TR3P CB_AR\23-I*


IMP_PROT\7-O ZM02-STL2 PSL2 CLLKOUT CB_LO VIO_BO\33-I
IMP_PROT\7-O ZM02-STL3 PSL3

IMP_COM\14-O ZC1P-TRIP 1PTRZ

FALSE 1PTREF

P3PTR
O014-(706,3) A014-(707,3)

SETLKOUT
OR AND

CB_AR\23-O AR_PREP3PTR INPUT1 OUT INPUT1 OUT


RSTLKOUT

VIO_BI\30-O BI_PREP3PTR INPUT2 NOUT TRUE INPUT2 NOUT

INPUT3 TRUE INPUT3

FALSE INPUT4 INPUT4N

GT08= ON IF PERMIT 1PH TRIP IS USED FALSE INPUT5

B
GT08-(2616,3) A013-(705,3) FALSE INPUT6

GT AND
TRUE INPUT OUT INPUT1 OUT

TRUE INPUT2 NOUT

VIO_BI\30-O BI_PERMIT1PTR
TRUE INPUT3

INPUT4N
O013-(704,3)
B
OR
FALSE INPUT1 OUT

FALSE INPUT2 NOUT

21-O TRP1-TRIP FALSE INPUT3

CB_AR\23-O AR01-UNSUCCL INPUT4

VIO_BI\30-O BI_EXT_BBP_TRIP INPUT5

CB_BF\25-O BFP1-TRBU INPUT6

VIO_BI\30-O BI_RESET_LO

GT21 = ON FOR TRIP COIL SUPERVISION ACTIVATED


GT21-(315,100)
TRIP COIL SUPERVISION CB
GT
TRUE INPUT OUT

I061-(201,100) TM21-(312,100) A145-(804,100)

INV Timer AND

VIO_BI\30-O VIO_BO\34-I
C
BI_TCS_OK_L1 INPUT OUT INPUT ON INPUT1 OUT TCS_ALARM_L1

#3.000 T OFF INPUT2 NOUT

C 21-O TRP1-TRL1
TRUE INPUT3

INPUT4N

I062-(202,100) TM22-(512,100) A146-(806,100)

INV Timer AND

VIO_BI\30-O BI_TCS_OK_L2 INPUT OUT INPUT ON INPUT1 OUT TCS_ALARM_L2 VIO_BO\34-I


#3.000 T OFF INPUT2 NOUT

TRUE INPUT3

21-O TRP1-TRL2 INPUT4N

I063-(301,100) TM23-(712,100) A147-(808,100)

INV Timer AND

VIO_BI\30-O BI_TCS_OK_L3 INPUT OUT INPUT ON INPUT1 OUT TCS_ALARM_L3 VIO_BO\34-I


#3.000 T OFF INPUT2 NOUT
O148-(809,100)

TRUE INPUT3
OR
INPUT1 OUT TCS_ALARM LOGIC\29-I*
21-O TRP1-TRL3 INPUT4N

INPUT2 NOUT

INPUT3

FALSE INPUT4

FALSE INPUT5

D FALSE INPUT6

D
Prepared
Approved CB_TR
Resp dep Rev Ind
Rev Ind Reg nr Sheet 21/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

FRONT LOGIC CB AUTORECLOSE

TR03-(2710,3)

TMAGGIO

IMP_PROT\7-O ZM01-TRIP INPUT1 OUTPUT1 AR01-START 23-I*

A IMP_COM\14-O
IMP_COM\11-O
ZC1P-TRIP

ZC1W-TRPWEI
INPUT2

INPUT3
OUTPUT2

OUTPUT3
AR01-INHBIT 23-I*
A
I_PROT\15-O IOC1CBTRIP INPUT4
TR03-INPUT 1-16 =START AR
I_PROT\17-O IEF1CBTRIP INPUT5

EF_COM\18-O EFC-TRIP_AR_START INPUT6

VIO_BI\30-O BI_EXTERNAL_TRIP_L1 INPUT7

VIO_BI\30-O BI_EXTERNAL_TRIP_L2 INPUT8

VIO_BI\30-O BI_EXTERNAL_TRIP_L3 INPUT9

INPUT10

VIO_BI\30-O BI_START_AR INPUT11

FALSE INPUT12

FALSE INPUT13

FALSE INPUT14

FALSE INPUT15

FALSE INPUT16

LOGIC\27-O ZM_DELAYED_TRIP INPUT17

B IMP_PROT\8-O
IMP_PROT\8-O
SFV1-TRIP

PSP1-TRIP
INPUT18

INPUT19

I_PROT\16-O TOC1-TRIP INPUT20

I_PROT\16-O
I_PROT\17-O
THL1-TRIP

TEF1-TRIP
INPUT21

INPUT22
B
EF_COM\18-O EFC-TRIP_AR_INHIBIT INPUT23 TR03-INPUT 17-32 =INHIBIT AR
I_PROT\17-O BRC1-TRIP INPUT24

U_PROT\19-O TOV1-TRIP INPUT25

U_PROT\19-O TUV1-TRIP INPUT26

U_PROT\19-O LOV1-TRIP INPUT27

CB_BF\25-O PD01-TRIP INPUT28

INPUT29

CB_BF\25-O BFP1-TRBU INPUT30

VIO_BI\30-O BI_INHIBIT_AR INPUT31

INPUT32

O024-(1010,3)

OR

VIO_BI\30-O BI_EXT_BBP_TRIP INPUT1 OUT

VIO_BI\32-O BI_LINE_DTTR INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

A029-(1605,3)

AND
C
C VIO_BI\30-O BI_EXTERNAL_TRIP_3PH INPUT1 OUT

INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

A030-(1607,3)

AND

GT09 = ON FOR EXTERNAL 3PH TRIP WITH AUTORECLOSE INPUT1 OUT

TRUE INPUT2 NOUT

GT09-(2916,3)
TRUE INPUT3
GT
TRUE INPUT OUT INPUT4N

O109-(2003,8)

OR

VIO_BI\30-O BI_CB_SPRING_UNCHARGED INPUT1 OUT

VIO_BI\30-O BI_CB_SF6_LOW INPUT2 NOUT CBREADY 23-I*


FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

D FALSE INPUT6

D
Prepared
Approved CB_AR
Resp dep Rev Ind
Rev Ind Reg nr Sheet 22/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

CB AUTORECLOSE

AR01-(2401,8)

SMBRREC_79

VIO_BI\30-O BI_AR01-ON ON BLOCKED

A VIO_BI\30-O
22-O
BI_AR01-OFF

AR01-INHBIT FALSE
OFF

BLKON
SETON

READY
AR01-SETON

AR01-READY
VIO_BO\33-I
VIO_BO\33-I
A
FALSE BLKOFF ACTIVE AR01-ACTIVE VIO_BO\33-I
FALSE RESET SUCCL AR01-SUCCL VIO_BO\33-I
A109-(2004,8)
INHIBIT UNSUCCL AR01-UNSUCCL CB_TR\21-I*
AND

22-O AR01-START INPUT1 OUT START INPROGR AR01-INPROGR DREP_BI\43-I*


CB_TR\21-O TRP1-TRIP INPUT2 NOUT FALSE STARTHS 1PT1 AR01-1PT1 VIO_BO\33-I
TRUE INPUT3 FALSE TRSOTF 2PT1

23-O EXTERNAL_AR_USED INPUT4N FALSE SKIPHS 3PT1 AR01-3PT1 VIO_BO\33-I


FALSE ZONESTEP 3PT2 AR01-3PT2 VIO_BO\33-I
FALSE TR2P 3PT3

CB_TR\21-O TRP1-TR3P TR3P 3PT4

FALSE THOLHOLD 3PT5

22-O CBREADY CBREADY PERMIT1P AR01-PERMIT1P VIO_BO\33-I


VIO_BI\30-O BI_CB_CLOSED CBPOS PREP3P AR01-PREP3P VIO_BO\33-I
VIO_BI\30-O BI_AR01-PLCLOST PLCLOST CLOSECB AR01-CLOSECB CB_BF\25-I*

B 24-O AUTO_SC_OK

FALSE
SYNC

WAIT
WFMASTER

COUNT1P

VIO_BI\30-O BI_AR01-RSTCOUNT RSTCOUNT COUNT2P

INTZERO MODEINT COUNT3P1

COUNT3P2
B
COUNT3P3

COUNT3P4

COUNT3P5

COUNTAR

MODE

O113-(2503,8)

OR
INPUT1 OUT AR_1PT1 CB_BF\25-I*
VIO_BI\30-O BI_EXT_AR_1PT1 INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

A113-(2504,8)

AND

GT17 = ON IF EXTERNAL AR IS USED INPUT1 OUT AR_PREP3PTR CB_TR\21-I*


TRUE INPUT2 NOUT

GT17-(1815,8)
TRUE INPUT3

TRUE INPUT
GT
OUT INPUT4N C
C
EXTERNAL_AR_USED

D D
Prepared
Approved CB_AR
Resp dep Rev Ind
Rev Ind Reg nr Sheet 23/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

SYNCHRO CHECK AND ENERGIZING CHECK CB


SYN1-(1701,8)

SESRSYN_25

U_AI\5-O BUS_A_1PH_VT_U3P U3PBB1 SYNOK SYN1-SYNOK

U_AI\5-O BUS_B_1PH_VT_U3P U3PBB2 AUTOSYOK SYN1-AUTOSYOK 24-I*

A U_AI\4-O LINE_VT_B_U3P

GRP_OFF
U3PLN1

U3PLN2
AUTOENOK

MANSYOK
SYN1-AUTOENOK

SYN1-MANSYOK
24-I*
24-I*
A
FALSE BLOCK MANENOK SYN1-MANENOK 24-I*
FALSE BLKSYNCH TSTSYNOK

FALSE BLKSC TSTAUTSY

A097-(1504,8)
FALSE BLKENERG TSTMANSY
AND

VIO_BI\31-O BI_BUS_A_DISC_OPEN INPUT1 OUT B1QOPEN TSTENOK

TRUE INPUT2 NOUT B1QCLD USELFAIL

GT11 = OFF IF a&b CONTACTS ARE USED, OR b CONTACTS ONLY TRUE INPUT3 B2QOPEN B1SEL

GT11 = ON IF ONLY a CONTACTS ARE USED INPUT4N B2QCLD B2SEL

GT11-(315,8) TRUE LN1QOPEN LN1SEL

GT
FALSE LN1QCLD LN2SEL
TRUE INPUT OUT

TRUE LN2QOPEN SYNPROGR

O097-(1503,8) FALSE LN2QCLD SYNFAIL

OR
UB1OK UOKSYN
VIO_BI\31-O BI_BUS_A_DISC_CLOSED INPUT1 OUT

FALSE UB1FF UDIFFSYN


INPUT2 NOUT

B GT12 = OFF IF a&b CONTACTS ARE USED, OR a CONTACTS ONLY


GT12 = ON IF ONLY b CONTACTS ARE USED
FALSE INPUT3

FALSE
UB2OK

UB2FF
FRDIFSYN

FRDIFFOK
FALSE INPUT4

ULN1OK FRDERIVA
GT12-(815,8) FALSE INPUT5

TRUE INPUT
GT
OUT
FALSE INPUT6
FALSE

TRUE
ULN1FF

ULN2OK
UOKSC

UDIFFSC
B
FALSE ULN2FF FRDIFFA

A098-(1506,8)
FALSE STARTSYN PHDIFFA
AND

VIO_BI\31-O BI_BUS_B_DISC_OPEN INPUT1 OUT FALSE TSTSYNCH FRDIFFM

TRUE INPUT2 NOUT FALSE TSTSC PHDIFFM

TRUE INPUT3 FALSE TSTENERG UDIFFME

INPUT4N INTZERO AENMODE FRDIFFME

INTZERO MENMODE PHDIFFME

MODEAEN
O098-(1505,8)

MODEMEN
OR

VIO_BI\31-O BI_BUS_B_DISC_CLOSED INPUT1 OUT

INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

VIO_BI\31-O BI_BUS_A_MCB_OK_SYN-UB1OK

VIO_BI\31-O BI_BUS_B_MCB_OK_SYN-UB2OK

VIO_BI\31-O BI_LINE_MCB_OK_SYN_ULNOK C
C O101-(1803,8)

OR

24-O SYN1-AUTOSYOK INPUT1 OUT AUTO_SC_OK 23-I*


24-O SYN1-AUTOENOK INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O102-(1805,8)

OR

24-O SYN1-MANSYOK INPUT1 OUT MAN_SC_OK VIO_BO\33-I


24-O SYN1-MANENOK INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

D D
Prepared
Approved CB_AR
Resp dep Rev Ind
Rev Ind Reg nr Sheet 24/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

BREAKER FAILURE PROTECTION CB

BFP1-(3100,3)

CCRBRF_50BF

I_AI\2-O LINE_CT_A_I3P I3P TRBU BFP1-TRBU CB_AR\22-I*

A FALSE

FALSE
BLOCK

START
TRBU2

TRRET BFP1-TRRET DREP_BI\43-I*


A
CB_TR\21-O TRP1-TRL1 STL1 TRRETL1 BFP1-TRRETL1 CB_TR\20-I*
CB_TR\21-O TRP1-TRL2 STL2 TRRETL2 BFP1-TRRETL2 CB_TR\20-I*
CB_TR\21-O TRP1-TRL3 STL3 TRRETL3 BFP1-TRRETL3 CB_TR\20-I*
FALSE CBCLDL1 CBALARM

FALSE CBCLDL2

FALSE CBCLDL3

FALSE CBFLT

A053-(3205,3)

AND
INPUT1 OUT TRIP-BUS_A VIO_BO\33-I
VIO_BI\31-O BI_BUS_A_DISC_CLOSED INPUT2 NOUT

TRUE INPUT3

FALSE INPUT4N

B A054-(3207,3)

AND
INPUT1 OUT TRIP-BUS_B VIO_BO\33-I
VIO_BI\31-O BI_BUS_B_DISC_CLOSED INPUT2 NOUT

TRUE INPUT3 B
FALSE INPUT4N

POLE DISCORDANCE PROTECTION CB

PD01-(530,8)

CCRPLD_52PD

I_AI\2-O LINE_CT_B_I3P I3P TRIP PD01-TRIP CB_AR\22-I*


FALSE BLOCK START PD01-START VIO_BO\34-I
CB_AR\23-O AR_1PT1 BLKDBYAR

CLOSECMD

OPENCMD
O065-(303,8)

EXTPDIND
OR

CB_AR\23-O AR01-CLOSECB INPUT1 OUT


FALSE POLE1OPN

VIO_BI\30-O BI_CB_MAN_CLOSE INPUT2 NOUT

C
FALSE POLE1CL

FALSE INPUT3
FALSE POLE2OPN

C
FALSE INPUT4
FALSE POLE2CL

FALSE INPUT5
FALSE POLE3OPN

FALSE INPUT6
FALSE POLE3CL

O115-(2507,8)

OR

CB_TR\21-O TRP1-TRIP INPUT1 OUT

INPUT2 NOUT

FALSE INPUT3
TP19-(2013,8)

FALSE INPUT4
Pulse

VIO_BI\30-O BI_CB_OPEN INPUT OUT


FALSE INPUT5

#0.150 T
FALSE INPUT6

VIO_BI\30-O BI_PD01-EXTPDIND

D D
Prepared
Approved CB_BF
Resp dep Rev Ind
Rev Ind Reg nr Sheet 25/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

MEASUREMENTS

SVR1-(2701,100)

CVMMXU

I_AI\3-O LINE_CT_MEASUREMENT_I3P I3P S

A
ETP1-(2720,100)
U_AI\4-O
A
LINE_VT_MEASUREMENT_U3P U3P S_RANGE
ETPMMTR
P_INST P ACCST

P Q EAFPULSE

P_RANGE TRUE STACC EARPULSE

Q_INST FALSE RSTACC ERFPULSE

Q FALSE RSTDMD ERRPULSE

Q_RANGE EAFALM

PF EARALM

PF_RANGE ERFALM

ILAG ERRALM

ILEAD EAFACC

U EARACC

U_RANGE ERFACC

I ERRACC

I_RANGE MAXPAFD

F MAXPARD

B F_RANGE MAXPRFD

MAXPRRD

B
VN01-(2840,100)

VNMMXU

U_AI\4-O LINE_VT_MEASUREMENT_U3P U3P UL1

UL1RANG

UL1ANGL

UL2

UL2RANG
VP01-(2810,100)

UL2ANGL
VMMXU
U3P UL12
UL3

UL12RANG
UL3RANG

UL12ANGL
UL3ANGL

UL23

UL23RANG
VSQ1-(2830,100)

UL23ANGL
VMSQI
U3P 3U0
UL31

3U0RANG
UL31RANG

3U0ANGL
UL31ANGL

U1

U1RANG

U1ANGL

U2
C
C U2RANG

U2ANGL

CP01-(551,100)

CMMXU

I_AI\3-O LINE_CT_MEASUREMENT_I3P I3P IL1

IL1RANG

IL1ANGL

IL2

IL2RANG
CSQ1-(2820,100)

IL2ANGL
CMSQI
I3P 3I0
IL3

3I0RANG
IL3RANG

3I0ANGL
IL3ANGL

I1

I1RANG

I1ANGL

I2

D I2RANG

I2ANGL D
Prepared
Approved MEASURE
Resp dep Rev Ind
Rev Ind Reg nr Sheet 26/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

LOGICAL SIGNALS PHASE SELECTOR

O008-(410,3)

OR

IMP_PROT\6-O PHS1-STFWL1 INPUT1 OUT PHS1-STFW VIO_BO\35-I

A IMP_PROT\6-O
IMP_PROT\6-O
PHS1-STFWL2

PHS1-STFWL3
INPUT2

INPUT3
NOUT

A
IMP_PROT\6-O PHS1-STFWPE INPUT4

FALSE INPUT5

FALSE INPUT6

O012-(510,3)

OR

IMP_PROT\6-O PHS1-STNDL1 INPUT1 OUT PHS1-STND VIO_BO\35-I


IMP_PROT\6-O PHS1-STNDL2 INPUT2 NOUT

IMP_PROT\6-O PHS1-STNDL3 INPUT3

IMP_PROT\6-O PHS1-STNDPE INPUT4

FALSE INPUT5

FALSE INPUT6

LOGICAL SIGNALS DISTANCE PROTECTION B

O047-(2608,3)

OR

IMP_PROT\7-O ZM02-TRIP INPUT1 OUT ZM_DELAYED_TRIP

IMP_PROT\7-O ZM03-TRIP INPUT2 NOUT

IMP_PROT\7-O ZM04-TRIP INPUT3

IMP_PROT\7-O ZM05-TRIP INPUT4

FALSE INPUT5

FALSE INPUT6

O020-(810,3)

OR

IMP_PROT\7-O ZM01-STND INPUT1 OUT ZM_STND VIO_BO\35-I


IMP_PROT\7-O ZM02-STND INPUT2 NOUT

IMP_PROT\7-O ZM03-STND INPUT3

IMP_PROT\7-O ZM04-STND INPUT4

IMP_PROT\7-O
C
ZM05-STND INPUT5

FALSE INPUT6

D D
Prepared
Approved LOGIC
Resp dep Rev Ind
Rev Ind Reg nr Sheet 27/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

GROUPING OF LED RED SIGNALS

O053-(3204,3)

OR

IMP_PROT\7-O ZM01-TRIP INPUT1 OUT DISTANCE_PROTECTION_TRIP

A 27-O
IMP_PROT\8-O
ZM_DELAYED_TRIP

SFV1-TRIP
INPUT2

INPUT3
NOUT

A
IMP_PROT\8-O PSP1-TRIP INPUT4

FALSE INPUT5

FALSE INPUT6

O054-(3206,3)

OR

IMP_COM\14-O ZC1P-TRIP INPUT1 OUT CARRIER_AIDED_TRIP

IMP_COM\11-O ZC1W-TRPWEI INPUT2 NOUT

EF_COM\18-O EFC1-TRIP INPUT3

EF_COM\18-O EFCA-TRWEI INPUT4

FALSE INPUT5

FALSE INPUT6

B O015-(708,3)

OR

I_PROT\17-O IEF1CBTRIP INPUT1 OUT EF_PROTECTION_TRIP

I_PROT\17-O TEF1-TRIP INPUT2 NOUT B


FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O016-(710,3)

OR

I_PROT\15-O IOC1CBTRIP INPUT1 OUT OC_PROTECTION_TRIP

I_PROT\16-O TOC1-TRIP INPUT2 NOUT

I_PROT\16-O THL1-TRIP INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O069-(703,8)

OR

U_PROT\19-O TOV1-TRIP INPUT1 OUT VOLTAGE_PROTECTION_TRIP

U_PROT\19-O TUV1-TRIP INPUT2 NOUT C


C
FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O055-(3208,3)

OR

CB_BF\25-O PD01-TRIP INPUT1 OUT BREAKER_FAIL_TRIP

CB_BF\25-O BFP1-TRBU INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

D D
Prepared
Approved LOGIC
Resp dep Rev Ind
Rev Ind Reg nr Sheet 28/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6

GROUPING OF LED YELLOW SIGNALS


O056-(3210,3)

OR

IMP_PROT\6-O PHS1-STNDL1 INPUT1 OUT GENERAL_START_L1 VIO_BO\40-I


IMP_COM\11-O ZC1W-TRPWEIL1 INPUT2 NOUT

I_PROT\15-O IOC1-TRL1 INPUT3

A I_PROT\16-O TOC1-STL1 INPUT4


A
U_PROT\19-O TOV1-ST1L1 INPUT5

U_PROT\19-O TUV1-ST1L1 INPUT6

O057-(3304,3)

OR

IMP_PROT\6-O PHS1-STNDL2 INPUT1 OUT GENERAL_START_L2 VIO_BO\40-I


IMP_COM\11-O ZC1W-TRPWEIL2 INPUT2 NOUT

I_PROT\15-O IOC1-TRL2 INPUT3

I_PROT\16-O TOC1-STL2 INPUT4

U_PROT\19-O TOV1-ST1L2 INPUT5

U_PROT\19-O TUV1-ST1L2 INPUT6

O058-(3306,3)

OR

IMP_PROT\6-O PHS1-STNDL3 INPUT1 OUT GENERAL_START_L3 VIO_BO\40-I

B IMP_COM\11-O ZC1W-TRPWEIL3 INPUT2 NOUT

I_PROT\16-O TOC1-STL3 INPUT3

I_PROT\15-O IOC1-TRL3 INPUT4

U_PROT\19-O
B
TOV1-ST1L3 INPUT5

U_PROT\19-O TUV1-ST1L3 INPUT6

O059-(3308,3)

OR

IMP_PROT\7-O ZM01-START INPUT1 OUT GENERAL_ZM_START VIO_BO\35-I*


IMP_PROT\7-O ZM02-START INPUT2 NOUT

IMP_PROT\7-O ZM03-START INPUT3

IMP_PROT\7-O ZM04-START INPUT4

IMP_PROT\7-O ZM05-START INPUT5

IMP_PROT\8-O PSP1-START INPUT6

O017-(804,3)

OR

I_PROT\16-O TOC1-START INPUT1 OUT GENERAL_OC_START VIO_BO\40-I


I_PROT\15-O IOC1-TRIP INPUT2 NOUT

I_PROT\16-O THL1-START INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O018-(806,3)
C
C I_PROT\17-O IEF1-TRIP
OR
INPUT1 OUT GENERAL_EF_START VIO_BO\40-I
I_PROT\17-O TEF1-START INPUT2 NOUT

FALSE INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

O019-(808,3)

OR

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ INPUT1 OUT SUPERVISION_ALARM VIO_BO\40-I


U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKU INPUT2 NOUT

CB_TR\21-O TCS_ALARM INPUT3

FALSE INPUT4

FALSE INPUT5

FALSE INPUT6

D D
Prepared
Approved LOGIC
Resp dep Rev Ind
Rev Ind Reg nr Sheet 29/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SI01-(150,3)

SMBI
#LINE CB INSTNAME BI1 BI_CB_CLOSED CB_AR\23-I*
#CB CLOSED BI1NAME BI2 BI_CB_OPEN CB_BF\25-I*
#CB OPEN BI2NAME BI3 BI_PD01-EXTPDIND

#CB EXTPDIND BI3NAME BI4 BI_CB_SPRING_UNCHARGED

#CB SPR UNCH BI4NAME BI5 BI_CB_SF6_LOW

A #CB SF6 LOW

#MAN CLOSE
BI5NAME

BI6NAME
BI6

BI7
BI_CB_MAN_CLOSE

A
BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

SI02-(151,3)

SMBI
#LINE CB AR INSTNAME BI1 BI_AR01-ON CB_AR\23-I
#AR ON BI1NAME BI2 BI_AR01-OFF CB_AR\23-I
#AR OFF BI2NAME BI3 BI_START_AR CB_AR\22-I*
#START AR BI3NAME BI4 BI_INHIBIT_AR CB_AR\22-I*
#INHIBIT AR BI4NAME BI5 BI_AR01-PLCLOST

#AR PLCLOST BI5NAME BI6 BI_AR01-RSTCOUNT

B
#AR RSTCOUNT BI6NAME BI7 BI_EXT_AR_1PT1

#EXT AR 1PT1 BI7NAME BI8 BI_PREP3PTR CB_TR\21-I


#PREP3PTR BI8NAME BI9 BI_PERMIT1PTR CB_TR\21-I

B
#PERMIT1PTR BI9NAME BI10

BI10NAME

SI03-(152,3)

SMBI
#LINE CB TCS INSTNAME BI1 BI_TCS_OK_L1 CB_TR\21-I
#TCS OK L1 BI1NAME BI2 BI_TCS_OK_L2 CB_TR\21-I
#TCS OK L2 BI2NAME BI3 BI_TCS_OK_L3 CB_TR\21-I
#TCS OK L3 BI3NAME BI4

BI4NAME BI5

BI5NAME BI6

BI6NAME BI7

BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

SI04-(153,3)

#LINE CB EX TR
SMBI
INSTNAME BI1 BI_EXTERNAL_TRIP_3PH
C
C #EXT TRIP 3PH

#EXT TRIP L1
BI1NAME

BI2NAME
BI2

BI3
BI_EXTERNAL_TRIP_L1

BI_EXTERNAL_TRIP_L2

#EXT TRIP L2 BI3NAME BI4 BI_EXTERNAL_TRIP_L3

#EXT TRIP L3 BI4NAME BI5 BI_EXT_BBP_TRIP

#EXT BBP TRIP BI5NAME BI6 BI_RESET_LO CB_TR\21-I


#RESET LO BI6NAME BI7

BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

D D
Prepared
Approved VIO_BI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 30/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SI05-(154,3)

SMBI
#LINE INSTNAME BI1 BI_LINE_DISC_CLOSED

#DISC CLOSED BI1NAME BI2 BI_LINE_DISC_OPEN

#DISC OPEN BI2NAME BI3 BI_LINE_MCB_OK_SYN_ULNOK

#MCB SYNCH OK BI3NAME BI4 BI_LINE_MCB_FF

#MCB PROT TRIP BI4NAME BI5 BI_THERMAL_OVERLOAD_THL1-RESET I_PROT\16-I

A #RESET MEM THL BI5NAME

BI6NAME
BI6

BI7
A
BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

SI06-(155,3)

SMBI
#BUS A INSTNAME BI1 BI_BUS_A_DISC_CLOSED

#DISC CLOSED BI1NAME BI2 BI_BUS_A_DISC_OPEN

#DISC OPEN BI2NAME BI3 BI_BUS_A_MCB_OK_SYN-UB1OK

#MCB OK BI3NAME BI4

BI4NAME BI5

BI5NAME BI6

B
BI6NAME BI7

BI7NAME BI8

BI8NAME BI9

B
BI9NAME BI10

BI10NAME

SI07-(156,3)

SMBI
#BUS B INSTNAME BI1 BI_BUS_B_DISC_CLOSED

#DISC CLOSED BI1NAME BI2 BI_BUS_B_DISC_OPEN

#DISC OPEN BI2NAME BI3 BI_BUS_B_MCB_OK_SYN-UB2OK

#MCB OK BI3NAME BI4

BI4NAME BI5

BI5NAME BI6

BI6NAME BI7

BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

C
C

D D
Prepared
Approved VIO_BI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 31/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SI08-(157,3)

SMBI
#COMMOM INPUT INSTNAME BI1 BI_ACTIVE_GROUP1 COMMON\44-I
#ACTIVE GROUP1 BI1NAME BI2 BI_ACTIVE_GROUP2 COMMON\44-I
#ACTIVE GROUP2 BI2NAME BI3 BI_CHANGE_LOCK COMMON\44-I
#CHANGE LOCK BI3NAME BI4 BI_ACTIVATE_TESTMODE COMMON\44-I
#ACTIVATE TEST BI4NAME BI5 BI_RESET_LEDS COMMON\44-I

A #RESET LEDS

#TEST LEDS
BI5NAME

BI6NAME
BI6

BI7
BI_LED_TEST COMMON\44-I
A
BI7NAME BI8

BI8NAME BI9

BI9NAME BI10

BI10NAME

SI09-(158,3)

SMBI
#REM COMM INSTNAME BI1 BI_ZC1P-CR DREP_BI\42-I*
#ZM CR BI1NAME BI2 BI_ZC1P-CRL1 DREP_BI\42-I*
#ZM CR L1 BI2NAME BI3 BI_ZC1P-CRL2 DREP_BI\42-I*
#ZM CR L2 BI3NAME BI4 BI_ZC1P-CRL3 DREP_BI\42-I*
#ZM CR L3 BI4NAME BI5 BI_EFC1_CR DREP_BI\43-I*
#EF CR BI5NAME BI6 BI_LINE_DTTR CB_AR\22-I*

B
#LINE DTTR BI6NAME BI7

BI7NAME BI8

BI8NAME BI9

B
BI9NAME BI10

BI10NAME

C
C

D D
Prepared
Approved VIO_BI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 32/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO01-(4300,3)

SMBO

CB_TR\21-O TRP1-TRIP BO1

CB_TR\21-O TRP1-TRL1 BO2

CB_TR\21-O TRP1-TRL2 BO3

CB_TR\21-O TRP1-TRL3 BO4

CB_TR\21-O TRP1-TR3P BO5

A CB_TR\21-O
CB_BF\25-O
CB_LO

TRIP-BUS_A
BO6

BO7
A
CB_BF\25-O TRIP-BUS_B BO8

FALSE BO9

FALSE BO10

#CB TRIP INSTNAME

#TRIP ANY PH BO1NAME

#TRIP L1 BO2NAME

#TRIP L2 BO3NAME
SO02-(4301,3)

#TRIP L3 BO4NAME
SMBO

CB_AR\23-O AR01-CLOSECB BO1


#TRIP 3PH BO5NAME

CB_AR\22-O AR01-START BO2


#LOCKOUT BO6NAME

CB_AR\22-O AR01-INHBIT BO3


#TRIP BUS A BO7NAME

CB_AR\23-O AR01-PERMIT1P BO4


#TRIP BUS B BO8NAME

CB_AR\23-O AR01-PREP3P BO5


BO9NAME

FALSE BO6
BO10NAME

B
FALSE BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#CB AR01 INSTNAME

#CLOSECB BO1NAME

#START AR BO2NAME

#INHIBIT AR BO3NAME
SO03-(4302,3)

#PERMIT1P BO4NAME
SMBO

CB_AR\23-O AR01-SETON BO1


#PREP3P BO5NAME

CB_AR\23-O AR01-ACTIVE BO2


BO6NAME

CB_AR\23-O AR01-READY BO3


BO7NAME

CB_AR\23-O AR01-INPROGR BO4


BO8NAME

CB_AR\23-O AR01-SUCCL BO5


BO9NAME

CB_AR\23-O AR01-UNSUCCL BO6


BO10NAME

CB_AR\23-O AR01-1PT1 BO7

CB_AR\23-O AR01-3PT1 BO8

CB_AR\23-O AR01-3PT2 BO9

FALSE BO10

#CB AR01 INSTNAME

#SETON BO1NAME

#ACTIVE BO2NAME

#READY BO3NAME
SO04-(4303,3)

CB_AR\24-O SYN1-AUTOENOK BO1


SMBO
#INPROGR

#SUCCL
BO4NAME

BO5NAME
C
C CB_AR\24-O
CB_AR\24-O
SYN1-AUTOSYOK

AUTO_SC_OK
BO2

BO3
#UNSUCCL BO6NAME

#1PT1 BO7NAME

CB_AR\24-O SYN1-MANENOK BO4


#3PT1 BO8NAME

CB_AR\24-O SYN1-MANSYOK BO5


#3PT2 BO9NAME

CB_AR\24-O MAN_SC_OK BO6


BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#CB SYN1 INSTNAME

#AUTOENOK BO1NAME

#AUTOSYOK BO2NAME

#AUTO SC OK BO3NAME

#MANENOK BO4NAME

#MANSYOK BO5NAME

#MAN SC OK BO6NAME

BO7NAME

BO8NAME

BO9NAME

D BO10NAME

D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 33/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO05-(4304,3)

SMBO

CB_BF\25-O BFP1-TRBU BO1

CB_BF\25-O BFP1-TRRET BO2

CB_BF\25-O BFP1-TRRETL1 BO3

CB_BF\25-O BFP1-TRRETL2 BO4

CB_BF\25-O BFP1-TRRETL3 BO5

A FALSE

FALSE
BO6

BO7
A
FALSE BO8

FALSE BO9

FALSE BO10

#CB BFP1 INSTNAME

#TRBU BO1NAME

#TRRET BO2NAME

#TRRET L1 BO3NAME
SO06-(4305,3)

#TRRET L2 BO4NAME
SMBO

CB_BF\25-O PD01-TRIP BO1


#TRRET L3 BO5NAME

CB_BF\25-O PD01-START BO2


BO6NAME

FALSE BO3
BO7NAME

FALSE BO4
BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

B
FALSE BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#CB PD01 INSTNAME

#TRIP BO1NAME

#START BO2NAME

BO3NAME
SO07-(4306,3)

BO4NAME
SMBO

CB_TR\21-O TCS_ALARM BO1


BO5NAME

CB_TR\21-O TCS_ALARM_L1 BO2


BO6NAME

CB_TR\21-O TCS_ALARM_L2 BO3


BO7NAME

CB_TR\21-O TCS_ALARM_L3 BO4


BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#CB TCS INSTNAME

#ALARM ANY PH BO1NAME

#ALARM L1 BO2NAME

#ALARM L2 BO3NAME

#ALARM L3 BO4NAME

BO5NAME
C
C BO6NAME

BO7NAME

BO8NAME

BO9NAME

BO10NAME

D D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 34/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO08-(4307,3)

SMBO

IMP_PROT\6-O PHS1-STFWL1 BO1

IMP_PROT\6-O PHS1-STFWL2 BO2

IMP_PROT\6-O PHS1-STFWL3 BO3

IMP_PROT\6-O PHS1-STFWPE BO4

LOGIC\27-O PHS1-STFW BO5

A IMP_PROT\6-O
IMP_PROT\6-O
PHS1-STFW1PH

PHS1-STFW2PH
BO6

BO7
A
IMP_PROT\6-O PHS1-STFW3PH BO8

LOGIC\27-O PHS1-STND BO9

FALSE BO10

#PH SEL PHS1 INSTNAME

#STFWL1 BO1NAME

#STFWL2 BO2NAME

#STFWL3 BO3NAME
SO09-(4308,3)

#STFWPE BO4NAME
SMBO

IMP_PROT\7-O ZM01-TRIP BO1


#STFW BO5NAME

IMP_PROT\7-O ZM01-START BO2


#STFW1PH BO6NAME

IMP_PROT\7-O ZM02-TRIP BO3


#STFW2PH BO7NAME

IMP_PROT\7-O ZM02-START BO4


#STFW3PH BO8NAME

IMP_PROT\7-O ZM02-STL1 BO5


#STND BO9NAME

IMP_PROT\7-O ZM02-STL2 BO6


BO10NAME

B IMP_PROT\7-O ZM02-STL3 BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#DIST PROT ZM INSTNAME

#ZM01 TRIP BO1NAME

#ZM01 START BO2NAME

#ZM02 TRIP BO3NAME


SO10-(4309,3)

#ZM02 START BO4NAME


SMBO

IMP_PROT\7-O ZM03-TRIP BO1


#ZM02 STL1 BO5NAME

IMP_PROT\7-O ZM03-START BO2


#ZM02 STL2 BO6NAME

IMP_PROT\7-O ZM04-TRIP BO3


#ZM02 STL3 BO7NAME

IMP_PROT\7-O ZM04-START BO4


BO8NAME

IMP_PROT\7-O ZM05-TRIP BO5


BO9NAME

IMP_PROT\7-O ZM05-START BO6


BO10NAME

LOGIC\28-O DISTANCE_PROTECTION_TRIP BO7

LOGIC\29-O GENERAL_ZM_START BO8

LOGIC\27-O ZM_STND BO9

IMP_PROT\8-O SFV1-TRIP BO10

#DIST PROT ZM INSTNAME

#ZM03 TRIP BO1NAME

#ZM03 START BO2NAME

#ZM04 TRIP BO3NAME


SO11-(4310,3)

IMP_PROT\6-O PSD1-START BO1


SMBO
#ZM04 START

#ZM05 TRIP
BO4NAME

BO5NAME
C
C IMP_PROT\6-O
IMP_PROT\6-O
PSD1-ZOUT

PSD1-ZIN
BO2

BO3
#ZM05 START BO6NAME

#DIST TRIP BO7NAME

IMP_PROT\8-O PSP1-TRIP BO4


#DIST START BO8NAME

IMP_PROT\8-O PSP1-START BO5


#DIST ND START BO9NAME

FALSE BO6
#SOTF TRIP BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#PSD1 & PSP1 INSTNAME

#PSD START BO1NAME

#PSD ZOUT BO2NAME

#PSD ZIN BO3NAME

#PSP TRIP BO4NAME

#PSP START BO5NAME

BO6NAME

BO7NAME

BO8NAME

BO9NAME

D BO10NAME

D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 35/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO12-(4311,3)

SMBO

IMP_COM\13-O ZC1P-CS BO1

IMP_COM\14-O ZC1P-CSL1 BO2

IMP_COM\14-O ZC1P-CSL2 BO3

IMP_COM\14-O ZC1P-CSL3 BO4

IMP_COM\13-O ZC1P-CS BO5

A IMP_COM\14-O
IMP_COM\14-O
ZC1P-CRL

ZC1P-CRLL1
BO6

BO7
A
IMP_COM\14-O ZC1P-CRLL2 BO8

IMP_COM\14-O ZC1P-CRLL3 BO9

IMP_COM\14-O ZC1P-CRL BO10

#SCH COMM ZC1P INSTNAME

#CS BO1NAME

#CS L1 BO2NAME

#CS L2 BO3NAME
SO13-(4312,3)

#CS L3 BO4NAME
SMBO

IMP_COM\14-O ZC1P-TRIP BO1


#CS ANY PH BO5NAME

IMP_COM\14-O ZC1P-TRL1 BO2


#CR BO6NAME

IMP_COM\14-O ZC1P-TRL2 BO3


#CR L1 BO7NAME

IMP_COM\14-O ZC1P-TRL3 BO4


#CR L2 BO8NAME

FALSE BO5
#CR L3 BO9NAME

FALSE BO6
#CR ANY PH BO10NAME

B
FALSE BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#SCH COMM ZC1P INSTNAME

#TRIP BO1NAME

#TRIP L1 BO2NAME

#TRIP L2 BO3NAME
SO14-(4313,3)

#TRIP L3 BO4NAME
SMBO

IMP_COM\11-O ZC1W-TRPWEI BO1


BO5NAME

IMP_COM\11-O ZC1W-TRPWEIL1 BO2


BO6NAME

IMP_COM\11-O ZC1W-TRPWEIL2 BO3


BO7NAME

IMP_COM\11-O ZC1W-TRPWEIL3 BO4


BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#WEI ZC1W INSTNAME

#TRPWEI BO1NAME

#TRPWEI L1 BO2NAME

#TRPWEI L2 BO3NAME

#TRPWEI L3 BO4NAME

BO5NAME
C
C BO6NAME

BO7NAME

BO8NAME

BO9NAME

BO10NAME

D D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 36/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO15-(4314,3)

SMBO

I_PROT\15-O IOC1-TRIP BO1

I_PROT\15-O IOC1-TRL1 BO2

I_PROT\15-O IOC1-TRL2 BO3

I_PROT\15-O IOC1-TRL3 BO4

FALSE BO5

A FALSE

FALSE
BO6

BO7
A
FALSE BO8

FALSE BO9

FALSE BO10

#INST OC IOC1 INSTNAME

#TRIP BO1NAME

#TRIP L1 BO2NAME

#TRIP L2 BO3NAME
SO16-(4315,3)

#TRIP L3 BO4NAME
SMBO

I_PROT\16-O TOC1-TRIP BO1


BO5NAME

I_PROT\16-O TOC1-TRL1 BO2


BO6NAME

I_PROT\16-O TOC1-TRL2 BO3


BO7NAME

I_PROT\16-O TOC1-TRL3 BO4


BO8NAME

I_PROT\16-O TOC1-START BO5


BO9NAME

I_PROT\16-O TOC1-STL1 BO6


BO10NAME

B I_PROT\16-O TOC1-STL2 BO7

I_PROT\16-O TOC1-STL3 BO8

I_PROT\16-O TOC1-2NDHARM BO9

B
FALSE BO10

#TD OC TOC1 INSTNAME

#TRIP BO1NAME

#TRIP L1 BO2NAME

#TRIP L2 BO3NAME
SO17-(4316,3)

#TRIP L3 BO4NAME
SMBO

I_PROT\16-O THL1-TRIP BO1


#START BO5NAME

I_PROT\16-O THL1-START BO2


#START L1 BO6NAME

I_PROT\16-O THL1-ALARM BO3


#START L2 BO7NAME

I_PROT\16-O THL1-LOCKOUT BO4


#START L3 BO8NAME

FALSE BO5
#2ND HARM BO9NAME

FALSE BO6
BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#TH OV LD THL1 INSTNAME

#TRIP BO1NAME

#START BO2NAME

#ALARM BO3NAME
SO18-(4317,3)

I_PROT\17-O IEF1-TRIP BO1


SMBO
#LOCKOUT BO4NAME

BO5NAME
C
C I_PROT\17-O
I_PROT\17-O
TEF1-TRIP

TEF1-START
BO2

BO3
BO6NAME

BO7NAME

I_PROT\17-O TEF1-STFW BO4


BO8NAME

I_PROT\17-O TEF1-STRV BO5


BO9NAME

I_PROT\17-O TEF1-2NDHARMD BO6


BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#EF IEF1 &TEF1 INSTNAME

#IEF TRIP BO1NAME

#TEF TRIP BO2NAME

#TEF START BO3NAME

#TEF STFW BO4NAME

#TEF STRV BO5NAME

#TEF 2NDHARMD BO6NAME

BO7NAME

BO8NAME

BO9NAME

D BO10NAME

D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 37/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO19-(4318,3)

SMBO

EF_COM\18-O EFC1-CS BO1

EF_COM\18-O EFC1-CRL BO2

EF_COM\18-O EFC1-TRIP BO3

EF_COM\18-O EFCA-TRWEI BO4

FALSE BO5

A FALSE

FALSE
BO6

BO7
A
FALSE BO8

FALSE BO9

FALSE BO10

#EFC1 & EFCA INSTNAME

#EFC CS BO1NAME

#EFC CR BO2NAME

#EFC TRIP BO3NAME


SO20-(4319,3)

#EFCA TRWEI BO4NAME


SMBO

I_PROT\17-O BRC1-TRIP BO1


BO5NAME

I_PROT\17-O BRC1-START BO2


BO6NAME

I_PROT\17-O BRC1-ALARM BO3


BO7NAME

FALSE BO4
BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

B
FALSE BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#BR COND BRC1 INSTNAME

#TRIP BO1NAME

#START BO2NAME

#ALARM BO3NAME
SO21-(4320,3)

BO4NAME
SMBO

U_PROT\19-O TOV1-TRIP BO1


BO5NAME

U_PROT\19-O TOV1-TR1 BO2


BO6NAME

U_PROT\19-O TOV1-TR2 BO3


BO7NAME

U_PROT\19-O TOV1-START BO4


BO8NAME

U_PROT\19-O TOV1-ST1L1 BO5


BO9NAME

U_PROT\19-O TOV1-ST1L2 BO6


BO10NAME

U_PROT\19-O TOV1-ST1L3 BO7

U_PROT\19-O TOV1-ST2L1 BO8

U_PROT\19-O TOV1-ST2L2 BO9

U_PROT\19-O TOV1-ST2L3 BO10

#TD OV TOV1 INSTNAME

#TRIP BO1NAME

#TRIP STEP 1 BO2NAME

#TRIP STEP 2 BO3NAME


SO22-(4321,3)

U_PROT\19-O TUV1-TRIP BO1


SMBO
#START

#ST STEP 1 L1
BO4NAME

BO5NAME
C
C U_PROT\19-O
U_PROT\19-O
TUV1-TR1

TUV1-TR2
BO2

BO3
#ST STEP 1 L2 BO6NAME

#ST STEP 1 L3 BO7NAME

U_PROT\19-O TUV1-START BO4


#ST STEP 2 L1 BO8NAME

U_PROT\19-O TUV1-ST1L1 BO5


#ST STEP 2 L2 BO9NAME

U_PROT\19-O TUV1-ST1L2 BO6


#ST STEP 2 L3 BO10NAME

U_PROT\19-O TUV1-ST1L3 BO7

U_PROT\19-O TUV1-ST2L1 BO8

U_PROT\19-O TUV1-ST2L2 BO9

U_PROT\19-O TUV1-ST2L3 BO10

#TD UV TUV1 INSTNAME

#TRIP BO1NAME

#TRIP STEP 1 BO2NAME

#TRIP STEP 2 BO3NAME

#START BO4NAME

#ST STEP 1 L1 BO5NAME

#ST STEP 1 L2 BO6NAME

#ST STEP 1 L3 BO7NAME

#ST STEP 2 L1 BO8NAME

#ST STEP 2 L2 BO9NAME

D #ST STEP 2 L3 BO10NAME

D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 38/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO23-(4322,3)

SMBO

U_PROT\19-O LOV1-TRIP BO1

U_PROT\19-O LOV1-START BO2

U_PROT\19-O LOV1-ALARM BO3

FALSE BO4

FALSE BO5

A FALSE

FALSE
BO6

BO7
A
FALSE BO8

FALSE BO9

FALSE BO10

#LOSS VLT LOV1 INSTNAME

#TRIP BO1NAME

#START BO2NAME

#ALARM BO3NAME
SO24-(4323,3)

BO4NAME
SMBO

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ BO1


BO5NAME

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKU BO2


BO6NAME

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-3PH BO3


BO7NAME

FALSE BO4
BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

B
FALSE BO7

FALSE BO8

FALSE BO9

B
FALSE BO10

#FUSEFAIL FSD1 INSTNAME

#FF BLK Z BO1NAME

#FF BLK U BO2NAME

#FF 3PH BO3NAME


SO25-(4324,3)

BO4NAME
SMBO

IMP_COM\13-O BO_ZC1P-CS BO1


BO5NAME

IMP_COM\13-O BO_ZC1P-CSL1 BO2


BO6NAME

IMP_COM\13-O BO_ZC1P-CSL2 BO3


BO7NAME

IMP_COM\13-O BO_ZC1P-CSL3 BO4


BO8NAME

EF_COM\18-O EFC1-CS BO5


BO9NAME

CB_BF\25-O PD01-TRIP BO6


BO10NAME

CB_BF\25-O BFP1-TRBU BO7

FALSE BO8

FALSE BO9

FALSE BO10

#REM COMM INSTNAME

#ZM CS BO1NAME

#ZM CS L1 BO2NAME

#ZM CS L2 BO3NAME
SO26-(4325,3)

DREP_AI\41-O DRP-RECSTART BO1


SMBO
#ZM CS L3

#EF CS
BO4NAME

BO5NAME
C
C DREP_AI\41-O
DREP_AI\41-O
DRP-RECMADE

DRP-MEMUSED
BO2

BO3
#LINE DTTS PD BO6NAME

#LINE DTTS CBF BO7NAME

FALSE BO4
BO8NAME

FALSE BO5
BO9NAME

FALSE BO6
BO10NAME

FALSE BO7

FALSE BO8

FALSE BO9

FALSE BO10

#DIST REP DRP INSTNAME

#REC STARTED BO1NAME

#REC MADE BO2NAME

#REC MEMUSED BO3NAME

BO4NAME

BO5NAME

BO6NAME

BO7NAME

BO8NAME

BO9NAME

D BO10NAME

D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 39/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
SO27-(4326,3)

SMBO

LOGIC\28-O DISTANCE_PROTECTION_TRIP BO1

LOGIC\28-O CARRIER_AIDED_TRIP BO2

LOGIC\28-O EF_PROTECTION_TRIP BO3

LOGIC\28-O OC_PROTECTION_TRIP BO4

LOGIC\28-O VOLTAGE_PROTECTION_TRIP BO5

A LOGIC\28-O BREAKER_FAIL_TRIP

FALSE
BO6

BO7
A
FALSE BO8

FALSE BO9

FALSE BO10

#RED LEDS INSTNAME

#DIST TRIP BO1NAME

#CARRIER TRIP BO2NAME

#EF TRIP BO3NAME


SO28-(4327,3)

#OC TRIP BO4NAME


SMBO

LOGIC\29-O GENERAL_START_L1 BO1


#VOLTAGE TRIP BO5NAME

LOGIC\29-O GENERAL_START_L2 BO2


#CB FAIL TRIP BO6NAME

LOGIC\29-O GENERAL_START_L3 BO3


BO7NAME

LOGIC\29-O GENERAL_ZM_START BO4


BO8NAME

IMP_PROT\6-O PSD1-START BO5


BO9NAME

LOGIC\29-O GENERAL_EF_START BO6


BO10NAME

B LOGIC\29-O GENERAL_OC_START BO7

CB_AR\23-O AR01-CLOSECB BO8

LOGIC\29-O SUPERVISION_ALARM BO9

B
FALSE BO10

#YELLOW LEDS INSTNAME

#START L1 BO1NAME

#START L2 BO2NAME

#START L3 BO3NAME
SO29-(4328,3)

#DIST START BO4NAME


SMBO

COMMON\44-O ACGR-GRP1 BO1


#PSD START BO5NAME

COMMON\44-O ACGR-GRP2 BO2


#EF START BO6NAME

COMMON\44-O ACGR-SETCHGD BO3


#OC START BO7NAME

COMMON\44-O TEST-ACTIVE BO4


#AR CLOSE CB BO8NAME

COMMON\44-O LHMI-LEDSCLRD BO5


#SUPERV ALARM BO9NAME

COMMON\44-O TIME-RTCERR BO6


BO10NAME

COMMON\44-O TIME-TSYNCERR BO7

COMMON\44-O IES-FAIL BO8

COMMON\44-O IES-WARNING BO9

FALSE BO10

#COMMON FUNC INSTNAME

#GRP1 ACTIVE BO1NAME

#GRP2 ACTIVE BO2NAME

#ACT GRP CHGD BO3NAME

#TEST MODE ACT

#LEDS CLRD
BO4NAME

BO5NAME
C
C #RTC ERROR BO6NAME

#TSYNC ERROR BO7NAME

#IES FAIL BO8NAME

#IES WARNING BO9NAME

BO10NAME

D D
Prepared
Approved VIO_BO
Resp dep Rev Ind
Rev Ind Reg nr Sheet 40/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
DRP--(1,200)

RDRE
DRPOFF

RECSTART DRP-RECSTART VIO_BO\39-I


RECMADE DRP-RECMADE VIO_BO\39-I
CLEARED

MEMUSED DRP-MEMUSED VIO_BO\39-I

A A

DRA1-(3702,3)

A1RADR

I_AI\2-O LINE_CT_A_IL1 INPUT1

I_AI\2-O LINE_CT_A_IL2 INPUT2

I_AI\2-O LINE_CT_A_IL3 INPUT3

I_AI\2-O LINE_CT_A_IN INPUT4

U_AI\4-O LINE_VT_A_UL1 INPUT5

U_AI\4-O LINE_VT_A_UL2 INPUT6

U_AI\4-O LINE_VT_A_UL3 INPUT7

U_AI\4-O LINE_VT_A_UN INPUT8

I_AI\3-O PARALLEL_LINE_MUTUAL_COMP INPUT9

GRP_OFF INPUT10

B
#LINE IL1 NAME1

#LINE IL2 NAME2

#LINE IL3 NAME3

B
#LINE IN NAME4

#LINE UL1 NAME5

#LINE UL2 NAME6

#LINE UL3 NAME7

#LINE UN NAME8

#//LINE IN NAME9

NAME10

C
C

D D
Prepared
Approved DREP_AI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 41/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
DRB1-(3711,3)

B1RBDR

CB_TR\21-O TRP1-TRL1 INPUT1

CB_TR\21-O TRP1-TRL2 INPUT2

CB_TR\21-O TRP1-TRL3 INPUT3

IMP_PROT\6-O PHS1-STFWL1 INPUT4

IMP_PROT\6-O PHS1-STFWL2 INPUT5

IMP_PROT\6-O PHS1-STFWL3 INPUT6

A IMP_PROT\6-O
IMP_PROT\7-O
PHS1-STFWPE

ZM01-TRIP
INPUT7

INPUT8
A
IMP_PROT\7-O ZM01-START INPUT9

IMP_PROT\7-O ZM02-TRIP INPUT10

IMP_PROT\7-O ZM02-START INPUT11

IMP_PROT\7-O ZM03-TRIP INPUT12

IMP_PROT\7-O ZM03-START INPUT13

IMP_PROT\7-O ZM04-TRIP INPUT14

IMP_PROT\7-O ZM04-START INPUT15

IMP_PROT\7-O ZM05-TRIP INPUT16

#TRP1 TRIP L1 NAME1


DRB2-(3712,3)

#TRP1 TRIP L2 NAME2


B2RBDR

IMP_PROT\7-O ZM05-START INPUT17


#TRP1 TRIP L3 NAME3

IMP_PROT\6-O PSD1-START INPUT18


#PHS1 STFWL1 NAME4

IMP_PROT\8-O PSP1-TRIP INPUT19


#PHS1 STFWL2 NAME5

IMP_PROT\8-O PSP1-START INPUT20


#PHS1 STFWL3 NAME6

B U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKZ INPUT21


#PHS1 STFWPE NAME7

IMP_PROT\8-O SFV1-TRIP INPUT22


#ZM01 TRIP NAME8

IMP_COM\13-O BO_ZC1P-CS INPUT23


#ZM01 START NAME9

IMP_COM\13-O
B
BO_ZC1P-CSL1 INPUT24
#ZM02 TRIP NAME10

IMP_COM\13-O BO_ZC1P-CSL2 INPUT25


#ZM02 START NAME11

IMP_COM\13-O BO_ZC1P-CSL3 INPUT26


#ZM03 TRIP NAME12

VIO_BI\32-O BI_ZC1P-CR INPUT27


#ZM03 START NAME13

VIO_BI\32-O BI_ZC1P-CRL1 INPUT28


#ZM04 TRIP NAME14

VIO_BI\32-O BI_ZC1P-CRL2 INPUT29


#ZM04 START NAME15

VIO_BI\32-O BI_ZC1P-CRL3 INPUT30


#ZM05 TRIP NAME16

IMP_COM\14-O ZC1P-TRIP INPUT31

IMP_COM\11-O ZC1W-IRVOP INPUT32

#ZM05 START NAME17


DRB3-(3713,3)

#PSD1 START NAME18


B3RBDR

IMP_COM\11-O ZC1W-TRPWEI INPUT33


#PSP1 TRIP NAME19

I_PROT\15-O IOC1-TRIP INPUT34


#PSP1 START NAME20

I_PROT\16-O TOC1-TRIP INPUT35


#FSD1 BLKZ NAME21

I_PROT\16-O TOC1-START INPUT36


#SFV1 TRIP NAME22

I_PROT\16-O TOC1-2NDHARM INPUT37


#ZC1P CS NAME23

I_PROT\16-O THL1-TRIP INPUT38


#ZC1P CSL1 NAME24

I_PROT\16-O THL1-ALARM INPUT39


#ZC1P CSL2 NAME25

I_PROT\16-O THL1-START INPUT40


#ZC1P CSL3 NAME26

I_PROT\17-O BRC1-TRIP INPUT41


#ZC1P CR NAME27

I_PROT\17-O
I_PROT\17-O
BRC1-ALARM

BRC1-START
INPUT42

INPUT43
#ZC1P CRL1 NAME28 C
C
#ZC1P CRL2 NAME29

I_PROT\17-O IEF1-TRIP INPUT44


#ZC1P CRL3 NAME30

I_PROT\17-O TEF1-TRIP INPUT45


#ZC1P TRIP NAME31

I_PROT\17-O TEF1-START INPUT46


#ZC1W IRVOP NAME32

I_PROT\17-O TEF1-STFW INPUT47

I_PROT\17-O TEF1-STRV INPUT48

#ZC1W TRPWEI NAME33

#IOC1 TRIP NAME34

#TOC1 TRIP NAME35

#TOC1 START NAME36

#TOC1 2NDHARM NAME37

#THL1 TRIP NAME38

#THL1 ALARM NAME39

#THL1 START NAME40

#BRC1 TRIP NAME41

#BRC1 ALARM NAME42

#BRC1 START NAME43

#IEF1 TRIP NAME44

#TEF1 TRIP NAME45

#TEF1 START NAME46

D #TEF1 STFW NAME47

D
#TEF1 STRV NAME48

Prepared
Approved DREP_BI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 42/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
DRB4-(3714,3)

B4RBDR

I_PROT\17-O TEF1-2NDHARMD INPUT49

EF_COM\18-O EFC1-CS INPUT50

VIO_BI\32-O BI_EFC1_CR INPUT51

EF_COM\18-O EFC1-TRIP INPUT52

EF_COM\18-O EFCA-IRVL INPUT53

EF_COM\18-O EFCA-TRWEI INPUT54

A U_PROT\19-O
U_PROT\19-O
TOV1-TRIP

TOV1-START
INPUT55

INPUT56
A
U_PROT\19-O TUV1-TRIP INPUT57

U_PROT\19-O TUV1-START INPUT58

U_PROT\19-O LOV1-TRIP INPUT59

U_PROT\19-O LOV1-ALARM INPUT60

U_PROT\19-O LOV1-START INPUT61

U_PROT\19-O LINE_FUSE_FAILURE_FSD1-BLKU INPUT62

CB_BF\25-O PD01-TRIP INPUT63

VIO_BI\30-O BI_PD01-EXTPDIND INPUT64

#TEF1 2NDHARMD NAME49


DRB5-(3715,3)

#EFC1 CS NAME50
B5RBDR

VIO_BI\30-O BI_EXTERNAL_TRIP_3PH INPUT65


#EFC1 CR NAME51

VIO_BI\30-O BI_EXTERNAL_TRIP_L1 INPUT66


#EFC1 TRIP NAME52

VIO_BI\30-O BI_EXTERNAL_TRIP_L2 INPUT67


#EFCA IRVL NAME53

VIO_BI\30-O BI_EXTERNAL_TRIP_L3 INPUT68


#EFCA TRWEI NAME54

B VIO_BI\32-O BI_LINE_DTTR INPUT69


#TOV1 TRIP NAME55

VIO_BI\30-O BI_EXT_BBP_TRIP INPUT70


#TOV1 START NAME56

CB_BF\25-O BFP1-TRRET INPUT71


#TUV1 TRIP NAME57

CB_BF\25-O
B
BFP1-TRBU INPUT72
#TUV1 START NAME58

VIO_BI\30-O BI_START_AR INPUT73


#LOV1 TRIP NAME59

VIO_BI\30-O BI_INHIBIT_AR INPUT74


#LOV1 ALARM NAME60

VIO_BI\30-O BI_CB_CLOSED INPUT75


#LOV1 START NAME61

CB_AR\22-O CBREADY INPUT76


#FSD1 BLKU NAME62

CB_AR\23-O AR01-INPROGR INPUT77


#PD01 TRIP NAME63

CB_AR\23-O AR_PREP3PTR INPUT78


#PD01 EXTPDIND NAME64

CB_AR\23-O AR01-CLOSECB INPUT79

CB_AR\23-O AR01-UNSUCCL INPUT80

#EXT TRIP 3PH NAME65


DRB6-(3716,3)

#EXT TRIP L1 NAME66


B6RBDR

VIO_BI\31-O BI_LINE_DISC_CLOSED INPUT81


#EXT TRIP L2 NAME67

VIO_BI\31-O BI_BUS_A_DISC_CLOSED INPUT82


#EXT TRIP L3 NAME68

VIO_BI\31-O BI_BUS_B_DISC_CLOSED INPUT83


#LINE DTTR NAME69

COMMON\44-O ACGR-GRP1 INPUT84


#EXT BBP TRIP NAME70

COMMON\44-O ACGR-GRP2 INPUT85


#BFP1 TRRET NAME71

COMMON\44-O TEST-ACTIVE INPUT86


#BFP1 TRBU NAME72

FALSE INPUT87
#EXT START AR NAME73

FALSE INPUT88
#EXT INHIB AR NAME74

FALSE INPUT89
#CB CLOSED NAME75

FALSE

FALSE
INPUT90

INPUT91
#CB READY NAME76 C
C
#AR01 INPROGR NAME77

FALSE INPUT92
#AR PREP3PTR NAME78

FALSE INPUT93
#AR01 CLOSECB NAME79

FALSE INPUT94
#AR01 UNSUCCL NAME80

FALSE INPUT95

FALSE INPUT96

#LINE DIS CLSD NAME81

#BUSA DIS CLSD NAME82

#BUSB DIS CLSD NAME83

#SET GRP1 ACT NAME84

#SET GRP2 ACT NAME85

#TEST ACTIVE NAME86

NAME87

NAME88

NAME89

NAME90

NAME91

NAME92

NAME93

NAME94

D NAME95

D
NAME96

Prepared
Approved DREP_BI
Resp dep Rev Ind
Rev Ind Reg nr Sheet 43/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
ACTIVE SETTING GROUP
ACGR-(10,8)

ActiveGroup

VIO_BI\32-O BI_ACTIVE_GROUP1 ACTGRP1 GRP1 ACGR-GRP1 DREP_BI\43-I*


VIO_BI\32-O BI_ACTIVE_GROUP2 ACTGRP2 GRP2 ACGR-GRP2 DREP_BI\43-I*
FALSE ACTGRP3 GRP3

FALSE ACTGRP4 GRP4

A FALSE

FALSE
ACTGRP5

ACTGRP6
GRP5

GRP6
A
SETCHGD ACGR-SETCHGD VIO_BO\40-I

SGC--(5,1)

NoOfSetGrp
#2 MAXSETGR

LOCK-(3000,100)

ChangeLock

VIO_BI\32-O BI_CHANGE_LOCK LOCK

LED MONITOR
HLED-(3600,3)

LEDMonitor
LHMI-(3900,100)
FALSE BLOCK NEWIND
LocalHMI

B VIO_BI\32-O BI_RESET_LEDS RESET ACK CLRLEDS HMI-ON

VIO_BI\32-O BI_LED_TEST LEDTEST RED-S

YELLOW-S

B
YELLOW-F

CLRPULSE

LEDSCLRD LHMI-LEDSCLRD VIO_BO\40-I

ERROR SIGNALS
IES--(16,1000)

IntErrorSign
FAIL IES-FAIL VIO_BO\40-I
WARNING IES-WARNING VIO_BO\40-I
CPUFAIL

CPUWARN

TIME-(15,1000)

TIME
TSYNCERR TIME-TSYNCERR VIO_BO\40-I
RTCERR TIME-RTCERR VIO_BO\40-I

TM01-(212,3)
TEST MODE ON/OFF C
Timer

C
TEST-(250,3)
VIO_BI\32-O BI_ACTIVATE_TESTMODE INPUT ON
Test
#0.200 T OFF INPUT ACTIVE TEST-ACTIVE DREP_BI\43-I*
OUTPUT

SETTING

NOEVENT

FIXED SIGNALS
FIXD-(30,1)

FixedSignals
OFF FALSE

ON TRUE

INTZERO INTZERO

INTONE

REALZERO REALZERO

STRNULL

ZEROSMPL

GRP_OFF GRP_OFF

D D
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 44/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
ACGR-GRP1 DREP_BI\43-I (BI_CB_CLOSED) VIO_BI\30-O
VIO_BO\40-I BI_CB_MAN_CLOSE I_PROT\17-I
ACGR-GRP2 DREP_BI\43-I IMP_PROT\8-I
VIO_BO\40-I VIO_BI\30-O
ACGR-SETCHGD VIO_BO\40-I BI_CB_OPEN EF_COM\18-I
AR_1PT1 CB_BF\25-I I_PROT\17-I
EF_COM\18-I IMP_COM\11-I
I_PROT\17-I IMP_PROT\8-I
A AR_PREP3PTR CB_TR\21-I U_PROT\19-I (2) A
DREP_BI\43-I VIO_BI\30-O
AR01-1PT1 VIO_BO\33-I BI_CB_SF6_LOW VIO_BI\30-O
AR01-3PT1 VIO_BO\33-I BI_CB_SPRING_UNCHARGED VIO_BI\30-O
AR01-3PT2 VIO_BO\33-I BI_CHANGE_LOCK VIO_BI\32-O
AR01-ACTIVE VIO_BO\33-I BI_EFC1_CR EF_COM\18-I
AR01-CLOSECB CB_BF\25-I VIO_BI\32-O
DREP_BI\43-I BI_EXT_AR_1PT1 VIO_BI\30-O
I_PROT\17-I BI_EXT_BBP_TRIP CB_TR\20-I
IMP_PROT\8-I CB_TR\21-I
VIO_BO\33-I DREP_BI\43-I
VIO_BO\40-I VIO_BI\30-O
AR01-INHBIT CB_AR\23-I BI_EXTERNAL_TRIP_3PH CB_TR\20-I
VIO_BO\33-I DREP_BI\43-I
AR01-INPROGR DREP_BI\43-I VIO_BI\30-O
VIO_BO\33-I BI_EXTERNAL_TRIP_L1 CB_TR\20-I
B AR01-PERMIT1P VIO_BO\33-I DREP_BI\43-I
AR01-PREP3P VIO_BO\33-I VIO_BI\30-O
AR01-READY VIO_BO\33-I BI_EXTERNAL_TRIP_L2 CB_TR\20-I
AR01-SETON VIO_BO\33-I DREP_BI\43-I B
AR01-START CB_AR\23-I VIO_BI\30-O
IMP_PROT\8-I BI_EXTERNAL_TRIP_L3 CB_TR\20-I
VIO_BO\33-I DREP_BI\43-I
AR01-SUCCL VIO_BO\33-I VIO_BI\30-O
AR01-UNSUCCL CB_TR\21-I BI_INHIBIT_AR DREP_BI\43-I
DREP_BI\43-I VIO_BI\30-O
VIO_BO\33-I BI_LED_TEST VIO_BI\32-O
AUTO_SC_OK CB_AR\24-O BI_LINE_DISC_CLOSED VIO_BI\31-O
VIO_BO\33-I BI_LINE_DISC_OPEN VIO_BI\31-O
BFP1-TRBU CB_BF\25-O BI_LINE_DTTR CB_TR\20-I
CB_TR\21-I DREP_BI\43-I
DREP_BI\43-I VIO_BI\32-O
LOGIC\28-I BI_LINE_MCB_FF VIO_BI\31-O
VIO_BO\34-I BI_LINE_MCB_OK_SYN_ULNOK VIO_BI\31-O
VIO_BO\39-I BI_PD01-EXTPDIND DREP_BI\43-I
BFP1-TRRET DREP_BI\43-I VIO_BI\30-O
VIO_BO\34-I BI_PERMIT1PTR VIO_BI\30-O
BFP1-TRRETL1 CB_TR\20-I BI_PREP3PTR VIO_BI\30-O

BFP1-TRRETL2
VIO_BO\34-I
CB_TR\20-I
BI_RESET_LEDS
BI_RESET_LO
VIO_BI\32-O
VIO_BI\30-O
C
C VIO_BO\34-I BI_START_AR DREP_BI\43-I
BFP1-TRRETL3 CB_TR\20-I VIO_BI\30-O
VIO_BO\34-I BI_TCS_OK_L1 VIO_BI\30-O
BI_ACTIVATE_TESTMODE VIO_BI\32-O BI_TCS_OK_L2 VIO_BI\30-O
BI_ACTIVE_GROUP1 VIO_BI\32-O BI_TCS_OK_L3 VIO_BI\30-O
BI_ACTIVE_GROUP2 VIO_BI\32-O BI_THERMAL_OVERLOAD_THL1-RESET VIO_BI\31-O
BI_AR01-OFF VIO_BI\30-O BI_ZC1P-CR IMP_COM\13-I
BI_AR01-ON VIO_BI\30-O VIO_BI\32-O
BI_AR01-PLCLOST VIO_BI\30-O BI_ZC1P-CRL1 IMP_COM\13-I
BI_AR01-RSTCOUNT VIO_BI\30-O VIO_BI\32-O
BI_BUS_A_DISC_CLOSED CB_BF\25-I BI_ZC1P-CRL2 IMP_COM\13-I
DREP_BI\43-I VIO_BI\32-O
VIO_BI\31-O BI_ZC1P-CRL3 IMP_COM\13-I
BI_BUS_A_DISC_OPEN VIO_BI\31-O VIO_BI\32-O
BI_BUS_A_MCB_OK_SYN-UB1OK VIO_BI\31-O BO_ZC1P-CS IMP_COM\13-O
BI_BUS_B_DISC_CLOSED CB_BF\25-I VIO_BO\39-I
DREP_BI\43-I BO_ZC1P-CSL1 IMP_COM\13-O
VIO_BI\31-O VIO_BO\39-I
BI_BUS_B_DISC_OPEN VIO_BI\31-O BO_ZC1P-CSL2 IMP_COM\13-O
D BI_BUS_B_MCB_OK_SYN-UB2OK VIO_BI\31-O VIO_BO\39-I
D
BI_CB_CLOSED DREP_BI\43-I BO_ZC1P-CSL3 IMP_COM\13-O
U_PROT\19-I VIO_BO\39-I
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 45a/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
BRC1-ALARM I_PROT\17-O IOC1-TRIP I_PROT\15-O
VIO_BO\38-I IMP_PROT\8-I
BRC1-START I_PROT\17-O LOGIC\29-I
VIO_BO\38-I VIO_BO\37-I
BRC1-TRIP CB_TR\20-I IOC1-TRL1 IMP_COM\12-I
DREP_BI\42-I LOGIC\29-I
I_PROT\17-O VIO_BO\37-I
VIO_BO\38-I IOC1-TRL2 IMP_COM\12-I
A BREAKER_FAIL_TRIP VIO_BO\40-I LOGIC\29-I A
BUS_A_1PH_VT_U3P U_AI\5-O VIO_BO\37-I
BUS_B_1PH_VT_U3P U_AI\5-O IOC1-TRL3 IMP_COM\12-I
CARRIER_AIDED_TRIP VIO_BO\40-I LOGIC\29-I
CB_LO VIO_BO\33-I VIO_BO\37-I
CBREADY CB_AR\23-I LHMI-LEDSCLRD VIO_BO\40-I
DREP_BI\43-I LINE_CT_A_I3P I_AI\2-O
DISTANCE_PROTECTION_TRIP VIO_BO\35-I I_PROT\15-I
VIO_BO\40-I I_PROT\17-I
DRP-MEMUSED VIO_BO\39-I IMP_PROT\6-I (3)
DRP-RECMADE VIO_BO\39-I IMP_PROT\7-I (5)
DRP-RECSTART VIO_BO\39-I IMP_PROT\8-I
EF_PROTECTION_TRIP VIO_BO\40-I U_PROT\19-I
EFC1-CRL EF_COM\18-I LINE_CT_A_IL1 I_AI\2-O
EF_COM\18-O LINE_CT_A_IL2 I_AI\2-O
VIO_BO\38-I LINE_CT_A_IL3 I_AI\2-O
B EFC1-CS EF_COM\18-O LINE_CT_A_IN I_AI\2-O
VIO_BO\38-I LINE_CT_B_I3P I_AI\2-O
VIO_BO\39-I I_PROT\16-I (2)
EFC1-TRIP DREP_BI\43-I I_PROT\17-I (2) B
EF_COM\18-I IMP_PROT\8-I
EF_COM\18-O LINE_CT_MEASUREMENT_I3P MEASURE\26-I (2)
LOGIC\28-I LINE_FUSE_FAILURE_FSD1-3PH VIO_BO\39-I
VIO_BO\38-I LINE_FUSE_FAILURE_FSD1-BLKU LOGIC\29-I
EFCA-ECHO EF_COM\18-I U_PROT\19-I (2)
EF_COM\18-O U_PROT\19-O
EFCA-IRVL EF_COM\18-I VIO_BO\39-I
EF_COM\18-O LINE_FUSE_FAILURE_FSD1-BLKZ EF_COM\18-I
EFCA-TRWEI DREP_BI\43-I I_PROT\17-I
EF_COM\18-I IMP_COM\11-I
EF_COM\18-O IMP_PROT\6-I
LOGIC\28-I IMP_PROT\7-I (5)
VIO_BO\38-I LOGIC\29-I
EFC-TRIP_AR_INHIBIT EF_COM\18-O U_PROT\19-O
EFC-TRIP_AR_START EF_COM\18-O VIO_BO\39-I
EXTERNAL_AR_USED CB_AR\23-I LINE_PROT_TRIP_L1 CB_TR\21-I
CB_AR\23-O LINE_PROT_TRIP_L2 CB_TR\21-I
GENERAL_EF_START VIO_BO\40-I LINE_PROT_TRIP_L3 CB_TR\21-I
GENERAL_OC_START
GENERAL_START_L1
VIO_BO\40-I
VIO_BO\40-I
LINE_VT_A_U3P IMP_PROT\6-I (3)
IMP_PROT\7-I (5)
C
C GENERAL_START_L2 VIO_BO\40-I IMP_PROT\8-I
GENERAL_START_L3 VIO_BO\40-I U_AI\4-O
GENERAL_ZM_START VIO_BO\35-I U_PROT\19-I
VIO_BO\40-I LINE_VT_A_UL1 U_AI\4-O
GRP_OFF COMMON\44-O LINE_VT_A_UL2 U_AI\4-O
DREP_AI\41-I LINE_VT_A_UL3 U_AI\4-O
IEF1CBTRIP CB_TR\20-I LINE_VT_A_UN U_AI\4-O
I_PROT\17-O LINE_VT_B_U3P EF_COM\18-I
LOGIC\28-I I_PROT\16-I
IEF1-TRIP EF_COM\18-I I_PROT\17-I
I_PROT\17-O IMP_PROT\8-I
LOGIC\29-I U_AI\4-O
VIO_BO\37-I U_PROT\19-I (3)
IES-FAIL VIO_BO\40-I LINE_VT_MEASUREMENT_U3P MEASURE\26-I (2)
IES-WARNING VIO_BO\40-I U_AI\4-O
INTZERO CB_AR\24-I (2) LOV1-ALARM U_PROT\19-O
COMMON\44-O VIO_BO\39-I
IOC1CBTRIP I_PROT\15-O LOV1-START U_PROT\19-O
LOGIC\28-I VIO_BO\39-I
D IOC1CBTRL1 I_PROT\15-O LOV1-TRIP CB_TR\20-I
D
IOC1CBTRL2 I_PROT\15-O DREP_BI\43-I
IOC1CBTRL3 I_PROT\15-O U_PROT\19-O
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 45b/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
(LOV1-TRIP) VIO_BO\39-I (SYN1-AUTOENOK) VIO_BO\33-I
MAN_SC_OK VIO_BO\33-I SYN1-AUTOSYOK CB_AR\24-I
OC_PROTECTION_TRIP VIO_BO\40-I CB_AR\24-O
PARALLEL_LINE_MUTUAL_COMP I_AI\3-O VIO_BO\33-I
PD01-START VIO_BO\34-I SYN1-MANENOK CB_AR\24-I
PD01-TRIP CB_BF\25-O CB_AR\24-O
CB_TR\20-I (3) VIO_BO\33-I
DREP_BI\43-I SYN1-MANSYOK CB_AR\24-I
A LOGIC\28-I CB_AR\24-O A
VIO_BO\34-I VIO_BO\33-I
VIO_BO\39-I TCS_ALARM LOGIC\29-I
PHS1-STCNDI IMP_PROT\7-I (2) VIO_BO\34-I
PHS1-STCNDZ IMP_PROT\7-I (3) TCS_ALARM_L1 VIO_BO\34-I
PHS1-STFW VIO_BO\35-I TCS_ALARM_L2 VIO_BO\34-I
PHS1-STFW1PH VIO_BO\35-I TCS_ALARM_L3 VIO_BO\34-I
PHS1-STFW2PH VIO_BO\35-I TEF1-2NDHARMD I_PROT\17-O
PHS1-STFW3PH VIO_BO\35-I VIO_BO\37-I
PHS1-STFWL1 IMP_PROT\6-O TEF1-START I_PROT\17-O
LOGIC\27-I LOGIC\29-I
VIO_BO\35-I VIO_BO\37-I
PHS1-STFWL2 IMP_PROT\6-O TEF1-STFW EF_COM\18-I (4)
LOGIC\27-I I_PROT\17-O
VIO_BO\35-I VIO_BO\37-I
PHS1-STFWL3 IMP_PROT\6-O TEF1-STRV EF_COM\18-I (3)
B LOGIC\27-I I_PROT\17-O
VIO_BO\35-I VIO_BO\37-I
PHS1-STFWPE IMP_PROT\6-O TEF1-TRIP CB_TR\20-I
LOGIC\27-I DREP_BI\42-I B
VIO_BO\35-I I_PROT\17-O
PHS1-STND VIO_BO\35-I LOGIC\28-I
PHS1-STNDL1 IMP_PROT\6-O VIO_BO\37-I
LOGIC\27-I TEST-ACTIVE DREP_BI\43-I
LOGIC\29-I VIO_BO\40-I
PHS1-STNDL2 IMP_PROT\6-O THL1-ALARM I_PROT\16-O
LOGIC\27-I VIO_BO\37-I
LOGIC\29-I THL1-LOCKOUT VIO_BO\37-I
PHS1-STNDL3 IMP_PROT\6-O THL1-START I_PROT\16-O
LOGIC\27-I LOGIC\29-I
LOGIC\29-I VIO_BO\37-I
PHS1-STNDPE LOGIC\27-I THL1-TRIP CB_TR\20-I
PHS1-STPE IMP_PROT\6-I DREP_BI\42-I
IMP_PROT\6-O I_PROT\16-O
PHSEGCHAN IMP_COM\10-I LOGIC\28-I
IMP_COM\13-I VIO_BO\37-I
PROT_TRIP_3_PHASE CB_TR\21-I TIME-RTCERR VIO_BO\40-I
PSD1-START IMP_PROT\6-O TIME-TSYNCERR VIO_BO\40-I
IMP_PROT\7-I (5)
VIO_BO\35-I
TOC1-2NDHARM I_PROT\16-O
VIO_BO\37-I
C
C VIO_BO\40-I TOC1-START I_PROT\16-O
PSD1-ZIN VIO_BO\35-I LOGIC\29-I
PSD1-ZOUT VIO_BO\35-I VIO_BO\37-I
PSP1-START IMP_PROT\8-O TOC1-STL1 LOGIC\29-I
LOGIC\29-I VIO_BO\37-I
VIO_BO\35-I TOC1-STL2 LOGIC\29-I
PSP1-TRIP CB_TR\20-I VIO_BO\37-I
DREP_BI\42-I TOC1-STL3 LOGIC\29-I
IMP_PROT\8-O VIO_BO\37-I
LOGIC\28-I TOC1-TRIP CB_TR\20-I
VIO_BO\35-I DREP_BI\42-I
REALZERO I_PROT\16-I I_PROT\16-O
U_AI\4-I (2) LOGIC\28-I
SFV1-TRIP CB_TR\20-I VIO_BO\37-I
DREP_BI\42-I TOC1-TRL1 VIO_BO\37-I
IMP_PROT\8-I TOC1-TRL2 VIO_BO\37-I
IMP_PROT\8-O TOC1-TRL3 VIO_BO\37-I
LOGIC\28-I TOV1-ST1L1 U_PROT\19-O
VIO_BO\35-I VIO_BO\38-I
D SUPERVISION_ALARM VIO_BO\40-I TOV1-ST1L2 U_PROT\19-O
D
SYN1-AUTOENOK CB_AR\24-I VIO_BO\38-I
CB_AR\24-O TOV1-ST1L3 U_PROT\19-O
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 45c/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
(TOV1-ST1L3) VIO_BO\38-I (ZC1P-CSL2) VIO_BO\36-I
TOV1-ST2L1 VIO_BO\38-I ZC1P-CSL3 IMP_COM\13-I (2)
TOV1-ST2L2 VIO_BO\38-I IMP_COM\14-O
TOV1-ST2L3 VIO_BO\38-I VIO_BO\36-I
TOV1-START U_PROT\19-O ZC1P-CSORL1 IMP_COM\14-I
VIO_BO\38-I ZC1P-CSORL2 IMP_COM\14-I
TOV1-TR1 VIO_BO\38-I ZC1P-CSORL3 IMP_COM\14-I
TOV1-TR2 VIO_BO\38-I ZC1P-CSURL1 IMP_COM\14-I
A TOV1-TRIP CB_TR\20-I ZC1P-CSURL2 IMP_COM\14-I A
DREP_BI\43-I ZC1P-CSURL3 IMP_COM\14-I
LOGIC\28-I ZC1P-TRIP CB_TR\21-I
U_PROT\19-O DREP_BI\42-I
VIO_BO\38-I IMP_COM\14-O
TRFR_NEUT_CT_IN_I3P I_PROT\17-I LOGIC\28-I
TRIP-BUS_A VIO_BO\33-I VIO_BO\36-I
TRIP-BUS_B VIO_BO\33-I ZC1P-TRL1 VIO_BO\36-I
TRP1-TR3P CB_TR\21-O ZC1P-TRL2 VIO_BO\36-I
VIO_BO\33-I ZC1P-TRL3 VIO_BO\36-I
TRP1-TRIP CB_BF\25-I ZC1W-ECHOL1 IMP_COM\12-I
CB_TR\21-I ZC1W-ECHOL2 IMP_COM\12-I
CB_TR\21-O ZC1W-ECHOL3 IMP_COM\12-I
U_PROT\19-I ZC1W-IRVBLKL1 IMP_COM\11-I
VIO_BO\33-I ZC1W-IRVBLKL2 IMP_COM\11-I
TRP1-TRL1 CB_TR\21-I ZC1W-IRVBLKL3 IMP_COM\11-I
B CB_TR\21-O ZC1W-IRVL1 IMP_COM\11-I
DREP_BI\42-I ZC1W-IRVL2 IMP_COM\11-I
VIO_BO\33-I ZC1W-IRVL3 IMP_COM\11-I
TRP1-TRL2 CB_TR\21-I ZC1W-IRVOP IMP_COM\11-O B
CB_TR\21-O ZC1W-IRVOPL1 IMP_COM\14-I (2)
DREP_BI\42-I ZC1W-IRVOPL2 IMP_COM\14-I (2)
VIO_BO\33-I ZC1W-IRVOPL3 IMP_COM\14-I (2)
TRP1-TRL3 CB_TR\21-I ZC1W-TRPWEI DREP_BI\42-I
CB_TR\21-O EF_COM\18-I
DREP_BI\42-I IMP_COM\11-O
VIO_BO\33-I LOGIC\28-I
TUV1-ST1L1 U_PROT\19-O VIO_BO\36-I
VIO_BO\38-I ZC1W-TRPWEIL1 IMP_COM\11-O
TUV1-ST1L2 U_PROT\19-O LOGIC\29-I
VIO_BO\38-I VIO_BO\36-I
TUV1-ST1L3 U_PROT\19-O ZC1W-TRPWEIL2 IMP_COM\11-O
VIO_BO\38-I LOGIC\29-I
TUV1-ST2L1 VIO_BO\38-I VIO_BO\36-I
TUV1-ST2L2 VIO_BO\38-I ZC1W-TRPWEIL3 IMP_COM\11-O
TUV1-ST2L3 VIO_BO\38-I LOGIC\29-I
TUV1-START U_PROT\19-O VIO_BO\36-I
VIO_BO\38-I ZC1W-WEIBLKO1 IMP_COM\11-I
TUV1-TR1
TUV1-TR2
VIO_BO\38-I
VIO_BO\38-I
ZC1W-WEIBLKO2
ZC1W-WEIBLKO3
IMP_COM\11-I
IMP_COM\11-I
C
C TUV1-TRIP CB_TR\20-I ZC1W-WEIBLKOP IMP_COM\11-I
DREP_BI\43-I ZD01-STDIR IMP_PROT\6-I
LOGIC\28-I IMP_PROT\6-O
U_PROT\19-O IMP_PROT\7-I (5)
VIO_BO\38-I ZM_DELAYED_TRIP CB_TR\20-I
VOLTAGE_PROTECTION_TRIP VIO_BO\40-I LOGIC\27-O
ZC1P-CRL VIO_BO\36-I (2) LOGIC\28-I
ZC1P-CRL1 IMP_COM\13-O ZM_STND VIO_BO\35-I
IMP_COM\14-I ZM01-START IMP_PROT\7-O
ZC1P-CRL2 IMP_COM\13-O LOGIC\29-I
IMP_COM\14-I VIO_BO\35-I
ZC1P-CRL3 IMP_COM\13-O ZM01-STL1 IMP_PROT\7-O
IMP_COM\14-I ZM01-STL2 IMP_PROT\7-O
ZC1P-CRLL1 VIO_BO\36-I ZM01-STL3 IMP_PROT\7-O
ZC1P-CRLL2 VIO_BO\36-I ZM01-STND LOGIC\27-I
ZC1P-CRLL3 VIO_BO\36-I ZM01-TRIP DREP_BI\42-I
ZC1P-CS VIO_BO\36-I (2) IMP_PROT\7-O
ZC1P-CSL1 IMP_COM\13-I (2) LOGIC\28-I
IMP_COM\14-O VIO_BO\35-I
D VIO_BO\36-I ZM01-TRL1 IMP_PROT\7-O
D
ZC1P-CSL2 IMP_COM\13-I (2) ZM01-TRL2 IMP_PROT\7-O
IMP_COM\14-O ZM01-TRL3 IMP_PROT\7-O
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 45d/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
1 2 3 4 5 6
ZM02-START IMP_COM\9-I
IMP_COM\10-I
IMP_PROT\7-O
LOGIC\29-I
VIO_BO\35-I
ZM02-STL1 IMP_COM\9-I
IMP_COM\10-I
IMP_COM\12-I
A IMP_COM\14-I A
IMP_PROT\7-O
IMP_PROT\8-I
VIO_BO\35-I
ZM02-STL2 IMP_COM\9-I
IMP_COM\10-I
IMP_COM\12-I
IMP_COM\14-I
IMP_PROT\7-O
IMP_PROT\8-I
VIO_BO\35-I
ZM02-STL3 IMP_COM\9-I
IMP_COM\10-I
IMP_COM\12-I
IMP_COM\14-I
IMP_PROT\7-O
B IMP_PROT\8-I
VIO_BO\35-I
ZM02-STND IMP_PROT\8-I
LOGIC\27-I B
ZM02-TRIP IMP_PROT\7-O
LOGIC\27-I
VIO_BO\35-I
ZM03-START IMP_PROT\7-O
LOGIC\29-I
VIO_BO\35-I
ZM03-STND LOGIC\27-I
ZM03-TRIP IMP_PROT\7-O
LOGIC\27-I
VIO_BO\35-I
ZM04-START IMP_PROT\7-O
LOGIC\29-I
VIO_BO\35-I
ZM04-STND LOGIC\27-I
ZM04-TRIP IMP_PROT\7-O
LOGIC\27-I
VIO_BO\35-I
ZM05-START IMP_COM\9-I
IMP_PROT\7-O
LOGIC\29-I
C
C VIO_BO\35-I
ZM05-STL1 IMP_COM\14-I
IMP_PROT\7-O
ZM05-STL2 IMP_COM\14-I
IMP_PROT\7-O
ZM05-STL3 IMP_COM\14-I
IMP_PROT\7-O
ZM05-STND IMP_COM\10-I (4)
IMP_PROT\7-O
LOGIC\27-I
ZM05-TRIP IMP_PROT\7-O
LOGIC\27-I
VIO_BO\35-I

D D
Prepared
Approved COMMON
Resp dep Rev Ind
Rev Ind Reg nr Sheet 45e/44
Based on Pcl ABB Automation Products AB
1 2 3 4 5 6
A.2 Ajustes realizados al rel ABB REL 670 implementado en Colima -

La Caja
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

REL 670 IEC_QUAD

Settings

[+] Time

General settings

Power system

Identifiers

StationName COLIMA 18 character(s)

StationNumber 0 0 99999

ObjectName 138 kV 18 character(s)

ObjectNumber 0 0 99999

UnitName LA CAJA 18 character(s)

UnitNumber 0 0 99999

Primary values

Frequency 60,0 Hz 50,0 60,0

[+] Communication

Analog modules

AnalogInputs6Iand6U 1

NAMECH1 IR 13 character(s)

RatedTrans1 1,0 A 0,1 300,0

CTStarPoint1 ToObject

CTsec1 1 A 1 10

CTprim1 800 A 1 99999

NAMECH2 IS 13 character(s)

RatedTrans2 1,0 A 0,1 300,0

CTStarPoint2 ToObject

CTsec2 1 A 1 10

CTprim2 800 A 1 99999

NAMECH3 IT 13 character(s)

RatedTrans3 1,0 A 0,1 300,0

CTStarPoint3 ToObject

CTsec3 1 A 1 10

CTprim3 800 A 1 99999

NAMECH4 IN 13 character(s)

RatedTrans4 1,0 A 0,1 300,0

CTStarPoint4 ToObject

1
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

CTsec4 1 A 1 10

CTprim4 800 A 1 99999

NAMECH5 ------ 13 character(s)

RatedTrans5 1,0 A 0,1 300,0

CTStarPoint5 ToObject

CTsec5 1 A 1 10

CTprim5 800 A 1 99999

NAMECH6 ------ 13 character(s)

RatedTrans6 1,0 A 0,1 300,0

CTStarPoint6 ToObject

CTsec6 1 A 1 10

CTprim6 800 A 1 99999

NAMECH7 VL1N 13 character(s)

RatedTrans7 110,0 V 0,1 300,0

VTsec7 100,000 V 0,001 999,999

VTprim7 138,00 kV 0,05 2000,00

NAMECH8 VL2N 13 character(s)

RatedTrans8 110,0 V 0,1 300,0

VTsec8 100,000 V 0,001 999,999

VTprim8 138,00 kV 0,05 2000,00

NAMECH9 VL3N 13 character(s)

RatedTrans9 110,0 V 0,1 300,0

VTsec9 100,000 V 0,001 999,999

VTprim9 138,00 kV 0,05 2000,00

NAMECH10 ------ 13 character(s)

RatedTrans10 110,0 V 0,1 300,0

VTsec10 100,000 V 0,001 999,999

VTprim10 138,00 kV 0,05 2000,00

NAMECH11 ------ 13 character(s)

RatedTrans11 110,0 V 0,1 300,0

VTsec11 100,000 V 0,001 999,999

VTprim11 138,00 kV 0,05 2000,00

NAMECH12 ------ 13 character(s)

RatedTrans12 110,0 V 0,1 300,0

VTsec12 100,000 V 0,001 999,999

2
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

VTprim12 138,00 kV 0,05 2000,00

3PhaseAnalogGroup

PR01

GRPNAME LINE VT A 13 character(s)

AI1NAME UL1 13 character(s)

AI2NAME UL2 13 character(s)

AI3NAME UL3 13 character(s)

AI4NAME UN optional 13 character(s)

DFTRefExtOut AdDFTRefCh7

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR02

GRPNAME LINE CT A 13 character(s)

AI1NAME IL1 13 character(s)

AI2NAME IL2 13 character(s)

AI3NAME IL3 13 character(s)

AI4NAME IN optional 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR04

GRPNAME MUTUAL COMP 13 character(s)

AI1NAME Not used 13 character(s)

AI2NAME Not used 13 character(s)

AI3NAME Not used 13 character(s)

AI4NAME PLineCT IN 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

3
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

UBase 138,00 kV 0,05 2000,00

PR06

GRPNAME TRFR IN 13 character(s)

AI1NAME Not used 13 character(s)

AI2NAME Not used 13 character(s)

AI3NAME Not used 13 character(s)

AI4NAME TRFRNeutCT IN 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR13

GRPNAME LINE VT B 13 character(s)

AI1NAME UL1 13 character(s)

AI2NAME UL2 13 character(s)

AI3NAME UL3 13 character(s)

AI4NAME Not used 13 character(s)

DFTRefExtOut AdDFTRefCh7

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR14

GRPNAME LINE CT B 13 character(s)

AI1NAME IL1 13 character(s)

AI2NAME IL2 13 character(s)

AI3NAME IL3 13 character(s)

AI4NAME IN optional 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

4
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

PR16

GRPNAME BusA 1PhVT 13 character(s)

AI1NAME UL1 13 character(s)

AI2NAME UL2 13 character(s)

AI3NAME UL3 13 character(s)

AI4NAME Not used 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR17

GRPNAME BusB 1PhVT 13 character(s)

AI1NAME UL1 13 character(s)

AI2NAME UL2 13 character(s)

AI3NAME UL3 13 character(s)

AI4NAME Not used 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR19

GRPNAME LineVTMeasure 13 character(s)

AI1NAME UL1 13 character(s)

AI2NAME UL2 13 character(s)

AI3NAME UL3 13 character(s)

AI4NAME Not used 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

PR20

GRPNAME LineCTMeasure 13 character(s)

5
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

AI1NAME IL1 13 character(s)

AI2NAME IL2 13 character(s)

AI3NAME IL3 13 character(s)

AI4NAME IN optional 13 character(s)

DFTReference AdDFTRefCh7

ConnectionType Ph-N

Negation Off

MinValFreqMeas 5 % 5 200

UBase 138,00 kV 0,05 2000,00

Reference channel service values

PhaseAngleRef TRM40-Ch7

I/O modules

BIM3

BINAME1 CB_CLOSED 13 character(s)

BINAME2 MAN_CLOSE 13 character(s)

BINAME3 CANAL_DISPARO 13 character(s)

BINAME4 RESET_DISPARO 13 character(s)

BINAME5 DISP_TERMICO 13 character(s)

BINAME6 CARRIER_RECI 13 character(s)

BINAME7 BIM03-BI7 13 character(s)

BINAME8 BIM03-BI8 13 character(s)

BINAME9 BIM03-BI9 13 character(s)

BINAME10 BIM03-BI10 13 character(s)

BINAME11 BIM03-BI11 13 character(s)

BINAME12 BIM03-BI12 13 character(s)

BINAME13 BIM03-BI13 13 character(s)

BINAME14 BIM03-BI14 13 character(s)

BINAME15 BIM03-BI15 13 character(s)

BINAME16 BIM03-BI16 13 character(s)

Operation On

OscRelease 30 Hz 1 30

OscBlock 40 Hz 1 40

BOM4

BONAME1 TRIP_ANY_PH 13 character(s)

BONAME2 TRIP_L1 13 character(s)

6
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

BONAME3 TRIP_L2 13 character(s)

BONAME4 TIP_L3 13 character(s)

BONAME5 TRIP_3PH 13 character(s)

BONAME6 RECIERRE 13 character(s)

BONAME7 TRIP_50BF 13 character(s)

BONAME8 ALARM_CANAL 13 character(s)

BONAME9 CARRIER_SEND 13 character(s)

BONAME10 BOM04-BO10 13 character(s)

BONAME11 BOM04-BO11 13 character(s)

BONAME12 BOM04-BO12 13 character(s)

BONAME13 BOM04-BO13 13 character(s)

BONAME14 BOM04-BO14 13 character(s)

BONAME15 BOM04-BO15 13 character(s)

BONAME16 BOM04-BO16 13 character(s)

BONAME17 BOM04-BO17 13 character(s)

BONAME18 BOM04-BO18 13 character(s)

BONAME19 BOM04-BO19 13 character(s)

BONAME20 BOM04-BO20 13 character(s)

BONAME21 BOM04-BO21 13 character(s)

BONAME22 BOM04-BO22 13 character(s)

BONAME23 BOM04-BO23 13 character(s)

BONAME24 BOM04-BO24 13 character(s)

Operation On

[+] BIM5

HMI

LEDs

Operation On

tRestart 0,0 s 0,0 100,0

tMax 0,0 s 0,0 100,0

SeqTypeLED1 Follow-S

SeqTypeLED2 LatchedColl-S

SeqTypeLED3 LatchedColl-S

SeqTypeLED4 LatchedColl-S

SeqTypeLED5 LatchedColl-S

SeqTypeLED6 Follow-S

7
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

SeqTypeLED7 Follow-S

SeqTypeLED8 Follow-S

SeqTypeLED9 Follow-S

SeqTypeLED10 LatchedColl-S

SeqTypeLED11 LatchedColl-S

SeqTypeLED12 LatchedColl-S

SeqTypeLED13 LatchedColl-S

SeqTypeLED14 LatchedColl-S

SeqTypeLED15 LatchedColl-S

[+] Screen

[+] Functions

[+] Impedance Protection

[+] Current protection

[+] Voltage protection

[+] Monitoring

[+] Metering

Setting group N1

Impedance Protection

DistanceZones(PDIS,21)

ZM01

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OperationDir Forward

X1 3,54 ohm/p 0,10 3000,00

R1 0,79 ohm/p 0,10 1000,00

X0 35,00 ohm/p 0,10 9000,00

R0 1,73 ohm/p 0,50 3000,00

RFPP 32,43 ohm/l 1,00 3000,00

RFPE 39,68 ohm/l 1,00 9000,00

OperationPP On

Timer tPP On

tPP 0,000 s 0,000 60,000

OperationPE On

Timer tPE On

8
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

tPE 0,000 s 0,000 60,000

IMinOpPP 10 %IB 10 30

IMinOpPE 10 %IB 10 30

IMinOpIN 5 %IB 5 30

ZM02

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OperationDir Forward

X1 14,61 ohm/p 0,50 3000,00

R1 2,51 ohm/p 0,10 1000,00

X0 140,00 ohm/p 0,50 9000,00

R0 4,50 ohm/p 0,50 3000,00

RFPP 113,85 ohm/l 1,00 3000,00

RFPE 70,73 ohm/l 1,00 9000,00

OperationPP On

Timer tPP On

tPP 0,400 s 0,000 60,000

OperationPE On

Timer tPE On

tPE 0,400 s 0,000 60,000

IMinOpPP 10 %IB 10 30

IMinOpPE 10 %IB 10 30

ZM03

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OperationDir Forward

X1 63,83 ohm/p 0,50 3000,00

R1 13,16 ohm/p 0,10 1000,00

X0 590,00 ohm/p 0,50 9000,00

R0 29,72 ohm/p 0,50 3000,00

RFPP 158,70 ohm/l 1,00 3000,00

RFPE 103,50 ohm/l 1,00 9000,00

OperationPP On

9
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

Timer tPP On

tPP 0,800 s 0,000 60,000

OperationPE On

Timer tPE On

tPE 0,800 s 0,000 60,000

IMinOpPP 10 %IB 10 30

IMinOpPE 10 %IB 10 30

ZM04

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OperationDir Non-directional

X1 80,00 ohm/p 0,50 3000,00

R1 20,00 ohm/p 0,10 1000,00

X0 1165,00 ohm/p 0,50 9000,00

R0 35,00 ohm/p 0,50 3000,00

RFPP 189,75 ohm/l 1,00 3000,00

RFPE 172,50 ohm/l 1,00 9000,00

OperationPP On

Timer tPP On

tPP 3,500 s 0,000 60,000

OperationPE On

Timer tPE On

tPE 3,500 s 0,000 60,000

IMinOpPP 10 %IB 10 30

IMinOpPE 10 %IB 10 30

ZM05

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OperationDir Reverse

X1 90,00 ohm/p 0,50 3000,00

R1 30,00 ohm/p 0,10 1000,00

X0 1200,00 ohm/p 0,50 9000,00

R0 40,00 ohm/p 0,50 3000,00

10
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

RFPP 224,25 ohm/l 1,00 3000,00

RFPE 215,63 ohm/l 1,00 9000,00

OperationPP On

Timer tPP On

tPP 4,000 s 0,000 60,000

OperationPE On

Timer tPE On

tPE 4,000 s 0,000 60,000

IMinOpPP 10 %IB 10 30

IMinOpPE 10 %IB 10 30

PhaseSelection(PDIS,21)

PHS1

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

INBlockPP 100 %IPh 10 100

INReleasePE 10 %IPh 10 100

RLdFw 250,00 ohm/p 1,00 3000,00

RLdRv 250,00 ohm/p 1,00 3000,00

ArgLd 30 Deg 5 70

X1 129,60 ohm/p 0,50 3000,00

X0 1728,00 ohm/p 0,50 9000,00

RFFwPP 270,00 ohm/l 0,50 3000,00

RFRvPP 270,00 ohm/l 0,50 3000,00

RFFwPE 258,76 ohm/l 1,00 9000,00

RFRvPE 258,76 ohm/l 1,00 9000,00

Timer PP On

tPP 0,000 s 0,000 60,000

Timer PE On

tPE 0,000 s 0,000 60,000

IMinOpPP 5 %IB 5 30

IMinOpPE 5 %IB 5 30

DirectionalImpedance(RDIR)

ZD01

ArgNegRes 125 Deg 90 175

ArgDir 35 Deg 5 45

11
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

IMinOp 5 %IB 1 99999

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

AutomaticSOTF(PSOF)

SFV1

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

Mode UILevel

AutoInit Off

IPh< 100 %IB 1 100

UPh< 70 %UB 1 100

tDuration 0,000 s 0,000 60,000

tSOTF 0,500 s 0,000 60,000

tDLD 1,000 s 0,000 60,000

[+] PoleSlip(PPAM,78)

[+] PowerSwingDetection(RPSB,78)

Current protection

BreakerFailure(RBRF,50BF)

BFP1

Operation Off

IBase 800 A 1 99999

FunctionMode Current

BuTripMode 1 out of 3

RetripMode No CBPos Check

IP> 10 %IB 5 200

I>BlkCont 20 %IB 5 200

IN> 10 %IB 2 200

t1 0,000 s 0,000 60,000

t2 0,200 s 0,000 60,000

t2MPh 0,200 s 0,000 60,000

t3 0,000 s 0,000 60,000

tCBAlarm 5,000 s 0,000 60,000

tPulse 0,200 s 0,000 60,000

[+] BrokenCondCheck(PTOC,46)

12
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

[+] InstPhaseOverCurrent(PIOC,50)

[+] InstResidualOverCurrent(PIOC,50N)

[+] PhaseOverCurrent4Step(PTOC,51/67)

[+] PoleDiscordance(RPLD,52PD)

ResidualOverCurr4Step(PTOC,51N/67N)

TEF1

General

Operation Off

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

AngleRCA 65 Deg -180 180

polMethod Dual

UPolMin 10 %UB 1 100

IPolMin 20 %IB 2 100

RNPol 5,00 ohm 0,50 1000,00

XNPol 40,00 ohm 0,50 3000,00

IN>Dir 10 %IB 1 100

2ndHarmStab 20 % 5 100

BlkParTransf Off

UseStartValue IN4>

SOTF Off

ActivationSOTF CloseCommand

StepForSOTF Step 2

HarmResSOTF Off

tSOTF 0,500 s 0,000 60,000

t4U 1,000 s 0,000 60,000

ActUnderTime CB position

tUnderTime 0,300 s 0,000 60,000

Step 1

DirMode1 Non-directional

Characterist1 ANSI Mod. inv.

IN1> 130 %IB 1 2500

t1 3,000 s 0,000 60,000

k1 0,11 0,05 999,00

IN1Mult 2,0 1,0 10,0

13
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

t1Min 0,000 s 0,000 60,000

ResetTypeCrv1 Instantaneous

tReset1 0,000 s 0,000 60,000

HarmRestrain1 Off

tPCrv1 1,000 0,005 3,000

tACrv1 13,500 0,005 200,000

tBCrv1 0,00 0,00 20,00

tCCrv1 1,0 0,1 10,0

tPRCrv1 0,500 0,005 3,000

tTRCrv1 13,500 0,005 100,000

tCRCrv1 1,0 0,1 10,0

Step 2

DirMode2 Non-directional

Characterist2 ANSI Def. Time

IN2> 820 %IB 1 2500

t2 0,100 s 0,000 60,000

k2 0,05 0,05 999,00

IN2Mult 2,0 1,0 10,0

t2Min 0,000 s 0,000 60,000

ResetTypeCrv2 Instantaneous

tReset2 0,020 s 0,000 60,000

HarmRestrain2 Off

tPCrv2 1,000 0,005 3,000

tACrv2 13,500 0,005 200,000

tBCrv2 0,00 0,00 20,00

tCCrv2 1,0 0,1 10,0

tPRCrv2 0,500 0,005 3,000

tTRCrv2 13,500 0,005 100,000

tCRCrv2 1,0 0,1 10,0

Step 3

DirMode3 Non-directional

Characterist3 ANSI Def. Time

IN3> 1000 %IB 1 2500

t3 0,000 s 0,000 60,000

k3 0,05 0,05 999,00

14
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

IN3Mult 2,0 1,0 10,0

t3Min 0,000 s 0,000 60,000

ResetTypeCrv3 Instantaneous

tReset3 0,020 s 0,000 60,000

HarmRestrain3 Off

tPCrv3 1,000 0,005 3,000

tACrv3 13,500 0,005 200,000

tBCrv3 0,00 0,00 20,00

tCCrv3 1,0 0,1 10,0

tPRCrv3 0,500 0,005 3,000

tTRCrv3 13,500 0,005 100,000

tCRCrv3 1,0 0,1 10,0

Step 4

DirMode4 Non-directional

Characterist4 ANSI Def. Time

IN4> 1200 %IB 1 2500

t4 0,000 s 0,000 60,000

k4 0,05 0,05 999,00

IN4Mult 2,0 1,0 10,0

t4Min 0,000 s 0,000 60,000

ResetTypeCrv4 Instantaneous

tReset4 0,020 s 0,000 60,000

HarmRestrain4 Off

tPCrv4 1,000 0,005 3,000

tACrv4 13,500 0,005 200,000

tBCrv4 0,00 0,00 20,00

tCCrv4 1,0 0,1 10,0

tPRCrv4 0,500 0,005 3,000

tTRCrv4 13,500 0,005 100,000

tCRCrv4 1,0 0,1 10,0

[+] ThermalOverload1TimeConst(PTTR,26)

[+] Voltage protection

Scheme communication

ZPhSegrSchComm(PSCH,85)

ZC1P

15
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

Operation On

Scheme Type Permissive OR

tCoord 0,000 s 0,000 60,000

tSendMin 0,100 s 0,000 60,000

[+] ZPhSegrCurrRevWEI(PSCH,85)

[+] EFCurrentReversalWEI(PSCH,85)

[+] EFSchemeCommunication(PSCH,85)

Secondary system supervision

FuseFailure(RFUF)

FSD1

Operation On

IBase 800 A 1 99999

UBase 138,00 kV 0,05 2000,00

OpMode Off

3U0> 30 %UB 1 100

3I0< 10 %IB 1 100

3U2> 30 %UB 1 100

3I2< 10 %IB 1 100

OpDUDI Off

DU> 60 %UB 1 100

DI< 15 %IB 1 100

UPh> 70 %UB 1 100

IPh> 10 %IB 1 100

SealIn Off

USealln< 70 %UB 1 100

IDLD< 5 %IB 1 100

UDLD< 50 %UB 1 100

Control

AutoRecloser(RREC,79)

AR01

Operation Off

NoOfShots 1

ARMode 1ph+1*2ph

StartByCBOpen Off

CBAuxContType NormOpen

16
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

CBReadyType CO

t1 1Ph 0,400 s 0,000 60,000

t1 2Ph 1,000 s 0,000 60,000

t1 3Ph 6,000 s 0,000 60,000

t1 3PhHS 0,400 s 0,000 60,000

t2 3Ph 30,00 s 0,00 6000,00

t3 3Ph 30,00 s 0,00 6000,00

t4 3Ph 30,00 s 0,00 6000,00

t5 3Ph 30,00 s 0,00 6000,00

tReclaim 1,00 s 0,00 6000,00

tSync 0,40 s 0,00 6000,00

Extended t1 Off

tExtended t1 0,500 s 0,000 60,000

tInhibit 5,000 s 0,000 60,000

tTrip 0,400 s 0,000 60,000

CutPulse Off

tPulse 0,400 s 0,000 60,000

Follow CB Off

tCBClosedMin 0,10 s 0,00 6000,00

AutoCont Off

tAutoContWait 2,000 s 0,000 60,000

UnsucClByCBChk NoCBCheck

BlockByUnsucCl Off

tUnsucCl 3,00 s 0,00 6000,00

Priority None

tWaitForMaster 60,00 s 0,00 6000,00

ZoneSeqCoord Off

[+] Synchronizing(RSYN,25)

Monitoring

FaultLocator(RFLO)

FLO1

R1A 0,003 ohm/p 0,001 1500,000

X1A 0,063 ohm/p 0,001 1500,000

R1B 0,001 ohm/p 0,001 1500,000

X1B 0,055 ohm/p 0,001 1500,000

17
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

R1L 0,928 ohm/p 0,001 1500,000

X1L 3,929 ohm/p 0,001 1500,000

R0L 2,795 ohm/p 0,001 1500,000

X0L 42,000 ohm/p 0,001 1500,000

R0M 0,000 ohm/p 0,000 1500,000

X0M 0,000 ohm/p 0,000 1500,000

LineLength 8,5 0,0 10000,0

Logic

TripLogic(PTRC,94)

TRP1

Operation On

Program 1ph/3ph

TripLockout Off

AutoLock Off

tTripMin 0,150 s 0,000 60,000

[+] TripMatrix(GGIO)

LogicGate

GT01

Operation Off

GT02

Operation Off

GT03

Operation Off

GT04

Operation Off

GT05

Operation Off

GT06

Operation Off

GT07

Operation On

GT08

Operation Off

GT09

Operation Off

18
UR_COLIMA_FINAL/COLIMA/138 kV/LA CAJA/REL 670 IEC_QUAD 12/07/2008
Parameter Name IED Value PC Value Unit Min Max

GT11

Operation Off

GT12

Operation Off

GT13

Operation Off

GT14

Operation Off

GT15

Operation Off

GT16

Operation Off

GT17

Operation Off

GT20

Operation Off

GT21

Operation On

[+] Setting group N2

Activate setting group

ActiveSetGrp SettingGroup1

19
A.3. Parmetros entregados por el personal de Coordinacin y Ajustes del
ICE
Falla Trifsica

Falla al lmite de la 1 zona

Voltage (kV) > P: 25.394 @ -4.7 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0


A: 25.394 @ -4.7 B: 25.394 @-124.7 C: 25.394 @ 115.3

Current (A)

CR_COL (Remote bus CR_COL 999002 COL-138 FI): CAJ_COL


999002 Ckt 1 P: 7399.6 @ 98.6 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0
COL-138 A: 7399.6 @ 98.6 B: 7399.6 @ -21.4 C: 7399.6 @-141.4

Falla al lmite de la 2 zona

Voltage (kV) > P: 19.811 @ -5.2 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0


A: 19.811 @ -5.2 B: 19.811 @-125.2 C: 19.811 @ 114.8
Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 2107.6 @ 100.3 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0
CAJ-138 A A: 2107.6 @ 100.3 B: 2107.6 @ -19.7 C: 2107.6 @-139.7

Falla al lmite de la 3 zona

Voltage (kV) > P: 48.386 @ -3.3 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0


A: 48.386 @ -3.3 B: 48.386 @-123.3 C: 48.386 @ 116.7

Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 1044.4 @ 103.2 Z: 0.0000 @ 0.0 N: 0.0000 @ 0.0
CAJ-138 A A: 1044.4 @ 103.2 B: 1044.4 @ -16.8 C: 1044.4 @-136.8
Falla Bifsica

Falla al lmite de la 1 zona

Voltage (kV) > P: 52.795 @ -1.1 Z: 0.0000 @ 0.0 N: 27.760 @ 2.0


A: 80.528 @ 0.0 B: 47.262 @-152.7 C: 44.220 @ 150.6

Current (A)

CR_COL (Remote bus CR_COL 999002 COL-138 FI): CAJ_COL


999002 Ckt 1 P: 3660.2 @ 98.7 Z: 0.0000 @ 0.0 N: 3660.2 @ -81.3
COL-138 A: 0.0000 @ 0.0 B: 6339.6 @ 8.7 C: 6339.6 @-171.3

Falla al lmite de la 2 zona

Voltage (kV) > P: 50.143 @ -1.1 Z: 0.0000 @ 0.0 N: 30.723 @ 1.5


A: 80.846 @ -0.1 B: 45.160 @-158.2 C: 42.415 @ 156.6

Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 1038.6 @ 100.3 Z: 0.0000 @ 0.0 N: 1032.6 @ -79.5
CAJ-138 A A: 6.9198 @ 71.6 B: 1792.1 @ 10.3 C: 1795.4 @-169.5

Falla al lmite de la 3 zona

Voltage (kV) > P: 64.127 @ -1.2 Z: 0.0000 @ 0.0 N: 16.250 @ 4.7


A: 80.307 @ 0.0 B: 59.394 @-135.7 C: 56.146 @ 132.3

Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 518.13 @ 103.2 Z: 0.0000 @ 0.0 N: 514.38 @ -76.6
CAJ-138 A A: 4.0560 @ 81.1 B: 893.42 @ 13.2 C: 894.95 @-166.6
Falla Monofsica

Falla al lmite de la 1 zona

Voltage (kV) > P: 61.227 @ -0.8 Z: 5.9693 @-175.9 N: 19.058 @-177.5


A: 36.289 @ -3.3 B: 74.215 @-111.4 C: 74.953 @ 111.1

Current (A)

CR_COL (Remote bus CR_COL 999002 COL-138 FI): CAJ_COL


999002 Ckt 1 P: 2512.7 @ 99.1 Z: 7538.2 @ 99.1 N: 2512.7 @ 99.1
COL-138 A: 7538.2 @ 99.1 B: 0.0001 @ 116.3 C: 0.0001 @ 116.3

Falla al lmite de la 2 zona

Voltage (kV) > P: 56.487 @ -0.9 Z: 1.8621 @-169.2 N: 24.131 @-178.0


A: 30.609 @ -4.0 B: 71.580 @-104.6 C: 72.588 @ 104.3

Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 815.78 @ 100.8 Z: 630.65 @ 104.7 N: 811.02 @ 101.0
CAJ-138 A A: 1836.6 @ 101.4 B: 605.97 @ -80.0 C: 601.62 @ -80.8

Falla al lmite de la 3 zona

Voltage (kV) > P: 70.980 @ -0.7 Z: 0.5166 @-164.9 N: 9.0889 @-174.9


A: 61.448 @ -1.6 B: 75.502 @-114.6 C: 76.725 @ 114.2

Current (A)

CR_CAJ Line: CAJ_COL


53006 Ckt 1 P: 289.80 @ 103.6 Z: 174.99 @ 108.9 N: 287.70 @ 103.7
CAJ-138 A A: 635.60 @ 104.1 B: 231.43 @ -77.2 C: 230.03 @ -78.1

You might also like