Professional Documents
Culture Documents
I. OBJETIVO:
- Verificar y medir los niveles de voltaje en TTL.
- Verificar las características lógicas en TTL.
1. Características DC en TTL
Para cada uno de los siguientes circuitos anote sus valores medidos y grafique las variables pedidas. Utilice la
misma puerta TTL NAND (1/4 del 7400) para los circuitos:
1-1. Voltaje de salida vs. Voltaje de entrada. 1-2. Corriente de entrada vs. Voltaje de
entrada
Sem. 2018-I
1-3. Corriente de salida vs. Voltaje de salida.
¿Qué implicaciones tienen estas configuraciones en lo referente al abanico de salida cuando varias entradas
de una misma compuerta son unidas entre sí?
3. La finalidad del siguiente circuito es suministrar en la salida de la compuerta un nivel lógico de uno cuando
el interruptor está abierto y un cero cuando está cerrado el interruptor. Suponiendo que el máximo valor del
voltaje de nivel BAJO de entrada es de 0.4 voltios, calcule la potencia disipada en la resistencia R cuando el
interruptor está cerrado.
4. Repita los cálculos anteriores para este circuito suponiendo que el mínimo voltaje de entrada de nivel ALTO
es de 2. 4 voltios.
Sem. 2018-I
5. Retardos de propagación
Cuál sería la señal de salida de este circuito, si se aplica una señal de entrada como la que se indica?
C1=220nF, R5=120 ohm , tiempo de repetición del pulso=600useg, Amplitud= 5volt.
Observe y grafique las formas de onda de Vent, VR5 , Vo
Intercambie C1 y R5 y luego observe y grafique las formas de onda de Vent, VR5 , Vo
Cual es la finalidad de insertar el circuito RC entre las dos puertas lógicas?. Explique
Aplicar un voltaje de entrada Vin = 5 v y medir el voltaje de salida Vin (V) Vout (V)
Vout. Disminuir progresivamente el voltaje de entrada 0,0
observando Vout. En el instante que Vout supera el umbral de
nivel bajo, mida el voltaje de entrada.
5,0
Continuar disminuyendo Vin hasta que Vout llegue hasta el nivel
de umbral alto. Medir el voltaje Vin correspondiente. Anotar los
valores de voltaje en la tabla adjunta.
Sem. 2018-I
CUESTIONARIO FINAL.
1. Explique las características de los TTL y CMOS indicando sus ventajas y desventajas?.
2. Conteste las siguientes preguntas, en relación a la pregunta (1) del experimento:
a) ¿ Cuál es la ganancia de voltaje aproximada (Vsal/ Vent) de la puerta en su región de máxima ganancia?
b) ¿Cuál es la impedancia de entrada aproximada (Vent/ Ient) cuando Vent=0? ¿ Cuándo Vent=2?
c) ¿Cuál sería el voltaje de salida para una puerta con los terminales de entrada sin conectar Ient=0? ¿ Es
recomendable utilizar esta configuración como nivel lógico constante? Explique.
d) Utilizando sus resultados, calcule el máximo abanico de salida (Fan-Out) para una salida en el nivel
BAJO. Suponga un margen de ruido CD de 0.4 voltios. Repita lo anterior considerando ahora la salida
en el nivel ALTO.
e) ¿Por qué piensa Ud. que el fabricante de circuitos integrados especifica un máximo abanico de salida
de 10 unidades?
5. Indique las características de la Norma Standard y Norma IEC, que se utilizan para representar
las compuertas lógicas.
V. CONCLUSIONES Y OBSERVACIONES.
Sem. 2018-I