You are on page 1of 6

COMPUERTAS LÓGICAS BÁSICAS Y TABLAS DE VERDAD

- INHIBIR Y HABILITAR -

ENRIQUEZ CABALLERO, Edwin Miler – menriquez.caballero@gmail.com


MAYORGA GUEVARA, Ibrahim Antonio – ibrahimmayorga262@gmail.com
ROJAS ARROYO, Kalib Aarom – kalibaarom@gmail.com
SOTO CONTRERAS, Nataly Inés – nsotoc@hotmail.com
TABOADA GAMBINI, William Abel – archer_20_13@hotmail.com

UNIVERSIDAD NACIONAL DEL CALLAO


FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
ESCUELA PROFESIONAL DE INGENIERÍA ELECTRÓNICA
Av. Juan Pablo II 306
Bellavista - Callao - Perú
https://unac.edu.pe/
(51) (14) 559 4301
(51) (14) 453 3482

RESUMEN Taking into account that in the previous


experience the logical doors were
En la electrónica digital vemos una presented, we will apply the laws and
serie de circuitos, para explicarlos basic rules of the Boolean Algebra,
necesitamos un concepto bastante since without this basic knowledge of
sencillo pero a la vez bastante útil que Boolean algebra it would be
es el de inhibir y habilitar una complicated to study and analyze the
compuerta lógica. logical circuits.
Teniendo en cuenta que en la Keywords: digital electronics, Boolean
experiencia anterior se presentaron las algebra, inhibit, enable, logic circuits.
puertas lógicas aplicaremos las leyes y
reglas básicas del Algebra de Boole, ya
que sin este conocimiento básico del
algebra booleana sería complicado INTRODUCCION
estudiar y analizar los circuitos lógicos. En esta experiencia como se ha el tema
Palabras clave: electrónica digital, central es el habilitar e inhibir
Algebra de Boole, inhibir, habilitar, compuertas lógicas, esto consiste en la
circuitos lógicos. transmisión de datos a partir del estado
fijo que se le dé a una entrada de las
compuertas donde usaremos los
niveles lógicos 1 y 0, para analizar si se
ABSTRACT transmite la información de la otra
In digital electronics we see a series of entrada cuyo valor es variable. Esta
circuits, to explain them we need a fairly experiencia nos va poder permitir
simple but at the same time quite useful reconocer y entender las leyes y reglas
concept that is to inhibit and enable a básicas del Algebra de Boole, gracias a
logic gate. esta experiencia podremos simplificar
el uso de compuertas al momento de
diseñar circuitos.
MARCO TEÓRICO
Por conocimientos previos, se sabe  𝐴+1 =1
que las compuertas lógicas son  𝐴+0 =𝐴
dispositivos usados en la electrónica
digital que trabajan con estados lógicos  𝐴∗1= 𝐴
tanto en sus entradas como en sus  𝐴∗0= 0
salidas, basándose mayormente en
leyes matemáticas.  𝐴+𝐴 =𝐴
 𝐴∗𝐴 = 𝐴
A partir de esto, se introducirá el
Álgebra de Boole para poder analizar HABILITAR
si; a partir de una entrada fija y otra
variable en las compuertas, existe Se dice que una compuerta lógica
habilitación o inhibición de la entrada habilita cuando su salida es igual a la
variable. entrada variable o en algunos casos es
el complemento de la salida variable.
ÁLGEBRA DE BOOLE
INHIBIR
El álgebra de Boole, o también llamada
álgebra Booleana, denominada así en Se dice que una compuerta lógica
honor a George Boole, es una inhibe cuando su entrada variable no es
estructura matemática cuya función es transmitida en su salida, logrando valor
esquematizar las operaciones lógicas. valores de 1 lógico y/o 0 lógico.

Entre algunas de sus leyes tenemos las


siguientes que son las que se usarán
en la presente experiencia:
FIGURA N° 1

FUENTE:
http://www.quieroapuntes.com/tiempo-de-retardo.html
EXPERIENCIA DE LABORATORIO
MATERIALES:
- DIP Switch de 2 entradas.
- 6 resistencias de 330 Ω.
- 2 resistencias de 220 Ω.
- 1 resistencia de 1 K Ω.
- 4 resistencia de 7.5 K Ω.
- 6 diodos LED.
- C.I. de compuertas lógicos tipo TTL (NAND-7400, AND-7408, NOR-7402, OR-
7432, XOR-7486, XNOR-74266).
- C.I. NE555.
- 1 capacitor filtro de 100 µF.
- Jumpers Macho – Macho.
PROCEDIMIENTO:
1) Unir el circuito del NE555 en Modo Astable con el Circuito de las Compuertas
Lógicas.

FIGURA N° 2

Diagrama esquemático del circuito en modo astable del NE555

FIGURA N° 3

Diagrama esquemático del circuito con compuertas lógicas básicas de dos entradas
2) Conectar la pata de salida del NE555 (pata 3 – OUTPUT) a la primera entrada del
circuito de compuertas lógicas básicas.

FIGURA N° 4

Diagrama esquemático de los circuitos unidos

RESULTADOS:

TABLA N° 1

B NAND AND NOR OR XOR XNOR


1 0 𝐴̅ 𝐴 1 0
0 INHIBE INHIBE INHIBE INHIBE
HABILITA HABILITA
(HIGH) (LOW) (HIGH) (LOW)
𝐴̅ 𝐴 0 1 0 1
1 INHIBE INHIBE INHIBE INHIBE
HABILITA HABILITA
(LOW) (HIGH) (LOW) (HIGH)

Tabla de verdad organizando los resultados obtenidos


CONCLUSIONES
Cuestionario:
1.- definición de habilitar e inhibir una
compuerta.
a) habilitar:
Cuando una compuerta lógica habilita,
quiere decir que la entrada de valor
variable se transmite a la salida.
También hay casos donde se puede
habilitar, pero la salida sale invertida
en ese caso se habilita al
complemento
A continuación, vamos a tomar como
ejemplo que ocurre con las compuertas
AND, NAND, OR y NOR. casos de HABILITACIÓN tanto como el
normal y el inverso
Como podemos observar en la
ilustración 6 la salida presenta un valor
constante por más que varía la entrada
variable, quiere decir que las
compuertas INHIBEN tanto como en
bajo y como en alto.

RECURSOS INFORMÁTICOS
[1] PROTEUS 8 Professional

Como hemos podido ver en la BIBLIOGRAFÍA


ilustración 5 en las compuertas al
[1] Thomas L. Floyd (2006).
darles un valor constante determinado.
Fundamentos de sistemas
b) INHIBIR digitales. 9na Edición. PEARSON
Prentice Hall. 122-155.
Cuando una compuerta lógica inhibe,
[2] WIKIPEDIA: La enciclopedia libre.
quiere decir que la entrada de valor
Álgebra de Boole. Recuperado de:
variable no se transmite. Solamente
https://es.wikipedia.org/wiki/%C3%
observaremos un único estado en la
81lgebra_de_Boole
salida, puede ser 0 o 1, dependiendo
[3] QUIEROAPUNTES (2005).
de la compuerta y del estado que se
Tiempo de retardo. Recuperado
coloque en entrada de valor constante.
de:
A continuación, vamos a tomar como
http://www.quieroapuntes.com/tie
ejemplo que ocurre con las compuertas
mpo-de-retardo.html
AND, NAND, OR y NOR. Presenta