Catatan bebas mengenai

:

TEKNIK DIGITAL

By : Budic Utom

Jika anda suka dengan catatan bebas versi NISG ini jangan lupa kunjungi kami di : http://nisguru.blogspot.com

Pengertian Dasar
1. Besaran Analog dan Digital
Pengertian “Analog” dan “Digital” berasal dari teknik hitungan yang akhirnya banyak digunakan pada bidang elektronik khususnya untuk pengukuruan besaran elektronik. 1.1. Besaran Analog Untuk menyatakan besaran analog kita membutuhkan besaran persamaan (analogi), misal pada hitungan analog menunjukan bilangan 1 maka pada besaran tegangan menyatakan 1 volt, untuk bilangan 2 menyatakan tegangan 2 volt, untuk bilangan 4 menyatakan tegangan 4 volt dan untuk bilangan 15,75 menyatakan 15,75 volt dan seterusnya. Pada contoh diatas antara besar bilangan dan besar tegangan yang dinyatakan adalah mempunyai nilai kesepadanan, perubahan nilai bilangan baik naik maupun turun akan selalu menunjukan nilai yang sepadan dengan tegangan. Ketepatan penunjukan besaran analog adalah tergantung pada pengukuran besaran analog, pada umumnya ketepatan pengukuran tegangan + 1% dan juga tergantung pada suhu saat itu. Penunjukan skala pengukuran pada analog dapat berupa skala penggaris lurus, skala lingkar (jam), bar chart atau grafik lengkung.

a. Skala analog pada alat ukur elektronik

b. Grafik analog untuk arus listrik

c. Skala analog untuk pengukuran panjang Gambar 1. Pengukuran besaran analog.

1.2. Besaran Digital Untuk menyatakan besaran digital kita gunakan angka-angka, kata digital berasal dari kata digitus yang artinya menghitung pakai jari. Mesin penghitung digital yang sudah lama dikenal adalah simpoa dan saat ini dapat kita lihat kalkulator elektronik, komputer dan alat-alat ukur dengan penampilan data berupa angka-angka. Besaran digital dapat dinyatakan dengan impul (pulsa), misal bilangan 3 dinyatakan dengan 3 pulsa, bilangan 48 dinyatakan dengan 48 pulsa. Volt

5

0 1

T/ms Gambar 2 Perjalanan signal digital.

Tampilan nilai besaran tertentu dalam bentuk angka-angka dikenal juga dengan nama tamplian digital, biasanya digunakan pada alat-alat ukur listrik dan elektronik.

a. Tampilan Digital pada sebuah mesin c. Alat ukur Digital

b. Tampilan Digital pada LCD Gambar 3 Tampilan digital. Dengan tampilan digital kita akan sangat mudah menentukan suatu besaran karena dapat langsung dibaca dalam bentuk angka (penunjukan lebih pasti), sedangkan pada tampilan analog kita harus membuat interpretasi lebih dahulu (cenderung pada harga perkiraan)

12 Volt Kondisi tegangan biner dberikan toleransi.5 volt dan untuk logika 0 antara 0 volt sampai 0.8 volt.1.3.5 Volt 0 Volt . Kondisi logika signal digital dinyatakan dengan besar tegangan. volt 5 0 Kondisi ini identik dengan: pintu tertutup transistor on dioda on lampu nyala T/ms Gambar 4 Kondisi signal digital.5 High 0. .8 Low T/ms Gambar 5 Toleransi tegangan pada binari. pintu terbuka transistor off dioda off lampu padam Pada teknik digital elektronik umumnya menggunakan beberapa alternatif tegangan untuk menyatakan logika 1(satu) atau 0(nol). misal untuk logika 1 tegangan antara 4 sampai 5. besar tegangan tersebut tergantung dari peralatan yang digunakan Transistor-Transistor-Logic (TTL) menggunakan tegangan 5 volt.5 4. CMOS menggunakan tegangan sampai 12 volt untuk menyatakan logika 1(satu) dan 0 volt untuk menyatakan logika 0(nol). Binari dan Kondisi Logika Besaran digital biasa dikenal juga dengan istilah binary yang memiliki 2 (dua) kondisi yaitu on dan off. 1(satu) atau 0(nol). sebagi berikut: + 2 Volt + 5 Volt + 5 Volt + 12 Volt 0 Volt 0 Volt (Gnd) 0 Volt (Gnd) . Volt 5.

Untuk sistem analog dapat ditemui pada analog komputer. Process Variable (analog) Measuring device (analog) Analog/Digital Conversion (digital) Central Processor (digital) Adjusts Process Variable Digital/Analog Conversion (analog) Controller Gambar 6 Blok sistem digital/analog. masuk ke dalam blok pengubah analog ke digital sebelum ke central processor output dari processor berupa besaran digital. Pada blok diagram input proses merupakan variabel dalam besaran analog kemudian diukur masih merupakan besar analog. voltmeter digital dan kontrol mesin numerik pada sistem ini perubahan besaran elektris dan mekanik dalam bentuk diskrit.1. Berikut merupakan gambaran secara blok suatu sistem digital/analog dimana setiap blok mempunyai fungsi masing-masing yang satu dengan lainnya dapat saling dikomunikasikan. photoelektris dll. banyak sistem dalam prakteknya campuran (hybrid). perekam suara pada sistem ini besaran berabah secara terus menerus. yang membentuk dan menampikan fungsi tertentu yang besarannya menampikan besaran digital. mekanik. kalkulator. sebelum digunakan untuk controller diubah terlebih dahulu ke dalam analog.4. . Beberapa peralatan digital yang banyak ditemui adalah komputer digital. Dalam sistem analog besaran phisik secara prinsip sama dengan sistem analog yang ada di alam ini. sistem radio amatir. Sistem Digital dan Analog Sistem digital biasanya merupakan kombinasi peralatan elektris. yaitu keduanya ada didalamnya dan terjadi konversi di dalamnya antara kedua besaran tersebut. Dengan demikian terlihat bahwa dalam sebuah sistem terdapat dua macam besaran analog dan digital yang selalu dikonversi berdasarkan fungsi dan kegunaannya.

Sistem Bilangan Biner 2. Struktur Bilangan Biner Bilangan biner adalah system bilangan yang berbasis 2.1. artinya hanya mengenal angka 0 dan 1. Sebagai pembanding kita lihat struktur bilangan desimal berikut: Ribuan 10 4 4x103 4000 3 Ratusan 10 5 + 5x102 + 500 2 Puluhan 10 2 + 2x101 + 20 1 Satuan 100 1 + 1x100 + 1 Untuk bilangan biner berlaku hukum yang sama: 16 2 4 8 2 3 4 2 2 2 2 1 1 23 0 1 0 1 1 1x16 16 + 0x8 + 0 + 1x4 + 4 + 1x2 + 2 + 0x1 + 0 Berikut merupakan daftar persamaan nilai biner dan desimal: Desimal 0 1 2 3 4 5 6 7 8 9 10 0 0 0 0 0 0 0 0 1 1 1 0 0 0 0 1 1 1 1 0 0 0 Biner 0 0 1 1 0 0 1 1 0 0 1 0 1 0 1 0 1 0 1 0 1 0 . Hal ini berbeda dengan bilangan desimal yang merupakan bilangan berbasis 10 dan menggunakan angka 0 sampai 9 untuk menyatakan besar nilai bilangannya.2.

Berikut merupakan contoh konversi bilangan biner 11110 ke desimal ternyata didapatkan hasil 30. . maka akan didapatkan harga desimalnya. Bilangan biner x 23 4 5 Bilangan biner x 26 7 8 Bilangan biner x 29 2.3. Kemudian sisa dikurangi lagi dengan tingkatan bilangan biner dibawahnya bila mencukupi maka pada tingkatan tersebut diperoleh harga 1 dan bila tidak diperoleh harga 0.2. Setiap tingkatan harga bilangan biner 1 atau 0 dikalikan dengan pengali dan dijumlahkan. Konversi Bilangan Biner ke Desimal Untuk mengkonversi bilangan biner ke desimal adalah sangat mudah. yaitu seperti yang kita lakukan pada struktur bilangan biner diatas. Konversi Bilangan Desimal ke Biner Kebalikan dari cara diatas untuk konversi dari desimal ke biner kita lakukan dengan cara mengurangkan bilangan desimal dengan tingkatan bilangan biner bila mencukupi maka pada tingkatan tersebut diperoleh harga 1 dan bila tidak diperoleh harga 0.2. demikian seterusnya sampai pengurangan dengan tingkatan paling bawah. 16 24 1 8 23 1 4 22 1 2 21 1 1 23 0 Pengali Tingkatan Bilangan 1x16 + 1x8 + 1x4 + 1x2 + 0x1 = 30 desimal Tingkatan dalam biner menunjukan besar pengali dalam konversi dan dituliskan sebagai berikut: Bilangan biner x 20 Bilangan biner x 2 Bilangan biner x 2 Bilangan biner x 2 Bilangan biner x 2 Bilangan biner x 2 Bilangan biner x 2 1 2 = Bilangan Biner x 1 = Bilangan Biner x 2 = Bilangan Biner x 4 = Bilangan Biner x 8 = Bilangan Biner x 16 = Bilangan Biner x 32 = Bilangan Biner x 64 = Bilangan Biner x 128 = Bilangan Biner x 256 = Bilangan Biner x 512 dst.

4. angka pertama disebelah kanan tanda koma bernilai 2 -1 selanjutnya 2 –2.125 2-4 0.0625 .25 1 0 0 0 1 1 1 2-3 0.Berikut contoh konversi desimal ke biner: Desimal Bil 10 15 23 31 2 4 Biner 2 3 22 4 1 0 1 21 2 1 1 1 20 1 1 1 1 16 0 1 1 8 1 0 1 15 – 8 = 7 7–4=3 3–2=1 1–1=0 23 – 16 = 7 7– 8= 7– 4=3 3– 2=1 1– 1=0 31 – 16 = 15 15 – 8 = 7 7–4=3 3–2=1 1–1=0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 hasil konversi adalah 111112 hasil konversi adalah 101112 hasil konversi adalah 11112 2. 2 –4 dan seterusnya.6875 1 1 0 24 16 23 8 22 4 1 0 1 21 2 0 1 1 Biner 20 1 0 1 0 2-1 0. Koma Pada Bilangan Biner Untuk menuliskan koma dalam bilangan biner.5 0 1 1 2-2 0.5625 22. 2 –3.25 11. Desimal Bil 10 4.

0625 = 6.1875 – 0.1875 = ---= 0.1 = 0 = 1 = 0 pinjaman (borrow) bilangan pertama (23) bilangan kedua (21) hasil pengurangan Berikut merupakan contoh pengurangan bilangan biner: .0 .0625 =0 1 0 1 1 0 1 0 1 1 Hasil konversi 10110.6875 – 16 6.6875 = ---= 2.6875 – 4 2. lihat contoh berikut: 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 0 bawaan (carry) bilangan pertama (11) bilangan kedua (19) hasil penjumlahan 2. bila pengurang lebih besar dari bilangan yang dikurangi maka perlu adanya pinjaman (borrow).0 .6875 – 2 0. Penjulahan Bilangan Biner Bilangan biner juga dapat dijumlahkan sebagaimana dapat kita lakukan untuk bilangan desimal.25 0.125 0.6875 – 8 6. Pengurangan Bilangan Biner Pengurangan biner pada prinsipnya hampir sama dengan penjumlahan biner.22.6875 – 1 0. Aturan dalam pengurangan bilangan biner adalah sebagai berikut: 0 1 1 1 1 1 0 1 0 0 0 1 0 1 0 1 1 1 0 .6875 = ---= 0.5 0.6875 = 0. adapun aturan penjumlahan bilangan biner sebagai berikut: 0 0 1 1 1 + + 0 + 1 + 0 + 1 1 + = 0 = 1 = 1 = 10 1 = 11 Apabila dalam penjumlahan biner terdapat bawaan (carry).0625 – 0. maka akan dijumlah dengan tingkatan diatasnya.1011 2.5.6.1875 – 0.6875 – 0.

1 0 1 2 = (1) 1 0 1 2 + 1 0 1 2 = (0) 1 0 1 2 2. = = 1111(2) 1001(2) 1000(2). = 27 (bilangan yang dicari komplemennya) (inverting dari 27) (komplemen 27) + (komplemen dari 7(10) . Contoh : .8. karena digit 0 berarti tidak ada tegangan. 00 1+ (0) 1 0 1. yaitu dengan cara menjumlahan komplemen dari bilangan pengurangnya. Dengan mengganti bilangan negatif menjadi bentuk komplemennya.7.1 Tanda -Modulus (Sign Modulus Notation) Tanda Modulus merupakan satu digit yang diletakkan dibagian paling kiri dari suatu bilangan (MSD). 11 = (0) 1 0 1.Pengurangan biner dapat juga dilakukan melalui penjumlahan. Untuk bilangan biner dipakai digit 1 sebagai tanda bilangan negatif . digit “0” diubah menjadi “1” dan sebaliknya digit “1” diubah menjadi “0”.8. yaitu : 2. dan digit 0 sebagai tanda bilangan positif. Bilangan Biner Negatif Bilangan negatif adalah bilangan yang mempunyai bobot dibawah 0. yaitu : komplemen -2 dan komplemen -1. 01 .2 Cara Kerja dengan Bentuk Komplemennya Pada bilangan biner dikenal dua bentuk komplemen. Untuk menyatakan suatu bilangan negatif agar perhitungan logikanya tetap dapat dilakukan.2. ada dua cara. bilangan negatif tidak dapat dinyatakan dalam besaran listrik.8. Lihat contoh berikut: 15(10) 8(10). Komplemen -2 Cara : Mengubah masing-masing digit bilangan biner tersebut. Setelah itu digit yang paling kanan (LSB) ditambah “1” Contoh : Biner (0) 1 0 1 Komplemen -2 = (1) 0 1 0 1 + (1) 0 1 1 (1) 0 1 0. suatu pengurangan dapat dilakukan dengan cara penjumlahan 1.= 111(2)) Untuk membuat komplemen kita lakukan seperti contoh berikut: 011011 100100 1 + 100101 2. Pengurangan Bilangan Biner dengan menjumlah .

Dalam pengurangan. 0 12 4. 25 -2 (0) 1 0 0. 0 1 (1) 0 0 1. 0 12 . Pada LSB tidak perlu ditambah digit “1”. Komplemen -1 Cara : Dengan mengubah digit “0” menjadi “1” dan sebaliknya digit “1” diubah menjadi digit “0”. 50 5. Bila ada nilai pindahan (carry) baik “1” maupun “0” diabaikan. bila tanda modulus menjadi “0” berarti hasilnya benar. Contoh : kurangkan 1 1 0.0 12 dari 1 0 0 1. 25 6. 1 1+ (1) 1 1 0. 25 4. 1 0 (1) 1 0 1 0. 0 0 1+ (0) 0 1 0 0. 1 02 (0) 1 0 0 1. Contoh: 9. 0 0 hasil ini adalah komplemen -2 dari (0) 0 1 0 2. 0 12 dari 1 0 0. 25 Kurangkan 1 0 1. 0 1 Kurangkan 1 1 1 02 dari 1 0 1 02 10 14 -4 (0) 1 0 1 0 (1) 0 0 0 1 + 0 (1) 1 0 1 1 0+ (1) 1 0 1 1 Komplemen -1 dari (0) 0 1 0 02 Komplemen -1 dari 1 1 1 02 Komplemen -1 dari 0 1 0 1. Tetapi bila tanda modulus menjadi “1” berarti masih bentuk komplemen. 1 0 + 1 (0) 0 1 0 0 .

Binary Code Decimal (BCD) BCD merupakan cara penulisan bilangan biner dengan bilangan desimal.9. berikut cara penulisan (struktur bilangan octal: Des 0 1 2 3 Oktal 0 1 2 3 Des 4 5 6 7 Oktal 4 5 6 7 3. jadi symbol bilangan yang digunakan terdiri dari 0 sampai dengan 7. Berikut merupakan contoh penulisan biner dengan menggunakan BCD: 0010 0011 1001 2 3 9 Biner BCD 3.1. untuk 9 desimal dituliskan 11.2. setiap 4 bit bilangan biner dikodekan dengan 1 bilangan desimal (tetrade).2. Sistem Bilangan Oktal 3. Struktur Bilangan Hexa Bilangan octal adalah bilangan yang berbasis 8. Konversi Oktal ke Desimal 4096 84 512 83 64 82 3 3x64 + + 8 81 0 0x8 0 1 80 7 + 7x1 + 7 199 192 . Untuk nilai 8 desimal dituliskan dengan 1 dan 0. Sedangkan nilai bilangan adalah tetap seperti yang ada pada bilangan biner.

3. maka konversi biner ke oktal kita peroleh: 010 011 001 2 3 1 Biner (010 011 001)2 Oktal (231)8 4. Struktur Bilangan Hexa Bilangan Hexa adalah system bilangan yang berbasis 16. Sebagai pembanding antara bilangan Hexa dengan bilangan Desimal. Konversi Biner ke Oktal Bilangan biner dikelompokan menjadi tiga-tiga digitnya kemudian dituliskan nilainya. Sistem Bilangan Hexa 4.1. lihat tabel berikut: Des 0 1 2 3 4 5 6 7 Hexa 0 1 2 3 4 5 6 7 Des 8 9 10 11 12 13 14 15 Hexa 8 9 A B C D E F Untuk bilangan Hexa berlaku hukum yang sama dengan bilangan desimal berdasarkan tingkatan pengalinya adalah sebagai berikut: 65536 164 4096 163 256 162 3 162 161 0 1 160 8 3x256 776 768 + 0x16 + 0 + 8x1 + 8 .2. artinya hanya mengenal angka 0 sampai dengan 15. Hal ini berbeda dengan bilangan desimal yang merupakan bilangan berbasis 10 dan menggunakan angka 0 sampai 9 untuk nilai bilangan 0 sampai 9 dan A sampai F untuk menyatakan nilai bilangan 10 sampai 15.

1982 – 1792 190 – 176 14 – 14 sisa 190 (dari daftar 1792 adalah 7 hexa pada tingkat 162) sisa 14 (dari daftar 176 adalah B hexa pada tingkat 161) sisa 0 (dari daftar 14 adalah E hexa pada tingkat 160) Hasil konversi diperoleh 7 B E hexa.2.4. Konversi Bilangan Desimal ke Hexa Dalam melaksanakan konversi dari Desimal ke Hexa kita dapat menggunakan daftar konversi berikut sebagai dasar konversi. Desimal 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Hexa 1 2 3 4 5 6 7 8 9 A B C D E F 164 65 536 131 072 196 608 262 144 327 680 393 216 458 752 524 288 589 824 655 360 720 896 786 432 851 968 917 504 983 040 163 4 096 8 192 12 288 16 384 20 480 24 576 28 672 32 768 36 864 40 960 45 056 49 152 53 248 57 344 61 440 162 256 512 768 1 024 1 280 1 536 1 792 2 048 2 304 2560 2 816 3 072 3 328 3 584 3 840 161 16 32 48 64 80 96 112 128 144 160 176 192 208 224 240 160 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Berikut contoh konversi desimal 1982 ke bilangan hexa. .

4 ISO-646 (American National Standards Institute) (international standards Organization) CCITT Alphabet #5 (Consulting Committee for International Telegraphs and Telephone) IEEE IEC EIA TIA (Institute of Electrical and Electronic Engineers) (International Electrotechnical Commission) (Electronic Industries Association) (Telecommunication Industries Association) Tabel ASCII merupakan table yang digunakan sebagai referensi yang menggunakan bit untuk setiap karakter dan ditunjukan dalam bentuk kode.5. Setiap satu dari 128 kode mewujudkan kode kendali khusus atau karakter khusus yang mengikuti standar internasional. Range kombinasi 7 digit biner tersebut dimulai dari 0000000 sampai dengan 1111111 atau dalam bilangan hexadesimal 00 sampai dengan 7F. KODE ASCII ASCII adalah kode yang banyak digunakan untuk mengkodekan karakter pada komunikasi data. kode menggunakan 7 bit dan pada dasarnya terdiri hanya 27 = 128 kemungkinan kombinasi 7 bit binary digit. yaitu: • • • • • • • ANSI-X3. Berikut merupakan contoh kode dengan Hexa dan Biner: Karakter A M M @ ? 0 ) “ Hexa 41 4D 6D 40 3F 30 29 22 Biner 100 0001 100 1101 110 1101 100 0000 011 1111 011 0000 010 1001 010 0010 . terdapat banyak macam form table akan tetapi bila disimak mempunyai informasi dasar yang sama tentang standar.

DEC (ekuivalen 3 digit desimal 0 s/d 127) dan HEX (ekuivalen 2 digit Hexa 00 s/d 7F). begitu pula bila adik saya datang tidak membawa tiket maka kami tidak pergi ke Jakarta. Gerbang Dasar AND (Kunjungsi) Ungkapan berikut menunjukan konjungsi AND. kondisi lampu akan menyala bila kedua saklar dalam kondisi on dan mati apabila salah satu off. Dalam teknik digital rangkaian gerbang AND digambarkan sebagai berikut: . < = > ? 4 100 @ A B C D E F G H I J K L M N O 5 101 P Q R S T U V W X Y Z [ \ ] ^ _ 6 110 ` a b c d e f g h i j k l m n o 7 111 p q r s t u v w x y z { | } ~ DEL Least Significant Bit 6.Dalam table ASCII biasanya dilengkapi dengan informasi BIN (kode 7 bit biner untuk ASCCI). Dengan demikian Adik. / 3 011 0 1 2 3 4 5 6 7 8 9 : . Most Significant Bit HEX HEX 0 1 2 3 4 5 6 7 8 9 A B C D E F BIN 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 0 000 (NUL) (SOH) (STX) (ETX) (EOT) (ENQ) (ACK) (BEL) (BS) (HT) (LF) (VT) (FF) (CR) (SO) (SI) 1 001 (DLE) (DC1) (DC2) (DC3) (DC4) (NAK) (SYN) (ETB) (CAN) (EM) (SUB) (ESC) (FS) (GS) (RS) (US) 2 010 Space ! “ # $ % & ‘ ( ) * + . dalam teknik logika ada dan pergi dinyatakan dengan logika 1 dan tidak ada atau tidak pergi dinyatakan dengan logika 0 Hal yang sama terjadi pada rangkaian listrik yang menggunakan 2 saklar dihubungkan seri untuk menyalakan atau mematikan lampu. Tiket dan ke Jakarta adalah tiga hal yang mempunyai dua kondisi yaitu ada dan tidak ada.1. Hal ini mengindikasikan bahwa bila adik saya tidak datang kami tidak pergi walaupun tiket ada. . bila adik saya datang dan membawa tiket maka kami akan berangkat ke Jakarta hari ini. Fungsi Logika Gerbang Dasar 6.

dimana saat semua atau salah satu input terhubung ke 0 volt (logika 0) maka Y = 0.6 volt atau logika 0.6 volt maka tegngan pada Y = 0.2. sehingga tegangan pada dioda 0. Sebaliknya saat semua input dioda diberi logika 1 atau tegangan 5 volt. bila adik atau kakak saya datang kita akan berangkat ke Jakarta hari ini.A Q B A 0 & 0 Q B 0 Standar Amerika Standar IEC Gambar 7. Simbol Gerbang AND Tabel kebenaran untuk gerbang AND adalah sebagai berikut: B 0 0 1 1 A 0 1 0 1 Q 0 0 0 1 Secara elektronik dibangun dari Dioda dan Resistor seperti pada gambar 2b. Hal ini mengindikasikan bahwa bila salah satu baik . maka Y akan berlogika 1 atau bertegangan 5 volt karena tidak ada arus mengalir pada dioda dan satu-satunya arus hanya dari Vcc melalui R menuju ke Y. +5V A B Q a. Hal ini dikarenakan arus mengalir dari Vcc melalui R terus ke dioda dan ke ground. Rangkaian persamaan listrik b. Gerbang Dasar OR (Disjungsi) atau Q = A. Rangkaian elektronik Gambar 8.B atau Q = A&B Ungkapan berikut menunjukan disjungsi OR. Rangkaian Listrik Gerbang AND Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q = A∧ B 6.

Hal yang sama terjadi pada rangkaian listrik yang menggunakan 2 saklar dihubungkan paralel untuk menyalakan atau mematikan lampu. Rangkaian persamaan listrik b. Simbol Gerbang OR Tabel kebenaran untuk gerbang OR adalah sebagai berikut: B 0 0 1 1 A 0 1 0 1 Q 0 1 1 1 Secara elektronik dibangun dari Dioda dan Resistor seperti pada gambar 4b. kondisi lampu akan menyala bila salah satu atau kedua saklar dalam kondisi on dan mati apabila kedua saklar off. Dengan demikian Adik. pergi atau tidak pergi. Rangakaian elektronik Gambar 10. Kakak dan ke Jakarta adalah tiga hal yang mempunyai dua kondisi yaitu ada dan tidak ada. +5V A B Q a.: A Q A 0 >=1 0 Q Standar Amerika B Standar IEC B 0 Gambar 9.adik atau kakak saya atau keduanya datang kita akan pergi. maka Y akan berlogika 1 atau bertegangan 5 volt hal ini terjadi karena dioda diberi arus maju dan membentuk pembagi tegangan dengan R. akan tetapi bila keduanya tidak datang maka kita tidak pergi ke Jakarta. Rangkaian Gerbang OR Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q = A∨ B atau Q = A +B . Sebaliknya saat salah satu input dioda diberi logika 1 atau tegangan 5 volt. dimana saat semua input terhubung ke 0 volt (logika 0) maka Y = 0 atau 0 volt karena tidak ada tegangan positip yang mengalir pada Y. Dalam teknik logika ada dan pergi dinyatakan dengan logika 1 dan tidak ada atau tidak pergi dinyatakan dengan logika 0.

Dengan demikian Adik dan pergi ke Jakarta adalah dua hal yang mempunyai dua kondisi yaitu ada dan tidak ada. Rangkaian transistor Gambar 12. bila adik saya datang kita tidak akan berangkat ke Jakarta hari ini. kondisi lampu akan menyala bila saklar dalam kondisi off dan mati apabila saklar dalam kondisi on. dalam gambar 6b. begitu pula saat A =0 atau 0 volt maka Q1 akan off sehingga Y = 1 atau bertegangan = Vcc volt. Rangkaian Gerbang NOT . +5V A Q a. Rangkaian persamaan listrik b.3. dibuat dari transistor jenis NPN. Simbol Gerbang NOT Tabel kebenaran untuk gerbang NOT adalah sebagai berikut: A 0 1 Q 1 0 Rangkaian dasar elektronika gerbang Not dibangun dari sebuah transistor (Q1). Gerbang Dasar NOT (Negasi) Ungkapan berikut menunjukan negasi NOT. akan tetapi bila adik tidak datang maka kita akan pergi ke Jakarta.6. Hal ini mengindikasikan bahwa bila adik datang kita tidak akan pergi. Dalam teknik logika ada dan pergi dinyatakan dengan logika 1 dan tidak ada atau tidak pergi dinyatakan dengan logika 0 Hal yang sama terjadi pada rangkaian listrik yang menggunakan 1 saklar untuk menyalakan atau mematikan lampu. Dalam teknik digital rangkaian gerbang NOT digambarkan sebagai berikut: A Q A 1 Q Standar Amerika Standar IEC Gambar 11. Dimana bila A =1 atau 5 volt maka transistor Q1 akan on yang berarti Y=0 atau 0 volt. Dari kondisi pensaklaran elektronik tersebut merupakan fungsi dari gerbang not. pergi atau tidak pergi dan selalu berkondisi kebalikan.

sehingga hasil dari OR selalu dibalikkan. Gerbang Dasar NAND NAND adalah gerbang yang dibangun dari kombinasi antara gerbang AND dan gerbang NOT. Gerbang Dasar NOR NOR adalah gerbang yang dibangun dari kombinasi antara gerbang OR dan gerbang NOT.B atau Q = A&B 6. Berikut merupakan gambar simbol gerbang NAND: . Simbol Gerbang NAND Tabel kebenaran untuk gerbang NAND adalah sebagai berikut: B 0 0 1 1 A 0 1 0 1 Q 1 1 1 0 Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q = A∧ B atau Q = A. Berikut merupakan gambar simbol gerbang NAND: A Q B Q A Q B A 0 & 0 Kombinasi gerbang AND dan NOT B 0 Q Gerbang NAND Gambar 13.4.Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q=A 6. sehingga hasil dari AND selalu dibalikkan.4.

sehingga hasil dari OR selalu dibalikkan. Simbol Gerbang NOR Tabel kebenaran untuk gerbang NOR adalah sebagai berikut: B 0 0 1 1 A 0 1 0 1 Q 1 0 0 0 Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q = A∨ B atau Q = A +B 6. Simbol Gerbang NOR . Gerbang Dasar XOR NOR adalah gerbang yang dibangun dari kombinasi antara gerbang OR dan gerbang NOT. Berikut merupakan gambar simbol gerbang XOR: A Q A 0 =1 0 Q B B 0 Standar Amerika Standar IEC Gambar 15.4.A Q B Q A Q B A 0 >=1 0 Q Kombinasi gerbang OR dan NOT B 0 Gerbang NOR Gambar 14.

Tabel kebenaran untuk gerbang XOR adalah sebagai berikut: B 0 0 1 1 A 0 1 0 1 Q 0 1 1 0 Secara matematis dengan pertolongan aljabarboole dituliskan sebagai berikut: Q = ( A ∧ B) ∨ ( A ∧ B) .

Rangkaian TTL pada gerbang NAND 7. Emitor – kolektor Q1 berfungsi sebagai diode. Fungsi Q2 dan Q3 sebagai fungsi penguat dan sinyal input pada basis Q2 dikuatkan untuk diumpankan pada Q3 melalui emitor Q2.2. Transistor-Transistor Logic (TTL) Pensaklaran pada TTL memanfaatkan proses pembuatan yang murah yaitu dengan menerapkan rangkaian transistor emitor ganda dalam fabrikasi Icnya. untuk uraian secara teoritis perhitungan dalam mencara arus atau tegangan dapat dilakukan pada pembahasan tentang Transistor 7.Topologi rangkaian TTL dapat dilihat pada gambar 11. yaitu emitor Q1 berfungsi sebagai saluran input dan Q2. yaitu basis Q1 dan Q2 berfungsi sebagai saluran input dan Q3. Bila semua input pada emitor Q1 diberi logika 1. Topologi rangkaian TTL dapat dilihat pada gambar 10. Gambar 16. Bila semua atau salah satu input diberi logika 1.1. Dari rangkaian secara keseluruhan merupakan fungsi NAND. Rangkaian Elektronik Gerbang Uraian pada sesi ini hanya secara fungsi dari rangkaian.7. sehingga saat salah satu input diberi logika 0 maka pada kolektor akan berlogika 1. Kemudian oleh Q3 dikuatkan dan dikeluarkan melalui kolektor. maka kolektor Q1 dan Q2 akan berlogika 0 karena antara kolektor dan emitor mempunyai resistansi rendah sehingga tegangan pada kolektor juga rendah (berlogika 0) dengan demikian fungsi tersebut adalah fungsi NOR. maka kolektor akan berlogika 1 pula dengan demikian fungsi tersebut adalah fungsi AND. Q3 berfungsi sebagai penguat sinyal yang dihasilkan oleh Q1. dengan demikian sinyal dibalikan dengan demikian merupakan fungsi NOT. Q4 berfungsi sebagai penguat sinyal yang dihasilkan oleh Q1dan Q2. dengan demikian sinyal diterima oleh Q3 dengan fasa yang sama. . Direct Coupled Transistor Logic (DCTL) Pensaklaran pada TTL berikut menerapkan rangkaian paralel transistor yaitu kolektor disatukan dihubungkan pada R1 dan menyatukan emitor untuk dihubungkan dengan ground sedangkan input gerbang diumpankan pada basis.

3. Dimana rangkaian merupakan fungsi gerbang NAND. Bila A=0 dan B=0. secara rangkaian ditunjukan pada gambar 12 yang terdiri Q1 . saat A=0 maka Q3 akan off dan Q1 akan on. Dari rangkaian secara keseluruhan merupakan fungsi OR. arus mengalir melalui Q1 dan tegangan drop pada Q1= nol sehingga tegangan pada Y = Vdd. Gambar 18.Fungsi Q2 dan Q3 sebagai fungsi penguat dan sinyal input pada basis Q2 dikuatkan untuk diumpankan pada Q3 melalui emitor Q2. arus mengalir melalui Q4 tegangan drop pada Q4= nol sehingga tegangan pada Y = Vdd. CMOS Logic Secara fungsi gerbang sama antara CMOS logic dan TTL. sebaliknya kalau keduanya yaitu A=1 dan B=1 maka Q2 dan Q3 akan on sedang Q1 dan Q4 akan off sehingga Y akan terhubung langsung pada ground dengan demikian Y akan berlogika nol. Rangkaian elektronik Gerbang OR 7. Q4 dari jenis NMOS. Kemudian oleh Q3 dikuatkan dan dikeluarkan melalui kolektor. Gambar 17. Rangkaian elektronik Gerbang NAND . Q2 dari jenis PMOS dan Q3. Begitu juga saat B=0 maka Q2 akan off dan Q4 akan on. dengan demikian sinyal diterima oleh Q3 dengan fasa yang sama. dengan demikian sinyal dibalikan dengan demikian merupakan fungsi NOT. maka kondisi Y=Vdd.

1. Konstanta dan Variabel Dalam aljabar boole yang ditemukan oleh seorang ahli matematik Inggris pada tahun 1815 s/d 1864. B. Berikut merupakan contoh variable dan konstanta: A=0 A=1 0 1 Variabel A dan nilainya Konstanta 0 dan 1 Gambar 19. Variabel dan Konstanta Dari gambar 19 memperlihatkan bahwa variable A mempunyai dua kemungkinan nilai yaitu pada saat saklar terbuka variable A bernilai 0 dan saat saklar tertutup variable A bernilai 1. C dst. Aljabar Boole dan K-maps 8. dikenal istilah konstanta yang terdiri dari dua kondisi yaitu 0 atau1 dan untuk variable bisa lebih dari dua missal A.8. sedangkan konstanta hanya memiliki satu tetap nilai 0 atau satu nilai tetap 1 .

0=0 1+0=1 1.8.1=1 1+1=1 1=0 0=1 Jalinan AND Jalinan OR Gambar 20. OR dan NOT. Hukum Dasar Aljabar Boole Hukum aljabar boole pada dasarnya adalah dari penjalinan logika AND.0=0 0+0=0 0.2. Hukum Dasar Aljabar Boole NOT . berikut merupakan gambaran dari hukum tersebut: 0.1=0 0+1=1 1.

A=A A A A 4. A.3. A+A=A A A A A A A A+A=1 A A 1 A 1 A Gambar 22. A. A.8. 7. A.1=A 1 A A A 0 A A 0 1 3.0=0 0 A 0 2. untuk itu berlaku aturan sebagai berikut: 1. Theoreme Aljabar Boole Aturan main untuk penjalinan sebuah variable dengan konstanta atau sebuah variable dengan variable itu sendiri atau negasinya disebut dengan Theoreme. A+1=A A 1 1 A A A 1 0 1 8. Hukum Penjalinan OR . Hukum Penjalinan AND 5.A=0 A 0 A A A A A 0 A Gambar 21. A+0=A A 0 A 6.

Berikut merupakan hukum asosiasi: A Q B C A B (A . Hukum Komutasi Hukum asosiasi pada prisipnya adalah adanya hubungan keterikatan antara variable dalam satu persamaan aljabar boole. hukum ini berlaku untuk gerbang AND atau gerbang OR. Hukum Komutasi dan Asosiasi Hukum komutasi pada prisipnya adalah adanya pertukaran posisi variable dalam satu persamaan aljabar boole. C Asosiasi penjalinan AND . Berikut merupakan hukum komutasi : A C B C Komutasi penjalinan AND Q=A.B A A B Komutasi penjalinan OR Q=A+B+C=C+A+B B C C A B Gambar 24. B) .A.C=C. C) = ( A .4. C) C Q = A . (B .A A A=A Gambar 23. B) Q (B .B. hukum ini berlaku untuk gerbang AND atau gerbang OR. Hukum Penjalinan NOT 8.

Hukum Distribusi 8. B)+(A . Hukum Distribusi Hukum komutasi pada prisipnya adalah adanya pembagian (pengelompokan) variable dalam satu persamaan aljabar boole. yaitu menyelesaikan berbagai masalah dalam aljabar boole dengan menggunakan negasi NAND atau NOR. (A + C) = A + ( B .5. C) Distribusi disjungsi Gambar 26. C) = A . ( B + C) Distribusi konjungsi (A + B) . Berikut merupakan hukum distribusi: A A A A B A B B C B C A C C (A .A (B + C) B C A Q B (A + B) Q C Q = A + (B + C) = ( A + B) + C Asosiasi penjalinan OR Gambar 25.6. Hukum De Morgan Hukum De Morgan ( diambil dari nama seorang matematik dari inggris 1806-1871) merupakan pengembangan dari aljabar boole. De Morgan yang pertama (NAND) adalah sebagai berikut: Q = (A . Hukum Asosiasi 8. terdapat 2(dua) macam hukum yaitu hukum distribusi konjungtif dan distribusi disjungtif. B) = A + B .

(lihat table berikut).B A.B Penyelesaian dari contoh ini dilakukan dengan menggunakan hukum de morgan 1 karena A NAND B dan NOT A NAND B.B+A.7.B =A+B+A+B =A+B+A+B =A+A+B+B Hasil terakhir ternyata NOT A dan A dalam jalinan OR dan NOT dengan NOT B dalam jalinan OR.B Koordinat antara A dan B merupakan konjungsi. B Contoh : Q=A.1 K-Map 2 variabel Kita ambil 2 (dua) variable A dan B. dalam K-Map penyelesaiannya adalah dengan menggunakan 4 kotak dan setiap kotak merupakan jalinan antara variable atau antara negasi dari variable.7. A B B A.B A A. sehingga kita dapatkan: Q=A.B+A. dari kedua variable ini kemungkinan yang terjadi adalah 4 buah kemungkinan.B A. berdasarkan hukum yang terdahulu dapat disederhanakan sebagai berikut: Q =A+A+B+B B+B=B A+A=1 8. untuk menuliskan aljabar boole diambil kotak bernilai 1 saja: . biasanya bernilai 0 atau 1.De Morgan yang kedua (NOR) adalah sebagai berikut: Q = (A + B) = A . Karnaugh Map (K-Map) 8.

Pengelompokan mendatar: Q B B A 1 0 A 1 0 Q = ( A • B) + ( A • B) Q = B • ( A + A) Q = B •1= B . berikut menunjukan pengelompokan mendatar dan vertical.Q A 0 1 A 0 1 B B Dari tabeldidapatkan: Q = ( A • B) + ( A • B) Berikut terdapat 3 kotak bernilai 1: Q A 1 0 A 1 1 B B Dari tabeldidapatkan: Q = ( A • B) + ( A • B) + ( A • B) Dalam K-Map dapat pula diterapkan system kelompok mendatar atau kelompok vertical.

C A.C A.B. (lihat table berikut).B. B dan C.C C A A.C A.B.C C A. dalam K-Map penyelesaiannya adalah dengan menggunakan 8 kotak dan setiap kotak merupakan jalinan antara variable atau antara negasi dari variable.B.7.C A.B.B. dari kedua variable ini kemungkinan yang terjadi adalah 8 buah kemungkinan.C A.B. A B B A.2 K-Map 3 variabel Kita ambil 3 (dua) variable A.B.Pengelompokan vertikal: Q A 1 1 A 1 0 B B Q = ( A • B) + ( A • B) Q = A • (B + B ) Q = A •1= A Pengelompokan kombinasi: Q B B A 1 1 A 1 1 Q = (A • B) + (A • B) + (A • B) + (A • B) Q = [ A • (B + B )] + [ A • (B + B )] Q = ( A • 1) + ( A • 1) Q = A + A = 1 8.C C .

C C C A B B 1 1 A 1 1 C C Adapun cara berikut tidak diijinkan: C C A B B C C 1 1 A 1 1 C Berikut adalah contoh K-Map dengan 3 variabel A.Untuk pengelompokan disamping dilakukan seperti diatas dapat pula dilakukan dengan system berikuT: A B B C Atau dengan cara berikut: 1 A 1 B. B dan C: Q B B 0 1 A 0 0 1 0 A 1 1 C C C .

Persamaan aljabar boole berdasarkan data pada K-Map adalah: Q = ( A • B • C) + ( A • B • C) + ( A • B • C) + ( A • B • C) Bila disederhanakan hasilnya adalah: Q = ( A • B) + (B • C) .

NAND. Pengantar Elektronik digital tidak dapat dipisahkan dengan kehidupan kita saat ini. kontrol digital pada elavator. QB. oleh karena itu diperlukan pencatat logika. • • • Dari uraian tersebut kita dapat melihat contoh sederhana sebuah sistem digital yang dilengkapi dengan penyimpanan data yaitu melalui Flip-flop 74HCT75. CD digital. Berikut sebuah contoh rangkaian sistem penghitung: Gambar 1. Sehingga rangkaian memberikan aksi pada output setiap kali ada signal input. Operasi system Penghitung Digital Adapun cara kerja sistem penghitung adalah sebgai berikut: • Ketika PB1 ditekan pulsa akan mengaktifkan penghitung dekade 74HCT190. NOR. EXOR atau kombinasi darinya adalah tidak adanya memori. hampir semua sector kehidupan kita sering ditemui elektronik digital mulai dari jam digital.Operasi Sistem Sekuensial 1. Output 74HCT190 disambungkan ke Lacth 74HCT75 yang fungsi untuk menyimpan data (D-FF). . OR. Untuk menkondisikan tampilan nol dapat dilakukan dengan menkan tombol reset. Output Latch disambungkan ke 74HCT4511 yang berfungsi sebagai pengalih kode dari BCD ke 7 segmen. sehingga tampilan pada 7 segmen adalah berupa bilangan desimal. penghitung menghasilkan bilangan dalam BCD melalui kombinasi output QA. QC dan QD. Dalam sebuah sistem sangat diperlukan untuk memegang kondisi logika. VCD. Permasalahan yang ada untuk rangkaian pengendali sederhana menggunakan logika dasar seperti gerbang AND. mesin penjual otomatis dsb. jadi tidak dapat memegang satu kondisi tertentu untuk melakukan aktivitas yang lebih komplek sehubungan dengan banyak perubahan input.

Bergulingnya kondisi output diakibatkan oleh adanya perubahan kondisi kedua input. Tempat penyimpanan digital dalam melaksanakan proses digunakan rangkaian digital yang dikenal dengan nama Flip-flop. pada NOR tidak diijinkan adanya Set = 1 dan Reset = 1. Sebagai contoh sebuah komputer generasi 486 memerlukan 32 bit dan sebuah komputer generasi Pentium memerlukan 64 bit. RS-Flip-Flop Mikrokontroler. Flip-flop dengan gerbang NOR Gerbang NAND S 0 0 1 1 1 R 0 1 Q Q Tidak boleh Tidak boleh 0 1 1 0 memegang memegang Gambar 3. Berikut merupakan rangkaian Flip-flop dengan menggunakan gerbang NAND dan menggunakan gerbang NOR. Pada Flip-flop kondisi yang diinginkan adalah antara kedua output selalu memiliki nilai biner yang berlawanan. yaitu Q = 1 maka Q = 0 atau sebaliknya Q = 0 maka Q = 1 dengan demikian nilai biner dapat dipegang.2. untuk itu diperlukan rangkaian digital yang dapat melakukan tugas tersebut. saat menerima input akan terjadi Flip yaitu output diset pada satu kondisi dan saat menerima input berikutnya terjadi Flop yaitu output diset kembali pada kondisi sebelumnya. Bergulingnya nilai 0 ke 1 atau 1 ke 0 pada output Flip-flop adalah berdasar Set dan Reset yang diberikan pada input (lihat pada table kebenaran). oleh karena itu kedua input disebut dengan Set dan Reset. yang berarti diperlukan tempat penyimpanan 64 tempat untuk nilai biner 0 atau 1. perbedaan dari kedua Flip-flop adalah pada NAND tidak diijinkan adanya Set = 0 dan Reset = 0. Flip-flop dengan gerbang NAND . Gerbang NOR S 0 0 R 0 1 0 1 Q Q memegang memegang 0 1 1 0 1 1 Tidak boleh Tidak boleh Gambar 2. mikroprosesor dan komputer memerlukan tempat penyimpanan data dalam biner 1 atau 0.

saat t1 R diberi logika 0 untuk beberapa waktu dan Q akan tereset sedangkan Q menjadi High.Berikut merupakan diagram pulsa untuk RS-Flip-flop: Gambar 4. Dengan demikian kondisi output akan selalu pada kondisi diset atau direset. Standar Bistabil Multivibrator Dalam rangkaian digital elektronik dibutuhkan adanya sinkronisasi antara satu bagian dengan bagian lainnya. Diagram Pulsa RS-Flip-flop Dari gambar 33 kita lihat saat t0-t1 R dan S pada kondisi High untuk output kita belum tahu kondisinya. Pada saat t2 input Set = 0 sehingga membuat Q = High yang berarti Flipflop di Set. hanya pada saluran R dan S kita gunakan sebuah saklar dimana salah satu R atau S selalu terhubung dengan ground dan padanya dipasang resistor 100K sebagai pull up. untuk itu digunakan clocked Flip-flop yang mana perubahan pada . Gambar 5. Clocked RS-Flip-flop Rangkaian logika berikut menggambarkan RS-FF. 3. rangkaian ini dikenal dengan standar bistabil multivibrator karena begitu ada perubahan pada input akan langsung merubah kondisi output.

Pulsa diagram D flip-flop Gambar 7. D. Simbol Clocked D flip-flop b. Tabel kebenaran D flip. dan kondisi ini dicapai bilamana clock input pada transisi positif seperti yang diilustrasikan pada gambar 7c. bila R = High dan S = Low diberi pulsa Clock maka Flip-flop di reset. 4.input tidak dapat langsung merubah outputnya menunggu sampai adanya clock sinkronisasi. a. Clocked RS-Flip-flop Pada gambar 35 terlihat dua input terminal R dan S. proses Set terjadi bila S = High dan R = Low serta diberi pulsa Clock. untuk itu diperlukan sedikit modifikasi sehingga dapat digunakan sebagai dasar 1 bit memori yang dikenal dengan nama D Flip-flop. tetapi ada tambahan yaitu terminal E sebagai input Clock. SET 0 1 0 1 RESET 0 0 1 1 Sebelum Clock Qn Qn Qn Qn Qn + 1 ?? 0 1 Qn Tabel kebenaran Clocked RS-Flip-flop Gambar 6. Clocked D flip-flop triger pada transisi ke positip Input D merupakan input kendali tunggal yang menentukan kondisi output FF sesuai dengan tabel diatas. Clock ini merupakan signal referensi kerja sistem dan disebut clock pulsa. Jadi setiap kali terjadi transisi positip pada input clock akan membuat perubahan pada output sesuai dengan data yang ada pada input dan pada terjadi .flop c.Clocked Dan D-Latch Flip-flop Permasalahan RS-FF adanya kondisi input yang tidak diinginkan.

Pada gambar 7c dapat dilihat perubahan output akibat adanya clock pada transisi positif dan terlihat bahwa sinyal output sama dengan sinyal data yang dimasukan (D). Rangkaian D-FF dari RS dan JK-FF Untuk aplikasi D-FF dapat dilihat pada gambar berikut: Gambar 9. . yang rangkaiannya dibangun seperti pada gambar 10 dan cara kerjanya sebagai berikut: 1. Contoh aplikasi D-FF Berikut ini merupakan D-Latch. Ketika input clock Low pada input D tidak ada efek selama input Clear pada NAND FF tetap High. Rangkaian D-FF dapat dibangun dari RS-FF atau JK-FF seperti gambar berikut: Gambar 8.transisi negatif pada clock tidak akan memberikan dampak apa-apa pada output. Namun demikian terdapat pula D flip-flop dengan perubahan input saat terjadi transisi negatif pada clock.

maka output Q akan Low sedangkan E dan D tidak memberikan dampak pada output. E dan D berdampak pada output manakala S = High dan R = High SET 1 I 1 1 0 RESET 1 1 1 1 1 E 1 1 1 1 X D 0 0 1 1 X Qn 0 1 0 1 X Qn + 1 0 0 1 1 1 . Bila E(enable) = Low. Berdasar table kebenaran diatas berlaku aturan DFF sebagai berikut: • • • • • • Bila input D = High. Tabel D-FF D 0 0 1 1 Q sebelum clock 0 1 0 1 Tabel kebenaran D-FF Q sesudah clock 0 0 1 1 Gambar 11. Ketika input clock transisi ke High maka input D akan menghasilkan output sesuai dengan kondisi data pada D. D-Flip-flop Pada saat E(enable) = High. input D akan memberikan dampak pada output atau dengan kata lain data D ditransfer ke output Q. Bila S = Low dan R = High. maka output Q akan High sedangkan E dan D tidak memberikan dampak pada output. Rangkaian D-FF Gambar 10.2. maka Q akan tetap seperti sebelumnya walaupun D berubah. Bila S = High dan R = Low. maka output Q akan atau tetap Low ketika Clock High. maka output Q akan atau tetap High ketika Clock High. Rangkaian D-FF dari gerbang dasar Berikut juga merupakan rangkaian D-FF menggunakan IC 7475: b. a. Bila input D = Low.

rangkaian ini disebut Transparan Latch. Apabila diinginkan input data langsung ditransfer ke output maka pada saluran E(enable) dihubungkan langsung ke +5 Volt atau selalu High. Sedangkan Latch D-FF output berubah sesuai dengan input D manakala input clock pada kondisi High. maka input D masuk ke Flip-flop dan memberikan perubahan pada output Q. flip-flop yang memiliki sistem ini disebut dengan Edge Triggering Flip-flop. Sistem ini tidak menghiraukan panjang signal Clock dan output berubah hanya saat clock berada ditepi (edge) pulsa. Flip-flop melakukan pengujian terhadap clock gelombang kotak bila kondisinya High maka output baru akan berubah sesuai dengan kondisi input. Flip-flop tipe ini disebut dengan level-triggered flipflop. Edge Triggering Flip-flop Sistem Clock dalam digital adalah gelombang kotak (square wave). Pada umumnya output flip-flop berubah ketika terdapat perubahan Clock. Transparan Latch 5.1 0 0 0 X X X X X X 0 Tak terdefinisikan Tabel kebenaran D-Flip-flop Perbedaan antara clocked D-FF dan Latch D-FF adalah. Gambar 12. Positif Edge Triggering Pada gambar 13 dapat dilihat bahwa setiap kali clock berada pada tepi positif yaitu perubahan dari negatif ke posistif. untuk clocked D-FF kondisi output berubah saat clock pada posisi pojok transisi dan output tidak berubah pada posisi clock yang lain. a. .

Negatif Edge Triggering Pada gambar 14 dapat dilihat bahwa setiap kali clock berada pada tepi negatif yaitu perubahan dari kondisi positif ke negatif. Negatif Edge Triggering Aplikasi D-FF pada sistem digital banyak ditemui untuk itu diperlukan Clock yang disebut juga dengan clock sinkronisasi karena setiap perubahan output harus menunggu adanya tepi clock. J-K Flip-flop JK Flip-flop juga merupakan rangkaian edge triggering seperti halnya D-FF.Gambar 13. maka input D masuk ke Flip-flop dan memberikan perubahan pada output Q. sistem demikian ini disebut dengan clock asinkron. . 6. Positif Edge Triggering b. akan tetapi output JK-FF akan berubah jika ada clock pada rangkaian. Gambar 14. Namun demikian ada kalanya rangkaian digital langsung memberikan dampak ke output begitu terdapat perubahan pada input.

Berikut merupakan rangkaian JK-FF yang dibangun dari sebuah RS-FF dengan menambahkan 2 gerbang AND didepannya. Adapun fungsi rangkaian adalah untuk memperbaiki kondisi RS-FF, yaitu saat S=1 dan R=1 pada SR-FF yang dibuat dari NOR tidak diperkenankan maka pada JK-FF dibuat NOT Q. Sehingga fungsi rangkaian saat J=0 dan K=0 maka Q akan memegang kondisi sebelumnya, saat J=1 dan K=0 maka Q=1, saat J=0 dan K=1 maka Q=0 dan saat J=1 dan K=1 maka Q sama dengan NOT Q. Berikut merupakan table kebenaran JK-FF dari NOR SR-FF: K 0 0 1 1 J 0 1 0 1 Qn+1 Qn 1 0 J 0 0 1 1 K 0 1 0 1 CLK Q Tetap 0 1 toggle

Q
Tetap 1 0 toggle

Qn

a. Tabel kebenaran

b. Rangkaian dasar JK-FF dari SR-FF Gambar 15. Diagram JK-Flip-flop Dari gambar 15 b terlihat adanya feedback ke input, hal jelek terjadi adalah saat clock = 1 dimana output kondisinya berubah sudah merubah kondisi input AND. Sebagai contoh J=1 dan K=1 dimana Q=0, ketika Clock diberikan Q berubah dari 0 ke 1 untuk ini memerlukan waktu sama dengan propagasi delay. Melalui 2 gerbang AND kondisi Filp-Flop adalah J=1, K=1 dan Q=1, karena Clock masih 1 maka akan terjadi Q kembali 0 dengan demikian akan terjadi osilasi Q berubah-ubah 0 – 1. Kondisi ini disebut dengan race around condition. Untuk menghidari adanya kondisi tersebut harus diperhitungkan propagasi delay gerbang yang digunakan dan panjang clock saat =1. Berdasarkan table kebenaran JK-FF memiliki 4 (empat) kondisi, yaitu: Kondisi Memegang Kondisi Reset Kondisi Set Kondisi Toggle Ketika J = 0 dan K = 0, walaupun ada clock output akan tetap Ketika J =0 dan K = 1, dengan adanya clock maka output = 0 Ketika J =1 dan K = 0, dengan adanya clock maka output = 1 Ketika J =1 dan K = 1, dengan adanya clock maka output toggle

Dengan memberikan logika J = 1 dan K = 1, maka setiap kali diberikan clock pada output akan berguling (toggle) sehingga output JK-FF merupakan pembagi 2 (dua) dari clock yang masuk. Rangkain JK-FF dengan kondisi J=1 dan K=1 sering disebut dengan rangkaian TFF. Dalam aplikasinya bila T-FF diinginkan sebagai pembagi 4 (empat) maka diperlukan 2 JK-FF yang diseri, atau dengan menserikan 3 JK-FF akan diperoleh pembagi 8(delapan).

Berikut merupakan gambar pulsa dari pembagi frekuensi:

Gambar 16. T-FF dari JK-Flip-flop sebagai pembagi frekuensi Untuk lebih jelasnya proses perubahan pada output JK-FF, berikut disajikan diagram waktu dari JK-FF.

Gambar 17. Diagram waktu JK-Flip-flop .

IC TTL yang berisi JK-FF adalah 7473 atau 74HCT73, dimana satu IC berisi 2 JK-FF yang dilengkapi dengan saluran Reset atau sering juga disebut dengan Clear. Bila IC ini

digunakan sebagai pembagi frekuensi, maka pin J-K diberi High dan CP1 disambung ke Clock sedangkan pin 12 disambung ke pin 5. Dengan demikian pada pin 12 Clock terbagi 2 dan pada kaki 9 Clock terbagi 4.

Hubungan signal input JK dengan Clock Gambar 18. IC-JK-Flip-flop

Gambar 19. Master-Slave JK-FF Mater-Slave terdiri dari dua JK-FF yang dihubungkan seperti gambar 44, diamana input JK pada Flip-flop pertama sebagai input Master dan output Q Flip-flop kedua sebagai Output Slave. Sedangkan Clock pada Master disambung langsung ke input Clock dan Clock pada Slave dipasangkan gerbang NOT. Data input sebelum masuk ke Slave terlebih dahulu masuk ke Master baru kemudian ditransfer ke output Slave. Saat Clock naik 0 ke 1 output master ditentukan oleh kondisi input JK pada kondisi ini Slave belum berubah kondisinya, saat Clock turun 1 ke 0 kondisi logika output master ditransfer ke output slave.

Gambar 20. Sebagai contoh IC dengan tipe 74HCT373 merupakan register latch yang dilengkapi dengan buffer input. . sehingga dengan cepat dapat diaplikasikan. Data Latch Register Dari gambar diatas dapat kita lihat bahwa input D0 …. Beberapa tipe register sudah banyak dikemas dalam sebuah IC.Register. dan untuk membantu proses transmisi data dari satu lokasi ke lokasi lain.D3 berisi data 0101. Gambar 45 merupakan Data Latching Register yang menggunakan D-FF (D Latching Flipflop).Counter 1. dengan demikian saat clock pada kondisi High maka output mengikuti logika input dan saat clock berubah dari High ke Low output D-FF memegang kondisi logika input tersebut. setelah clock maka pada Q0….Q3 berisi data yang sama dengan input yaitu 0101. rangkaian D latch dan tristate buffer output. Register Register merupakan rangkaian flip-flop yang berfungsi sebagai memori untuk menyimpan data sementara dalam system digital. berikut memberikan ilustrasi register 4-bit latching dimana clock disambungkan sacara parallel untuk setiap D-FF. Pada kondisi clock Low walaupun input datanya berubah-ubah tetap tidak berpengaruh terhadap output.

Shift Register Jika kita perhatikan register pada IC 74HCT373 dimana sistem input parallel dan output juga parallel (PIPO).Q3 dan QE untuk mengeluarkan data dari Q0…. IC 74HCT164 . dan data input Da serta Db secara serial (SIPO). Gambar 22. reset. IC 74HCT373 Mode Operasi QE INPUT INTERNAL LATCH OUTPUTS LE Dn H H L L X X L H L H X X L H L H X X Q0 to Q7 Enable dan baca register Latch dan baca register Latch register dan disable outputs L L L L H H L H L H Z Z Tabel kebenaran IC 74HCT373 2.Pada IC ini juga dilengkapi dengan LE (Latch Enable) yang fungsinya untuk melakukan proses transfer dari input D0 …. Gambar 21.D3 ke Q0…. saluran clock. sedangkan konstruksi dalam Shift register merupakan register dimana D-FF sebagai penyimpan data dihubungkan secara seri yaitu output D-FF1 dihubung ke input DFF2 dan output D-FF2 dihubungkan ke D-FF3 dst.Q3 ke output IC melalui tristate buffer. Bila dibandingkan dengan gambar 47 juga memberikan ilustrasi shiftregister dan merupakan gambar rangkaian internal IC 74HCT164 yang dilengkapi dengan buffer output Q parallel.

Tipe IC 74HCT194 merupakan register dengan kemampuan geser kiri. Setelah Clock 8. Tabel berikut menampilkan fungsi dari shift register (SIPO 8 bit). transfer data serial dan parallel sinkron. Setelah Clock 5.Q0 = (1111 0011) Waktu Inisialisasi Setelah Clock 1. 11. geser kanan. Berikut merupakan gambar pin IC 74HCT194 dan table kebenarannya: Gambar 23. 11 dan 11 ternyata data baru bisa dibaca secara parallel pada output register saat clock yang ke 8 yaitu data terbaca Q7………. dimana data secara serial diberikan dan merupakan hasil logika kombinasi AND 11. Setelah Clock 3. 10. disini data mulai dikeluarkan saat data secara serial sudah direkam oleh register jadi jatuh pada clock ke 9. master reset asinkron. 11. Dengan demikian IC ini dapat berfungsi sebagai (SISO). bila dimasukan data melalui Da atau Db secara berturutan 8 kali clock secara serial digeser sampai bit data pertama menempati posisi Q7 (MSB) dan bit data terakhir menempati Q0 (LSB). Berdasar tabel dibawah fungsi MR adalah untuk inisialisasi agar semua output berlogika 0 (Reset). (SIPO) atau (PISO). maka data akan digeser secara seri pada register yaitu dari Q0 ke Q1.Dari gambar diatas pada saat ada clock input. Setelah Clock 7. Setelah Clock 6. dari Q1 ke Q2 dst. MR L H H H H H H H H Dsa X H H H H L H H H Dsb. Setelah Clock 2. mode hold. Jadi register ini merupakan 8 bit register. 11. X H H H H H L H H Qo 0 1 1 1 1 0 0 1 1 Q1 0 0 1 1 1 1 0 0 1 Q2 0 0 0 1 1 1 1 0 0 Q3 0 0 0 0 1 1 1 1 0 Q4 0 0 0 0 0 1 1 1 1 Q5 0 0 0 0 0 0 1 1 1 Q6 0 0 0 0 0 0 0 1 1 Q7 0 0 0 0 0 0 0 0 1 Bila output diambil pada Q7 maka data dapat dibaca secara serial. IC 74HCT194A . 01. (PIPO). Operasi ini sering disebut dengan (SISO) yaitu serial In dan Serial Out. Setelah Clock 4.

Mode Operasi Shift Register (IC 74HCT194) .Mode Operasi CP Reset Holding data Geser kiri X X MR L H H H Geser kanan H H Input paralel H S1 X L H H L L H Input S0 X L Output DSR X X X X L H X DSL X X L H X X X Dn X X X X X X L H Q0 L Q0 Q1 L Q1 Q2 L Q2 Q3 L Q3 L H L L H H H Tabel kebenaran IC 74HCT194A Berikut merupakan gambaran tentang mode operasi shift register pad IC 74HCT194: Gambar 24.

titik W merupakan hasil satu pulsa dari pembagi 6 yang berarti selama 60 detik dihasilkan 1 pulsa. titik V merupakan pembagi 10 untuk memberikan clock pada counter sehingga menghitung sampai 0 s/d 9 dan diumpankan ke pembagi 6. titik T menhasilkan tegangan searah maksimum 5. penghitung uang logam.3. titik U pembagi frekuensi 50 HZ menjadi 1 Hz. sehingga pulsa yang dihasilkan memiliki waktu perioda 1 detik untuk diumpankan pada Modulo 10 counter dst. Gambar 25 Aplikasi Penghitung pada sebuah jam digital Dari gambar dapat dilihat bahwa titik S sebagai penghasil tegangan rendah untuk rangkaian. Dengan demikian penghitung dapat memberikan penampilan system kerja sebuah Jam elektronik. penghitung jumlah butiran tablet obat dlsb. titik X merupakan pulsa yang dihasilkan dari hitungan pembagi 10. Salah satu aplikasi penghitung dapat dilihat pada gambar 50. penghitung turun dan Modulus. . Dari gambar diatas merupakan jam digital yang terdiri dari penampil BCD dan dilengkapi dengan Ripple counter yang terdiri dari flipflop pembagi frekuensi.1 volt. Penghitung (Counter) Asinkron Penghitung dalam rangkaian elektronika sering digunakan untuk menghitung pulsa digital. titik Y hasil satu pulsa setelah 1 jam (60 menit) dan selanjutnya adalah untuk Jam. penghitung naik. dimana pulsa dibangkitkan oleh arus listrik 240 V diturunkan + menjadi 6 volt dan disearahkan melalui dioda untuk digunakan sebagai input pulsa penghitung ripple (pembagi 50).

pembagi 8 dan pembagi 16. dan Q dari JK-FF kedua disambungkan ke Clock JK- . b. Penghitung Naik Ripple Penghitung ini dapat dibangun dari JK-FF. clock D-FF ketiga disambungkan dengan Q D-FF kedua dst. Penghitung Biner Ripple Jika kita sambungkan pembagi dua diatas dimana clock D-FF kedua disambungkan dengan Q D-FF pertama. Gambar 27. D =1 dengan adanya clock pertama Q akan sama dengan D sehingga Q = D = 0. D-FF sebagai Pembagi 2(dua) Pada saat sumber listrik dihidupkan Q dalam kondisi logika 0 dan Q = 1. Clock memanfaatkan transisi High ke Low.a. Penghitung Biner menggunakan D-FF c. Rangkaian pembagi 2 b. Timing diagram pembagi 2 Gambar 26.dan output Q dari JK-FF pertama disambungkan ke Clock JK-FF kedua. a. Seperti pada gambar 52 maka akan terangkai sebuah Penghitung Biner yang juga merupakan pembagi 2. Demikian seterusnya sehingga setiap dua kali clock diberikan maka output Q terjadi satu ----kali clock. jadi rangkaian berfungsi sebagai pembagi 2 (dua). dimana semua input Jk-FF disambungkan ke logika High. pembagi 4. gambar berikut memberikan ilustrasi D-FF sebagai pembagi 2 (dua). Pembagi Frekuensi Penghitung digital merupakan rangkaian yang menghasilkan output dalam biner secara sekuensial sebagai aksi karena adanya clock.

001 dst. . Bila ditambahkan flip-flop lagi maka penghitung menjadi 4 tingkat yang berarti peningkatan 2 kali yaitu memiliki modulus 16. 4 tingkat memiliki modulus 16. a.FF ketiga dst. Timing diagram penghitung naik Gambar 28.111 dan kembali lagi 000. 001 …. Rangkaian penghitung naik b. Gambar 53 merupakan penghitung naik 3 tingkat. 5 tingkat memiliki modulus 32 dst. 3 tingkat memiliki modulus 8. batas hitungan diawali 000 dan diakhiri 111 kemudian kembali lai ke 000. Untuk penghitung 2 tingkat memiliki modulus 4.. Penghitung naik CLK Qc Qb Reset(O) 0 0 1 0 0 2 0 1 3 0 1 4 1 0 5 1 0 6 1 1 7 1 1 8 0 0 9 0 0 Tabel kebenaran penghitung naik 3-bit Qa 0 1 0 1 0 1 0 1 0 1 Count 0 1 2 3 4 5 6 7 0 1 Dari tabel kebenaran dapat kita lihat bahwa penghitung mulai hitungan dari 000.

dan Q dari JK-FF kedua disambungkan ke Clock JKFF ketiga dst. dimana semua input Jk-FF disambungkan ke logika High. batas hitungan diawali 1111 dan diakhiri 0000 kemudian kembali lai ke 1111. Gambar 54 merupakan penghitung turun 4 tingkat. Clock memanfaatkan transisi Low ke High dan output Q dari JK-FF pertama disambungkan ke Clock JK-FF kedua. a. Timing Diagram Penghitung turun Gambar 29 Penghitung Turun Ripple . Rangkaian Penghitung turun b. Penghitung turun ripple Penghitung ini dibangun dari JK-FF.dinyatakan dalam rumus : Modulus = 2n d.

hal ini menunjukan proses hitungan turun. Clock ketiga dan seterusnya akan mengaktifkan rangkaian sebagai penghitung turun. dan bila Reset diberi logika High hitungan siap dimulai. Awal clock sisi positif akan membuat QA = High yang berarti berubah dari Low ke High. • • e. Clock berikutnya akan membuat toggle pada QA = 0 oleh karena perubahan QA dari High ke Low maka pada QB tidak ada perubahan. Dengan demikian pada output akan terbaca 1110 (14 desimal). untuk penghitung naik Clock di inverting sehingga didapat hitungan 0000 s/d 1111. Berlaku hal yang sama untuk QC dan QD. data output terbaca 1111 (15 desimal). begitu pula untuk QC dan QD.Tabel kebenaran penghitung turun • • Dari timing diagram kita dapat lihat bahwa saat diberi Reset maka semua output berlogika 0. Melalui prinsip ini kita dapat membangun . Penghitung Naik/Turun Penghitung turun memanfaatkan Clock transisi Low ke High dan output Q dari JK-FF pertama disambungkan ke Clock JK-FF berikutnya. hal ini memberikan clock pada JK-FF kedua sehingga QB = High.

D2 = High dan D0 = Low. Penghitung dengan Preset . dimana kita bias menentukan berapa awal hitungan dimulai. Gambar 31. Dalam praktek kita bias pilih IC 74HCT190 yang merupakan penghitung naik/turun sinkron dilengkapi dengan preset yang juga merupakan IC-MSI (Medium scale integration). Gambar 30. Gambar 56 merupakan rangkaian penghitung dengan preset.kombinasi dari keduanya yaitu penghitung naik dan turun. adapun rangkaian dapat dilihat pada gambar 55. Rangkaian Penghitung Naik/Turun Untuk memilih agar rangkaian berfungsi sebagai penghitung naik kita berikan logika Low pada input UP / DOWN. berikan logika pada D1 = High. misal mulai dari biner 0110 maka kita lakukan hal sebagai berikut: Kita beri logika Low pada saluranLOAD . sedangkan untuk penghitung turun kita berikan logika High. D3 = Low dengan demikian maka data 0110 ditempatkan pada output Q.

Rangkaian Pembagi N=10 c. b. Pembagi N Counter Penghitung ini melaksanakan hitungan sampai nilai tertentu (N) kemudian secara otomatis mereset semua output menjadi nol. Timing Diagram Gambar 32. Rangkaian Pembagi N=6 Sebagai contoh pada gambar berikut terlihat bahwa penghitung akan direset secara otomatis apabila hitungan telah mencapai 1010 (10 desimal) yang berarti N=10.f. Pembagi N=10 . yaitu nilai 1 pada QB dan pada QD sebagai input NAND akan menghasilkan 0 untuk diumpankan pada reset. maka penghitung akan direset saat outputnya = 0110 yang berarti bit ke 2 dan ke 3 yang dijalin dalam gerbang NAND kemudian outputnya digunakan untuk mereset Flip-Flop. Besar N tergantung dari kebutuhan. missal kita inginkan N=6. a.

g. oleh karena itu didapatkan perlambatan penghitung sebesar 6x16 = 96 ns. Berdasarkan data book untuk IC jenis ini memerlukan 15 atau 16 ns untuk setiap flip-flop. . hal ini disebabkan flip-flop terakhir tidak memiliki waktu untuk berubah akibat penundaan waktu tersebut. QB = 0 QB = 1. QB = 1 penghitung direset. QD = 0 penghitung juga belum direset baru setelah QD = 1 .MSB CLK QD 0 1 2 3 4 5 6 7 8 9 10 0 0 0 0 0 0 0 1 1 1 0 Qc 0 0 0 0 1 1 1 1 0 0 0 0 QB 0 0 1 1 0 0 1 1 0 0 1 0 LSB QA 0 1 0 1 0 1 0 1 0 1 0 0 QD = 1 . Hal ini berarti output terakhir akan berubah setelah beberapa saat dari clock atau setelah tingkat pertama berubah. Skew merupakan offset antara tepi pulsa clock dengan awal perubahan output QD. QD = 0 Tabel kebenaran Pembagi N=10 Dari table dapat dilihat bahwa saat QB = 1. begitu pula saat QB = 1. Waktu Propagasi Problem yang muncul dengan penghitung asinkron diatas adalah adanya propagation delay pada setiap Flip-flop. QD = 0 penghitung belum direset. Jika kita perhatikan pada timing diagram untuk output QD dan pada timing berikutnya selalu terdapat penundaan waktu. QB = 1 (Reset) QD = 1 . sehingga pada waktu pulsa clock pertama seharusnya didapatkan data 1111 akan tetapi ditampilkan data 0111. Oleh karena itu pada penghitung ripple kecepatan clock terbatas. Dengan kondisi ini penghitung disebut dengan Penghitung Asinkron. Pada gambar 58 menunjukan dengan jelas efek dari propagasi delay antara pulsa clock dan perubahan ke High pada output QD. dan periode clock harus lebih panjang dibanding jumlah keseluruhan waktu propagasi. sebagai contoh pada pembagi 50 dibutuhkan 6 buah JK-FF atau D-FF. dengan demikian ada kondisi dimana data pada output parallel tidak benar. QD = 0 QB = 1.

bila input J dan K berlogika High maka penghitung akan toggle bilamana diberikan clock. Secara prinsip kerja antara sinkron dan asinkron adalah sama. Penundaaan Waktu Propagasi Pada Penghitung Berikut merupakan tabel beberapa IC Penghitung Ripple 74HCT93 74HCT390 74HCT393 74HCT4020 74HCT4024 74HCT4040 74HCT4060 4-bit binary ripple counter. Gambar 59 memperlihatkan sebuah penghitung sinkron 4 tingkat. Dengan demikian pada penghitung sinkron tidak ditemui permasalahan skew. system ini sering disebut dengan Penghitung Sinkron. Penghitung (Counter) Sinkron Dalam aplikasi penghitung asinkron kita mendapat masalah dengan penundaan waktu propagasi. untuk pembagi 2. 5 atau 10 dual 4-bit binary ripple counter. yang disebabkan system serial atau ripple. dimana saluran clock pada setiap flip-flop dilakukan secara serentak sehingga output berubah dalam waktu yang sama dibawah pengendalian clock. Sebagai contoh IC 74HCT161 adalah penghitung sinkron. Sedangkan fungsi dari gerbang AND pada rangkaian adalah menset-up kondisi toggle dalam satu siklus clock menjadi clock aktif edge. untuk pembagi 16 atau 32 14-stage binary ripple counter 7-stage binary ripple counter 12-stage binary ripple counter 14-stage binary ripple counter dengan osilator 4. . 8 atau 16 dual decade ripple counter. Untuk perlu penyempurnaan system clock yaitu dengan menerapkan system clock secara serempak pada setiap Flip-flop.Gambar 33. hanya pada sinkron clock secara bersama dan propagasi delay hanya terjadi pada satu flip-flop. untuk pembagi 2.

output dari D-FF pertama disambungkan ke input D-FF kedua. Penghitung Sinkron a. Penghitung Lingkar (Ring Counter) Penghitung sinkron ini menggunakan D-FF.a. dimana clock disambungkan jadi satu. Rangkaian Penghitung Sinkron b. output D-FF ketiga disambungkan ke input D-FF keempat dan output dari D-FF keempat disambungkan balik ke input D-FF pertama. Timing Diagram Penghitung sinkron. sedangkan clock diumpankan pada . Output D-FF kedua disambungkan ke input D-FF ketiga. Gambar 34. Kalau kita lihat system penyambungannya maka terlihat adanya lingkaran data (ring) yaitu mulai dari D-FF pertama kembali lagi ke D-FF pertama.

. D 0 0 0 1 0 0 0 1 . B 0 1 0 0 0 1 0 0 . a. b. . output inverting D-FF ketiga disambungkan ke input D-FF pertama. Sedangkan clock diumpankan pada seluruh D-FF secara serentak sehingga perubahan pada masing-masing output serentak pula. output dari D-FF pertama disambungkan ke input D-FF kedua. . dimana clock disambungkan jadi satu. C 0 0 1 0 0 0 1 0 . Penghitung Johnson (Johnson Counter) Penghitung sinkron ini menggunakan D-FF. . . Penghitung Lingkar (Ring Counter) c. Count 0 1 2 3 4 5 6 7 . Dari D-FF pertama kembali lagi ke D-FF pertama hampir sama dengan penghitung lingkar. Rangkaian Penghitung Johnson . Tabel Penghitung ini berfungsi sebagai MODULO 4. b. yang memiliki 4 macam kondisi sebelum mengulang sekuensial berikutnya. .seluruh D-FF secara serentak sehingga perubahan pada masing-masing output serentak pula. . Timing Diagram Gambar 35. a. perbedaannya pada output inverting D-FF ketiga disambungkan ke input D-FF pertama. . . . . Rangkaian Ring counter A 1 0 0 0 1 0 0 0 . . . . Output D-FF kedua disambungkan ke input D-FF ketiga.

. Timing Diagram Penghitung Johnson Gambar 36. . Sehingga penghitung Johnson lebih merupakan MODULO 6.1. . Penghitung langsung Contoh aplikasi penghitung langsung ditunjukan pada gambar 37. b.A 0 1 1 1 0 0 0 1 1. 100. karena clock ini diumpankan pada clock sebuah counter maka counter akan menghitung atau naik satu. . Tabel kebenaran Pada penghitung ini diperoleh 6 kondisi output yaitu 000. Count 0 1 2 3 4 5 6 7 8 . B 0 0 1 1 1 0 0 0 1 . . . C 0 0 0 1 1 1 0 0 0 . 110. . Gambar 37. . c. Aplikasi Counter c. dan terlihat tidak menghitung seperti layaknya penghitung biner normal. Penghitung Johnson c. 111. Setiap ada kapsul yang memotong sinar infrared sensor akan mengubahnya menjadi sinyal (clock). Penghitung langsung . dimana counter digunakan untuk menghitung jumlah kapsul yang melewati sensor infrared. Jadi bila ada 10 kapsul yang memotong sinar maka ada 10 clock yang diberikan oleh sensor dan counter akan menghitung 1 sampai 10. 011 dan 001 sebelum pengulangan sekuensial berikutnya. .

c. tampilan pada display adalah jumlah pulsa per detik (frekuensi) yang berarti dalam satuan Hz.2. untuk menentukan frekuensi adalah dengan cara membuat rangkaian gerbang AND antara input sinyal (setelah diubah) dengan gelombang kotak dari sebuah osilator presisi 1 MHZ dibagi 106 oleh sebuah pembagi. Pengukur Frekuensi Pada system ini input dalam bentuk sinus diubah menjadi pulsa kotak melalui rangkaian Zero crossing detector.c. hanya pada rangkaian ini menerapkan reset pada penghitung untuk memulai penghitungan.3. Pengukur Waktu Hampir sama dengan pengukur frekuensi. Pengukur frekuensi. Gambar 39. Gambar 38. Dengan demikian sejumlah pulsa akan keluar dari gerbang selama waktu 1 detik dan diumpankan pada clock dari penghitung. Pengukur waktu . Kita ketahui bahwa output JK-FF merupakan clock dengan waktu 1 det (frekuensi 1Hz). sehingga penghitung akan memulai dari 0 dan seterusnya dimana setiap kenaikan hitungan berselisih 1 det. sehingga akan memberikan waktu untuk gerbang AND selama 1 detik. Dari pembagi akan keluar gelombang kotak dengan frekuensi 1Hz untuk diumpankan pada JK-FF yang difungsikan sebagai T-FF (toggle).

Pengukuran Jarak c. Pengukuran Kecepatan . Gambar 40. untuk start penghitung mulai dari 0 (dengan mereset) penghitung kemudian mulai menghitung naik sampai penghitung distop saat penerima memberikan sinyal 0 setelah menerima sinyal balik. Kemudian start dimulai saat obyek meninggal titik pertama. Sedangkan sinyal yang dikirimkan bisa berupa cahaya atau suara dimana kecepatan suara atau cahaya sudah kita ketahui (V km/det). Pada system ini juga menerapkan pengukuran waktu. Kecepatan akhirnya dapat ditentukan dengan rumus V = S / t m/det. hanya saja obyek yang diukur kecepatannya disensor pada dua tempat yang jaraknya sudah tertentu. dalam hal ini waktu yang digunakan oleh sebuah sinyal mulai ditransmisikan sampai diterima kembali merupakan waktu pengukuran (t detik).5. maka jarak dapat diukur adalah S = (Vxt) / 2 km. Pengukur Jarak Dalam system sonar pulsa ditransmisikan dan dibalikan oleh obyek kemudian diterima oleh penerima. Dan hasil hitungan merupakan pengukuran lintasan sinyal. Gambar 41.c.4. Pengukur Kecepatan Pada pengukuran ini prinsipnya juga pengukuran waktu. saat ini penghitung mulkai menghitung dari 0 sampai obyek sampai dititik kedua dan sensor akan menghentikan penghitung.

Banyak aspek pengendali elektrostatis dalam industri elektronik juga diaplikasikan dalam industri lain seperti aplikasi dlam ruang bersih dan seni grafik. ketahanan produksi dan keuntungan. laboratorium dan termasuk over head. ESD tetap berpengaruh pada hasil produksi. "Guidelines for Static Control Management. biaya produksi. diawali sekitar tahun 1400 dimana Eropa dan Karibia mnerapkan prosedur pengendalian statik dan perlindungan terhadap bahaya elektrostatik pada sistem penyimpanan tepung hitam (black powder). Elektro statik telah menjadi permasalahan di industri sudah berabad-abad. Pengenalan ESD Dekade sembilan puluhan merupakan dekade Kualitas dalam industri elektronika." Eurostat. teknik ionisasi bahan mudah terbakar dan drum uap untuk menyalurkan listrik statis dari jaringan kertas selama proses kering. maka electrostatic discharge (ESD) merupakan sasaran kunci. Para ahli di industri memperkirakan kerugian rata-rata produk karena statis berkisar antara (tabel). Umur barang elektronik dengan problem baru adalah bertalian dengan listrik statis dan pemuatan elektrosatatis. six-sigma quality. Dewasa ini. 4% 3% 2% 5% Maks. kualitas produksi. . pengapalan. Bila diperhitungkan berkaitan dengan perbaikan dan pengulangan pekerjaan. 1990. Laporan Kerugian akibat Statik Diskripsi Pabrik Komponen Subkontraktor Kontraktor Pemakai Min. 97% 70% 35% 70% Rata-rata 16-22% 9-15% 8-14% 27-33% Sumber: Stephen Halperin. pabrik kertas menerapkan di US karyawan dengan basic pentanahan. ESD berpengaruh pada produksi dan kenyataan produk dalam setiap aspek lingkungan elektronik. Perkiraan lain aktual biaya kerusakan karena ESD setiap tahunnya mencapai bilion dolar US. dan ISO 9000 menekankan kesepakatan pada kualitas sehingga perusahaan diharuskan untuk tidak semaunya sendiri-sendiri. Dan sebagai peralatan elektronik menjadi cepat dan kecil sensitifitasnya terhadap ESD meningkat. Meskipun perjanjian besar sebagai upaya beberapa dekade. Di tahun 1860.1. jelas terlihat suatu peningkatan. Peningkatan kompetisi. Biaya kerusakan komponen itu sendiri berkisar hanya beberapa sen untuk dioda samapai beberapa ratus dolar untuk hibrid yang lebih komplek. Sebagaimana telah diuji lingkungan kita untuk meningkatkan kualitas.

penurunan atau perusakan. Timbulnya muatan elektrostatis sebagai akibat kontak dan terpisahnya bahan dikenal dengan sebutan “muatan Triboelektris” yaitu adanya perpindahan elektron anatara bahan. oleh karena sol sepatu kontak dan terpisah dari permukaan lantai. muatan negatip elektronperpindah dari permukaan satu bahan ke permukaan bahan lainnya. Ketidak sesuain jumlah elektron yang dihasilkan oleh suatu medan listrik dapat diukur dan dapat mempengaruhi obyek pada jarak tertentu. Bahan satu kehilangan elektron dan yang lainya terjadi penambahan elektron tergantung dari kondisi . Muatan elektrostatis dapat mengubah karakteristik kelistrikan dari suatu peralatan semikonduktor. Bila mencemari pada permukaan lapisan silikon atau rangkaian listrik dalam suatu peralatan. Gambar 1: Muatan Triboelectris akibat kontak dan pemisahan bahan. Atom dari bahan tidak mengandung muatan statis memiliki jumlah proton (+) dan elektron (-) yang sama. muatan pada permukaan dapat menarik dan menahan kontaminan. Muatan elektrostatis juga membuat gangguan saat operasi normal pada sebuah sistem elektronik. Terjadinya muatan Listrik Statis Listrik statis timbul sebagai muatan listrik yang disebabkan oleh adanya tidak sesuainya jumlah elektron pada permukaan bahan. Sebagai contoh seseorang berjalan melintasi lantai yang dapat menimbulkan eletrostatis. Dalam gambar 1 bahan A memiliki atom dengan jumlah proton dan elektron yang sama. menyebabkan kerusakan pada lapisan secara random dan menurunkan hasil produksi. Muatan elektrostatis timbul umumnya karena adanya kontak dan terpisahnya dua bahan yang sama atau bahan yang tidak sama. bahan B juga memiliki atom dengan jumlah proton dan elektron yang sama sehingga dapat dikatakan keduanya merupakan bahan dengan elektris netral.2. Berikut merupakan gambar proses terjadi muatan elektrostatis. Pemuatan elektrostatis merupakan perpindahan muatan antara badan pada perbedaan potensial listrik. Untuk pengendalian elektrostatis harus diawali dari pengertian bagaimana proses timbulnya muatan elektrostatis pada tempat yang pertamakali. Bila kedua bahan diletakan dalam posisi kontak dan kemudian dilepaskan. melepas dari likungan sulit. Permasalahan lain yang disebabkan elektrostatis muncul dalam ruang bersih. sehingga menyebabkan gangguan fungsi pada peralatan atau kegagalan operasi.

alami kedua bahan. berapa banyak muatan dihasilkan.200V 1. Insulator Bahan yang menahan atau membatasi aliran elektron yang melewati permukaan atau melalui volume disebut dengan insulator. hal itu memberikan ekspresi sebagai tegangan. Karakteristik Bahan dan Proses Pencemaran Muatan Statis Semua bahan termasuk air dan partikel kotor di udara bisa jadi bermuatan triboelektris.500V 3. Bahan Konduktor Bahan konduktor merupakan bahan yang memiliki resitansi kecil terhadap listrik dan mudah bagi elektron untuk mengalir di permukaan atai didalamnya. Oleh karena bahan isolasi tidak siap mengalirkan elektron baik muatan positip atau muatan negatip akan tetap tinggal di permukaan. Tabel 2 Contoh pembangkitan statis dengan level tegangannya Prosesi pembangkitan Berjalan melewati karpet Berjalan melewati vinil Bekerja di bangku kerja Poly bag diambil dari bangku Kursi dengan dudukan busa 10-25% RH 35. Bahan yang kehilangan elektron akan menjadi bermuatan positip dan bahan yang bertamabah elektron menjadi bermuatan negatip sperti ditunjukan pada gambar. umumnya bila kita berbicara tentang potensial elektrostatis pada obyek. Insulator secara ekstrim memiliki resitanasi tinggi terhadap listrik. relatif pada humiditas udara dan faktor lain. Jika .000V 6. akan membuatan muatan elektrostatis dan muatan ini memungkinkan berpindah ke bahan lain.000V 65-90% RH 1. Sekali muatan timbul pada bahan. walaupun permukaan dapat menghasilkan sejumlah muatan tetapi tidak memiliki kemampuan untuk mengalirkan elektron. Apabila bahan konduktor mendapat muatan akan langsung didistribusikan pada seluruh permukaan bahan. Tingkatan muatan diukur dalam satuan coulomb. timbulnya pemuatan eletrostatis pada bahan lain atau lebih populer dengan istilah ESD.500V 250V 100V 1. Dengan demikian kedua muatan baik positip maupun negatip akan menempati temtap atau lokasi dalam waktu yang lama.000V 20.000V 18.000V 12. Besar kecil muatan yang timbul tergantung pada kecepatan kontak dan terpisahnya bahan. kemana muatan tersebut pergi dan seberapa cepat merupakan fungsi karakteristik elektrik bahan.

Akan tetapi relatif lebih cepat dibanding bahan insulator.bahan kondustor tersebut terjadi kontak dengan bahan konduktor lain akan mudah muatan melintas diantara bahan tersebut. polaritas dan besar muatan dindikasikan melalui posisi bahan dalam seri triboelektris. Kerusakan diakibatkan penanganan peralatan dalam ketidak baikan layanan atau kurangnya kendali praktek ESD yang dikatagorikan kerusakan . Table Seri Triboelectris Asetat Kaca Nilon Wool Timah hitam Aluminum Kertau Katun Kayu Baja Nikel-Tembaga Karet Polister PVC Silikon Teflon + Positip Negatip - Kerusakan Akibat ESD Kerusakan akibat ESD pada peralatan elektronik dapat terjadi pada berbagai sebab dari pabrik sampai ke layanan lapangan. Bahan Disipasi Statis Bahan disipasi statis memiliki resitansi elektris antara bahan insulasi dan bahan konduksi. Sebagaimana bahan konduksi bahan ini juga dapat memindahkan muatan ke ground atau bahan konduksi lainnya. yaitu muatan dapat membangkitkan triboelektris pada bahan disipasi statis. Seri Triboelectris Bila dua bahan kontak dan terpisah. dimana elektron dapat mengalir melalui bahan ini. sejauh bahan terisolasi dari konduktor lain atau terhadap ground. Muatan elektrosatatis dan membangkitkan triboelectris pada konduktor sebagaimana terjadi pada bahan insulator. Perpindahan muatan memerlukan waktu lebih lama dibanding bahan konduksi untuk ukuran yang sama. Berikut menunjukan secara sederhana seri triboelektris. Pada bahan ini juga berlaku sama. dan apabila bahan tersebut tersambung ke tanah (ground) maka elektron akan mengalir ke ground dan kondukter akan menjadi netral kembali. tetapi untuk itu diperlukan pengendalian resistansi permukaan atau volume dari bahan tersebut.

dan peralatan rusak saat perlu perbaikan sehingga perlu biaya cukup besar saat perbaikan. Prinsip Pengendali ESD Dengan memperhatikan permasalahan pada bab terdahulu. Tugas membuat dan mengimplementasikan prinsip pengendali ESD dapat kita simak sebagai berikut: . EPROM JFET OP-AMP Schottky Diodes Film Resistors Schottky TTL 2. Tabel Tingkat kemudahan Komponen tercemar ESD Tingkat kemudahan ESD (Volts) 30 .2.500 Tipe peralatan VMOS Mosfet. jika ESD terlihat setelah diuji maka kerusakan tidak dapat terdeteksi sampai peralatan tersebut dioperasikan.1. biasanya dapat dideteksi ketika peralatan diuji sebelum dikirimkan. karena peralatan tercemari ESD sebagian kecil maka masih akan menampilkan fungsi. Kerusakan Laten Kerusakan laten ini sangat sukar dideteksi. Pada saatnya umur operasi peralatan akan terkurangi secara dramatis.3. GaAsfet.500 300 .2.000 .000 1. elektrostatis dari peralatan dan induksi muatan dari lapangan. putusnya sambungan atau kerusakan akibat oxida. baik karena logam melelel. Kerusakan Besar Bila peralatan elektronik akibat ESD tidak lagi dapat berfungsi. Kerusakan umumnya terjadi pada tiga daerah pemuatan elektrostatis langsung.7.000 190 .besar atau kerusakan laten.200 100 .300 150 . Peralatan permanen rusak karena peralatan tidak bekerja dengan semestinya. maka berikut ini akan dijelaskan prinsip pengendalian Statis.500 300 .2.

Untuk itu digunakan ionisasi untuk menetralisir muatan pada bahan insulator. agar terjadi reduksi pembangkitan muatan dan akumulasinya. flooring dan worksurface. Secara prinsip tidak terjadi pemuatan dan penghilangan muatan. perakitan dan peralatan yang digunakan dari pengaruh ESD. karena untuk bahan dengan potensial yang sama atau potensial nol tidak akan menimbulkan muatan elektrostatis. Dissipasi dan Netralisasi Karena secara sederhana kita tak dapat menghilangkan semuapembangkitan statis di lingkungan kerja. Grounding yang baik dan penggunaan konduksi atau bahan disipasi merupakan alternatif yang baik. Dengan demikian muatan cenderung dibuang ke ground dibanding ke komponen yang sensitif. board. Cara lain adalah dengan mengemas produksi dengan bahan khusus untuk melindungi komponen dari pengaruh ESD saat pengiriman. yang diawali dengan menurunkan sebanyak mungkin proses pembangkitan muatan atau bahan. maka berikut merupakan langkah-langkah yang dapat membantu dalam rangka proteksi produksi terhadap ESD. 3. seperti wrist straps. Untuk itu kita sedian ground path. yaitu: • • Membentuk Koordinator dan Team ESD Mengidentifikasi kemungkinan kerugian terbanyak . Mengapa demikian karena proses ionisas dapat membangkitkan ion positip dan ion positip yang ditarik ke permukaan obyek muatan. Elemen Program Kendali ESD Mengingat betapa pentingnya pengendalian pengaruh ESD terhadap proses produksi. Untuk beberap obyek seperti plastik dan bahan insulator lainya. Menghilangkan Dan Mereduksi Muatan Prinsip kedua adalah pengendalian untuk menhilangkan atau mereduksi pembangkitan dan akumulasi muatan elektrostatis pada tempat pertama. Kita gunakan proses dan material pada potensial elektrostatis yang sama. Seperti kontak dan pemisahan bahan yang sejenis dan plastik umumnya sangat mungkin menimbulkan muatan statis dalam lingkungan pekerjaan. untuk menjaga kerusakan peralatan karena muatan dapat dikendalikan dengan bahan disipasi statis. maka cara ketiga adalah dengan cara mendisipasi dan mentralisasi semua muatan yang timbul secara aman. Langkah disini meliputi menggunakan sedikit mungkin bahan dengan sesitivitas kecil atau layanan proteksi input. sebagai contoh seorang pekerja membawa muatan ke lingkungan tempat kerja akan memberihkan muatan dengan sendirinya mana kala mereka menggunakan gelang pengikat atau berjalan melewati lantai ESD karena menggunakan alas kaki pengendali. satu cara yaitu memberikan komponen dan perakitan dengan grounding yang baik atau melalukannya pemuatan lepas dari produksi.Menentukan Ketahanan Prinsip pertama adalah membuat rencana produksi dan perakitan memiliki ketahanan terhadao ESD. grounding tidak dapat menghilangkan muatan elektrostatis karena disitu tidak ditemui konduksi. Proteksi Produksi Prinsip pengendali ESD terakhir adalah untuk menjaga pemuatan yang timbul dari jangkauan mudah kena dan perakitan.

0-1994." EOS/ESD Symposium Proceedings. Rome. Rome.• • • • • • • Mengevaluasi fasilitas. proses dan kebutuhan Mengidentifikasi item snsitif ESD Membentuk justifikasi untuk program Mencari dukungan dari Top Manajemen Mewujutkan dan mengimplementasikan prosedur dan spesifikasi Melatih Personel Review. ESD Association. analisis. Stephen A. audit. Measurable Improvement in Static Control. Halperin. ESD Association. Laporan. 1999. ESD Program Management: A Realistic Approach to Continuous. Van Nostrand Reinhold. ESD Control Handbook. 1980.. Theodore. "Facility Evaluation: Isolating Environmental ESD Issues. NY. Umpan balik dan peningkatan Informasi tambahan: Dangelmayer. ESD ADV-2. NY .

75 sampai 525V 5. Berikut merupakan parameter arus dan tegangan yang biasanya digunakan untuk menentukan karakteristik keluarga logik: • VIH(Vin(1)) high level input voltage yaitu level tegangan yang dibutuhkan untuk mewakili logika 1 pada input. dan semua tegangan yang berada diatas level ini tidak akan diterima sebagai logika 0 (low). IOH(Iout(1)) high level output current yaitu arus yang keluar dari output bilamana pada input diberikan tegangan untuk mewakili logika 1 (high). • • • • • • • Beirkut merupakan contoh tegangan operasional dari TTL. VOL(Vout(0)) low level output voltage yaitu dibutuhkan untuk mewakili logika 0 pada output. IIL(Iin(0)) low level input current yaitu arus yang masuk ke input bilamana pada input diberikan tegangan untuk mewakili logika 0 (low). VOH(Vout(1)) high level output voltage yaitu level tegangan yang dibutuhkan untuk mewakili logika 1 pada output. VIL(Vin(0)) low level input voltage yaitu dibutuhkan untuk mewakili logika 0 pada input.5V Tegangan maksimum untuk Kolektor 7V (8V for 74LXX series) terbuka .Karakteristik Logika TTL dan CMOS 1. dan semua tegangan yang berada dibawah level ini tidak akan diterima sebagai logika 1 (high). dan MOS merupakan rangkaian gerbang logika yang dibangun dari Metal Oxide Semiconductor atau bekerja atas dasar transistor efek medan (MOSFET).75 Volt sampai 5.25 Volt. dengan demikian variasi tegangan berkisar anatara 4. IIH(Iin(1)) high level input current yaitu arus yang masuk ke input bilamana pada input diberikan tegangan untuk mewakili logika 1 (high). dan semua tegangan yang berada dibawah level ini tidak akan diterima sebagai logika 1 (high). Dibanding dengan bipolar maka MOS operasinya lebih lambat dan membutuhkan penanganan khusus dan penyimpanan yang hati-hati. Tegangan sumber yang diijinkan Daerah batas tegangan operasi Tegangan input maksimum 7V (8V untuk seri 74LXX) 4. Parameter Arus dan Tegangan Famili logik dapat dibagi menjadi dua katagori berdasar pada proses pembuatannya yaitu TTL merupakan rangkaian gerbang logika yang dibangun dari Transistor-Transistor yang memerlukan tegangan kerja 5 Volt yang diregulasi 5% (+/-250mV). IOL(Iout(0)) low level output current yaitu arus yang keluar dari output bilamana pada input diberikan tegangan untuk mewakili logika 0 (low). Pada keluarga MOS sangat sesuai untuk MSI dan LSI karena rangkaian MOS membutuhkan bidang yang kecil dan pemakai daya listrik lebih kecil dibanding bipolar. dan semua tegangan yang berada diatas level ini tidak akan diterima sebagai logika 0 (low).

Sedangkan untuk CMOS merupakan keluarga logic yang mengkonsumsi tenaga listrik sangat rendah disbanding TTL. Gambar 1. . Tegangan sumber untuk TTL-LS dan HC. Waktu Transisi dan Tunda Propagasi a. Faktor pembebanan. dan bekerja pada tegangan 2 Volt sampai 15 Volt serta mempunyai toleransi cukup terhadap regulasi tegangan dan ripple.5 Volt sampai 5. Agar dapat bekerja bersama dengan TTL (seri 74) tegangan kerja biasanya diambil 5 Volt +10% (4.5 Volt). Sebagai contoh sebuah gerbang logika disepesifikasikan mampu mengendalikan 10 saluran input gerbang logika. Penampilan kerja bagus berkaitan dengan kecepatan dan resiko kecil terhadap noise biasanya digunakan tegangan kerja anatara 9 sampai dengan 12 Volt. HCT 2. seberapa banyak kemampuan sebuah output untuk mengendalikan input logika yang disambungkan kepadanya disebut dengan istilah faktor pembebanan (fanout). Faktu Pembebanan (Fanout) Pada umumnya keluaran rangkaian logika diumpankan pada beberapa input logika. maka faktor pembebanan dari gerbang tersebut adalah 10 (fanout=10).

Waktu Transisi (Transition Times) Waktu transisi (transition times) adalah waktu perubahan dari logika 0 ke logika 1 atau sebaliknya dari logika 1 ke logika 0. akan tetapi dalam prakteknya hal ini sangat sulit dicapai. akan tetapi beberapa yang lain memberikan respon pada saat terjadi perubahan dalam tegangan. Pembebanan pada sebuah gerbang AND b. Sebagai contoh pulsa yang diinginkan untuk IC 74HCT04 pada input seperti gambar 3a.biasanya diukur mulai dari 10% sampai 90% (tr) atau sebaliknya dari 90% ke 10% (tf). . Pada rangkaian terakhir ini merupakan hal yang esensial bahwa sinyal input memiliki kecepatan transisi yang kurang sehingga rangkaian tidak memberikan respon dengan benar dari perubahan ini. Secara ideal pulsa yang diinginkan dalam teknik digital adalah seperti yang digambarkan pada gambar 3. sedangkan gambar 3c menunjukan saat peralihan dari logika 0 ke logika 1 yang dikenal dengan istilah sisi naik (rising edge) dan peralihan dari logika 1 ke logika 0 yang disebut dengan sisi turun (falling edge).Output Input Gambar 2. Untuk setiap peralihan sampai didapatkan logika tertentu sesuai yang diinginkan diperlukan waktu. untuk itu beberapa rangkaian digital memberikan respon pada level logika yang ada pada input. Untuk alasan ini waktu naik tR dan waktu turun tF sering dipesifikasikan terlebih dahulu. dan output seperti gambar 3b. Nilai tR dan tF tidak selamanya harus sama hal ini tergantung pada besar beban yang dipasangkan pada output gerbang.

Diagram waktu transisi pada rangkaian logika c. Tunda Propagasi (Propagation Delays) Semua peralatan elektronik secara phisik dibangun dari komponen kapsitansi. Dan terjadi hal yang sama dibutuhkan waktu TPLH saat perubahan input dari High ke Low dan menyebabkan output berubah dari Low ke High. Hal ini memberikan pengaruh yang sama seperti halnya pada pengisian dan pengosongan kapasitansi normal. Pada kenyataannya komponen diaktifkan oleh arus listrik dan arus listrik yang mengalir memerlukan waktu. Penundaan waktu tersebut di dalam teknik digital disebut dengan tunda propagasi (propagation delay). Semua IC logika memiliki parasitik kapasitansi yang disebabkan adanya junction dioda. . sehingga saat peralihan dari kondisi on ke kondisi off atau dari kondisi off ke kondisi on terdapat penundaan waktu antara input dan output. MOS transistor dan adanya interkoneksi aluminium dan polisilikon pada subtrat IC. induktansi dan resistansi disamping komponen aktif lainnya.Gambar 3. dalam data sheet setiap IC digital biasanya dilengkapi dengan data ini. Pada gambar 4 menggambarkan tunda propagasi dari famili 74HCT dimana waktu peralihan pada output dari High ke Low adalah TPHL yaitu waktu yang dibutuhkan ketika input berubah dari Low ke High dan menyebabkan output berubah dari High ke Low.

maka tunda propagasi untuk seluruh rangkaian adalah 8 ns + 8 ns + 17 ns = 32 ns Gambar 5.Gambar 4. Komulasi tunda propagasi . jika masing masing gerbang membutuhkan (tpHL + tpLH) 8ns untuk 74HCT04 dan 17 ns untuk 74HCT14. Tunda propagasi pada gerbang NOT Contoh berikut memberikan ilustrasi komulasi tunda propagasi dari rangkaian 2 gerbang NOT (74HCT04) dan sebuah gerbang NOT (74HCT14).

Disipasi Daya untuk TTL dan CMOS Dewasa ini semua rangkaian selalu memperhitungkan paket yang sekecil-kecilnya. portable dan penggunaan listrik. Diagram disipasi TTL dan CMOS . kecepatan tinggi. yang paling diperhitungkan adalah: • • Penggunaan tenaga listrik sekecil mungkin. Kecepatan tinggi dengan propagasi yang sekecil-kecilnya Tabel berikut menunjukan disipasi tenaga listrik yang dikonsumsi oleh TTL dan CMOS: Tabel disipasi listrik pada TTL dan CMOS Gambar 5.3.

sehingga saat masuk ke gerbang kedua pulsa tersebut sudah berubah. Gangguan pulsa karena adanya induksi motor Gambar 7. dimana pada diagram terlihat bahwa noise margin selalu konstan untuk lebar pulsa lebih dari 10 ns tetapi .4. berikut merupakan contoh pengaruh yang didapat dari gangguan induksi dari sebuah motor. Noise Pada Input TTL dan CMOS Pengaruh frekuensi atau signal dari luar selalu ada dan ini bila tidak diantisipasi akan mengacaukan signal pada sistem rangkaian. Diagram gangguan pulsa AC Pabrik pembuat biasanya menyertakan diagram seperti pada gambar 7. Pada gambar terlihat bahwa bentuk pulsa keluar dari gerbang pertama masih bersih dan ditengah terinduksi dengan gangguan yang datangnya dari motor listrik. Gambar 6.

Berikut memberikan gambaran besar tegangan input pada gerbang logika yaitu untuk logika 0 berkisar antara 0 volt sampai dengan 0. Untuk DC noise margin biasanya terjadi pada daerah logik takdefinisikan sehingga saat logik 1 terjadi perbedaan antara tegangan output dengan level tegangan input. sehingga besar noise margin untuk logika 1 dapat dituliskan sebagai berikut: VNH= VOH(min) – VIH(min) Sedangkan untuk noise margin pada logika 0 dapat dituliskan sebagai berikut: VNL=VIL(maks) – VOL(maks) Berikut merupakan gambar diagram pulsa untuk noise margin DC: Gambar 8. hal ini disebabkan adanya perubahan logika yang sangat cepat. . Schmitt Trigger Dalam praktik disamping noise pada sinyal yang sering terjadi juga jarang ditemui logik 1 bertegangan 5 volt atau logik 0 bertegangan 0 volt.8 volt dan logika 1 berkisar antara 2. terutama pada rangkaian sistem mikroprosessor atau komputer.0 volt sampai 5 volt. pertanyaan yang muncul adalah bagaimana kondisi logika antara 0.naik secara cepat bilamana lebar pulsa menjadi kecil.8 volt sampai 2 volt?. DC noise margin 5.

Salah satu cara agar diperoleh peralihan atau kondisi benar-benar Low atau High adalah penggunaan Schmitt trigger. Gambar 10. gambar 10 merupakan contoh pulsa yang dilewatkan sebuah Schmitt trigger agar diperoleh pulsa yang lebih baik. para perancang system menghidari kondisi ini walaupun dalam waktu yang singkat (nano detik).Logika 1 Tak bisa ditentukan Logika 0 Gambar 9. karena bukan Low dan bukan High. Batas logika Dalam suatu system rangkaian hal tidak dapat ditentukan. Perbaikan pulsa melalui Schmitt trigger .

Karakteristik Input/Output Schmitt Trigger .8 volt = logika 0) pada saat ini terdapat perubahan secara drastis (dari 5 ke 0.6 volt = logika 1) maka dengan drastis pada output akan berubah dari Low ke High secara garis vertical. Bila tegangan masukan berubah menjadi UTP (1.8 volt) pada output sehingga dapat dilihat sebagai garis lurus vertical. Gambar 11. terlebih lagi bila pada pulsa input terdapat gangguan (noise) akan diperoleh signal yang berbeda dengan yang diinginkan seperti yang ditunjukan dalam gambar 11 berikut. kemudian kondisi ini akan dipertahankan sampai adanya perubahan tegangan masukan. Teg. Input Gambar 12. Komparasi penggunaan gerbang normal dengan Schmitt trigger Secara rinci proses pembentukan pulsa melalui Schmitt trigger adalah diawali adanya tegangan masukan sebesar LTP (0.UTP (Upper Threshold Point) pada gambar pulsa diatas adalah titik dimana Schmitt trigger merubah kondisi Low ke High dan LTP (Lower Threshold Point) Schmitt trigger merubah kondisi High ke Low. Disini terlihat bahwa keluaran dari Schmitt trigger merupakan pulsa yang lebih baik. Output Teg.

gambar 13a memberikan ilustrasi arus listrik mengalir dari positip battery melalui kolektor-emitor dan ke ground. Perilaku arus pada rangkaian logika . dan gambar 13b aliran arus diawali dari positip battery melalui input gerbang berikutnya menuju ke ground. Aliran arus ini disebut dengan sebutan sinking current.5. Perilaku Arus Pada Rangkaian Logika Keluarga logika dapat dikatagorikan berdasar bagaimana arus mengalir dari ouput suatu gerbang logika ke input gerbang logika yang lain. aliran ini disebut dengan sourcing current. Gambar 13.

Level tegangan logika untuk TTL Gambar 14. True atau False. Berikut merupakan gambar level logika untuk TTL dan LSTTL: a.5 untuk 74 LS dan pada kondisi High (VOHmax) diatas 2. Level tegangan logika untuk LSTTL b. Sedangkan untuk input 0.Keluarga Logika TTL dan CMOS 1. Pada kondisi Low tegangan pada output TTL (VOLmax) kira-kira 0.8 Volt atau kurang untuk VILmax dan diatas 2 Volt sebagai kondisi High.4 Volt atau 0.7 Volt untuk 74 LS bahkan biasanya 3. Level tegangan Logika TTL dan LSTTL . Level Logika Hanya terdapat dua logika dalam teknik digital yaitu dua keadaan 5 Volt atau 0 Volt.4 Volt dan 2. High atau Low.4 Volt.

1 Volt. Keluarga TTL (gerbang NAND) b. Rangkaian ekivalen untuk Q1 . TTL dengan multi input emitor a. Output High kira-kira VDD minus 0. Rangkaian dasar TTL gerbang NAND Gambar 16. Gambar 15. dan untuk input 30% dari VDD serta 70% VDD untuk input High. Operasi Rangkaian Logika TTL a. Level tegangan Logika CMOS 2.Untuk CMOS kondisi logika output Low kira-kira 0.1 Volt.

Fairchild memproduksi dengan seri 9N00. sebagai contoh kita lihat gambar 17 yang mengilustrasikan adanya arus sinking yaitu kondisi gerbang pertama Q3 OFF dan Q4 ON sehingga arus mengalir dari +5 V nelalui R1 ke basis-emitor Q1 dan menuju kolektor emitor Q4 oleh karena Q4 ON maka arus diteruskan ke ground. 9300. kita bisa melihat hubungan antara input dan output dua gerbang yang saling dihubungkan. Hubungan output dan input dua gerbang yang saling dihubungkan Berkaitan dengan emiter sebagai input. Standar karakteristik TTL Texas instruments sejak tahun 1964 memperkenalkan produk TTL dengan seri 5400/7400 yang saat ini lebih dikenal dengan keluarga IC logik. untuk input diterapkan sistem multi emitor (input bisa lebih dari 2) dimana bila salah satu input terhubung dengan ground maka arus akan melaluinya dan ini ekivalen dengan dipasangkannya sebuah dioda (gambar 16b).5 s/d 5. 9600 yang pada intinya ekivalen terhadap seri 7400. maka basis Q2 akan OFF dengan demikian tidak ada arus mengalir pada kolektor dan emitor Q2 yang mengakibatkan Q4 OFF sedangkan Q3 ON karena ada arus mengalir melalui R2 ke basis Q3 sehingga ada arus mengalir dari R3 ke kolektor-emitor Q3 terus ke D1 dan ke output. dimana perbedaan kedua seri nomor adalah 5400 diperuntukan bagi militer dan seri 7400 untuk komersial.75 s/d 5. . Dari sistem operasi rangkaian TTL diatas terlihat bahwa komponen aktif transistor adalah memegang peranan dalam menentukan kondisi output. Begitu sebaliknya bila Q2 ON maka Q4 akan ON akibatnya output terhubung dengan ground melalui kolektor-emitor Q4 yang berarti output berlogika 0. Gambar 17. Seri 7400 dibuat untuk mampu bekerja pada suhu 0-70oC dengan tegangan kerja Vcc dari 4.5 volt. Kedua seri ini memiliki faktor pembebanan (fanout) 10 yang artinya dapat mengendalikan sejumlah 10 buah input gerbang IC TTL.Pada gambar terlihat bila salah satu input Low. b.25 volt. sedangkan untuk seri 5400 dapat bekerja pada suhu –55 s/d +125oC dan pada tegangan kerja 4.

hal ini menyebabkan naiknya disipasi daya yaitu untuk gerbang NAND mencapai 23 mW. fanout =10 dan noise margin VNL = VNH = 400 mV. frekuensi rendah (misal untuk kalkulator). Dengan demikian diode berfungsi sebagai pencegah bias maju transistor lebih dari 0. Koneksi diode antara basis dan kolektor (Schottky). Untuk memenuhi berbagai kebutuhan bagi pemakai. Tunda propagasi 6 ns. menggunakan resistor kecil dan disipasi daya naik sampai 23 mW.0 volt minimum untuk input. sehingga disipasi daya pada gerbang TTL adalah 2 mA x 5V = 10 mW. secara umum dasar rangkaian sama dan perbedaannya terletak pada penggunaan resistor di dalam IC diperbesar sehingga menurunkan disipasi daya pada IC. tunda propagasi untuk tPLH = 11ns dan tPHL = 7 ns.8 untuk input dan untuk logika 1 minimum VOH = 2. suhu kerja dan faktor pembebanan.4 volt. normal VOH = 3. Tipe ini sangat ideal untuk aplikasi dimana dibutuhkan perhitungan daya lebih kecil dibanding kebutuhan kecepatan. sebagai hasil transistor tidak pernah mencapai terlalu dalam ke dalam kondisi saturasi sehingga berubah OFF sangat cepat dan menurunkan tunda propagasi sampai 3 ns. berdasarkan pengalaman dilapangan tegangan untuk logika 0 maksimum VOL = 0. merupakan IC yang dibuat untuk melayani kecepatan tinggi untuk TTL yaitu dengan menerapkan schottky barrier diode (SBD) disambungkan antara basis dan kolektor dari rangkaian transistor.25 volt ketika kondisi saturasi dicapai. • • Gambar 18. . sebagai contoh untuk gerbang NAND disipasi daya rata-rata 1 mW dengan tunda propagasi 33 ns. maka dibuat TTL diluar seri 7400 yang meliputi: • Seri 74L00 (Low power). Seri 74H00 (High speed).4 volt untuk output dan VIL = 0. Disipasi daya untuk TTL rata-rata arus dibutuhkan ICC = 2mA.Level tegangan untuk seri 7400 bila diberikan pada batas minimum atau pada level maksimum akan didapati kondisi logika yang sangat jelek baik dari sisi tegangan sumbernya.6 volt untuk output dan VIH = 2. Seri 74S00 (Schottky). secara umum dasar rangkaian sama dan perbedaannya digunakan resistor kecil dan emittor follower transistor serta diterapkannya sistem darlington pada output.

Secara teknis disipasi daya turun dan tunda propagasi menyamai seri 7400 dimana biaya untuk itu turun dan hal ini menjadi produk unggulan untuk TTL.5 ns yang sama dengan seri 7400. Arus yang mengalir secara keseluruhan berhubungan dengan faktor pembebanan disebut dengan unit beban (unit Load) (UL) dan ditentukan sebagai berikut: 1 UL = 40 uA pada kondisi High 1 UL = 1. c. Pembebanan pada TTL Dalam pembebanan sistem digital harus diperhatikan bagaimana menentukan dan menggunakan faktor pembebanan (fanout) atau kemampuan mengendalikan suatu rangkaian.6 mA pada kondisi Low Sesuai dengan gambar 19 maka dapat kita tentukan besar arus output adalah: IOL = IIL + IIL faktor pembebanan = IOL 1. Tabel berikut merupakan nilai perbandingan karakteristik seri TTL. perusahaan manufaktur menjalankan standar faktor pembebanan input dan output sehubungan dengan arus. dengan Q4 ON maka rangkaian aktif sebagai arus sinking untuk semua arus balik (IIL) dari setiap input. Dari gambar 19 memperlihatkan gambaran tentang pembebanan sebuah output TTL berlogika 0 dibebani beberapa input TTL.Seri 74LS00 (Low Power Schottky) merupakan pengembangan kombinasi dari tipe L dan S sehingga menjadi LS yaitu dengan cara menggunakan resistan cukup besar sehingga disipasi daya hanya 2 mW dan sebagai akibat tunda propagasi naik sampai 9. Oleh karena Q4 pada kondisi saturasi maka resistansi kolektor-emitor adalah 0 sehingga tegangan pada output VOL = 0 V untuk lebih sederhana dalam perencanaan rangkaian TTL.6mA .

` Gambar 20. Untuk itu diperlukan pemasangan buffer yang fungsinya untuk meningkatkan kemampuan memberikan arus pada beban output. contoh berikut kita gunakan buffer dari IC 7407 yang memiliki kemampuan VOH(maks)= 30 Volt dan IOL(maks) = 40 MA. sedangkan pada IC 74HC umumnya hanya mampu memberikan arus 4 MA. Pembebanan pada output TTL d. Operasi Rangkaian Output Logika Pada prakteknya rangkaian digital selalu muncul pertanyaan utnuk menghubungkannya dengan output LED atau rangkaian lain. Bufer menggunakan 7404 .Gambar 19. Permasalahan yang muncul bahwa permintaan arus listrik untuk output tersebut cukup besar misalnya LED memerlukan arus antara 10 mA s/d 15 mA.

sehingga sangat cocok untuk lasung digunakan sebagai pengendali beban seperti relay. Arus output Gerbang AND TTL . lampu indicator. Kolektor terbuka pada TTL Pada TTL sering juga kita kenal buffer dengan Open Kolektor. Output kolektor terbuka dibuat dengan tujuan untuk operasi dengan arus dan tegangan yang lebih besar dari operasi TTL. memberikan ilustrasi penyambungan output pada relay 12 volt – 500 ohm dengan tegangan catu 12 volt. bila transistor Off maka tidak ada aliran listrik pada relay dan tegangan pada kolektor 12 volt. Kita lihat sekarang pada rangkaian gerbang AND yang menggunakan TTL dan CMOS. pada gambar berikut dapat kita lihat bahwa emitor disambungkan pada ground dan kolektor dibiarkan tetap terbuka. untuk tipe ini setiap saluran outputnya pada kondisi normal adalah Off yaitu antara ground dan output memiliki resistansi yang tinggi. resistansi tersebut akan berubah rendah artinya ON bilamana ada signal input dari dekoder. a. Simbol dan tabel kebenaran Gambar 22. Output Kolektor terbuka Beberapa decoder seperti TTL 7445 memiliki output kolektor terbuka (Open-CollectorOutput). Secara rangkaian ada perbedaan dalam penggunaan bahan TTL dengan transistor bipolar dan CMOS dengan transistorCMOS. secara prinsip keduanya sama yaitu fungsi AND. Gerbang AND TTL b. Gambar 21. Sebagai contoh 7445 dapat melewatkan arus sampai dengan 80 mA pada kondisi Low dan sampai 30 volt pada kondisi High.e. Pada gambar 21. Bila output transistor ON maka arus sebesar 24 mA mengalir dari +12 volt ke ground melalui kolektor dan tegangannya mendekati 0 volt.

Tristate buffer IC. Aplikasi Tristate. Kondisi logika Tristate Dari tabel terlihat bahwa input akan diteruskan ke output artinya X = A bilamana enable berlogika 0 dan apabila enable berlogika 1 maka output x akan pada kondisi High. kamera dan peralatan elektronika lainnya banyak dijumpai system yang dikenal dengan system data bus. . misalnya untuk komputer. Gambar 23.f. untuk itu diperlukan pengendali C dan inverting dari C agar kedua signal tidak terjadi tabrakan pada saluran bus. Gambar 25. video. Sistem tersebut memiliki trafik signal begitu rumitnya dan antara satu signal dengan signal lainya tidak boleh saling tabrakan yang menyebabkan rangkaian tidak bekerja sebagaimana mestinya.74LS126. Gambar 24. untuk itu diperlukan rangkaian pengendali signal yang sering disebut dengan Trisatate. Berikut merupakan table kebenaran trisate dan juga sebuah IC yang didalamnya terdapat 4(empat) tristate buffer. Berikut juga merupakan contoh koneksi dua signal A dan signal B yang harus diumpankan pada saluran bus melalui Tristate bufer. Operasi rangkaian Tristate Dalam rangkain digital yang lebih komplek.

ECL dengan 2 input. dimana harga output proporsional terhadap perbedaan kedua inputnya (v1 dan V2). Gambar 26. . a. Rangkaian ECL.1 volt ke atas. Emitter Coupled Logic (ECL). dan dari konfigurasi ini saat V1=V2 maka terjadi kondisi simetri yaitu arus Ic adalah sama. menunjukan ECL dengan 2 input dan 2 output dimana Y merupakan output OR dan X merupakan output dari NOR. Jika V1 > V2 misal beda 0.1 volt ke bawah. maka Q1 akan on dan Q2 akan off. dan saat Q2 on besar Vo = Vcc – Ic. Pada gambar berikut menunjukan konstruksi ECL.1 volt akan terjadi Q1 menjadi off dan Q2 akan on. Pada gambar 26 c. V2 merupakan tegangan referensi (Vref) yaitu diberikan mulai 0.g. Penguat differensial b.1 volt. Transfer karakteristik rangkaian ditunjukan pada gambar 26 b.. sedangkan saat V1<V2 misal 0. Rc = 0 volt. Dua keadaan logika dapat kita temui yaitu saat Q2 off maka Vo = Vcc. Pada ECL menerapkan rangkaian differensial Amplifier yang dibangun dari TTL. Karakteristik transfer c. dimana dianggap secara esensial Ie tetap dan arus ini dihasilkan dari pergantian pensaklaran Q1 ke Q2 atau sebaliknya yaitu saat V1-V2 sama dengan 0.

Pembentukan Depletion dan Karakteristik N-Kanal MOS . a. prinsip kerjanya sebagai transistor adalah dengan memanfaatkan efek medan antara dua keping bahan MOS (Metal Oxide Semiconductor). enhancement c. IC digital MOS normalnya tidak membutuhkan resistor seperti yang terjadi pada bipolar transistor dan perbandingan penggunaan ruang dalam chip adalah 1 mil persegi untuk setiap chip dan pada bipolar transistor memerlukan ruang kira-kira 50 mil persegi. Dasar Pensaklaran Pada MOSFET Gambar 26 mengilustrasikan simbol MOSFET tipe N dan tipe P. tidak mahal dalam fabrikasi dan dalam fabrikasi kompleksitasnya sepertiga dari TTL . Alasan penggunaan MOSFET dalam IC digital adalah relatif sederhana dibanding TTL.3. Karakteristik N-Kanal Gambar 27. kelemahan MOS dibanding Bipolar adalah dalam kecepatan operasi yaitu MOS relatif lebih lambat dari bipolar transistor. ukuran yang relatif kecil dan disipasi daya listrik sangat kecil. Operasi Rangkaian Logika MOSFET a. Dengan demikian dalam satu IC akan dapat berisi chip lebih banyak MOS dibanding IC yang dibuat dari bipolar transistor. Proses pembentukan MOS depletion b.

Gambar 29. Simbol MOSFET kanal N dan kanal P Terdapat dua katagori MOS secara umum yaitu tipe depletion dan tipe enhancement (lihat pada pengenalan komponen elektronika). gate diberikan tegangan VGS sebagai saluran input dari MOSFET yang mengendalikan besar-kecil arus yang mengalir dari drain ke source sehingga dapat menentukan apakah MOSFET dalam kondisi ON atau dalam kondisi OFF. Disini berlaku bila VGS = 0 volt atau negatip maka MOSFET dalam kondisi OFF dan resistansi antara drain dan source 1010Ω. dan bila VGS bernilai relatif positip terhadap source misal +5volt maka MOSFET akan ON dan terjadi konduksi antara drain dengan source dengan nilai resistansi 1000 Ω. Pada gambar 28 memberikan gambaran pensaklaran pada MOSFET kanal N saluran drain selalu dihubung lebih positip dibanding source dan substrate juga dihubung ke source. Kondisi pensaklaran pada MOSFET-kanal N (b) OFF dan (c) ON .Gambar 28.

NMOS gerbang NAND Gambar 30. pada rangkaian terdapat dua input A dan B dimana saat input berlogika 0 maka Q akan OFF dan saat input berlogika 1 Q akan ON. Kebalikan dari hal tersebut bila FET Q2 dan Q3 dalam kondisi ON maka output X akan berlogika 0. Untuk NAND saat A dan B berlogika 0 berarti Q2 dan Q3 dalam kondisi OFF. . NMOS logika a.b. oleh karena Q1 selalu ON maka pada kondisi ini Q1 berfungsi sebagai beban resistor sehingga arus listrik mengalir dari sumber melalui FET Q1 lalu ke output X dan akan berlogika 1. NMOS gerbang NOR b. NMOS pada gerbang dasar Gambar 30 menampilkan penggunaan NMOS pada gerbang dasar.

Untuk gerbang NOR secara prinsip sama dengan gerbang NAND hanya FET Q2 dan Q3 dihubungkan secara paralel sehingga membentuk perilaku gerbang NOR.

c. PMOS Logika

Secara prinsip cara kerja sama dengan NMOS perbedaan hanya pada pemberian VGS, yaitu untuk tipe P tegangan diberikan 0 volt agar tidak ada konduksi (OFF) dan diberikan lebih negatip misal –5 volt agar terjadi konduksi antara drain dan source (ON).

Gambar 31. Proses pembentukan kanal P MOS dan karakteristiknya

d. CMOS Logika

Merupakan gabungan kanal P dan kanal N yang membentuk seperti rangkaian pada gambar 32 berikut ini:

Gambar 32. (a) internal phisik CMOS, (b) simbol CMOS Operasi logika adalah tergantung dari kondisi input, bila Input bertegangan 0 volt maka kanal P akan konduksi dan kanal N tidak konduksi sehingga output akan berlogika 1. Sedangan saat input bertegangan +5 volt maka kanal P akan tidak konduksi dan kanal N akan terjadi konduksi sehingga output akan berlogika 0. Disipasi daya untuk CMOS antara 10-20 nW untuk setiap gerbang dengan VDD = 10 volt atau untuk VDD = 5 volt, level tegangan logik 0 adalah 0 volt dan untuk logika 1 sebesar VDD . Dimana tegangan VDD berkisar antara 3 volt sampai dengan 15 volt, tegangan input low maksimum VIL = 30%xVDD dan tegangan input high minimum VIH = 70%xVDD. Disipasi daya pada MOS selalu berhubungan dengan frekuensi, misal pada frekuensi 100Hz disipasi 0,1mW dan pada 1MHz disipasi naik menjadi 1mW. Faktor pembebanan (fanout) untuk MOS sangat dibatasi oleh nilai kapasitansi input yang dikendalikan oleh output MOS. Sebagai ilustrasi gerbang CMOS memiliki tunda propagasi (tPD) = 30 ns, tunda propagasi ini akan bertambah 3 ns disebabkan setiap input memiliki 5 pf yang harus dikendalikan oleh output gerbang didepannya. Jadi bila diijinkan tunda propagasi sampai dengan 180 ns maka besar faktor pembebanan (fanout) kemungkinan adalah 50. Oleh karena resistansi output CMOS kecil, maka faktor pembebanan lebih besar dibanding kanal P atau kanal N. Noise margin untuk CMOS baik kondisi high atau kondisi low adalah sama yaitu 30% dari VDD dan nilai ini relatif besar dibanding yang dimiliki oleh jenis TTL. Semua input harus dihubung dengan level tegangan tertentu, hal ini bisa disambungkan ke ground untuk level 0 dan VDD untuk level 1. Seperti halnya pada kolektor terbuka maka pada MOS juga terdapat Output Drain terbuka hal ini dilakukan dengan tujuan untuk operasi dengan arus dan tegangan yang lebih besar yaitu dapat melewatkan arus sampai dengan 80 mA pada kondisi Low dan sampai 30 volt pada kondisi High, sehingga sangat cocok untuk lasung digunakan sebagai pengendali beban seperti relay, lampu indicator.

e. Gerbang AND CMOS

Berikut merupakan gambar internal gerbang AND dengan CMOS, dimana didalamnya terdapat kombinasi kanl PMOS dan Kanal N MOS yang membentuk suatu gerbang logika AND.

a. Simbol dan level tegangan

b. Arus output Gerbang AND dengan CMOS

Gambar 33. Gerbang AND CMOS

4. Interface CMOS Dengan TTL
Banyak sistem digital mengabungkan kedua keluarga tersebut yaitu TTL dan CMOS untuk mencapai penampilan kinerja yang optimum, misal dalam sistem dibutuhkan kinerja rangkaian berkecepatan rendah dan untuk mereduksi disipasi daya, sedangkan pada bagian lain dari sistem diperlukan suatu kecepatan yang tinggi dalam operasinya maka dipasangkan padanya TTL. Untuk itu uraian berikut menjelaskan bagaimana sistem interface diantara TTL dan CMOS atau sebaliknya.

a. CMOS mengendalikan TTL
Gambar 34 menampilkan ilustrasi gerbang CMOS yang mengendalikan input TTL, pada kondisi dimana output CMOS High mungkin tidak ada masalah sepanjang VOH~ VDD = +5V karena masih dapat diterima oleh input TTL. Arus input TTL pada kondisi High maksimum 40 uA sehingga masih memungkinkan untuk diberikan oleh output CMOS melalui RON pada kanal P. Akan tetapi pada saat output CMOS Low permasalahan muncul karena IIL TTL besarnya 1,6 mA yang harus balik ke output CMOS, dengan kata lain ouput CMOS harus menerima arus singk ke ground melalui RON pada kanal N. Beberapa N kanal CMOS memiliki RON variasi nilai yaitu antara 100 Ω - 5kΩ dan dengan mengalirnya arus 1,6 mA akan membuat tegangan pada output terlalu tinggi untuk dapat memberikan tegangan VIL (logika 0) pada input TTL. Taruhlah tegangan tersebut 0,8 volt sedangkan untuk TTL logika 0 adalah 0,4 volt yang masih dalam daerah noise margin, oleh karena itu logika 0 pada input TTL harus pada 0,4 volt atau dibawah 0,4 volt hal ini disebabkan arus singking 1,6 mA. Pada kenyataannya beberapa output CMOS dirancang untuk arus singking diatas 6 mA yaitu dapat

5 mA yang berarti mampu mengendalikan standar beban TTL (1.6 volt yang nilai ini terlalu kecil untuk input CMOS karena masih harus diperhitungkan noise margin sebesar 0. Akan tetapi saat kondisi output berlogika High terjadi masalah karena tegangan output TTL bukan +5 volt melainkan 3. CMOS mengendalikan TTL Dalam data karakteristik IDN yaitu arus output N-kanal besarnya sama dengan arus singking pada kondisi Low pada VDD = 5 V dan V0 = 0. Kita lihat sebuah 7400 memiliki faktor pembebanan 0.4 V pada suhu 25oC.25 UL pada kondisi Low. kalau demikian halnya maka CMOS tidak dapat mengendalikan TTL sama sekali. Nilai minimum IDN ditentukan 0.mengendalikan input 3 atau 4 gerbang TTL.6 mA).6 = 0.5 volt untuk Low. CMOS dapat digunakan untuk mengendalikan input TTL seri 7400 dan 74LS00 yang pada dasarnya IC ini memerlukan arus input rendah. gerbang CMOS dengan . Gambar 34.4 mA dengan demikian 4001 hanya dapat mengendalikan 1 input gerbang. Berikut merupakan gambar TTL mengendalikan input memasangkan resistor pull-up pada input gerbang CMOS. b. TTL Mengendalikan CMOS Ketika TTL digunakan untuk mengendalikan CMOS pada kondisi output TTL Low tidak terjadi masalah selama tegangan output VOL = 0.1 volt.25 x 1. hal ini mengindikasikan IIL adalah 0.4 volt dan input CMOS dapat menerima itu sebagai input Low karena batas tertinggi adalah 1.4 mA oleh beberapa industri pembuat CMOS. terlihat bahwa besar arus adalah 1. untuk jenis ini rangkaian CMOS disebut sebagai buffer dan dapat digunakan antara CMOS konvensional dan beberapa TTL. Untuk mengatasi hal tersebut biasanya dipasang sebuah resistor pull-up sehingga dapat memberikan dampak meningkatkan tegangan output TTL mendekati +5 volt sehingga mampu memberikan logik High pada CMOS.

Pemasangan resistor pull-up pada rangkaian TTL ->CMOS c. rangkaian ini disebut dengan Gerbang Transmisi atau saklar bilateral yang operasinya secara esensial sebagai single pole. single throw yang pensaklaran dikendalikan oleh sebuah input logik. Gerbang Transmisi CMOS Rangkaian khusus CMOS dimana di dalamnya tidak dipasangkan TTL. Sinyal dapat dilalukan pada dua arah baik maju atau mundur dan sangat baik untuk sinyal analog maupun sinyal digital. Saklar bilateral CMOS.Gambar 35. Gambar 36. Pada gambar berikut mengilustrasikan sebuah saklar bilateral yang berisi sebuah PMOSFET dan N-MOSFET yang disambung paralel sehingga kedua polaritas tegangan dapat dilalukan yang dikendalikan melalui sebuah input yang dibalikan. .

oleh karena itu tidak pernah pada kondisi stabil. Hitung f? Jawab: f = f = 1. Multivibrator Astabil Multivibrator ini berosilasi antara kondisi semi stabil yang ditentukan oleh nilai kapasitor dan resistor.01uFx (10 K + 100 K ) f = 1.01 µF. hal ini akan berlangsung terus sepanjang waktu diberikan catu daya padanya. Gambar 37. berikut merupakan rumus untuk menghitung frekuensi yang dihasilkan rangkaian menggunakan Ic-LM555: f = 1.49 0. RB= 50K dan C1 = 0. Rangkaian ini akan flip pada satu kondisi tertentu ke kondisi lain dan akan flop lagi kekondisi semula tanpa adanya pulsa triger luar.Operasi Multivibrator 1.49 C1( RA + 2RB) 1.35KHz .49 C1( RA + 2RB) Contoh: Rangkaian dilengkapi dengan RA = 10K. Rangkaian Multivibrator Astabil Periode pulsa yang dihasilkan rangkaian ini tergantung pada besar-kecilnya resistor dan kapasitor yang dipasangkan.

3. 10uF (misal Rx=100K dan Cx=10uF) tw = 0. Cx tw = 0.45 . pada rangkaian ini diperlukan adanya pulsa trigger dan konstanta waktu pulsa output ditentukan oleh resistor Rx dan kapasitor Cx: Gambar 38. Untuk menghitung kondisi High output Q dapat dilakukan dengan menggunakan rumus: tw = 0. Rx . Kedua output tersebut dalam teknik digital sering ditandai dengan notasi Q dan Q . berikut merupakan tabel kebenaran dari multivibrator ini: Kondisi 1 2 Q 1 0 Q 0 1 . Pada saat kondisi output Q = High.45 tergantung pada tipe IC yang dipakai untuk itu perlu melihat data book IC misal untuk SN 74121 harga konstantanya adalah 0. satu dalam kondisi Low maka output lainnya berlogika High.45 detik Nilai factor konstanta 0.2. dengan adanya pulsa tersebut output Q berubah kondisi dari Low menjadi High. 100K . maka proses pengisian kapasitor dilakukan melalui Rx dan saat kapasitor penuh output Q kembali ke Low. Multivibrator Bistabil Multivibrator ini memiliki 2 output yang masing-masing memiliki kondisi stabil. Multivibrator Monostabil Multivibrator ini mempunyai hanya satu kondisi stabil. untuk Multivibrator Monostabil sering disebut dengan istilah penangkap pulse (pulse cather) atau sering juga disebut dengan One Shot.45 .70. Multivibrator Monostabil Berdasar gambar diatas pulsa 5 volt berfungsi sebagai inisialisasi monostabil.

a. a. Bila kita perhatikan kontak mekanik pada saat ON dan OFF masih terjadi getaran yang akan berhenti setelah beberapa saat. pada rangkaian ini hanya sekali ON/OFF kontak mekanik yang direspon oleh rangkaian sehingga pulsa yang dihasilkan sesuai dengan yang dibutuhkan. untuk saat sebagai contoh digunakan bistabil dari RS flip-flop yang diaplikasikan pada saklar debounce. Timing diagram debouncing Gambar 40. Timing diagram Gambar 39. Debounce pada kontak mekanik Untuk menghilangkan pengaruh kontak mekanik dalam rangkaian digital sering digunakan rangkaian debouncing.Rangkaian dapat dibangun dari RS-FF. yang berfungsi untuk menghilangkan dampak jelek pada pensaklaran mekanik. Kontak mekanik b. Rangkaian debouncing b. JK-FF. Saklar debouncing . oleh karena itu bentuk timing diagram antara yang seharusnya dan kenyataan yang diperoleh selalu tidak sama (lihat gambar 39). T-FF.

Dengan ON nya transistor terdapat arus yang mengalir dari + 5 volt melalui resistor 180 ohm ke LED. peyimpan D-FF dan pengalih dari biner ke desimal. Dengan menyalanya LED tersebut mengindikasikan bahwa sinyal yang sedang diuji dalam rangkaian berlogika 1. sehingga dapat dipastikan ada tidaknya sinyal atau kondisi logika dari sinyal apakah logika 0 atau 1. hal sebaliknya terjadi saat sinyal berlogika 0 maka tidak ada arus yang mengalir ke basis BC 108 sehingga transistor pada kondisi OFF. sinyal dalam rangkaian biasanya ditentukan dalam dua kondisi yaitu logika 0 atau logika 1 dan seperti pada level tegangan logika maka logika 0 bertegangan hampir mendekati 0 volt serta untuk kondisi logika 1 bertegangan antara +4 volt sampai dengan +5 volt. Peralatan ini sangat membantu dalam kegiatan pencarian sumber gangguan pada sistem rangkaian logika. . melalui basis inilah transistor BC 108 dikendalikan yaitu pada saat input menerima sinyal dengan logika 1 maka transistor akan ON. a. Sebenarnya dapat kita gunakan untuk menyatakan kondisi sebuah sinyal berlogika 0 atau logika 1 yaitu melalui pengukuran tegangannya. Logic probe b. Pada rangkaian ini dibagi menjadi 3 blok yaitu meliputi multivibrator. Pada kondisi tersebut resistansi antara emitor-kolektor BC 108 sangat tinggi oleh karena itu tidak ada arus yang mengalir pada LED dan akibatnya LED mati yang berarti sinyal berlogika 0. karena dapat digunakan untuk mendeteksi sinyal pada tempat-tempat yang sulit dilakukan dengan multimeter atau CRO dan alat ini sangat sederhana. akan tetapi sinyal dalam sistem logika dideteksi atau diidentifikasi hanya berdasar pada kondisi logika 0 atau 1 sehingga pada umumnya digunakan sebuah alat yang disebut dengan Logic probe. kemudian ke ground melalui kolektor-emitor BC 108 yang saat itu sedang ON sehingga lampu LED akan terlihat menyala. penghitung. Logic probe Gambar 41. Logic Probe Dalam sistem logika modern. Gambar rangkaian sederhana logic probe Untuk menggunakan logic probe adalah dengan menghubungkan konektor +5volt dan ground dan ujung pensil ditempelkan pada jalur dimana sinyal melaluinya. Berikut adalah gambar rangkaian penempatan ujung pensil logic probe pada titik pendeteksian sinyal dalam suatu sistem rangkaian. Pada gambar berikut digambarkan rangkaian logic probe dimana input diumpankan pada tahanan depan sebesar 22k dan diteruskan pada basis transistor BC 108.Pencarian Gangguan Dengan Perangkat Uji 1.

Gambar 42. Berikut contoh gambar logic pulser yang banyak dipasarkan untuk memenuhi kebutuhan teknisi dalam mencari gangguan pada suatu sistem rangkaian.Untuk mendeteksi sinyal pada rangkaian logic probe dapat diletakan antara setiap blok. Kita ambil contoh dalam sistem ternyata tidak ada sinyal clock yang masuk pada penghitung 74HC190. maka kesimpulan kita kerusakan adalah pada clock input. Ternyata dengan pemberian pulsa sistem rangkaian dapat bekerja lagi dengan baik. misal dalam rangkaian diatas terjadi gangguan sistem kerjanya maka cara yang paling tepat adalah mendeteksi dimana sinyal tersebut mulai tidak bekerja. hal ini dimaksudkan untuk mendeteksi ada tidaknya sinyal. TTL/C-MOS Logic Pulser. Penggunaan Logic Pulser Kebalikan dari logic probe adalah logic pulser yaitu bukan mendeteksi sinyal pada sistem rangkaian tetapi berfungsi sebagai pemberi sinyal. Penempatan Logic probe untuk mendeteksi sinyal pada sistem rangkaian. . untuk itu kita lepas sambungan ke saluran clock utama dan kita suntikan logic pulser pada clock input penghitung 74HC190. 2. Gambar 43.

3. meter dihubungkan secara paralel dengan beban atau obyek yang diukur pada pengukuran ini juga gunakan kaidah pengukuran tegangan yang telah dipelajari sebelumnya. • • Gambar berikut menunjukan tiga dasar pengukuran menggunakan multimeter. meter dihubungkan secara seri dengan beban yang dilewati arus. Menggunakan Voltmeter. dioda. pada saat pengukuran ini semua sumber tegangan listrik baik dari sumber DC atau sumber AC harus dimatikan. gunakan skala dengan pembacaan yang paling mendekati nilai sebenarnya. Disamping itu juga dapat dimanfaatkan untuk menguji resistor atau kapasitor. a. Penggunaan Multimeter Pada prinsipnya penggunaan multimeter baik analog maupun digital adalah sama dengan saat kita mengukur tegangan atau arus pada rangkaian listrik atau elektronika dasar. gunakan skala yang aman seperti pada pengukuran besar listrik pada modul sebelumnya. Mengukur menggunakan Ampermeter. Yang perlu diingat terdapat 3 hal yang dapat digunakan sebagai acuan dalam megoperasikan multimeter untuk mencari gangguan dalam sistem rangkaian digital. LED atau transistor yang terpasang pada sistem rangkaian. Pengukuran Ohm (sumber harus diputus dari rangkaian) . yaitu: • Mengukur menggunakan Ohmmeter. dalam sistem rangkaian digital penggunaan multimeter ditujuan untuk mengukur tegangan dan arus.

Rangkaian dasar pengukuran dengan multimeter 4. Yang terpenting disini adalah pemanfaatan CRO untuk mencari gangguan pada sebuah sistem rangkaian. Osiloskop (CRO) Untuk mengukur dan mengidentifikasi sinyal yang bekerja pada sebuah sistem rangkaian digital khususnya berhubungan dengan frekuensi. sistem clock dan membandingkan perilaku dua sinyal maka dibutuhkan sebuah osiloskop. Pengukuran arus c. Pengukuran tegangan Gambar 44. adapun penggunaannya seperti yang telah dipelajari pada penggunaan alat ukur listrik/elektronik. Gambar berikut mengilustrasikan tampak depan sebuah osiloskop.b. . besar tegangan.

Gambar 45. Tampak depan CRO Misal terjadi permasalahan pada gambar sistem rangkaian diatas (gambar 42) yaitu pengalih biner ke desimal tidak dapat bekerja dengan baik. . bila pada blok ini dapat bekerja dengan baik maka langkah berikutnya kita uji pada input dan output pengalih biner ke BCD dan tampilan 7 segmen. Dengan demikian kita dapat menemukan gangguan yang mungki ada pada setiap blok rangkaian. Dari hasil tampilan kita buat gambar hasil pengukuran dan bisa kita gunakan untuk mendiagnosis bahwa rangkaian berfungsi dengan baik. oleh karena itu perlu pengetahuan tentang prinsip kerja setiap blok pada sistem rangkaian. maka CRO dapat kita gunakan untuk mengukur sinyal input clock pada kanal 1 dan kanal 2 dari CRO kita gunakan untuk mengukur setiap output penghitung.

Sign up to vote on this title
UsefulNot useful