You are on page 1of 11

PROCESADOR

PROCESADOR
El procesador, es el circuito integrado central y ms complejo de una computadora u ordenador; a modo de ilustracin, se le suele asociar por analoga como el "cerebro" de una computadora. Desde el punto de vista funcional es, bsicamente, el encargado de realizar toda operacin aritmtico-lgica, de control y de comunicacin con el resto de los componentes integrados que conforman un PC. Tambin es el principal encargado de ejecutar los programas, sean de usuario o de sistema; slo ejecuta instrucciones programadas a muy bajo nivel, realizando operaciones elementales, bsicamente, las aritmticas y lgicas, accesos a memoria.

Arquitectura de computadoras II

Repaso Histrico Generaciones de microprocesadores


Generacin 1era 2da 3ra 4ta 5ta 6ta 7ma 8va 80286 80386Dx 80486SX,486DX Pentium / AMD K5 AMD K7 / Pentium 4 Athlon 64 / Prescott Cpu 8086,8088 Ao 1978-1981 1984 1987-88 1990-92 1993-95 1999-2000 2003 Transistores 29,000 134,000 275,000 1;200,000 3;100,000 5;500,000 22;000,000 100;000,000

Pentium Pro / AMD K6 1995-98

Carlos Canto Q.

Arquitectura de computadoras II

Pentium
En 1993 vino el gran cambio hacia una nueva arquitectura. El Pentium de Intel fue el primer CPU de 5. generacin. Las primeras versiones no fueron muy rpidas. Los primeros Pentium corran a 60Mhz, a 5 volts. Se calentaban tanto que se deca que se poda frer un huevo sobre ellos. Pero el Pentium rpidamente se benefici de los nuevos progresos de la tecnologa, y usando el doblaje del reloj, las frecuencias del reloj pronto se fueron al cielo. Bsicamente, la mayor innovacin fue una arquitectura superscalar. Esto significa que el Pentium podra procesar varias instrucciones al mismo tiempo ( usando varios PIPILINES). Adems, el ancho del bus de RAM fue aumentado de 32 a 64 bits.

Carlos Canto Q.

Arquitectura de computadoras II

Pentium
El procesador podra ser visualizado como dos 80486 construido en un solo chip

Carlos Canto Q.

Arquitectura de computadoras II

EL Pentium MMX
En 1997, el Pentium MMX, introdujo nuevas instrucciones MMX . Al mismo tiempo, la cantidad de memoria cache L1 fue doblada y la frecuencia del reloj se aument.

Carlos Canto Q.

Arquitectura de computadoras II

Pentium II
Despus del Pentium vino el Pentium II. Pero Intel ya haba lanzado el Pentium Pro en 1995, el cual fue el primer CPU de 6 generacin. El Pentium Pro fue usado primero en servidores, pero su arquitectura fue reusada en el popular Pentium II, Celeron y Pentium III, de 1997 al 2001. El Pentium II inicialmente represent un retroceso tecnolgico. El Pentium Pro us una cach L2 integrada, pero Intel escogi colocar la cach fuera del chip real del Pentium II, para hacer su produccin ms barata.

Carlos Canto Q.

Arquitectura de computadoras II

Pentium II
La cach nivel 2 (L2) fue colocada junto a la CPU sobre un circuito impreso, un mdulo SEC. El mdulo era instalado en un largo socket Slot 1 sobre la motherboard.
La cach L2 est en 2 chips, uno en cada lado del procesador.

Carlos Canto Q.

Arquitectura de computadoras II

El Pentium 4

Carlos Canto Q.

Arquitectura de computadoras II

Pentium 4
El Pentium III realmente fue otra edicin del Pentium II, que era una nueva versin del Pentium Pro.Todos estos procesadores se basaron en la misma arquitectura.
No fue hasta que apareci el Pentium 4 cuando obtuvimos un procesador completamente nuevo de Intel. El ncleo (P7) tena un diseo completamente diferente: La cach L1 contiene instrucciones decodificadas. El pipeline fue doblado a 20 etapas ( en las ltimas versiones se increment a 31 etapas) Se dobl el reloj de las unidades de clculo entero (ALUs) , tal que puedan realizar dos micro operaciones por tick del reloj. Adems, el bus de la memoria, que conecta la RAM al Puente norte, ha sido cuadriplicado, talm que transfiere cuatro paquewtes de datos por ciclo de reloj. Esto es equivalente a 4X100 Mhz y 4X133 en las primeras versiones. En las ltimas versiones el bus fue bombeado hasta 4X200 Mhz y actualizada con 4X266Mhz para el 2005 datos. El procesador esta habilitado para Hyper Threading, que significa que bajo ciertas circunstancias puede operar como dos CPUs individuales.
Carlos Canto Q.

Arquitectura de computadoras II

La Octava Generacin

El AMD K8 Hammer Athlon 64


AMD Opteron Sledge Hammerpensado para servidores Controlador de Memoria DDR 64KB Cache de instruccin L1 64 KB Cache de Datos L1

AMD Athlon 64 Claw Hammer para PCs de escritorio


1 MB Cache L2 El procesador del Hammer incorpora el controlador de memoria dentro del mismo chip. En los procesadores actuales , ese controlador reside en el motherboard. El bus de memoria puede ser de 64 128 bits sin que requiera un controlador de memoria adicional Es capaz de ejecutar 9 instrucciones por ciclo Tiene tres conexiones Hyper Transport , esto permite que hasta 8 procesadores puedan trabajar en paralelo conectados entre s a travs de esta va

Ncleo del Procesador del Hammer

Hyper Transport

Hyper transport: sistema universal de interconectividad que se utiliza para procesos de I/O y en el
caso del Hammer, para conectar procesadores entre si.

Carlos Canto Q.

You might also like