You are on page 1of 4

Universidad Laica Eloy Alfaro de Manab Facultad Ciencias Informticas

Ctedra de:
Organizacin del Computador

Tema:
Subsistema de Buses

Docente:
Ing. Edison Barcia

Integrantes:
Arboleda Toledo Csar Franco Carranza Jonathan Macas Intriago Fabin Mendoza Miranda Priscila

Curso:
Cuarto A

SUBSISTEMAS DE BUSES
Definicin

Arbitro
Bus de Datos Camino a travs del cual se realiza la transferencia Bus de Direcciones Designa la direccin de transferencia de los datos Bus de Control Transfieren las seales de las operaciones a realizar.

Jerarqua de Buses

Buses rpidos, cortos Buses Propietarios Optimizados para la arquitectura N fijo de dispositivos de prestaciones conocidas

Adapta las velocidades de ambos buses Convierte las seales de un bus a otro

Buses ms largos y lentos Buses Abierto Accesible por el usuario N indeterminado de dispositivos de distintas prestaciones

Protocolos de Transmisin

Ciclo del Bus

PROTOCOLOS

Sncronos
Seal de reloj N fijo de periodos Simples

Asncrono
No hay seal de reloj Transferencia de control Maestro esclavo

Semisncronos
Combinacin Seal de reloj Para dispositivos: rpidos (sncrono) lentos (asncrono)

Ciclo Partido
Rendimiento en lectura El esclavo acta como maestro

Arbitro del Bus


Arbitro del Bus

Se basa en

Poltica

Necesidad

Comunicacin

Resolver conflictos de acceso

Arbitraje del Bus o Peticin del Bus: es activada por el dispositivo que requiere el acceso al bus. o Concesin del Bus: seal que enva el rbitro del bus al dispositivo para indicarle que tiene concedido el uso del bus. o Bus Ocupado: una vez que el dispositivo tiene concedido el uso del bus, activa esta seal para tomar el control del bus.

Tipos de Buses Comerciales

El Bus XT y el Bus ISA (AT)

MCA (Bus Micro Channel)

EISA (Extended ISA)

Local Bus

PCI (Peripheral Components Interconnect)

SCSI (Small Computer System Interface)

AGP (Accelerated Graphics Port)

You might also like