You are on page 1of 2

GENERACIN DE SECUENCIAS CON EL 74163 Adems de su secuencia tpica de conteo (0-15), se pueden generar secuencias adicionales con el 74163.

Esto se logra por medio de la manipulacin de los valores en sus entradas. Para ilustrar este caso, disearemos el generador para la secuencia: 3, 6, 9, 10, 11, 13, 1, 2, 4, 5, 8, 0, 15 Esta secuencia se repetir de manera infinita, es decir, despus del 15 seguir el 3 y se repetir la secuencia completa. El diagrama de estados del generador es el mismo de la secuencia descrita. El estado inicial es el 3, le sigue el 6, luego el 9, hasta llegar al 15 para despus regresar al 3. No hay entradas que afecten la secuencia de estados, mientras que la salida se encuentra codificada en el estado. De esta forma, tenemos las siguientes tablas de estados para el circuito: Estado Estado actual prximo S3 S6 S6 S9 S9 S10 S10 S11 S11 S13 S13 S1 S1 S2 S2 S4 S4 S5 S5 S8 S8 S0 S0 S15 S15 S3 Estado Estado actual prximo S0 S15 S1 S2 S2 S4 S3 S6 S4 S5 S5 S8 S6 S9 S8 S0 S9 S10 S10 S11 S11 S13 S13 S1 S15 S3

En el primer caso se presentan los estados ordenados de acuerdo a la secuencia, mientras que en el segundo estn ordenados por su valor numrico, lo cual facilita la obtencin de las ecuaciones a partir de la tabla de verdad. La que se utilizar es la segunda. Se puede observar en la tabla, que no estn considerados todos los estados posibles para el 74163. Esos estados (S7, S12 y S14) se considerarn como no importa, de manera que se simplifique el diseo. Para generar la tabla de verdad, debemos tomar el estado actual, verificar el estado siguiente y seleccionar los valores para las entradas del 74163 que permitan que ese cambio de estado se realice. Esto se hace basndonos en la tabla de verdad del 74163.

TABLA DE VERDAD Estado actual 0 0 0 0 0 0 0 1 1 1 1 1 1


CLR QBQA

Estado prximo 1 0 0 0 0 1 1 0 1 1 1 0 0 1 0 1 1 1 0 0 0 0 0 1 0 0 1 1 0 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 0 1 1 1 1
LOAD QBQA

Entradas de control 1 1 1 1 1 1 1 0 1 1 1 1 1
Q DQ C 00 01 11 10 00 0 1 0 0 01 1 0 x 0 11 x 0 0 x

Entradas de carga
D C B A

QD QC QB QA QD+ QC+ QB+ QA+ CLR LOAD PT

0 0 0 0 1 1 1 0 0 0 0 1 1

0 0 1 1 0 0 1 0 0 1 1 0 1
Q DQ C 00 01 11 10

0 1 0 1 0 1 0 0 1 0 1 1 1

0 1 0 0 1 0 0 X 1 1 0 0 0

X 1 X X 1 X X X 1 1 X X X

1 X 0 0 X 1 1 X X X 1 0 0

1 X 1 1 X 0 0 X X X 1 0 0

1 X 0 1 X 0 0 X X X 0 0 1

1 X 0 0 X 0 1 X X X 1 1 1

00 1 1 1 1

01 1 1 x 1

11 x 1 1 x

10 0 1 1 1

10 x 1 0 1

D QBQA

Q DQ C 00 01 11 10 00 1 x 0 0 01 x 1 x 1 11 x 0 0 x 10 x x 1 x

C QBQA

Q DQ C 00 01 11 10 00 1 x 1 1 01 x 0 x 0 11 x 0 0 x 10 x x 1 x

B QBQA

Q DQ C 00 01 11 10 00 1 x 1 0 01 x 0 x 0 11 x 0 1 x 10 x x 0 x

A QBQA

Q DQ C 00 01 11 10 00 1 x 0 0 01 x 0 x 1 11 x 1 1 x 10 x x 1 x

ECUACIONES PT = 1 CLR = QB+QA+/QD LOAD = /QAQD+/QA/QBQC +QA/QB/QC = /QAQD+/QB (QA QC) D = /QA/QB+QC/QD+QD/QC = /QA/QB+QC QD C = /QC B = /QA/QB+QA/QC/QD+QBQCQD A = QD+/QA/QB+QBQC

You might also like