You are on page 1of 4

Prctica N 5

Ttulo / Nombre del Circuito: SIMPLIFICACIN DE CIRCUITOS LGICOS COMBINATORIOS


MAPA DE KARNAUGH, COMPUERTAS XOR Y XNOR

Objetivos:
Aprender a simplificar circuitos lgicos de manera grfica.
Aplicar el mapa de Karnaugh en aplicaciones prcticas.


Principio de funcionamiento:
Realizar un resumen de la teora de uso y manejo del mapa de Karnaugh. Realizar un resumen del
funcionamiento de las compuertas XOR y XNOR.
No realizar un resumen muy extenso, complementar lo explicado con grficos y tablas de verdad.

Lista de Materiales:
Elaborar el listado de materiales utilizados especificando parmetros comerciales para su
caracterizacin. Compuertas: NAND, AND, NOR, OR y NOT, XOR y XNOR, resistencias, leds, DIP
switch.

Procedimiento:
1. Disear un selector esttico que cumpla con las siguientes condiciones.
Si S = 0 entonces Q = A
Si S = 1 entonces Q = B





A B
S

2. Completar la tabla de verdad de acuerdo a la lgica planteada y obtener la funcin
mediante el mapa de Karnaugh. Dibujar el circuito y armarlo para comprobar el
funcionamiento midiendo el voltaje a la salida Q:

S A B Q Qmed
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1







Q = ______________

3. Obtener el circuito equivalente del punto anterior solo con compuertas NAND, graficar y
armar el circuito, comprobar su funcionamiento llenando la tabla de verdad

S A B Q Qmed
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
Q
1 1 1


4. Obtener las funciones resultantes de las siguientes tablas de verdad utilizando el mapa de
Karnaugh y minimizando matemticamente si es posible, graficar el resultado y armarlo.
Comprobar su funcionamiento midiendo el voltaje de salida de Q en la tabla de verdad.

a.

A B C D Q Qmed
0 0 0 0 1
0 0 0 1
0 0 1 0 1
0 0 1 1
0 1 0 0
0 1 0 1 1
0 1 1 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1
1 0 1 0 1
1 0 1 1
1 1 0 0
1 1 0 1 1
1 1 1 0
1 1 1 1 1

b.
A B C D Q Qmed
0 0 0 0 1
0 0 0 1 X
0 0 1 0 1
0 0 1 1 X
0 1 0 0 X
0 1 0 1 1
0 1 1 0 X
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 1
1 0 1 1 0
1 1 0 0 0
1 1 0 1 1
1 1 1 0 X
1 1 1 1 1


5. Disear un circuito para obtencin de un bit de paridad par utilizado en la transmisin
serial as como la comparacin del bit obtenido en la recepcin para determinar la
existencia de un error en la transmisin. Analizar la solucin obtenida a partir de las
expresiones lgicas obtenidas y determinar las condiciones en las que





Conclusiones:

Bibliografa:
Enunciar la bibliografa consultada.

You might also like