You are on page 1of 29
Od ‘ 2 TECNICO ens ELECTRONICA CONCEPTOS FUNDAMENTALES Y PRACTICA PROFESIONAL Técnicas digitales Spmcaces ara ey ee CASS Hal sy y conversion A/D LOSATET (malas) Logica CCE USERS TECNICOen ELECTRONICA CONCEPTOS FUNDAMENTALES Y PRACTICA PROFESIONAL Coordinacién editorial Nuestros expertos ava Buss Diego rane Estten Aedez . Asesores tecnicos Alejandro Fernandez TECNICO en r Federico Pacheeo Lucas Loy ee ELECTRONICA Mauro Menace mle tld Naber Mort ee ava Pca Técnicas Federico Pacheco digitales aplicadas creo Pera : Masana Ratiogio 5 Luciano Redo vidieny Aled iva eames Fecrico Sara pave a co “Teonic en electénica es una pubicacén de Fx Andina en coin con Dalag SA. Esta pulcacon no puede ser epoca i en to i an pare, pr ringin meio actual futuro sin el permis previo y pr escita (be Fox Andina S.A. Distbuidores en Argentina: Capa: Vaccaro Sanchez Cia. S.C, Moreno 794 piso 9 (1091), Cudaé de Buenos Aires, Tel '5411-4942-4081/4032; nero: DistibidraIterplazas S.A. (ISA) Pw Ls Sdenz Pei 1832 (C1135ABN), Buenos Aes, Td. 6411-4305-0114 Bala: Agencia Modema, General Acha E0182, Casila de core 462, Cochabamba, Te $914-422-1414, Chil: META SA, Willams Reboledo 1747 -Ruoa- Santiago, Te, 582-620-1700, Cola: Ostibuidoras Unidas S.A, Carrera 71 Nr, 21 -73, Bogoté D.C, Tel. 671-485-8000, Ecuador: Dsandes (Ostrbuior de os Andes) Cale 7 Av. Agustin Frere, Guayaqul, Tl, §9942-271651, Mésco:Disbuldra interme, S.A. de CM, Luce Bianco #425, Col San Juan Titwaca, Méico DE (02400), Tel. 5255 52 20 9643, Ped: Distbuidoa Bolvarana S.A, A. Repdca de Panam 3685 piso 2 San Iso, Lima, Te 511 4812948 anexo 21. Uruguay: Espert SRL, Paraguay 1924, Monte, Te ‘tai '5982-924.0766, Venezia: isbuidra Cornet Bloque de mas, ‘Teerco en eeetéicaAndrimo; coornad pr Paula Bus, Eso Bloque de Armas Piso So, v, San Martin, cruce can nal Au ‘aed, - Buenos Aes Fox Anca Dlg, 2013 LaPaz, Caracas, Tl 58212-406-4250. 576 5 2a19 om. - sas; 23) san 978-967-1049:14.4 Immpreso on Sevagrat S.A, Imoreso en Argentina 1lrormatca. | Buti, Paul, coor, Tvo Copyright © Fox Angina S.A. VL MOA cop 0053 En esta clase veremos... LAS APLICACIONES PRINCIPALES DE LAS TECNICAS DIGITALES, ENLAZADAS DIRECTAMENTE CON LOS FUNDAMENTOS Y LOS CONCEPTOS BASICOS VISTOS EN LA CLASE ANTERIOR. ‘Aqui comenzaremos por ver aplicaciones y usos mas SUMARIO complejos de las técnicas digitales, empezando por ? las simples memorias de un bit, que llevan el nombre MEMORIAS DE UN BIT de flip-flops. Para ello, dor, qué son los circuitos biestables, los di pos de memorias de un bit, ya idea de secuenciacién Caracteriteasy luncionamiemo de fas memmortas de on bi y estabilidad (0 como explicaremos més adelante, @ circurros secuenciates metaestabilida). YY CONVERSION AD Aare boone Lego, eireremoe de leno on le expecta de los apace circultos secuenciales; exploraremos los conceptos ddelieglatrois,Sontsaareat chsicronkdce' eabecxOricbe, ® sosica procramaate Yas lamadas maquina de Mealy y Moore, mediante Vern i tas las cuales podremes resolver problemas que ee pus- rowers, dan analizar en funcién de las entradas y salidas de un cireuito. También aqui, veremos la conversién analégi- al, y viceversa, y la digitalizaci6n y compre- sién de datos. Finalmente, nos introduciremos en el tema de la légica programable, CPLD y FPGA, que representa un area bien especifica de la electrénica digital que continda en desarrollo dia tras dia. 2 Clase 12/7 MEMORIAS DE UN BIT UNA MEMORIA DE UN BIT ES UN DISPOSITIVO ELECTRONICO DIGITAL CAPAZ DE ALMACENAR UN BIT DE INFORMACION MANTENIENDO LAS SALIDAS ESTABLES, AUNQUE SE MODIFIQUE EL ESTADO DE SUS ENTRADAS. ‘elemento basico de memoria, muitivibradorbies- table, biestable 0 flip-flop (en inglés, Latch) ene dos estados estables y, a palir de estos elementos bsicos de memoria, constuimas olwos mas com- plicados, como regisros de desplazamiento y con- tadores. De acuerdo a la logic utizaday al tipo de cispar, tenemos cuatro tpos principales de fp-lop cconocidos como RS, JK, Dy T. En un biestabl, por -* l flgelop RS sincrono, con algunas ‘moditicaciones. Pademos comprender funcionamiento de un tip-top D con la tabla de verdad, y la relacion entre ‘entradas y salidas del biestable. Registro y contador ascendente, si se incrementa el valor —= Un registro de desplazamiento (en cortado con a legaa de pulsos, odes- Un flip-top JK permite modificar la inglés, sit reniste) tine n céulas ba- cendente en caso contaro. El circuito ccondiciin de indeterminacién de sus sicas de memoria, RS o JK, que alma- inlegrado 7480 contiene cuatro fp salidas cuando a enrada Ry la entrada conan informacién. Un registro de des- flops JK sincronos y, ala sala, nos S estan en 1. Para elo, modlicamos —pazamiento es una memoria de acceso etrega una combinacion de cuato bits l fip-fop RS asinctono, agregando secuencial sere tanto para su lectura en ofdigo BCD. dos compuertas AND y dando origen como para su esctua a dos nuevas entradas Vamadas Jy K Slincorporamos un detector de fanco Un contador binario es una aplicacion al flip-flop JK asineron, lo anstorma- que utiliza tlpslop y puede conar los ms ose p= pun isa ca soe ‘ado por fancos. Ademés de savar la fica. El cortzo se muesta en un cidigo indeterminacén exstente en un fip-lop_binaro determinado; si agregamas un RS cuando S = R= 1, tenemos una decodticador BCD a 7 segments pode- trata eC, ence a set neskea hn py Lao oa {e relo| para sincronizacion, Los contadresutzan fips JK, AS COttenemos un multvibrador T sin- Dy Existn dos tpos de contadors:; rono @ part de otos flip-flops, por see (asncrons) y paral (0 sncro- Representacién de un flip-flop D mediante la ejemplo utlizando wn flip-top JK con nos). En un contador asicroo, cade tabla de verdad. La entrada de reloj es una sus eiradas Jy Kunis para obtener fip-lop activa al siguiente; mientras que onda cuadrada que cambia de nivel alto a evo fip-lp, A dilerenca da oros en un sineono ls fip-fops canbian al nivel bajo en forma constante. fip-ops, un mutivbradorT eninglés, mismo tempo. Un contador puede ser ‘opole os permite modiiearl estado las salidas tents 2 vaiaciones en us entrada, y un fp-top T constu- do. partr de un flip-top RS, puede ui lzarse en contadores y divisors, ene vos dispositvas. s Q Un circuit integrado TTL, que nos per- rite constrir un divisor de treevencia por dos, es 7473, que contiene dos fip-lops JK. Uniendo las entradas J y XK, obtenemos un tip-top 7, conectin- olo a + V (6 vot), es decir 1 logic, ‘obtenemos un divisor por dos. As, por ‘cada dos pulsos de reloj que ingresan a Simbolizamos un flip-flop RS mediante un recténgulo que la entrada de relojobtenemos un pulso contiene las entradas S (Set) y R (Reset), y las salidas Q y Q’, en cada una dele saldas del 17473. representadas con un circulo pequefio. mu CIRCUITOS SECUENCIALES Y CONVERSION A/D LOS CIRCUITOS SECUENCIALES SON AQUELLOS CIRCUITOS LOGICOS CUYAS SALIDAS CONSTITUYEN LA FUNCION NO SOLO DE LAS ENTRADAS, SINO TAMBIEN DE LA “HISTORIA PREVIA" DE ESAS ENTRADAS. omo sabemos, es comin en is creas digtales la necesidad ofa funcion de almacenat, en forma temporaia, certainformacién. Para que quede mas claro el concepto que detalaremas més ade lane, supongamos que, por ejempo, un equipo ge- era una informacion que ene como destino oto equipo: si este segundo equipo no esta disponible en ese momento, se debe colocaren el camino de ambos equipos un aimacenamiento tempoar, que permita retener esta informacion y berar ak primer equipo para que sig rabejando con norma- lifad. Este tipo de almacenamiento temporaro se denomina registro. La cantidad deinformacién que puede almacenar un registro se svete indicar segun la cantidad de bits (que va a almacenar. Los registros poseen un bies- table D 0 un fip-fop para almaconar cada bit por separado, por lo que el numero de ests iguaa ata camidad de bits que manejamos. A su vez, los registros se clasfican en: regsto de entrada an parael y said en paralelo,y los reqis- ‘ros de desplazamiento La forma mas facil de hacer un registro de entrada en paalloy salda en paraleo és usando un conjun- ‘to de biestables D con hailtacion conjunta por una ‘nica seal de habiitacién, Est uiliza cada bestable ara almacenar cada bit Los registros de desplazamiento son cispositivos (que taba de forma sincrnica, cuya conigura- cin mas bésica es lade entrada sere y sala serie; se caractetizan porque lo forman conjuntos de tip- flops en cadena y conectados de tal forma que todos ‘comparten las mismmos pulsos de rela, De esta manera, la conexion permite que fos pulsos e reloj que rociben todos los fips ingresen on ‘forma de transmision serie el bit presente en la en= ‘rada sore, cuya informacion so guarda enol primar flip-top. Para no perder su informacion, transfiere est informacion al ip-top Siguients, y este, a si- uiene, y asi sucesivamente, Por lo que, para ser mas coneretos, podemos decir que un ingreso de un bit comandado por el relo| ocasiona un despla- amiento de la informacion almavenada en el r- isto y saca, por el dttmo registro, la informacion ‘amacenada, Por este corrimiento del informacion (que estos regisros almacenan, levan el nombre de registros de desplazamiento, Introduccién a los contadores Un contador es un cicuito socuencialcuya carats tistica radica en que cambia su estado cada ver que ‘eoie un pulso de cock a a entrada: por lo que una cadena de pusos lo haré pasar de un estado inicial a ‘estado fr Leva este nombre debdo a que estas ‘reutos permitn contar la cantad de pulsos que Aegan ala entrada sablendo en qué parte dela s+ ‘uoncia se enoveta. Suuttzacion mis recuete se ‘a 2nos contador de events, de pusos 0 en casos particule, como disores de frecuencia. LE a N | NII ‘Cuando esta presenta la sefal (LE), que es la que habi- Ita, el latch ordena su carga en paralelo de los datos. Cada biestable recibe el dato y lo manda a la salida por accién transparent oo Los contadores se reaizan con flip-flops dbidamenie conectados, y el numero de fip-iops que se utiiza es iitador del Clase 12 17 valor que puede tomar el médulo de un y ‘contador ya que con nfip-lp solo pue- de alcanzarse el valor de 2nestados, por lo que no se puede formar un contador ‘mayor a ese valor. E conjunto de sala de ls fip-fops que forman el contador ‘se enicarga de dare estado del contador for lo cue, también, registra la cartidad de pulsos contados, ‘Los contadores se pueden claticar se- gin su estructura interna: 'Y Contadores sincronicos: son aque- ios en que todos las flip-flops que lo ‘componen son disparados.sincrdnica- ‘mente por ls pulsos de entrada. Y Contadores asinerdnicos: son ‘aquellos ens que no todos ls fin-tops ‘son disparados sincronicamente por los pulsos de entrada, sino que algunos de eos reciben su cisparo por otro meca- rismo, como por ejemplo la sada de ‘tro fip-fop del contador. Maquina de Mealy y de Moore Las méquinas de Mealy y de Moore 0m ciuios sincréncos. La maquina de Mealy se caractriza por ser una ELALMACENAMIENTO TEMPORARIO DE LA INFORMACION SE LLEVAA CABO GRACIAS ALOS REGISTROS. LOS MAS COMUNES SON LOS BIESTABLES D 0 FLIP-FLOP, maquina de estados finita, por lo que toria de un estado 1 a un estado 2, la fas salidas estan determinadas por el entrada es cero, entonces, la salida estado actual y el valor de fa entra- puede ser tanto 0 0 1, por lo que, en da. A causa de esto, en el diagrama punto de transicidn, se le pone °0/1" do ostados se tiene que incluir una En cambio, tengamos en cuenta que sefial de sallda por cada punto de la maquina de Moore, que tambien es transicién, Para que so ontienda, lo una maquina de estados finta, solo hharemos sobre la base de un ejem- depende del estado actual yno es de- flo. Supongamos que, en la trayec- pendiente de la entrada actual POU NL OUEST SO (Qs) Reloj a Diagrama y esquema de un contador sincrénico de médulo 16, con la posibilidad de seguir expandiéndolo, Esta compuesto con flip-lop T. vy Conversores AD Antes de hablar de la conversién analégico-digi- tal, es necesario tener en cuenta varios concep tos y saber por qué se debe convertr una serial en otra. Por esta razon, tenemos que detinir qué 5 una sefial analégica y una sefal digital, y compararlas entre ellas para asi indagar el por- (que de dicha conversién. Una sera analdgica es un tipo de seftal genera por agin fenémeno electromagndtco, el cual se repre- senta mediante una funcion continua (matematica) ena cual ls vaiales presentadas son la amplitud y €! periodo; todo esto es en funcion del tempo. En tanto que la seal digital tambien os una serial (generada por un fendmena electromagnético, en et ‘que cada signo que coctfca el contenio de la se- fal puede ser analzado en funcign de certas mag- nitude y permite repesertarias mediante valores discretos. Esto no significa que la seal sea dis- crea, ya que los campos electramagnéticas sue- len ser continuos por lo cual, al ser representados ‘mateméticamente, pueden tomar itnitos valores; esto dopende del dominio en el que se evalia di- ‘cho campo. Un ejemplo claro de esto podria ser et un interruptor de luz que prende o apaga la uz de una habitacdn. Este puede tomar dos valores: prendido o apagada, que en forma discreta se re- Dresentarian con elt y o 0, respectivamente Una vez que tenemos bien claro estos conceptos, odemos compararios ente si y determinar para (que situaciones es mejor utlizar una seal of otra, Las sefiales anlogicas presentan un grave proble- ‘ma en cualquier crcuto 0 comunicacin electroni- ca, ya que son susceptibles de ser modificadas de diversas maneras mediante otro tipo de sail ana- Iglea que se lama ruido. Esta seni dstosiona la Informacion de nuestra seal de forma no deseada, or fo tanto, la informacion cambia. Se convierte sien la principal causa por la que se usa una serial digital en vez de a analogica, La sefal cia, en cambio, ofrece varias ventas respecto de la analégica, pero también hay que Aaclarar que no esta exenta de presentar desventajas propias. Cuando una seal digtal es perturbada 0 2 atenuada, puede serreconstuida o devolvele su CONTADOR/TEMPORIZADOR PASO A PASO > ws * En esta imagen, se puede ver el esquemético, En lla, se muestran todos los componentes necesarios para fabricar el circuito. 8 Ena plaqueta, disponemos los components de tal ‘manera que nos sean practicos ala hora de soldar ‘Lo més recomendable es dejar un espacio mayor entre ellos asi nos facia el trabajo en ese momento. Recordemos que, en el momento de solar, es fundamental toner un orden sabre los compo- nentes utlizados, De esla manera, conviene sol- h dar los componentes de menor a mayor tamafo. Lo 1 Chase 124 » ¥ ¥ ¥ % a ‘A We oe Wee, x , y v v 4 1/0 0 aN 10 forma original mediante sistemas digitales que se encarguen de su regreaon Se pueden coca y cone eres on a tansmison de altos. Fae pocesariet da sta ya Clase 12 // ‘que es facil de manipular y de realizar operaciones mediante 1/0 programas dedicados para la operacién necesaria, Considere- ST = ‘mos que también se la puede comprimir sin obtener pérdidas = de os, > La sofa ig resonta certs inconvenient cue estaare- 1/0. 0/0 —4 ‘mo$.a continuacion, Para convertiruna seal en digital, es nece- => sario cumplir dos pasos: una conversin analégica-cgital previa = , posteriormente, cuando legue a destino, una decodificacion, ‘Ademas, si no se emplean suficientes niveles de cuantificacign = A — ‘en el proceso de digitalizacion (este término lo detallaremos © Esquema de una representacién de una ma- ini addale en comersion AC), rain ue este ente la quina de Mealy con cada uno de sus estados ‘softal de ruido y la seal analdgica seve modificaday se reduce. y Sus posibles salidas. Se puede apreciar De esta manera, introduce un error de cuantiicaciin y ocasio- — c6mo varian los valores, dependiendo del ra qt gos eng ue sur ua sea ded concda valor de la entrada, ‘como dither para asegurarnos de que la sefial de ruido no in- , : terra enlnoracion yrs conrtaen una stron LACONVERSION ANALOGICA- ‘Cuando se emplean los suficientes niveles de cuantificacién, laralacon qu este ene a seta ero ya sal rg DIGITAL RADICA EN LA ral se conserva, porque el error de cuantificacion quedara por : - Gebao clive ero da Seta orginal. Tain sne- TRANSCRIPCION DE SENALES ‘cesario utilizar un fitvo pasabajos activo en la senal analigica : . por muesrar, con el nde evar que cls componetes ANALOGICAS EN SENALES ‘que funcionan a otra frecuencia fuara de la de trabajo que- : Cen insides camo componente de a set restate. Ete DIGITALES PARA, ASI, FACILITAR fendémeno es conocido coma aliasing. Asirisma, durante al proceso darts el qv se eons a seta anal, se EL PROCESAMIENTO DE LA uiliza esta vez otro filtro del mismo tipo qua lleva el nombre ’ al rots det que se ercag, qu le rearatuccion de INFORMACION la sefial. Este filtro debe funcionar en la banda de frecuencia Ge web, y suas ene ue se neal. Porta ecuenia de Neus fata de a asa de muesten), se debe dar un 0 a 2 3 TC SI Reloj n Esquema del principio de tuncionamiento de los transistores al paso de los electrones. y los portadores, asi como también su sentido de circulacién. , y x we we Were ¥ * RN SLY) sia ¥ % A % wy v 7 0 1G 2 “| 1 1 4 puss LOS REGISTROS DE 11 DESPLAZAMIENTOS | 17 Clase 12s IAA SON AQUELLOS EN = LOS QUE EL DATO — = t t I t ENTRA EN FORMA = a t t SERIEY, DEL MISMO I « MODO, SALEN DE — FORMA SERIE. n ee Diagrama y esquema de un contador asincrénico con flip-flop 1 1 Ten donde se puede apreciar el cambio de salida para cada pula de rele iy.m Alora, una vez conovidas todos estos ae. datos, podemos explicar el concepto de -¥ Muestreo: también conocido como cconvorsin analigica-igal y cdmo son sampling, consis en tomar muestras de Jos pasos para reaizarla la sefal en forma periica. La velocidad con a que se toma dicha muestra, o sea, a La conversion anaégicacigtalratica ena canidad de muestas por segundo se Ja transopcién de sefiales analgicas en denomina frecuencia de muestreo. sefiaes cigtles para, 2s, actare pro a ccesamiento de la informaciin que leva ¥ Reteneién: cuando las muestras Esquema de una representacién de una ma- icha sofia. La soil resutante es més son tomadas, tienen que ser retenidas quina de Moore con cada uno de los estados ‘esistente a pertubaciones del madio de el tiempo sufciente para que se pueda que presenta y sus posibles salidas. ‘ransmision y al ruido propiamerte dicho. _evaluar el ivel de cuantficacion que poseen. Este proceso no tiene un mo- £! proceso de dgitalzecin funciona de delo matematico que lo desciba, ya que |a siguiente manera: en forma periddica, se trata de un paso que se emplea dobi- se tomaran medidas de la ampliud odo a las limitaciones prctica. ‘ensiOn de la seal. Una vez hecho esto, ‘se deben redandear dichos valores aun Cuantificacién: es el proceso que se Cconjurto fino de riveles previamente encarga de medir os niveles de votaje establecidos, denominados niveles de de cada muostra, Consiste en asignar ‘cuantificacion, y almecenarfos como un margen de valor de una sefal ana- ‘meros enters en algin cispostvo de izada a un tnico valor de salda, Este ‘memoria Para realizar todo este proceso proceso aftade, al resultado, una seftal 40 conversion, se debe tener en cuenta no deseada que leva el nombre de rui- ‘que cicho proceso lo forman otros cinca da de cuantificacion oO ‘margen de alrededor del 10% aproxima- que son fundamentales para obtener la damente sofia digital. Estos cinco procesos son los sigue: ny J) Clase 12.17 S ‘¥ Cotificacién: este es e procaso que se encarga e traducir los valores que se obtienen en ia etapa de cuantfiacion al sistema binario. También, de pendiendo de la aplcacion que se deba realizar, o proceso de coditicacion se puede hacer en ottos ‘dios mas adecuados para esa tare. Como todo proceso de conversion de un sistema a bo, presenta ventas y desventajas propias de ci- cha proceso, Las ventajas que ofrece: no inroduce ruidos entatransmision Se quarda y se procesa con ‘mayor fackdad, Permit almacenar grandes camtida- (es de informacion. Se pueden corregi identficar problemas en la transmision. La informacion guar- (dada no se deteriora con el paso del tiempo, Permite ‘comprimila informacion para obtener mas espacio, Perite tacilmente edltar seiales digtales tanto de video como de audio, Acimismo presenta cietas desvontaas tales coma: para su transmisién, necesita un mayor ancho de banda comparado con las sails elécticas analb- ices. La sincronizacin entre un transmisorinalém- brico y su receptor debe ser muy precisa, ya que tun desfasaje enre los pulsos de reloj de cada uno produciia la pedida de informacion, Necestian ins- talaciones dedicadas solo para su ransmisién, por- (que as instalaciones exstentes para la wansmision {e serials analdgias no son compatiles con elas. proceso de compresion consste en compactarla canta de datos que se van a grabar o transmit. Este proceso es muy comdn hoy en dia ya que, st bien los medios de almacenamiento cada vez son ‘mayores, poseen cantdad fin de espacio, Poreso, para realizar esta maniobra se ulzan complejas al- gortmos de compresin para reduci la informacion sin perder datos, espacio que ocupa la informacién por almacenar sin comprimir os el cociante entre la fracuencia de ‘muesteoy fa resolucion de dca seal. Por lo que, ‘uantos mas bits posea la sefal, mayor ser el es pacio que ocupa dicho dato. La compresin es un caso particular del proceso de codiicacion de a conversion AD, con la unica dife- rencia ene elos que, en la compresion, el archivo resultante es menor que e de a codificacén, Enla compresin, lo que se busca principalmente es ‘encontrar repatciones en series de datos para poder, DETECTOR DE METALES PASO A PASO En esta imagen, se puede ver el esquemético. En ella, se observan todos los componentes necesarios para fabricar el circuito. Organizamos los componentes en la plaqueta y ‘comprobamos que no falte ninguna perforacion 0 ‘componente necesario. Esta imagen es la plaqueta terminada. Se puede lace tee rar bh un punto oto. ¥ ¥ vy vy ¥ ¥ wy % wy ¥ y y ¥ “| 7 {om | 7 | Senal Senal seni PRISE TEs analégica tlempo discreto jcuantificada digital a Esquema del proceso por el cual una senal analégica se convierte en una sefal digital. También se pueden apreciar los distintos procesos involucrados luego, almacenar sol ef dato junto con la catidad de veces que este se rent. Por ejemplo, supongamos que e! dato cue ten. ‘mos es Z222, esta palabra ocupa 5 byes, pero, si uliizaramos Ln ipa de algorimo denominado RLE, esta palabra podria ocu- par solamente dos, ya que almacerariamos solo 5Z, Aunque or lo general, es mucho més complicado encontrar estos pa tronesy que estos sean tan exactos, salvo en ciertas imagenes; or eso se suelen usar aloortmos dedicados de compresion Estos algoritmos pueden buscar series largas y cociicarias de forma tal que logrenreducitas; otros examinan ls carac- teres mas repetidos para luego comprimirlos y de esta forma (ogra reducir su tamano Es necesario tambian tener en claro das canceptos que inter vienen directa 0 indirectamente en ol proceso de compresion: la redundancia, que Son los datos repetivos oprevsibles,yla eniropia, que 8 la informacién esencial; esta se define como la diferencia ene la cantidad total de dats y la redundancia ‘A su vez, debemos conocer con qué tipo de informacion va- ‘mos a trabajar a fa hora de comprimirdicha informacion. {La informacion que se transmite puede ser de tes tipos: re all RESULTA UTIL eet ponen tod desalienta la inversion y da lugar a publicac Sas To) ra eae en LAVELOCIDAD CON LA QUE SE TOMA LA MUESTRA, 0 SEA LACANTIDAD DE MUESTRAS POR SEGUNDO, SE DENOMINA FRECUENCIA DE MUESTREO. dundante es aquelia repetitiea 0 predecile itrelevante es la informacion que no tiene importancia y cuya elminacion no afecta el contenido del mensaie, y, por itimo, la informacion bsica, que es aqulla informacion que no es ni redundant ni inelevante. Esta es la que permite reconstrui la seal Teniendo en cuenta estos tres tips de informacion, la com- presién se puede separar en das grupos: compresién sin pérdidas 0 con pérdidas, En la compresion sin perdias, Ene ee oe te versiones "pirata ee mee) DOWN ee ee CER leer oe Cromer VV Te Wr TTR Te eR . OF TR TR er, ET WR Ty Y Muestreo Nore (Sampling) 14 i 6 Clase 1217 5 4 3 — 2 = a = 7 — re Tiempo en segundos METRONOMO PASO A PASO Pp. Aqui se presenta el proceso de muestreo, en donde se puede apreciar como se seleccionan los puntos. Ie ere ENTE ERTS se transmite la informacién en su to- talidad, pero eliminando la informacion ‘que se encuentra repetia; de esta ma- nera, podemos darnos cuenta de que € utlizard menos espacio. En tano, es necsato recorder que en la compresion con pédias, lain formacién se transite, pero deiando 4 ado informacion que pueda ser consderada desoreciblo relevent De esta forma, utlizando este tpo de campresién, podemos encanames can que e proceso puede produc per ida en a calda. En esta imagen, se puede ver | esquemético. En alia ‘0 observan todos los componentes necesarios para fabricar el crculto. DDisponamos an la plaqueta todos los componentes ‘que componen el ctcuito. Veriieamos tanto compo- rnentes como perforaciones. Una vee verfioadas todas las soldaduras, empezamos {a hacer las interconexiones de los nodos, con estano, © soldando cable 0 en su defecto alambre. En esta imagen, se pueden ver todos las nadas caneo- tados entre si. Ahora hay que verificar con un muitimetro| sino hay ningun corte o falso contacto. Oscilador Un joven suizo lamado Hans Camenzind, que habia con- ‘luido su educecion secundaria en su pai, vaid @ Estados: Unidos para estudiar ingeniera, Mas tarde se unio al grupo de emprendedores que funderon interDesign, una compa- fia especialzada en el disefio de ctcuitos sernlintegrados, En esa empresa, trabajando bajo un contrato de Signetics (ahora Philips), Invent6 ol immer 555 y complet el dise- fo final (los primeros diserios no hacian uso de redes RC para la temporizacidn y, por ell, necesitaban un circuit intogrado de 14 pines, mucho més complejo y caro). El '555 fue pionero en varios aspectas: no solo tue el primer Circuito integrado temporizador, sino tambien el primero en Una vaz soldados jos compponentes, vericarnos las soldaduras, tratando de evaluar su calidad. De ser necesario, se pueden retocer. ‘Se puede apreciar la piaqueta terminada. En cesta plaqueta, se realizaron puentes con alambre ‘erwainado, para evtarintererencias. venderse desde su salida al mercado a un bajo precio (US 0,75), cosa nunca hecha hasta entonces por ningun productor de semiconductores. 1 temporizador fue comercializeda eintroducido en el merca don claro 1972 por asta misma empresa, que fabricé con el nombre: SE5SS/NESSS, pero adquiro otro nombre més po- pulary seo llamd: The IC Time Machine (o cicuitointogrado ‘maquina del tiempo), Este cicuito tiene infintas aplicaciones, Y, aunque en la actualidad se amplea ms su version CMOS dsarallaéa por Dave Bingham en Intersi, se sigue usando la version bipolar original, especialmente en aplicaciones que requiaran grandes correntes de parte de la said del tempo- rizadot El dispostvo es usado como osciiador, generador de pulsos, entre muchas aplicaciones. Una gran cantidad de febricantes hacen su propia version de este cirouito, incluyendo Texas Instruments, Intersil, ‘Maxim, Avago, Exar, Fairchild, NXP y STMicroelectronics. SSG Las caracteristicas fundamentales de tun convertidor AD son la precision y la velocidad, En el émbito industrial, sultan bastante comunes los conversores de 4, 8, 10y 12 bits, aunque la tendencia es usar cconvertidores de mayor precisién (14 0 16 bits), La velocidad de conversion depende da las necesidades de la aplicacién, pero hay que tener en cuenta que se contrapone ‘con la precisién. La rasolucién de un con- 28. Donde a = numero de bit INTERDESIGN INVENTO Y COMPLETO EL DISENO FINAL | DEL TIMER 555 me uw 1 Chase 124 II ‘ oad ms % yy . % Ver, Ro ee TO TT we e % ¥ Wr re w vv wv ¥ Y Cuantiza Y (Quantization) t Codificacion tt 7 6 ; 8 6 5 role 5 a 4 3 = 3 2 = : i = 1 ° = eeue 2 x Sy Codigo = 0 5 aX FF9S9 TSE 83 Shonen — jempo en segundo: DoouRe oe ee oD po en segundos SAosenn bead — a a a Proceso de cuantificacion de la sefial analégi- El proceso de codificacién permite asignarles, ca para luego convertirla en una sefal digital. alos valores que se obtuvieron en el proce- ‘so de cuantificacién, sus correspondientes ndmeros binarios. ‘Acontinuaiindeserbimos en detale las pats que se encuen- W Reset: se uliza normaimente ia pata n.° 4, Si esta tran on clintograto 558: pata se la excita con una tensidn por debajo de 07 V, esto produce que dcha pata ponga la salia a nivel bajo. Si por ‘¥ GND: se utliza normalmentelapatan.® 1. Este es el polo algin motive esta pata no se utiliza, ay que conectala a negatva de a aimentacion, a que lamamas tera, Voc para evitar que el 555 se resetee. { Disparo: se witza onmalmerts fa patam° 2; en esta patadel - Control de votaje: se utliza normalments la pata n.° integra, se eslalee inci el tempo deretardo. Sidichoin- 5. Cuando el temporizador integrado se utliza como con- tegrad es confqurado como manoestabe el proceso deisparotrolador de voltae, el voltaje en esta pata puede varar ‘cure cuando e pin va pr deb dl rivl de 1 del vale de casi desde Voc, en la practica aproximadamente Ve -1 V, almertacin, El puso debe ser de cota duacén si se Megara a hasta casi 0 V. De esta manera, es posible modifica los ‘manienerse bajo por mucho tipo, la sala se quedaraen ato tiempos en que la saida funciona como multivibrador as- hasta que errada de spa pasara a ato. table o como multivibrador monoestable, Puede también configurarse para generar formas de onda tipo Rampa ‘Salida se utzala pata 3, Vereros el esutado da opera cin dl temporizador ya sea que estéconactado como manoes-¥ Umbra: se uillza normalmente la pata n° 6. Es una table or. Cuando fa salda es aa, e vote ser el vale de entrada a un comparador interno que se uliza para poner almentacin menos 17 vols. sta sala se puede oblgaraestar la sala pinn.°3 a nivel balo. en casiO votios con a ayuda de a pall de reset ‘Y Descarga: se utliza normalmente la patan.°7. Se ut a! 8 control de vottaje 2282 descargar con efectvida el condensador exemo utilizado por e temparzador para su funcionamiento Nivel de aisparo 2 7 Umbra 1¥ VOC: se utiiza normalmante ta pata n.° 8 En este pi, se conc el voltae de alimentacion que va de 4.5 volts hasta 16 volts como valor maxima, Salida 3 Configuracion interna del 555 Reinicio 4 Las resistencias que estén mareadas con un ctculo tienen En lallustracion, se detalla cada una de las patas del integrado 555. En cada pata, a su vez, figuran el niimero y su nombre. ln valor de 5 KO. Estas tes resistencias cumplen la funcion do serir como divisor de tensién entre Vec y masa. Como poseen el mismo valor de volta, podemos apreciar que los Potenciales son 2/3 Vee y 1/8 Voc. Estos valores de referencia som jos que se utlizan en los comparadores, 7 x ¥ voy ww vy v 3 Fe, KL OL ee we. y % ¥ Wr re w vu v ¥ Y Cuantiza Y (Quantization) t Codificacion tt 7 1 8 6 5 rclasei2y 4a 4 3 — 3 2 = 3 1 — 4 ° = eeue #2 x 8} Codigo = 0 x aX FEST T0888 Shean = jempo en segundo: ooo UR eo eee oD po en segundos SAosenn bead — a a — Proceso de cuantificacion de la sefial analégi- El proceso de codificacién permite asignarles, ca para luego convertirla en una senal digital. alos valores que se obtuvieron en el proce- ‘so de cuantificacién, sus correspondientes ndmeros binarios. ‘Acontinvaciindeserbimos en detale las pats que se encuen- W Reset: se utliza normaimente ia pata n.° 4, Si esta tran on eintgrato 556: pata se la excita con una tensidn por debajo de 07 V, esto produce que dicha pata ponga la salida a nivel bajo. Si por "¥ GND: se utliza normalmentelapatan.* 1. Este es el polo algin motive esta pata no se utiliza, hay que conectarla a negatva de a aimentacion, a que lamamas tera, Voc para evitar que el 555 se resetee. { Disparo:sewitza normalmerts fa patam° 2; en esta patadel ¥ Control de votaje: se utliza normalments la pata n.° integra, se eslalece inci del ep deretard. Si dicho in- 5. Cuando el temporzadorintegrado se utliza como con- tegrad es confqurado como manoesabe el proceso deisparotrolador de voltae, el voltaje en esta pata puede varar ‘cure cuando e pin va por dejo dl rivl de 1 del vase de casi desde Voc, en la practica aproximadamente Vec-1 V, _almertacin, El puso debe ser de cota duacén si se Negara a hasta casi 0 V. De esta manera, es posible modifica los ‘manienerse bajo por mucho tomo, la sada se quedaraen ato tiempos en que la sada funciona como multvibrador as- hasta que errada de spa pasara a ato. table o como multivibrador monoestable, Puede también configurarse para generar formas de onda tipo Rampa ‘Salida se uitzala pata n°, Vereros el esutado oa opera cin dl temporizador ya sea que estéconactado como manoes-¥ Umbra: se uillza normalmente la pata n° 6. Es una ‘able u or. Cuando fa salda es a, e vote ser el vale de entrada a un comparador interno que se utliza para poner almentacin menos 17 vols. sta sala se puede oblgaraestar la sala pinn.°3 a nivel balo. en casiO votios con a ayuda de a pala de reset ‘Y Descarga: se utliza normalmente la patan.°7. $e ut tierra 2 8 control de vottaje 22 #2 descargar con etectvida el condensador exemo utilizado por el temparizador para su funcionamiento Nivel de aisparo 2 7 Umbra 1¥ VOC: se utiiza normalmante a ata n° 8 En ost pi, se conca el voltae de alimentacion que va de 4.5 volts hasta 16 volts como valor maxima, Salida 3 Configuracion interna del 555. Reinicio 4 Las resistencias que estén mareadas con un ctculo tienen En lallustraci6n, se detalla cada una de las patas del integrado 555. En cada pata, a su vez, figuran el niimero y su nombre. ln valor de 5 KO. Estas tes resistencias cumplen la funcion do serir como divisor de tensién entre Vec y masa. Como seen el mismo valor de voltae, podemos apreciar que fos Potenciales son 2/3 Vee y 1/8 Voc. Estos valores de referencia somos que se utlizan en los comparadores, . voy , ° x , , Ce Ee Wy yy MN . RMT NTS Womens ~ ° Los comparadores son circuitos en los cuales se compara la aes Geatrmasatons eemeesone eure V7 racion puede ser una seftal de nivel bajo 0 alto dependiendo de Svar deen aeajr omer eer ‘de vottaje de referencia 1 Clase 124 naga 95 wave artes ef on pantres conan ue est corto lp = pa eta con un we etc Go 18 Vey = ‘comparador que esta conectado a la pata 6 compara el umbral = de entrada con 2/3 Vee, que es vottaje de referencia formado >= one: ten =. Elfio-op del integrado nos permite obtener una salida de nivel En esta imagen, se plasma la digitalizacion ‘bajo 0 alto, la cual depende de los estados en los que los dos Por muestreo de una sefial analégica. Aca camparaioa erin, Cun elcompen qi fe aprecia con care, Io que hemos concao ph 2emiaua sl ppc en trata de explo Ervererta sobre a alto, independientemente del valor que tome fa salida del com- digitalizacién de una sefal analégica, outrun a soe deseo aman on do.etipop pore en hl teo Renz decd | Unmxoprocssadorno puede nla {tose nits amin stoners ansimesaie —_sefnlasanalages, ya ues iz s- anid tales gals Por esta an, casa trrfomareia sofa en sefie alee ‘AN fijarnos en el diagrama interno del 555, se pueden apreciar En la grafica se observa una sefial analégi- dovtanseas oP oc0P Eng. seercra ca que,parasenerpaaca debe mod elarseordcovigradGoNP Exes cone cominmer- eae meta ghakzacon, Un medio ‘te aun capacitor y descarga cada vez que el pin de salida pasa simple es el muestreado o sampleado, en zinesao 90 Enema dleotarseocsn medaend! el eager emp oo lee el velo de bi .y cit ear epin cet yo ge || Wael naga, Sl alr dola etal on ‘este no posee una fuente de corriente; de esta manera, provoca ‘ese instante est por debajo de un determi- to eran i nas umbral soalitaltoraun vaor Bai (0) cuca eta efile coer Consideremos que, cuando la funcidn de reset no estd en uso Por encima del valor umbral, la sefial digital iin) eared ue sen eect a icp str_——_—tortunvalr ao () Sate sti as vac oo 8 + te Se 06 08 on Bee Rad) ‘THRESHOLD 6 O——K oa 4, sxe) “1 03} —*" ong Q6 come eat aa oun rricceR 2 © ow 1S——— ches as nu E e reset 4 tos pe DISCHARGE 7 apt a En Ia imagen, se puede apreciar la configuracién interna del oscilador 555. Esté compuesta por comparadores y lip-lops construidos a partir de transistores NPN y PNP. » eS 8 ax -OGICA PROGRAMABLE A DIFERENCIA DE LA LOGICA CONVENCIONAL, CON LA LOGICA PROGRAMABLE, POR HARDWARE 0 POR SOFTWARE, DISEMAMOS CIRCUITOS ELECTRONICOS DIGITALES APTOS PARA DESARROLLAR VARIAS FUNCIONES. nl mundo dela eectrnica digital, s# emplean so- luciones basadas en sistemas microprocesadores 0 con logica programable. Par ora parte, respect a lalogica convencional, uizando ogica programable pobtenemos una serie de importantes ventalas. Entre las, tenemos menor tamafto, mayor rendimiento ¥ velocidad, mayor confiabliad y adaptacion ante cambios en el ise, La Wigicaprogramable se basa en disposivos lo- (ices programables (PLD) cuya funcion no esta etna, y se programan antes de ser uiizados. El Aispostvo programable mas sencillo se denomina arreglo légico programable (en ingles, fro (OPAL), Un PAL consiste en una ‘matriz de conexiones en conjunto con una mate de Ccompuertas logicas AND y un areglo de compuer- tas OR, Los PLD (en inglés, Programmable Logic Dowoe) estén ormados por mates de conexiones, {de compuertas AND y de compuertas OR Un Disp (en inglés, Co 0 CPLD) implica mayor integracion. Es un siste- ma més eficiente y emplea menos espacio, mejo- "a la confiabildad y reduce costos de fabricacion fempleanda,maliples bioques l6gicos, similares. a tun PLD, comunicads entre si mediante una ma- ‘il programable de interconexiones. El tamarno del bloque ldgio da la capacidad del CPLD, y de ello ‘depend el tamaro de a funcin por implementar en ol inierior del bloque. La cartidad de bloques lgicos \depende de a familia y dela empresa fabicante del ‘ispostvo, Ene los fabricanles més importantes e dispositves CPLO se encuentvan: Xilinx, Altera LENGUAJE VHDL VHDL, lenguaje de descripcién de hardware, es el acrénimo de la combinacién de VHSIC (en inglés, Very High Speed Integrated Circuits) y HDL (en inglés, Hardware Description Langua- ge). Fue definido por el Instituto de Ingenieros Electricistas y Electrénicos (en inglés, Institute of Electrical and Electronics Engineers, 0 IEEE) de Estados Unidos. VHDL es un lenguaje de descripcién y modelado, diseftado para describir la funcionalidad y la organizacién de sistemas hardware digitales (por ejemplo CLPLD y FPGA), placas de circuitos, y components. 10 Légico Programable Complejo is wo 1 Clase 124 Los dispositivos légicos programa- bles complejos (en inglés, Complex Programmable Logic Device, CPLD) se programan por hardware y suplen miles de compuertas légicas. Cypress y Atmel, entre otras empresas, La arquitectura programable Array de Compuertas Programable en el Campo (en inglés, field Pro gramnmable Gato Field 0 FPGA) es un arraglo de varias celdas logicas que se comurican unas con ‘ras por canales de conexiones veriales y hor zontales. Consiste en un dispositvo logica progra- able de tercera generaciin basado en memorias de SRAM, EEPROM, fash o antfusibles de slcio; {uncionalmente, una cela logicaes similar a un blo- ‘que lonico CPLO y FPGA, que emplea generadores ‘e funciones antes que compuertas. La venta ragica en que, aimplemertar ura funcion legica, el tiempo de propagacion del FPGA es menor ‘que en un dispostivo CPLD porque solo se puede programar una vez, Cuando hayamos instalado el Ccrouto FPGA, podemos programar funcionalmente los bloques lgicos mediante lenguale VHDL e im- LOS REGISTROS DE DESPLAZAMIENTOS SON AQUELLOS EN LOS QUE EL DATO ENTRAEN FORMA SERIE Y, DEL MISMO MODO, SALEN DE FORMA SERIE. ¥ x x ¥. ¥ 20 plementar funciones logicas sencillas tanto como com- plejos sistemas en un Unico chip. Son reprogramables, los costos de desarrollo y adquisicion resultan menores Clase 12 7 para pequefias cantidades, asi como también el tiempo de SILBATO ULTRASONICO PARA PERROS PASO A PASO desarrollo también es menor. Se aplican en procesamiento cigital de sefales (DSP), ratio definida por software (RDS), sistemas aeroespacia- les y de defensa, en sistemas de imagenes médicos también visién por camputadaras, recanacimiento de voz, bioinformatica y emulacion de hardware. Xilinx y Altera son Jos lideres en la fabricacidn de FPGA de uso general entre un reducido grupos de empresas que las acompa- fan, Altera utiliza la tecnologia SRAM, y Xilinx, tecnologia antitusible caracterizada « ‘4 Rare ¥: wy ™ v AND XOR OR NOT a = Las compuertas légicas son un ejemplo de légica convencional ya que, al fabricarlas, se les define una funcién fija ¢ inalterable. > . > * 0... * : € px “T 1 a Para construire proyecto en una frecuencia de aprox ‘madamente 20 KHz, utlizames el conocido circuito integrado 555 funcionando como astable. Es conveniente que montemos él circuto en una placa protoboard para realizar todas las pruebas y ‘modificaciones previas al montaje definitvo. Para montar el sibato ulirasénico, utlizamos componen- tes simples, entre ellos, un zumbador 0 Buzzer, apto para frecuencias superiores a 40 KHz. Una vez obtenidos los resultados esperados, cefectuamos el montaje definitivo en una placa de ireulta impreso 0 PCB (Printed Circuit Board). NO eS Wy Clase 124 EI FPGA se basa en una matriz de compuertas que se comunican entre si mediante canales de conexiones verticales y horizontales. Software para electronica digital Loglety es un simulador para electrénica digital; es posible descargar la version tial desde www.logic.ty y, también, ppodemos simular onlin. Logicly nos provee una ampliava- riedad de compuertas que incluyen AND, OR, XOR, NAND, NOR, XNOR, NOT y también flip-flop SR, D, JK y T Livewire nos permite dibujar el cicuito, analigico 0 digital, Yy comprender cémo funciona sin necasidad de construto. Asimismo, nas proporciona una biblioteca completa con tran- sistores, diodes, ctcutos itegrados y componentes pasivos. Construimos el crcuito arastrando cada componente ha- cia el rea de trabajo, os interconectamas y reaizamos la simulacion. Una vez que obtenemos el circuito definitiv, Ivewite se integra con al programa PCB Wizard pare di- seftar el circuto impreso. Descargamos Livewire y PCB Wizard desde e! sitio de la empresa en www.new-wave- ‘concopts.com. Crocodile Clips simula cicultos eléctricos y electronicos, yy nos da un gran apoyo on la comprensién de los circuitos logicos. Crocodile Clips contiene una extensa librerta de componentes para la construcciGn de modelos oléctricos y lectronicos. Pademos descargar la version dema a partir del sitio web del fabricante en www.cracodile-clips.com, Karnaugh Map es un software libre, disponible en internet, {que permite simpiticar funciones logicas mediante mapas {de Karnaugh. £1 metodo grético de Kernaugh uliza diagra- ‘mas con una casilla por cada combinacién de variables, en nuestro elemplo, 16. Una vez dibujado el diagrama, se co- locan alias combinaciones dela tabla de verdad poniondo un en la casilla correspondiente VERSIONES DEMO Con excepeién del software Karnaugh Map, las versiones del software para electronica digital utiizadas son demos, es decir, pre- sentan funcionalidades reducidas o solo nos permiten utlizarla completa durante un lapso aterminado por cada fabricante. En el sitio web de las empresas, obtene- ‘mos informacién respecto de las distintas ‘versiones disponibles y os pasos por seguir para obtener una licencia de uso, Una vez realizado el pago de la versién requerida, habilitamos el software directamente desde el sitio web del fabricante. EMPLEAMOS UN SOFTWARE ESPECIAL Y UN PROGRAMADOR DEL DISPOSITIVO A EFECTOS DE CONSEGUIR LA FUNCIONALIDAD REQUERIDA. 22 FPGA Y LOGICA PROGRAMABLE »Clase 12/7 Una FPGA (Field Programmable Gate Array) es un circulto integrado basado en tecnologia SRAM, cuya estructura interna es un arreglo bidimensional de celdas logicas configurables, donde las interconexiones entre ellas también son programables. Mbit de Xilinx RS232 S ee Spartan 3(xC38200) = STAG de programacién Puertos de Puerto de expansién expansion Puerto VGA. de 8 colores Power: Conector puerto serie RS232 Leds Push-buttons Oscilador 50 MHZ (situado Switches Displays 7 en el reverso de la placa) ‘Segmentos RS232 DESY ee ey block RAMs_| clock managers oesixisor | saraea 8 ‘ Lookup table “Tabla de verse programada abe Funcionroqurida y Wyre ry vey vv v Enel caso de Xin IE Webpack esl software EN EL SIGUIENTE FASCICULO VEREMOS CONCEPTOS RELACIONADOS CON LA ARQUITECTURA DE LAS COMPUTADORAS, LOS ELEMENTOS Tran pastes Pe er cas Tu re TECNICOen ELECTRONICA PROFESORES EN LINEA Profesor@redusers.com SERVICIOS PARA LECTORES usershop@reduses.com SOBRELACOLECCION . (Rtn iaiyae Nosy Pe CURSO VISUAL ¥ PRACTICO QUE BRNDA CONCEPTOS @ aintrooucci6n a Las REDES INFORMATICS Y CONSEJOS NECESARIOS PARA CONVERTIRSE EN UN ‘TECNICO EXPERTO EN ELECTRONICA. LA OBRA INCLUYE ‘RECURSOS DIDACTICOS COMO INFOGRAFIAS, GUIAS 4 PRINCIPIOS DE ELECTRONICA 7 ‘VISUALES Y PROCEDIMIENTOS REALIZADOS PASO A © «ELLABORATORIO DE ELECTRONICA PASO PARA MEJORAR EL APRENDIZAE 3 4 CORRIENTE CONTINUA e a CORRIENTE ALTERNA 3 4 DISPOSITIVOS ELECTRONICOS 8 a CONSTRUCCION DE CIRCUITOS ° 4 PROYECTOS: LUCES AUDIORITMICAS Y MICROFONO FM (9) 4 DISENO DE CIRCUITOS IMPRESOS: © 4 SIMULACION DE CIRCUITOS EN LA PC ® 4 ELECTRONICA DIGITAL ¥ COMPUERTAS LOGICAS ® TECNICAS DIGITALES APLICADAS ® _wmicropRocesaoores Y MICROCONTROLADORES © wv microcontrotavores Pic y PROYECTO: ANALIZADOR DE ESPECTRO CON PIC © vconectivivan por caBLE on fa mejor metodologi, esta es una colecién @® ~wconectivioap INALAMBRICA perfecta para los aficionados a la electrénica que a deseenprofesionalzarse y dale un marco tetico a su 6 peDISELALS) sctided,y par todos equelesteicns qu queen) sensRES V TRANSDUCTORES acualzary profundizar sus concinientos. 1 @) v PROYECTO: MoDIFICADOR DE VOZ 00012 @) v FUENTES DE ALIMENTACION @ ~PLATAFORMAS ABIERTAS @® ~PLaTAFORMA ARDUINO 9"789871"949144 y PROYECTO: SISTEMA DE TELEMETRIA CON ARDUINO

You might also like