You are on page 1of 1

Aplicacin de Mtodos Numricos para el

diseo de Amplificadores FET


Neyra Castro Edgard Jean Pierre
Profesor: Hernn Villafuerte
Curso: Mtodos Numricos
Facultad de Ingeniera Electrnica y Elctrica, Universidad Nacional Mayor de San Marcos,
Lima, Per

INTRODUCCION:

Los amplificadores son circuitos que se utilizan para aumentar el valor


de la seal de entrada generalmente muy pequea y as obtener una
seal a la salida con una amplitud mucho mayor a la seal original.
Los amplificadores con transistores de efecto de campo proporcionan
ganancia de voltaje con la caracterstica adicional de una alta
impedancia de entrada. Adems son consideradas como
configuraciones de bajo consumo de potencia con un adecuado rango
de frecuencia y un tamao y peso mnimos.
OBJETIVOS:
El objetivo es disear amplificadores con los transistores JFET para
diferentes tipos de polarizacin, esto se conseguir con la ayuda de
mtodos numricos para la solucin de sistemas de ecuaciones
lineales.
Parmetros a Utilizar
1.- Para el transistor JFET:
IDSS y VP son constantes caractersticas de cada tipo de transistor, se
obtienen en las hojas de especificaciones del fabricante.
Idss: Corriente mxima de drenador que circula por el transistor.
Vp: Es la tensin de puerta que produce el corte en el transistor fet.
Av: Ganancia del voltaje del amplificador
Vdd: Voltaje de cc con la cual funcionara mi amplificador FET.

You might also like