You are on page 1of 7

DEBER (TIPO EXAMEN) No.

4 DE
SISTEMAS DIGITALES
1. Disear un contador Up/Down sincrnico mdulo-13. Utilizar flipflops J-K. Repetir el problema con flip-flops tipo D.
2. En base al CI-74190, disear un contador Up/Down sincrnico
que cuente desde 000 hasta 846 inclusive.
3.

4.

Disear un detector de secuencia que dispone de una variable de entrada


x<t> y de una variable de salida Z<t>. La salida debe permanecer en
cero a menos que detecte la secuencia mostrada en la siguiente tabla,
en cuyo caso z<t> debe tomar el valor uno con el siguiente pulso de
reloj. As mismo, el circuito debe estar listo para detectar una prxima
secuencia. Utilizar flip-flops: a) J-K; b) tipo-D y c) con una memoria
ROM de la capacidad adecuada.
t

x < t>

Mediante el uso de una memoria ROM y la circuitera adicional que


requiera, disee un circuito que genere las siguientes funciones
peridicas.
F0

F1

F2

Haga un grfico de las formas de onda para cada funcin.


5.

Disee un circuito secuencial sincrnico que disponga de dos variables


de entrada XO<t> y X 1<t> y una variable de salida Z<t>. La salida debe
permanecer en 0L a menos que se detecte la secuencia que se indica
en la siguiente tabla.
t

X O <t>

X 1 <t>

una vez detectada la secuencia, la salida debe tomar el valor 1L y


el circuito debe quedar listo para detectar una prxima secuencia
vlida. Use una memoria ROM y FFs tipo-D.
6.

Utilizando una memoria ROM y el nmero de FFs tipo-D que requiera,


disee un circuito digital que dispone de 2-variables de entrada:
X 0 < t > , X1<t> , y una variable de salida Z <t> . La salida debe permanecer
en 0L a menos que se detecte la secuencia que se indica en la siguiente
tabla.

X 0< t>

X 1< t>

una vez detectada la secuencia, la salida debe tomar el valor 1L y


el circuito debe quedar listo para detectar una prxima secuencia

DEBER N 4 DE SISTEM AS DIGITALES

- 2 -

vlida.
7.

Se dispone de CIs-RAM de 4Kbytes, en base a ellos implemente una memoria


RAM de 16Kbytes. Muestre claramente todas las conexiones, no deje
nada indicado. Use un decodificador de direccin MSI.

8.

Con CIs-ROM de 2Kx4, implemente una memoria ROM de 8Kbytes. Muestre


claramente todas las conexiones, no deje nada indicado. Use un
decodificador de direccin MSI.

9.

Un CPU de 8-bits, tiene un bus de direccin de 16-bits; se necesita


conectar una memoria RAM de 4Kbytes que ocupe las localidades desde
8000H en adelante y una memoria ROM de 8-Kbytes que est ubicada a
partir de la direccin A000H. Utilice un solo decodificador de direccin
MSI para ubicar estos dos bloques de memoria en las direcciones
indicadas. Implemente el circuito completo. No deje nada indicado,
muestre todas las conexiones.

10.

Mediante el uso de una memoria ROM y la circuitera adicional que


requiera, disee un circuito que genere las siguientes funciones
peridicas:
F0

F1

F2

Haga un grfico de las formas de onda para cada funcin.


11.

Disee un circuito secuencial sincrnico que disponga de dos variables


de entrada X0 <t> y X1 <t> y una variable de salida Z<t>. La salida
debe permanecer en 0L a menos que se detecte la secuencia que se
indica en la siguiente tabla.
t

X 1 <t>

X 0 <t>

una vez detectada la secuencia, la salida debe tomar el valor 1L y


el circuito debe quedar listo para detectar una prxima secuencia
vlida. Use una memoria ROM y FFs tipo-D.
12.

Utilizando una memoria ROM y el nmero de flip-flops tipo-D que


requiera, disee un circuito digital que dispone de 2-variables de
entrada: X 0 <t>, X 1 <t> y una variable de salida Z<t>. La salida debe
permanecer en 0L a menos que se detecte la secuencia que se indica
en la siguiente tabla.
t

10 11

X 1<t>

X 0<t>

una vez detectada la secuencia, la salida debe tomar el valor 1L y


el circuito debe quedar listo para detectar una prxima secuencia
vlida.

DEBER N 4 DE SISTEM AS DIGITALES

- 3 -

13.

Se dispone de CIs-RAM de 4Kbytes, en base a ellos implemente una


memoria RAM de 16Kbytes. Muestre claramente todas las conexiones,
no deje nada indicado. Use un decodificador de direccin MSI.

14.

Con CIs-ROM de 2Kx4, implemente una memoria ROM de 8Kbytes. Muestre


claramente todas las conexiones, no deje nada indicado. Use un
decodificador de direccin MSI.

15.

Un CPU de 8-bits, tiene un bus de direccin de 16-bits; se necesita


conectar una memoria RAM de 4Kbytes que ocupe las localidades desde
8000H en adelante y una memoria ROM de 8-Kbytes que est ubicada
a partir de la direccin A000H. Utilice un solo decodificador de
direccin MSI para ubicar estos dos bloques de memoria en las
direcciones indicadas. Implemente el circuito completo. No deje nada
indicado, muestre todas las conexiones.

16.

Dibuje un registro de desplazamiento de 4-bits con FFs tipo-D y con


flip-flops JF, disparados con transicin negativa. Dadas las seales
de reloj y de I<t>, dibuje las formas de onda en las salidas Q 0 ,
Q 1 , Q 2 y Q 3 . Asuma que el estado inicial del registro es [Q 3 Q 2 Q 1 Q 0 ]
= [0101].

17.

Implemente una memoria ROM que permita almacenar las siguientes


palabras, a) como encoder (con compuertas OR), b) como una matriz
de diodos, c) como un matriz de transistores, d) como una matriz
de E-MOSFETs.
Z5

Z4

Z3

Z2

Z1

Z0

W7

W6

W5

W4

W3

W2

W1

W0

18.

Implemente una memoria PROM que permita almacenar 8 palabras de 8bits; a) como encoder (con compuertas OR), b) como una matriz de
diodos, c) como un matriz de transistores.

19.

Consulte la memoria ROM como un dispositivo lgico programable PLA.

20.

Implemente una memoria EPROM que permita almacenar 8 palabras de


8-bits.

21.

Cules son las ventajas y desventajas de la memoria EEPROM frente


a las memorias EPROM?

22.

Disear un circuito combinacional que genere las siguientes funciones


booloeanas; a) mediante el uso del menor nmero de compuertas NAND
las funciones F0 y F3 , y con el menor nmero de compuertas NOR las
funciones F1 y F2 ; b) mediante el uso de una memoria ROM de la
capacidad adecuada.

DEBER NM ERO 4 DE SISTEM AS DIGITALES

- 4 -

Explicar las semejanzas y las diferencias en el proceso de diseo,


en el circuito y en la implementacin.
23.

Disear un circuito secuencial sincrnico que disponga de una


variables de entrada X<t> y una variable de salida Z<t>. La salida
debe permanecer en 0L a menos que se detecte la secuencia que se
indica en la siguiente tabla
t

X<t>

una vez detectada la secuencia, la salida debe tomar el valor 1 L y


el circuito debe quedar listo para detectar una prxima secuencia
vlida. a) Use flip-flops tipo J-K. b) Implemente el circuito utilizando
una memoria ROM de la capacidad adecuada. En cualquier caso, incluya
una entrada Master-Reset (M. R.).
24.

En base al diagrama de estados del problema del numeral anterior,


llenar la siguiente tabla
t

10

11

12

13

X<t>

Z<t>
Estado

25.

26.

Implementar un circuito secuencial sincrnico que permita detectar


la secuencia que se muestra en la siguiente tabla de tiempo. Realizar
el diseo en la forma tradicional con FFs-JK, con FFs tipo D, con
registros de desplazamiento y con memoria ROM.
t

X0<t>

X1<t>

Implementar un circuito secuencial sincrnico que cumpla con la


siguiente tabla de funcin.
X 1 <t>

X 0 <t>

FUN CI N

NO CUENTA

CUEN TA UP M DULO 6

CUEN TA DO W N M D ULO 8

CUEN TA DO W N M D ULO 7

Utilizar una memoria ROM de la capacidad adecuada.

DEBER NM ERO 4 DE SISTEM AS DIGITALES

- 5 -

27.

Utilizando FFs tipo D, implemente una memoria RAM de 8x4 de capacidad,


debe disponer de las lneas de control: CE y R/W, adems las entradas
y las salidas deben ser de 3-estados.

28.

Se dispone de memorias RAM de 4Kbytes, en base a ellas implementar


una memoria RAM de 16Kbytes.

29.

Se dispone de memorias ROM de 8Kx2, en base a ellas implementar una


memoria RAM de 8Kbytes.

30.

Se dispone de memorias RAM de 2Kx4, en base a ellas implementar una


memoria RAM de 8Kbytes.

31.

Se desea implementar un arreglo de memorias RAM y ROM, que funcionar


con un microprocesador que dispone de un bus de direccin de 16-bits
(se deben usar todas las lneas del bus de direccin [decodificacin
completa]). Este arreglo debe cumplir con el siguiente mapa de
memoria.

Para ello, cada uno de los circuitos integrados de memoria tienen


la misma capacidad 4Kbytes: 2 de RAM y 2 de ROM.
32.

Implementar un circuito secuencial sincrnico que cumpla con la


siguiente tabla de funcin.
X1 <t>

X0 <t>

FUNCIN

NO CUENTA

CUENTA DOWN MDULO 5

Deber N 5 de Sistemas Digitales

-6-

CUENTA UP MDULO 8

CUENTA UP MDULO 6

Utilizar una memoria ROM de la capacidad adecuada.


33.

Utilizar una memoria ROM que sirva para comandar una matriz de
8x8 LEDs en sus entradas de direccin debe aceptar el cdigo ASCII,
de un carcter alfanumrico y en la matriz de LEDs debe aparecer
el carcter escogido. Por ejemplo, el cdigo ASCII del asterisco
[t] es 2AH. Haga el grfico del circuito [como se hizo en clases],
dibuje el singo indicado, y muestre en una tabla las direcciones
de la memoria y el contenido de esas localidades, para que en
la matriz se muestre el signo que usted dibuj.

2. Mediante el uso de una memoria ROM y la circuitera adicional que


requiera, disee un circuito que genere las siguientes funciones
peridicas:
F0

F1

F2

Haga un grfico de las formas de onda para cada funcin.


3. Disee un circuito secuencial sincrnico que disponga de dos
variables de entrada X0<t> y X1<t> y una variable de salida Z<t>.
La salida debe permanecer en 0L a menos que se detecte la secuencia
que se indica en la siguiente tabla:
t

X0<t>

X1<t>

una vez detectada la secuencia, la salida debe tomar el valor 1L


y el circuito debe quedar listo para detectar una prxima secuencia
vlida. Use una memoria ROM y flip-flops tipo-D.
4. Se dispone de CIs-RAM de 4Kbytes, en base a ellos implemente una
memoria RAM de 16Kbytes. Muestre claramente todas las conexiones,
no deje nada indicado. Use un decodificador de direccin MSI.
5. Con CIs-ROM de 2Kx4, implemente una memoria ROM de 8Kbytes. Muestre
claramente todas las conexiones, no deje nada indicado. Use un
decodificador de direccin MSI.
6. Un CPU de 8-bits, tiene un bus de direccin de 16-bits; se necesita
conectar una memoria RAM de 4Kbytes que ocupe las localidades desde
8000H en adelante y una memoria ROM de 8-Kbytes que est ubicada
a partir de la direccin A000H. Utilice un solo decodificador de
direccin MSI para ubicar estos dos bloques de memoria en las
direcciones indicadas. Implemente el circuito completo. No deje
nada indicado, muestre todas las conexiones.

Deber N 5 de Sistemas Digitales

-7-

En todos los problemas muestre cada uno de los pasos del procedimiento,
sin dar nada por sobreentendido. Implemente los circuitos completos
de forma clara y legible, con todas las lneas de direccin y de datos.
NOTA NO SE PERMITE EL USO DE DISPOSITIVOS ELECTRNICOS DE NINGUNA

CLASE, TALES COMO: CALCULADORAS, CELULARES, SISTEMAS


MUSICALES, ETC., SI SUENA EL CELULAR O SI SE TIENE ALGUNO
DE ESTOS DISPOSITIVOS IMPLICA EL RETIRO INMEDIATO DEL
EXAMEN, LO MISMO RIGE PARA LOS RESMENES DE LA MATERIA.
En todos los problemas muestre cada uno de los pasos del
procedimiento, sin dar nada por sobreentendido [no deje nada
indicado]. Implemente los circuitos completos de forma clara y
legible, con todas las lneas de direccin, de control y de datos.

You might also like