You are on page 1of 9

Cu 1 My tnh gm c cc thnh phn chnh l a. B vi x l, b nh, b nhp xut v h thng bus b. CPU, RAM, HDD, monitor c.

Mainboard, CPU, RAM, CD-ROM d. Mainboard, CPU, RAM, HDD Cu 2 H thng bus c nhim v a. iu khin CPU b. Kt ni CPU v RAM c. Kt ni cc thnh phn ca d. Kt ni CPU v cache my tnh Cu 3 Cng on np lnh (instruction fetch) c nhim v a. Np lnh t a vo RAM b. Np lnh t CPU vo register c. Np lnh t ALU vo Control Unit d. Np lnh t RAM vo CPU Cu 4 CPU s dng bao nhiu loi bus trao i d liu qua li vi b nh RAM trong qu trnh np lnh (instruction fetch): a. 1 b. 2 c. 3 d. 4 Cu 5 Thanh ghi ProgramCounter c tc dng a. Lu lnh tip theo s thc hin b. Lu a ch ca lnh tip theo s thc hin c. Lu kch thc chng trnh d. Lu s lng chng trnh ang thc hin ng thi Cu 6 ALU c nhim v a. Tnh ton logic v s hc b. Qun l cache c. X l song song d. Phn loi lnh Cu 7 Mt s c du 8 bit lu dng biased, gi tr ca bias l a. 7 b. 128 c. 127 d. 8 Cu 8 Pht biu no sau y khng chnh xc ? a. S lng gi tr c th biu din ca s nguyn n bit theo kiu s khng du v kiu s b 2 l bng nhau b. Phm vi biu din ca s nguyn khng du n bit l t 0 (2n 1) c. Phm vi biu din ca s nguyn b 2 n bit l t (-2n-1 ) (2n-1 1) d. Phm vi biu din ca s nguyn b 2 n bit l t (-2n-1-1) (2n-1 ) Cu 9 Theo cch biu din s nguyn 8 bit dng b 2, gi tr thp phn -86 c biu din bit l a. 11010110 b. 01010110 c. 10101010 d. 00101010 Cu 10 Hy cho bit gi tr $t0 sau khi thc hin cc lnh sau ori $t0, $0, 0x99 sra $t0, $t0, 3 a. 147 b. -109 c. 19 d. -13 Cu 11 Thc hin cng 2 s 4 bit 1010 v 0111, hy cho bit pht biu no sau y ng a. Nu xt l s khng du, kt qu khng trn v c gi tr 1 b. Nu xt l s khng du, kt qu b trn s v c gi tr 1 c. Nu xt l s b 2, kt qu khng trn v c gi tr 1 Trang 1/9

d. Nu xt l s b 2, kt qu b trn s v c gi tr 1 Cu 12 Sau khi thc hin nhn 2 s nguyn khng du biu din di dng nh phn sau: 10101010 v 0111, ta c kt qu no ? a. 0000 0000 1010 0110 b. 0000 0100 1010 0110 c. 0000 1101 1010 0110 d. 1111 1101 1010 0110 Cu 13 Sau khi thc hin nhn 2 s nguyn c du (dng b 2) biu din di dng nh phn sau: 10000001 v 1011, ta c kt qu no ? a. 0010 0111 1011 b. 0101 1000 1011 c. 1110 1000 1011 d. 1111 1000 1011 Cu 14 Theo cch biu din s chm ng chnh xc n IEEE 754, dy bit 0 01111001 11100000000000000000000 c gi tr l a. 7/512 b. 15/512 c. 7/256 d. 15/256 Cu 15 Theo cch biu din s chm ng chnh xc n IEEE 754, s -5.375 c biu din di dng nh phn l a. 1 00000101 01100000000000000000000 b. 1 10000101 01100000000000000000000 c. 1 10000001 01011000000000000000000 d. 1 00000001 01011000000000000000000 Cu 16 Theo chun s chm ng chnh xc n IEEE 754, thc hin php tnh 0 / 0 cho kt qu a. 0 b. 1 d. NaN c. Cu 17 Theo cch biu din s chm ng chnh xc n IEEE 754, s 2 -149 c biu din nh phn l a. 0 00000001 00000000000000000000000 b. 0 00000000 10000000000000000000000 c. 0 00000000 00000000000000000000001 d. S qu nh khng biu din c (b underflow) Cu 18 Lnh x = *y (trong C) tng ng trong MIPS l (x c lu trong $s0, con tr y c lu trong $s1) a. add $s0, $s1, zero b. lw $s0, 0($s1) c. lw $t0, 0($s1) d. lw $s0, 0($t0) sw $t0, 0($s0) sw $s1, 0($t0) Cu 19 Pht biu no sau y khng ng a. Lnh nhy c iu kin ca MIPS ch c th nh v 2 16 t nh u tin trong b nh b. Lnh nhy c iu kin ca MIPS ch c th nh v 2 15 t nh xung quanh a ch cha trong thanh ghi PC c. Lnh nhy khng iu kin ca MIPS c th nh v 2 26 t nh trong b nh d. Trong MIPS, c th biu din nhy khng iu kin bng nhy c iu kin nh sau: beq $0, $0, label Cu 20 Lnh add $zero,$zero,$s0 c ngha a. Gn $s0 bng 0 b. Cng $s0 vo $zero c. Gn $zero bng $s0 d. Khng c ngha Cu 21 Lnh ori $t0, $t0, 0x20 c ngha a. Chuyn s thnh k t s b. Chuyn k t s thnh s c. Chuyn k t thng thnh d. Chuyn k t hoa thnh k k t hoa t thng Trang 2/9

Cu 22 Lnh g = A[5] trong C tng ng vi trong MIPS l (vi g: $s1, $s3: a ch bt u ca A) a. lw $s1, 5($s3) b. lw $s1, 20($s3) c. add $s1, 20($s3), $zero d. b v c ng Cu 23 Lnh no sau y khng c cu trc I-Format a. addi b. subi c. beq d. lw Cu 24 Lnh no sau y hp l: a. add $s0, 0, $s0 b. slr $s0, $s0, 2 c. lbu $s0, 0($s0) d. addi $s0, $s0, 99999 Cu 25 My tnh gm c cc thnh phn chnh l: a. Control Unit, Datapath, Memory, Input, Output b. CPU, RAM, HDD, monitor c. Mainboard, CPU, RAM, CD-ROM d. Mainboard, CPU, RAM, HDD Cu 26 Mt demultiplexer c 16 ng ra th c bao nhiu ng chn ? a. 16 b. 8 c. 4 d. 2 Cu 27 IA-64 l tn gi ca a. Mt b vi x l b. Mt kin trc b lnh c. Mt hng my tnh d. Mt loi th nh Cu 28 My tnh in t ngy nay c lm t : a. Cng ngh bng n chn khng (Vacuum Tube) b. Cng ngh cht bn dn (Semiconductor) c. Cng ngh Core 2 Duo d. Cng ngh Intel Cu 29 B x l gm cc thnh phn chnh a. Control Unit v Datapath b. Control Unit, ALU, Registers, internal bus c. C a v b u ng d. C a v b u sai Cu 30 CPU thc hin mt chng trnh bng cch no ? a. Np ton b chng trnh t a vo CPU ri thc hin tng lnh b. Np ton b chng trnh t a vo RAM ri thc hin tng lnh c. Np tng lnh t RAM vo CPU ri thc hin d. Np tng lnh t a vo CPU ri thc hin Cu 31 B nh m (cache) c tc truy xut cao hn b nh chnh v a. c lm bi cng ngh b. C kch thc ln khc c. Cha t d liu d. t khi c truy cp Cu 32 Datapath l khi nim dng ch a. Cc khi iu khin ng i ca d liu b. Khi ALU c. Cc thanh ghi d. Thnh phn ca processor dng x l d liu Cu 33 Nhc im ca direct- mapping l a. Cc block tranh chp v tr trong cache b. Kch thc tag qu ln c. Kch thc block qu ln d. C a, b, c Trang 3/9

Cu 34 Instruction fetch l qu trnh a. Np lnh t a vo RAM b. Np lnh t RAM vo CPU c. Np lnh t CPU vo cache d. Np lnh t cache vo pipeline Cu 35 Ng ra ca mt mch t hp c gi tr a. Khng i theo thi gian b. Thay i theo thi gian c. Ch ph thuc gi tr cc ng vo d. Khng ph thuc gi tr cc ng vo Cu 36 Full-adder l mch cho php a. Cng hai s 8 bit b. Cng 2 bit c. Cng 3 bit d. Cng cc s vi s lng bit khc nhau Cu 37 Multiplexer 16-1 c th c to thnh t a. 3 multiplexer 4-1 b. 4 multiplexer 4-1 c. 5 multiplexer 4-1 d. 6 multiplexer 4-1 Cu 38 Cho F(x,y,z) = (x + y + z).(x + y + z).(x + y + z) s c hm rt gn ti gin: a. F = xy + xz + yz b. F = xy + xz + zy c. F = xyz d. F = xy + z Cu 39 Xp theo th t tng dn ca tc truy cp a. CD, RAM, cache, HDD b. HDD, cache, RAM, CD c. CD, HDD, RAM, cache d. cache, RAM, HDD, CD Cu 40 Trong c ch write-back ca cache, b nh chnh c cp nht khi a. CPU rnh ri b. Khi ng li my c. Gp mt cache miss d. Line trong cache b thay th

Trang 4/9

Trang 5/9

Cu 1 My tnh gm c cc thnh phn chnh l a. B vi x l, b nh, b nhp xut v h thng bus b. CPU, RAM, HDD, monitor c. Mainboard, CPU, RAM, CD-ROM d. Mainboard, CPU, RAM, HDD Cu 2 H thng bus c nhim v a. iu khin CPU b. Kt ni CPU v RAM c. Kt ni cc thnh phn ca d. Kt ni CPU v cache my tnh Cu 3 Cng on np lnh (instruction fetch) c nhim v a. Np lnh t a vo RAM b. Np lnh t CPU vo register c. Np lnh t ALU vo Control Unit d. Np lnh t RAM vo CPU Cu 4 CPU s dng bao nhiu loi bus trao i d liu qua li vi b nh RAM trong qu trnh np lnh (instruction fetch): a. 1 b. 2 c. 3 d. 4 Cu 5 Thanh ghi ProgramCounter c tc dng a. Lu lnh tip theo s thc hin b. Lu a ch ca lnh tip theo s thc hin c. Lu kch thc chng trnh d. Lu s lng chng trnh ang thc hin ng thi Cu 6 ALU c nhim v a. Tnh ton logic v s hc b. Qun l cache c. X l song song d. Phn loi lnh Cu 7 Mt s c du 8 bit lu dng biased, gi tr ca bias l a. 7 b. 128 c. 127 d. 8 Cu 8 Pht biu no sau y khng chnh xc ? a. S lng gi tr c th biu din ca s nguyn n bit theo kiu s khng du v kiu s b 2 l bng nhau b. Phm vi biu din ca s nguyn khng du n bit l t 0 (2n 1) c. Phm vi biu din ca s nguyn b 2 n bit l t (-2n-1 ) (2n-1 1) d. Phm vi biu din ca s nguyn b 2 n bit l t (-2n-1-1) (2n-1 ) Cu 9 Theo cch biu din s nguyn 8 bit dng b 2, gi tr thp phn -86 c biu din bit l a. 11010110 b. 01010110 c. 10101010 d. 00101010 Cu 10 Hy cho bit gi tr $t0 sau khi thc hin cc lnh sau ori $t0, $0, 0x99 sra $t0, $t0, 3 a. 147 b. -109 c. 19 d. -13 Cu 11 Thc hin cng 2 s 4 bit 1010 v 0111, hy cho bit pht biu no sau y ng a. Nu xt l s khng du, kt qu khng trn v c gi tr 1 b. Nu xt l s khng du, kt qu b trn s v c gi tr 1 c. Nu xt l s b 2, kt qu khng trn v c gi tr 1 d. Nu xt l s b 2, kt qu b trn s v c gi tr 1 Trang 6/9

Cu 12 Sau khi thc hin nhn 2 s nguyn khng du biu din di dng nh phn sau: 10101010 v 0111, ta c kt qu no ? a. 0000 0000 1010 0110 b. 0000 0100 1010 0110 c. 0000 1101 1010 0110 d. 1111 1101 1010 0110 Cu 13 Sau khi thc hin nhn 2 s nguyn c du (dng b 2) biu din di dng nh phn sau: 10000001 v 1011, ta c kt qu no ? a. 0010 0111 1011 b. 0101 1000 1011 c. 1110 1000 1011 d. 1111 1000 1011 Cu 14 Theo cch biu din s chm ng chnh xc n IEEE 754, dy bit 0 01111001 11100000000000000000000 c gi tr l a. 7/512 b. 15/512 c. 7/256 d. 15/256 Cu 15 Theo cch biu din s chm ng chnh xc n IEEE 754, s -5.375 c biu din di dng nh phn l a. 1 00000101 01100000000000000000000 b. 1 10000101 01100000000000000000000 c. 1 10000001 01011000000000000000000 d. 1 00000001 01011000000000000000000 Cu 16 Theo chun s chm ng chnh xc n IEEE 754, thc hin php tnh 0 / 0 cho kt qu a. 0 b. 1 d. NaN c. Cu 17 Theo cch biu din s chm ng chnh xc n IEEE 754, s 2 -149 c biu din nh phn l a. 0 00000001 00000000000000000000000 b. 0 00000000 10000000000000000000000 c. 0 00000000 00000000000000000000001 d. S qu nh khng biu din c (b underflow) Cu 18 Lnh x = *y (trong C) tng ng trong MIPS l (x c lu trong $s0, con tr y c lu trong $s1) a. add $s0, $s1, zero b. lw $s0, 0($s1) c. lw $t0, 0($s1) d. lw $s0, 0($t0) sw $t0, 0($s0) sw $s1, 0($t0) Cu 19 Pht biu no sau y khng ng a. Lnh nhy c iu kin ca MIPS ch c th nh v 2 16 t nh u tin trong b nh b. Lnh nhy c iu kin ca MIPS ch c th nh v 2 15 t nh xung quanh a ch cha trong thanh ghi PC c. Lnh nhy khng iu kin ca MIPS c th nh v 2 26 t nh trong b nh d. Trong MIPS, c th biu din nhy khng iu kin bng nhy c iu kin nh sau: beq $0, $0, label Cu 20 Lnh add $zero,$zero,$s0 c ngha a. Gn $s0 bng 0 b. Cng $s0 vo $zero c. Gn $zero bng $s0 d. Khng c ngha Cu 21 Lnh ori $t0, $t0, 0x20 c ngha a. Chuyn s thnh k t s b. Chuyn k t s thnh s c. Chuyn k t thng thnh d. Chuyn k t hoa thnh k k t hoa t thng Trang 7/9

Cu 22 Lnh g = A[5] trong C tng ng vi trong MIPS l (vi g: $s1, $s3: a ch bt u ca A) a. lw $s1, 5($s3) b. lw $s1, 20($s3) c. add $s1, 20($s3), $zero d. b v c ng Cu 23 Lnh no sau y khng c cu trc I-Format a. addi b. subi c. beq d. lw Cu 24 Lnh no sau y hp l: a. add $s0, 0, $s0 b. slr $s0, $s0, 2 c. lbu $s0, 0($s0) d. addi $s0, $s0, 99999 Cu 25 My tnh gm c cc thnh phn chnh l: e. Control Unit, Datapath, Memory, Input, Output f. CPU, RAM, HDD, monitor g. Mainboard, CPU, RAM, CD-ROM h. Mainboard, CPU, RAM, HDD Cu 26 Mt demultiplexer c 16 ng ra th c bao nhiu ng chn ? a. 16 b. 8 c. 4 d. 2 Cu 27 IA-64 l tn gi ca a. Mt b vi x l b. Mt kin trc b lnh c. Mt hng my tnh d. Mt loi th nh Cu 28 My tnh in t ngy nay c lm t : a. Cng ngh bng n chn khng (Vacuum Tube) b. Cng ngh cht bn dn (Semiconductor) c. Cng ngh Core 2 Duo d. Cng ngh Intel Cu 29 B x l gm cc thnh phn chnh a. Control Unit v Datapath b. Control Unit, ALU, Registers, internal bus c. C a v b u ng d. C a v b u sai Cu 30 CPU thc hin mt chng trnh bng cch no ? a. Np ton b chng trnh t a vo CPU ri thc hin tng lnh b. Np ton b chng trnh t a vo RAM ri thc hin tng lnh c. Np tng lnh t RAM vo CPU ri thc hin d. Np tng lnh t a vo CPU ri thc hin Cu 31 B nh m (cache) c tc truy xut cao hn b nh chnh v a. c lm bi cng ngh b. C kch thc ln khc c. Cha t d liu d. t khi c truy cp Cu 32 Datapath l khi nim dng ch a. Cc khi iu khin ng i ca d liu b. Khi ALU c. Cc thanh ghi d. Thnh phn ca processor dng x l d liu Cu 33 Nhc im ca direct- mapping l a. Cc block tranh chp v tr trong cache b. Kch thc tag qu ln c. Kch thc block qu ln d. C a, b, c Trang 8/9

Cu 34 Instruction fetch l qu trnh a. Np lnh t a vo RAM b. Np lnh t RAM vo CPU c. Np lnh t CPU vo cache d. Np lnh t cache vo pipeline Cu 35 Ng ra ca mt mch t hp c gi tr a. Khng i theo thi gian b. Thay i theo thi gian c. Ch ph thuc gi tr cc ng vo d. Khng ph thuc gi tr cc ng vo Cu 36 Full-adder l mch cho php a. Cng hai s 8 bit b. Cng 2 bit c. Cng 3 bit d. Cng cc s vi s lng bit khc nhau Cu 37 Multiplexer 16-1 c th c to thnh t a. 3 multiplexer 4-1 b. 4 multiplexer 4-1 c. 5 multiplexer 4-1 d. 6 multiplexer 4-1 Cu 38 Cho F(x,y,z) = (x + y + z).(x + y + z).(x + y + z) s c hm rt gn ti gin: a. F = xy + xz + yz b. F = xy + xz + zy c. F = xyz d. F = xy + z Cu 39 Xp theo th t tng dn ca tc truy cp a. CD, RAM, cache, HDD b. HDD, cache, RAM, CD c. CD, HDD, RAM, cache d. cache, RAM, HDD, CD Cu 40 Trong c ch write-back ca cache, b nh chnh c cp nht khi a. CPU rnh ri b. Khi ng li my c. Gp mt cache miss d. Line trong cache b thay th

Trang 9/9

You might also like