You are on page 1of 8

MATERIALES

Fuentes de Voltaje DC Multmetro Generador de Funciones Osciloscopio Capacitores OPAMPs (uA741) Resistencias Diodos

ANLISIS TERICO Experimento 1: Operacin de Oscilacin Libre o Astable

Reemplazando por el circuito equivalente:

Los pines 2 y 6 al encontrarse punteados estn midiendo el voltaje del capacitor de 1uF. Los voltajes con los cuales se comparar este voltaje de capacitor son voltaje Va y Vb los cuales estn dados por la red de resistencias de 5k y en este caso esos valores son

Analizando los cambios en el voltaje del capacitor que se est cargando de manera exponencial por las resistencias RA y RB.
{ { { } } }

{ { }

} { }

En este momento se satura Q1 y por tanto da camino a que se descargue el capacitor por la resistencia RB. La descarga ocurre de manera exponencial.

{ { }

Se deja de saturar el transistor y dejando que ocurra de nuevo la carga del capacitor y aqu empieza la oscilacin del circuito.

Experimento 2: Ciclo de Trabajo

Reemplazando por el circuito equivalente:

Los pines 2 y 6 al encontrarse punteados estn midiendo el voltaje del capacitor de 1uF. Los voltajes con los cuales se comparar este voltaje de capacitor son voltaje Va y Vb los cuales estn dados por la red de resistencias de 5k y en este caso esos valores son

Analizando los cambios en el voltaje del capacitor que se est cargando de manera exponencial por las resistencias RA y R1.
{ { { } } }

{ { }

} { }

En este momento se satura Q1 y por tanto da camino a que se descargue el capacitor por la resistencia R3, R2. La descarga ocurre de manera exponencial.

{ { }

Se deja de saturar el transistor y dejando que ocurra de nuevo la carga del capacitor y aqu empieza la oscilacin del circuito.

Experimento 3: Alargamiento de tiempo

Reemplazando por el circuito equivalente:

Esta configuracin se conoce como monoestable y para la misma partiendo del hecho que el voltaje en el capacitor es 0v el pin 7 debe conectar a tierra el capacitor para evitar que el mismo se cargue. Para conectar a tierra el transistor debe estar saturado, por eso la salida del flip-flop debe ser un alto y Vo1 sera un bajo. Por el pin 2 ingresa el disparo producido al mover el interruptor y lo comparar con Vb. El otro comparador lo har entre el voltaje del capacitor y Va. Una vez que llegue el disparo, el Reset del flip-flop cambia por un instante cambiando la saturacin del transistor y lo lleva a corte lo que hace que el capacitor empiece a cargarse por la red RC. La carga se producir hasta producir un cambio de estado en el comparador lo que dar a la salida del flip-flop un valor alto que producir la saturacin del transistor descargando inmediatamente al capacitor y as se quedar hasta que se produzca otro disparo. El capacitor conectado a la salida del primer 555 servir para producir el disparo para el siguiente 555 debido a su propiedad de evitarse a los cambios bruscos de voltaje produciendo disparo que har que este 555 funcione al igual que el primer 555.

CLCULOS REALES Experimento 1


C2=1.33nF C1=0.99uF RA=9.99K RB=10.37 K ( RA 9.99K 9.99K 9.99K 9.99K RB 10.37K 8.23K 6.15K 4K Parte 2 T-terico 13.9 ms 21.03 ms ) T-terico 21.03 ms 18.1 ms 15.24 ms 12.3 ms T-experimental 21ms 19.2 ms 17.03 ms 14.6 ms

Con diodo Sin diodo

T-experimental 14.85 ms 21 ms

Experimento 2
C=34.6nF ( R1 101 K 101.2K 205K R2 210K 103.4K 101K T-terico 7.5 ms 4.96 ms 7.5 ms R3=0.997K ) T-experimental 8.4 ms 5.64 ms 8.5 ms RA=1.02K

Parte 2 R1 800K 570K 450K 360K 180K R2 200K 430K 550K 640K 720K tbajo-terico 4.8 ms 10.3 ms 13.2 ms 15.3 ms 17.3 ms tbajo-experimental 4.05 ms 12 ms 14.8 ms 16.4 ms 19.6 ms

CLCULO DE ERRORES Experimento 1


T-terico 21.03 ms 18.1 ms 15.24 ms 12.3 ms T-experimental 21 ms 19.2 ms 17.03 ms 14.6 ms %Error 0.143 6.08 11.75 18.7

Parte 2 T-terico 13.9 ms 21.03 ms T-experimental 14.85 ms 21 ms % Error 6.83 0.143

Experimento 2
T-terico 7.5 ms 4.96 ms 7.5 ms T-experimental 8.4 ms 5.64 ms 8.5 ms Parte 2 tbajo-terico 4.8 ms 10.3 ms 13.2 ms 15.3 ms 17.3 ms tbajo-experimental 4.05 ms 12 ms 14.8 ms 16.4 ms 19.6 ms %Error 15.6 16.5 12.1 7.2 13.3 %Error 12 13.7 13.3

RECOMENDACIONES
Verificar las conexiones del circuito antes de energizarlo para prevenir mediciones erroneas y resultados no esperados. Lo recomendable es probar continuidad en cada uno de los nodos. Si la seal leda mediante el osciloscopio es de muy alta fracuencia y se desea obtener mediciones precisas a travs de obervacin, se recomienda usar el botn STOP/RUN para obtener una captura en el tiempo de la seal muestreada.

CONCLUSIONES
El circuito integrado generador de pulsos 555 tiene muchas aplicaciones y su configuracin es relativamente encilla. Es muy util cuando se requiere temporizaciones y generar pulsos con frecuencia constante. Cuando un circuito integrado 555 en configuracin monostable no es suficiente para generar la temporizacin deseada, se utiliza configuraciones del mismo integrado en cascada con lo que se obtiene un alargador de tiempo.

You might also like