You are on page 1of 9

Universidad Autnoma Metropolitana

Prctica No. 6:
Sumadores


Equipo:
Jurez Nava Juan de Dios
Flores Galicia Pablo Antonio



Materia:
Fundamentos de Lgica Digital



Grupo:
CH51




Objetivo:
Comprobar el funcionamiento del diseo de un semisumador, un
sumador completo y un sumador completo de cuatro bits utilizando
compuertas bsicas y circuitos integrados.

Fundamento terico

- Semisumador

Se denomina semisumador a un circuito que admite dos bits como entrada y
genera como salida:
Un bit que representa la suma de los dos bits de entrada
Un bit que representa el acarreo generado por la suma


- Sumador completo

Se denomina sumador completo a aquel circuito combinacional que forma la
suma aritmtica de tres bits de entrada, dos correspondientes a los dos bits
que se van a sumar y una tercera que representa el bit de acarreo de entrada
generando dos salidas:
Un bit que representa la suma de los tres bits de entrada
Un bit que representa el acarreo generado por la suma


- Sumador completo de bits
Un sumador de 2 nmeros de bits se puede implementar de la siguiente
forma:
1. Los bits de la posicin menos significativa se suman con un
acarreo inicial de 0, generando el bit de suma y el de acarreo.
2. El bit de acarreo generado es usado por el par de dgitos en la
siguiente posicin significativa.
3. La suma se propaga de derecha a izquierda segn los acarreos
generados en cada sumador y los sumandos presentes.
4. Por consiguiente, la suma de dos 2 nmeros binarios de bits se
pueden implementar mediante la utilizacin de sumadores
completos.
As, para nmeros binarios de 4 bits se necesitan 4 sumadores completos
(figura1).

Figura 1. Ejemplo de un sumador de 4 bits
Circuito Integrado 7483
El circuito integrado 7483 implementa un sumador binario completo de 2
nmeros de 4 bits, su configuracin es la que se muestra en la figura 2:

Figura 2. Terminales del circuito integrado 7483
Donde:
A
3
- A
0
y B
3
- B
0
son los dos nmeros a sumar, siendo A
3
y B
3
los
bits ms significativos, mientras que A
0
y B
0
son los menos
significativos.
C
0
es el acarreo de entrada.
S
3
- S
0
son las salidas del circuito.
C
4
es el acarreo de salida.
En conjunto, C
4
, S
3
, S
2,
S
1
, S
0
forman el resultado de la operacin.
La operacin que realiza este circuito es la que se muestra en la figura 3:

Figura 3. Operaciones realizadas por el circuito

Internamente, el sumador est implementado como un circuito combinacional,
en otras palabras, no utiliza una seal de reloj que coordine el momento en el
que se realiza la operacin, por lo que al cambiar cualquiera de los valores de
entrada, el resultado se ver afectado de manera casi inmediata.

Lista de material y equipo
1 Fuente de alimentacin (5v)
1 Circuito Integrado 7408, 7432 y 7486
10 Leds
3 Circuitos Integrados 74IS83
2 Dip Switch de 8
Protoboard
Alambre

Procedimiento:
Para el desarrollo de la prctica se construyeron los siguientes circuitos,
haciendo uso del material antes mencionado:
Sumador medio:
Diagrama del circuito:

A partir del diagrama del circuito se obtuvo la salida de este:

En base a esto se construy la tabla de verdad:
ENTRADAS SALIDAS
A B C
out
S
0 1 0 1
1 0 0 1
1 1 1 0

Realizado lo anterior se construy el circuito quedando de la siguiente forma
con las entradas y obteniendo como salida lo siguiente:

Como podemos observar en la imagen la salida obtenido corresponde a la
tabla de verdad del circuito, es decir obtenemos como salida solo el acarreo.

Sumador completo:
Diagrama del circuito:

A partir del diagrama del circuito se obtuvo la salida de este:


En base a esto se construy la tabla de verdad:
ENTRADAS

SALIDAS
A B C
in
C
out
S
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1

Realizado lo anterior se construy el circuito quedando de la siguiente forma
con las entradas , y

obteniendo como salida lo siguiente:



Cabe mencionar que la principal diferencia entre un sumador medio y un
sumador completo es el bit de acarreo.
Sumador completo de cuatro bits:
Diagrama del circuito:


A partir del diagrama del circuito se obtuvo la siguiente salida de este:




4

Por lo que la salida final segn el diagrama es:



Donde


4


En base a esto se construy la tabla de verdad:
ENTRADAS SALIDAS
C
in
S
4
S
3
S
2
S
1
C'
4
S'
4
S'
3
S'
2
S'
1

0 0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 0 0 0 1
0 0 0 1 0 0 0 0 1 0
0 0 0 1 1 0 0 0 1 1
0 0 1 0 0 0 0 1 0 0
0 0 1 0 1 0 0 1 0 1
0 0 1 1 0 0 0 1 1 0
0 0 1 1 1 0 0 1 1 1
0 1 0 0 0 0 1 0 0 0
0 1 0 0 1 0 1 0 0 1
0 1 0 1 0 1 0 0 0 0
0 1 0 1 1 1 0 0 0 1
0 1 1 0 0 1 0 0 1 0
0 1 1 0 1 1 0 0 1 1
0 1 1 1 0 1 0 1 0 0
0 1 1 1 1 1 0 1 0 1

Realizado lo anterior se construy el circuito quedando de la siguiente forma
los dos nmeros de 4 bits No. 1: 1001, No. 2: 0110 y C
in
: 0 obteniendo lo
siguiente:

Como podemos ver esta salida corresponde a la tabla de verdad puesto que al
sumar los dos nmeros de cuatro bits tenemos:

1 0 0 1
+ 0 1 1 0



1 1 1 1

Como podemos ver el resultado obtenido es mayor al 9 decimal por lo que al
resultado le sumamos 0110:

1 0 0 1 Numero 1
+ 0 1 1 0 Numero 2



1 1 1 1 Resultado
+ 0 1 1 0 Suma


1 0 1 0 1 Resultado BCD

Como podemos ver el resultado obtenido concuerda con lo obtenido en la
prctica y en la tabla de verdad.
Finalmente es cabe mencionar que las compuertas AND segn el diagrama de
4 bits, permiten detectar la condicin de acarreo o suma binaria mayor a 1001,
permitiendo as realizar una suma en BCD.

Bibliografa
http://yori.mxl.uabc.mx/wp-content/uploads/downloads/2010/10/sumador.pdf
http://serdis.dis.ulpgc.es/~itis-sd/Transparencias0607/Tema13.pdf
http://www.virtual.unal.edu.co/cursos/ingenieria/2000477/lecciones/031001.htm
http://e-ducativa.catedu.es/44700165/aula/archivos/repositorio/4750/4923/html/7_sumadores.html
http://quegrande.org/apuntes/EI/1/TC/teoria/09-10/tema_3_-_funciones_aritmeticas_y_logicas.pdf

You might also like