You are on page 1of 15

Relatrio Laboratrio 1

Disciplina: Eletrnica Digital


Professor(a): Dbora Meyhofer Ferreira
Data da experincia: 29/08/2015

Data de entrega: 12/09/2015

Experincia: Circuitos Aritmticos


Componentes do grupo:

Agnaldo Cavassan Pino Jr. RA 004201200588


Bruno Tadeu Lucio

RA 004201301874

Claudio Aparecido Petta Jr. RA 004201201546


Miguel
Rafael Makio Yamaguti

Campinas, Setembro-2016

RA
RA004201200253

RESUMO
Este relatrio foi elaborado para apresentar os resultados obtidos referentes aos circuitos
aritmticos projetados em laboratrio conforme material disponibilizado (Experincia n
3). Os circuitos projetados foram testados e confrontados juntamente com suas
respectivas tabelas verdade.
Palavras-chave: Circuitos aritmticos

SUMARIO

1. INTRODUO..........................................................................................................4
2. OBJETIVO..................................................................................................................5
3. PROJETOS ELEBORADOS......................................................................................6
3.1 Meio somador.............................................................................................................6
3.2 Somador completo de dois bits...................................................................................7
3.3 Meio subtrator.............................................................................................................9
3.4 Subtrator completo de dois bits................................................................................10
3.5 Somador completo usando CI 7483..........................................................................11
3.6 Somador de dois bits para trs nmeros...................................................................13
4. CONCLUSO..........................................................................................................14
5. BIBLIOGRAFIA......................................................................................................15

1. INTRODUO

Circuitos aritmticos so circuitos capazes de efetuar funes lgicas


combinacionais. Atravs de circuitos integrados (CIs), estas funes lgicas so
processadas e transformadas em Unidades Lgicas Aritmticas (ULA), que executam
operaes de soma, subtrao, diviso etc...
So circuitos aritmticos:

Meio somador
Somador completo
Meio subtrator
Subtrator completo
Somador/Subtrator completo

2. OBJETIVO

Projetar, e testar circuitos aritmticos confrontando o resultado obtido com suas


respectivas tabelas verdade, comentando a relao de eficincia, velocidade e
capacidade de cada circuito.

3. PROJETOS ELABORADOS
5

3.1 Meio somador


Recebe dois bits na entrada (A e B), e produz dois bits na sada (soma
A+B, e Carry cout). Possui uma sada para a soma dos dgitos (menos
significativo) e para a sada do bit (mais significativo) de transporte (S
e C conforme tabela 1), neste caso, carry out. Para a montagem do
circuito foram utilizados os CIs 74L586, e 74L508.

Eficincia - Utiliza apenas 2 portas lgicas (XOR, e AND), para a montagem

do circuito;
Velocidade O circuito apresentou-se eficiente em relao a velocidade de

reposta;
Capacidade - Disponibiliza a soma de 02 nmeros binrios com 01 bit, ou
seja, realiza a soma de 02 bits, e no leva em conta o transporte durante a
operao, no sendo possvel a soma com mais algarismos, pois no
possibilita a introduo do transporte de entrada.
Figura 1: Circuito lgico

Fonte: Elaborado pelo autor (2016).

Tabela 1: Tabela verdade


Tabela verdade meio somador
A
0

B
0

S
0

C
0
6

Fonte: Elaborado pelo autor (2016).


Figura 2: Montagem do circuito

Fonte: Elaborado pelo autor (2016).

3.2 Somador completo de dois bits


Circuito que possui 03 entradas binrias (A, B, e Carry in) e 02 sadas
(S e Carry out). A terceira entrada (Cin conforme tabela 2) recebe o
transporte proveniente da soma das 02 entradas (A , B conforme
tabela 2). Este tipo de circuito prev uma entrada para o transporte
(Carry in). Este circuito resulta na combinao de 02 meios
somadores. Para a montagem do circuito foram utilizados os CIs
74L586, 74L508, e 74LS32N.

Eficincia capaz de somar 3 bits, gerando 2 bits como resultado;


Velocidade O circuito apresentou melhor eficiente em relao velocidade

de reposta do item 3.1 deste relatrio, devido a entrada de transporte;


Capacidade - Disponibiliza 03 bits de entrada para 02 sadas;

Figura 3: Circuito lgico

Fonte: Elaborado pelo autor (2016).

Tabela 2: Tabela verdade


Tabela verdade somador completo
A
0

B
0

Cin
0

S
0

Cout
0

Fonte: Elaborado pelo autor (2016).


Figura 4: Montagem do circuito

Fonte: Elaborado pelo autor (2016).

3.3 Meio subtrator


8

Circuito que possui entradas 02 entradas binrias e 02 sadas. Neste


caso uma das sadas ir desempenhar o papel de pegar
emprestado

como

utilizado

em

expresses

matemticas

(subtrao), ou seja, ele no considera o emprstimo anterior


subtraindo assim apenas 2 bits. Para a montagem do circuito foram
utilizados os CIs 74L586, e 74L508.

Eficincia capaz de subtrair 2 bits, gerando 2 bits como resultado,

limitando apenas a 2 bits;


Velocidade O circuito apresentou-se eficiente em relao velocidade de

reposta;
Capacidade - Disponibiliza 02 bits de entrada para 02 sadas. Limitasse a
pequenas subtraes com 2 bits;
Figura 5: Circuito lgico

Fonte: Elaborado pelo autor (2016).

Tabela 3: Tabela verdade


Tabela verdade meio subtrator
A
0

B
0

S
0

Ts
0

Fonte: Elaborado pelo autor (2016)

Figura 6: Montagem do circuito


9

Fonte: Elaborado pelo autor (2016)

3.4 Subtrator completo de dois bits


Devido limitao do meio subtrator - item 3.3 deste relatrio -, em
relao ao limite de bits para subtraes, torna-se. ). Este circuito
resulta na combinao de 02 meios subtratores. Para a montagem do
circuito foram utilizados os CIs 74L586, 74L508, e 74LS32N.

Eficincia capaz de subtrair 2 bits, gerando 3 bits como resultado,

diferente do meio subtrator;


Velocidade O circuito apresentou melhor eficiente em relao velocidade

de reposta do item 3.3 deste relatrio;


Capacidade - Disponibiliza 03 bits de entrada para 02 sadas. Possibilita a
subtraes de nmeros binrios de 01 bit apenas;
Figura 7: Circuito lgico

Fonte: Elaborado pelo autor (2016).

Tabela 4: Tabela verdade


10

Tabela verdade subtrator completo


A
0

B
0

C
0

S1
0

S2
0

Fonte: Elaborado pelo autor (2016).


Figura 8: Montagem do circuito

Fonte: Elaborado pelo autor (2016).

3.5 Somador completo usando CI 7483


Para este circuito foi utilizado apenas o CI 7483. Este CI realiza a
soma de dois binrios de 4 bits.

Eficincia Foi observada uma melhor eficincia comparada ao somador do


item 3.2 deste relatrio, pois, sua montagem mais simples obtendo a

mesma resposta;
Velocidade O circuito apresentou-se eficiente maior em comparao ao

circuito do item 3.2 deste relatrio;


Capacidade Muito similar ao somador do item 3.2, porm, com o
transporte mais rpido conforme relatado anteriormente;

Figura 9: CI 7483
11

Fonte: Datasheet do fabricante (2016).

Tabela 5: Tabela verdade


Tabela verdade somador completo com CI 7483
A
0

B
0

Cin
0

S
0

Cout
0

Fonte: Elaborado pelo autor (2016).

Figura 10: Montagem do circuito

12

Fonte: Elaborado pelo autor (2016).

3.6 Somador de dois bits para trs nmeros.


Figura 11: Simao do somador de 4bits no software LOGISIM.

Fonte: Elaborado pelo autor (2016).

- Utilizando 4 somador completo podemos obter um somador de 4bits


conforme simulado acima.

13

4. CONCLSO
Aps montagens e estudos realizados conclui-se que o tipo de
aplicao e os CIs sero fundamentais para o dimensionamento
do circuito aritmtico necessrio. Para somas e subtraes que
utilizaram 2 bits, os meios somadores e subtratores so ideais.
Para somas e subtraes onde sero necessrias mais bits, os
somadores completos e subtratores so ideais.
Com a aplicao do CI ideal, os circuitos podero diminuir de
tamanho, obtendo a mesma funcionalidade.

14

5. BIBLIOGRAFIA

http://pt.slideshare.net/tarcisioti/circuitos-aritmeticos-10622540
http://www.feng.pucrs.br/~decastro/pdf/ED_C6.pdf
http://www.ufjf.br/daniel_silveira/files/2011/06/aula_6.pdf
http://iris.sel.eesc.usp.br/sel414m/Aula%2010%20-%20Circuitos
%20Aritmeticos.pdf
http://www.mspc.eng.br/eledig/eldg0710.shtml
http://iris.sel.eesc.usp.br/sel414m/Aula%2010%20-%20Circuitos
%20Aritmeticos.pdf
http://pdf1.alldatasheet.com/datasheetpdf/view/5744/MOTOROLA/74LS83.html

15

You might also like