Professional Documents
Culture Documents
RA 004201301874
Campinas, Setembro-2016
RA
RA004201200253
RESUMO
Este relatrio foi elaborado para apresentar os resultados obtidos referentes aos circuitos
aritmticos projetados em laboratrio conforme material disponibilizado (Experincia n
3). Os circuitos projetados foram testados e confrontados juntamente com suas
respectivas tabelas verdade.
Palavras-chave: Circuitos aritmticos
SUMARIO
1. INTRODUO..........................................................................................................4
2. OBJETIVO..................................................................................................................5
3. PROJETOS ELEBORADOS......................................................................................6
3.1 Meio somador.............................................................................................................6
3.2 Somador completo de dois bits...................................................................................7
3.3 Meio subtrator.............................................................................................................9
3.4 Subtrator completo de dois bits................................................................................10
3.5 Somador completo usando CI 7483..........................................................................11
3.6 Somador de dois bits para trs nmeros...................................................................13
4. CONCLUSO..........................................................................................................14
5. BIBLIOGRAFIA......................................................................................................15
1. INTRODUO
Meio somador
Somador completo
Meio subtrator
Subtrator completo
Somador/Subtrator completo
2. OBJETIVO
3. PROJETOS ELABORADOS
5
do circuito;
Velocidade O circuito apresentou-se eficiente em relao a velocidade de
reposta;
Capacidade - Disponibiliza a soma de 02 nmeros binrios com 01 bit, ou
seja, realiza a soma de 02 bits, e no leva em conta o transporte durante a
operao, no sendo possvel a soma com mais algarismos, pois no
possibilita a introduo do transporte de entrada.
Figura 1: Circuito lgico
B
0
S
0
C
0
6
B
0
Cin
0
S
0
Cout
0
como
utilizado
em
expresses
matemticas
reposta;
Capacidade - Disponibiliza 02 bits de entrada para 02 sadas. Limitasse a
pequenas subtraes com 2 bits;
Figura 5: Circuito lgico
B
0
S
0
Ts
0
B
0
C
0
S1
0
S2
0
mesma resposta;
Velocidade O circuito apresentou-se eficiente maior em comparao ao
Figura 9: CI 7483
11
B
0
Cin
0
S
0
Cout
0
12
13
4. CONCLSO
Aps montagens e estudos realizados conclui-se que o tipo de
aplicao e os CIs sero fundamentais para o dimensionamento
do circuito aritmtico necessrio. Para somas e subtraes que
utilizaram 2 bits, os meios somadores e subtratores so ideais.
Para somas e subtraes onde sero necessrias mais bits, os
somadores completos e subtratores so ideais.
Com a aplicao do CI ideal, os circuitos podero diminuir de
tamanho, obtendo a mesma funcionalidade.
14
5. BIBLIOGRAFIA
http://pt.slideshare.net/tarcisioti/circuitos-aritmeticos-10622540
http://www.feng.pucrs.br/~decastro/pdf/ED_C6.pdf
http://www.ufjf.br/daniel_silveira/files/2011/06/aula_6.pdf
http://iris.sel.eesc.usp.br/sel414m/Aula%2010%20-%20Circuitos
%20Aritmeticos.pdf
http://www.mspc.eng.br/eledig/eldg0710.shtml
http://iris.sel.eesc.usp.br/sel414m/Aula%2010%20-%20Circuitos
%20Aritmeticos.pdf
http://pdf1.alldatasheet.com/datasheetpdf/view/5744/MOTOROLA/74LS83.html
15