You are on page 1of 8
Portas logicas Familias logicas Os circuitos integrados digitals estao agrupados em familias logicas. Familias I6gicas bipolares. RTL- Resistor Transistor Logic — Logica de transistor e resistencia, DTL — Diode Transistor Logic - Logica de transistor € diodo. TTL - Transistor Transistor Logic - Logica transistor-transistor. HTL — High Threshold Logic — Légica de transistor com alto imi. ECL - Emitter Coupled Logic — Logica de emissores igados. PL - Integrated-Injection Logic - Légica de injecdo integrada. Familias logicas MOS (Metal — Oxido — Semicondutor) CMOS ~ Complemantary MOS - MOS de pares complementares NMOS/PMOS NMOS - Uiiliza s6 transistores MOS-FET canal N. PMOS — Utiiza s6 transistores MOS-FET canal P. i Séries das familias TTL e CMOS, A familia TTL ¢ principaimente reconhecida pelo fato de ter duas séries que comegam pelos numeros 64 para os componentes de uso militar e 74 para os componentes de uso comercial TIL 74L de Baixa Poténcia TIL 74H de Alta Velocidade TIL 74S Schottky TIL 7ALS Schottky de Baixa Poténcia (LS-TTL) TTL 74AS Schottky Avangada (AS-TTL) TIL 74ALS- TTL Schottky Avangada de Baixa Poténcia Series CMOS: 4000/1400 (foram as primeiras series da familia CMOS) 74C (compativel, pino a pino e funeao por fun¢ao, com os dispositives TTL) T4HC (CMOS de Alta Velocidade) T4HCT (0s dispositivos 74HCT - CMOS de Alta Velocidade - podem ser alimentados diretamente por saidas de dispositivos TTL) ‘Tens6es dos niveis logicos Familia Légica TTL Fates de tonsdo corespondentes 20s nivlsligleas de ented: Entre 2 € 5 Volt, nivel I6gico 1 Entre 0,8V e 2V 0 componente nao reconhece os nivels logicos 0 € 1, devendo portanto, ser evitada em projetos de circuitos digitais. Entre 0 ¢ 0,8 Volt, nivel légico 0 Faixas de tensdo correspondentes aos niveis ldgicos de saida: Entre 2,4 e 5 Volt, nivel I6gico 1 Entre 0,3 0.5 Volt, nivel lagico 0 Familia Logica CMOS Faia de alimentacdo que se estende de 3V a 15V ou 18V, dependendo do modelo. ‘A familia CMOS possul também, uma determinada faixa de tenso para representar 0 nivels logicos de entrada e de saida, porém estes valores dependem da tenso de alimentagao e da temperatura ambiente i Constituigao das portas logicas (Os componentes principais que constituem as portas ldgicas s80 08 transistores bipolares (familia légica TTL) ou 0s transistores de efelto de campo - Fet — (familia logica CMOS). Estes transistores comportam-se como interruptores eletrénicos que ou esto em conduc&o (1) ou estao ao corte (0). ‘Aligura spresente um exerple deumcieuto ‘sco (porta légica que importa 3 fungdo AND), utlzarde a tecnologia TTL. Niveis de integragao Os niveis de integragdo referem-se ao nimero de portas légicas que o Cl ‘contém. ‘SSI (Small Scale Integration) ~ Integragao em pequena escala: S40 os Cl com menos de 12 portas logicas. MSI (Medium Scale Integration) ~ Integrac0 em média escala: Corresponde aos Cl que tém entre 12 a 99 portas logicas LSI (Large Scale Integration) - Integragao em grande escala: Corresponde aos Cl que tém entre 100 a 9 999 portas Wégicas. VLSI (Very Large Scale Integration) ~ Integracdo em muito larga escala’ Corresponde aos Cl que tém entre 10 000 a 99 999 portas légicas. ULSI (Ultra Large Scale Integration) - Integragdo em escala ultra larga’ Corresponde aos Cl que tém 100 000 ou mais portas logicas. Pi jogica AND (e) | Simbolon ————Simbdoantgo ress gatuncao |) & Te S=AxB (Quand as duas entradas (48 8) afo aro (nterruptores daslgadoe) a sald (8) também & 200 (lampace apageca. (Quando uma sb des entradas 6 1 (um séintrruptorligado) 2 sada (8) ¢zor0 (émpada apagads) (Quando as duas entradas Ae 8) s80 1 (os dosinternuptresligados) a sald (S) também 1 (émpada svesa), CONCLUSAO: Sé temos oie! lyico 1 na saida quando todas as entadas frem 1 (nest caso, Ae) Porta logica NAND (nao e) Negieao ‘A porta logica NAND é uma porta ldgica AND com a saida negada. Pode observar-se que os nivels logicos da saida (S) da tabela verdade AND ¢ a negac&o dos niveis l6gicos da saida (S) da tabela verdade AND. Porta logica OR (ou) Analogia de portalégica OR com um circuto eld ‘Quando as duas entradas (Ae 5) slo 2ero iteruptores S=A@B 7 = ‘A saida é 1 se uma entrada 1 ou a outra entrada é 1, mas nao ambas. De outro modo: o valor da salda (S)¢é 1 se as entradas (A ou 8) so diferentes e 0 se so iguais. Porta logica EXclusive NOR (nao ou exclusivo) Tabla verdad alels A — is ye s=AOB _ : 7 Negieso ‘A porta logica abreviadamente designada por EX-NOR é uma porta légica EX-OR com a saida negada. Pode observar-se que os logicos da saida (S) da tabela verdade EX- NOR ¢ a negaco dos niveis lgicos da saida (S) da tabela verdade EX-OR C4014 DIGITAL - POSSUI 4 PORTAS LOGICAS NAND INTERNAS fo 1) Papo A kept 4 7 | atin NCS ine a = UUUL UU Tabela Verdade ml pe «fo fe fs Expressao Logica RacikaD) Teas dence de ‘evens sale dio gris pes pssvis Puss esis decrees de etre dos inesoes,Ceniere qu as porte AND, OF OR ni poses retards, s>$j > ote

You might also like