You are on page 1of 7

PROJEKAT IZ PRAKTINE ELEKTRONIKE

NAZIV PROJEKTA:
Tajmer sa okidaem na silaznu ivicu

TEKST ZADATKA:
Izraditi uredjaj koji e drati upaljenu sijalicu neki vremenski period nakon silazne ivice
okidnog impulsa.

MENTOR PROJEKTA:
Vladimir Milosavljevi, ivorad Mihajlovi

PROJEKAT IZRADIO:
Milica Nedeljkovi EE

DATUM ODBRANE PROJEKTA:


Sadraj
1. Uvod....................................................................................................................................... 2
2. Analiza problema ................................................................................................................... 2
3. Proraun vrednosti komponenata........................................................................................... 2
4. Detaljan opis projekta ............................................................................................................ 3
5. Izgled PCB ploe ................................................................................................................... 4
6. Slika ureaja u krajnjem stadijumu izrade ............................................................................. 5
7. Rezultati testiranja ................................................................................................................. 5
8. Zakljuak ............................................................................................................................... 5
9. Literatura ................................................................................................................................ 6

1
1. Uvod

Tajmeri se mogu pronai u raznim ureajima i njihova primena je iroka. Zadrka


pri iskljuivanju svetla koristi se u automobilima, hodnicima , raznim prostorijama.
Okidanje na silaznu ili uzlaznu ivicu koristi se u zavisnosti od zahteva okoline u ovom
primeru uzeli smo okidanje na silaznu ivicu i tajmer sa vremenom do 1 do 30 sekundi.

2. Analiza problema

Problem se svodi na projektovanje kola za detektovanje silazne ivice i kola za zadrku.


Kolo za zadrku sastavljeno je od tranzistora i bipolarnog kondenzatora. Kolo za zadrku sastoji
se od tajmera NE 555 u monostabilnom reimu.

3. Proraun vrednosti komponenata

Kako bi dobili maksimalnu vrednost zadrke od 30 sekundi potrebno je odrediti vrednosti


kondenzatora i potenciometara.
= 1.1

Kako nam je vreme poznato (30 sekundi), vrednost kondenzatora uzimamo da je 30uF vezujui 3
kondenzatora od 10uF u paralelu. Iz jednaine moemo odrediti vrednost otpornosti, u naem
sluaju to e biti vrednost trimer potenciometra.

30
= = 1
1.1 30

Smanjenjem otpornosti R smanjujemo vreme zadrke.

2
4. Detaljan opis projekta

Analiza se moe podeliti na dva dela. Prvi deo je kolo za detekciju silazne ivice
impulsnog signala prikazano na slici 4.1.

Slika 4.1

Tranzistor Q2 je ulazni tranzistor, u ustaljenom stanju kada Q2 ne provodi tada je napon


na bipolarnom kondenzatoru VCC, nakon sto Q2 provede C5 se prazni na VCC/2. Nakon
ponovnog iskljuenja tranzistora, kondenzator poinje da se puni na VCC i tada kroz njega
protekne naelektrisanje dovoljno da napravi kratkotrajan impuls da za kratko ukljui tranzistor
Q1. Ukljuivanjem Q1 na njegovom kolektoru koji predstavlja izlaz ovog kola, pojavljuje se
nizak logiki nivo potreban za okidanje tajmera.

Drugi deo kola predstavlja NE 555 tajmer u monostabilnom reimu prikazan na slici 4.2.

Slika 4.2

3
Kondenzatori C1,C2 i C3 paralelno vezani daju kapacitivnost od 30uF. Predhodno
izraunata vrednost potenciometra od 1M vezana je redno sa otpornikom od 27k ime se
minimalna vrednost zadrke postavlja na neto manje od jedne sekunde.
Dioda D1 predstavlja izlaz celokupnog kola, u realnoj izvedbi ona bi se zamenila sa
relejem ili nekom prekidackom komponentom. Pin 2 tj. ulaz NE 555 kola povezan je sa
kolektorom tranzistora Q1.

5. Izgled PCB ploe


SMD komponente nalaze se u bottom layeru dok se TH komponente nalaze u top layeru.

Slika 4.3

Slika 5.1

4
6. Slika ureaja u krajnjem stadijumu izrade

7. Rezultati testiranja

Kao to je i oekivano tajmer radi na silaznu ivicu okidnog impulsa, pomou


potenciometara moze se menjati vrednost zadrke. Jedna od mana je velika otpornost trimera
koja moze da varira i do 20% sto unosi greku u maksimalnu vrednost tajmera.

8. Zakljuak

Uz sitne dodatke i modifikacije ovog kola mogue ga je koristiti u mnogim uredjajima i


uzima iroku primenu u auto industriji, pametnim kuama, raznim mainama i industrijskim
postrojenjima.

5
9. Literatura
http://www.electronics-tutorials.ws/waveforms/555_timer.html
https://www.youtube.com/watch?v=cqZLJXYXurg
www.ti.com/lit/ds/symlink/lm555.pdf
www.ece.usu.edu/ece_store/spec/BC547.pdf

You might also like