You are on page 1of 12

1.

Chọn New Project => Cấu hình device

-Finish

2. New Souce

-Chọn VHDL Module, bỏ qua phần chọn chân vì cuối cùng mới chọn (FPGA 1)
3. Copy code

-Xóa hết phần code dư mặc định


-Paste code mới vào

-Save Project

3. Code của mạch đếm để hiển thị LED, nhưng tần số của mạch là 50 MHz thì sẽ không thấy được => cần bộ chia
tần số

-Viết thêm code cho bộ chia tần, chọn New Souce


-Chọn VHDL Module => chia tần => OK => Finish

-Copy code chia tần vào trong source


-Save lại code chia tần

4. Hai source code của bộ chia tần

-Check syntax xem đã đúng chưa, check từng cái 1


-Tạo ký hiệu cho mạch Schematic của bộ chia tần, mạch đếm

5. Bước tiếp theo, tạo sơ đồ nguyên lý để biết khối nào nối với con nào?
-Đặt tên cho mạch, nhớ phải tick Add to project nếu không thì sẽ không chung 1 project

4. Vẽ mạch sch

-Lấy ra các symbol tương ứng


-Đầu ra của bộ chia tần là clk 1 Hz là đầu vào của mạch đếm

-Lưu ý khi đổi tên, nếu đầu ra là các bus (0:7) tương ứng với các LED thì phải giữ nguyên chứ không được xóa

-Sau khi nối xong thì Save lại, thì bộ chia tần và bộ đếm phải nằm trong file schematic
6. Chạy 4, 1, 3

-Sau khi chạy I/O Planning (3) thì cấu hình Pin như sau
-Cấu hình chân CLK & reset rst cho mạch

-clk chân P54 là default của mạch

-Cấu hình xong lưu lại


-Update bên ISE chọn ‘Yes’

-Tạo ‘Generate Programming File’

7. Tạo file .bit, mở trình Impact lên

You might also like