You are on page 1of 3

Fase 2 - Presentar solución al problema del amplificador de baja señal

con JFET

Suponga que trabaja para una compañía que diseña, prueba, fabrica y
comercializa instrumentos electrónicos. Su segunda asignación es presentar
trabajando en equipo con cuatro compañeros, una solución llamada
amplificador de baja señal con JFET, el cual permite restaurar señales débiles
en los diferentes circuitos de transmisión y recepción de información las
especificaciones dadas para el diseño son las siguientes:

Señal de entrada: 300mV a 1Khz.


Referencia del JFET: 2N3819
ID= 3mA, VD= 10V, VGS (off)= -8V, VCC= 20V.

De catálogo se tiene que: IDSS puede Variar de 2mA a 20mA… para este diseño
se trabajara IDSS=16mA.

El equipo de trabajo cuenta con 3 semanas para presentar un informe a la


empresa, en él mismo, es obligatorio se evidencie una fundamentación teórica,
una argumentación y la validación de la solución. Además, de ser aprobada la
propuesta, se deberá realizar una implementación real y para ello se contará con
acceso a los laboratorios.

Actividades a desarrollar

Individuales:

1. Fundamentación Teórica.
(Primera Semana)
Figura No. 1. Diagrama Esquemático del Amplificador
Fuente Autor.

1.1. Luego de la lectura de los recursos educativos requeridos para la Unidad


2, Cada estudiante debe describir con sus propias palabras la teoría de
funcionamiento del circuito anterior.

Argumentación.

(Segunda Semana).

Dadas Las Fórmulas:

RD = (VCC – VD) / ID VGS = - ID∙ RS AV = -Gm∙ RD

RS = VGS (off) / IDSS RG = Entre 1 y 2 MΩ Gm = ID / VGS


1.1 Argumentar matemáticamente el diseño presentado realizando los
siguientes cálculos.

-Estudiante 1:
a.) Calcular la resistencia del drenaje RD.
-Estudiante 2:
b.) Calcular la resistencia del drenaje RS.
-Estudiante 3:
c.) Cual es el tipo de polarización del JFET y explique porque el valor
de RG debe ser alto?
-Estudiante 4:
d.) Calcular la reactancia capacitiva de los condensadores de acople.
-Estudiante 5:
e.) Calcular la ganancia de voltaje AV.

2. Solución.
(Tercera semana)

2.1 Presentar la simulación del amplificador de baja señal con JFET


propuesto en la que se evidencie el correcto funcionamiento y las
siguientes mediciones.

- Amplitud de la señal de salida usando el Osciloscopio.


- Valor de VGS.
- Valor de VDS.
- Valor de VGD.
- Valor de la corriente ID.

You might also like