You are on page 1of 1

// DSCH 2.

6c
// 20/10/2019 11:39:31 p. m.
// C:\Users\Notebppk\Documents\MICRO\LAB3\LAB3_10.sch

module LAB3_10( clk1,out1);


input clk1;
output out1;
pmos pmos(w2,vdd,clk1); // 2.0u 0.25u
nmos nmos(w2,vss,clk1); // 2.0u 0.25u
pmos pmos(w4,vdd,w3); // 2.0u 0.25u
nmos nmos(w4,vss,w3); // 2.0u 0.25u
pmos pmos(w3,vdd,w5); // 2.0u 0.25u
nmos nmos(w3,vss,w5); // 2.0u 0.25u
nmos nmos(w4,out1,w2); // 2.0u 0.25u
pmos pmos(out1,w4,clk1); // 2.0u 0.25u
nmos nmos(out1,w3,clk1); // 2.0u 0.25u
pmos pmos(w3,out1,w2); // 2.0u 0.25u
nmos nmos(w5,vss,w7); // 2.0u 0.25u
pmos pmos(w5,vdd,w7); // 2.0u 0.25u
pmos pmos(w9,vdd,w8); // 2.0u 0.25u
nmos nmos(w9,vss,w8); // 2.0u 0.25u
nmos nmos(w8,vss,clk1); // 2.0u 0.25u
pmos pmos(w8,vdd,clk1); // 2.0u 0.25u
pmos pmos(w10,vdd,w9); // 2.0u 0.25u
nmos nmos(w10,vss,w9); // 2.0u 0.25u
nmos nmos(w7,vss,w10); // 2.0u 0.25u
pmos pmos(w7,vdd,w10); // 2.0u 0.25u
endmodule

You might also like