You are on page 1of 2

EET SISTEMES ELECTRÒNICS

DEE Problemes (matí)


U PC

Cognoms: Nom: 4-04-2013

És obligatori entregar aquest full al sortir de l’examen.


Aquest full inclou el full de respostes: respondre només en aquest full.
No es pot utilitzar calculadora. Temps: 30min. 2,5 punts

1.- Es vol implementar un circuit lògic que indiqui en un display de set segments només si
hi ha uns presents a l'entrada (no s'indica si hi ha zero uns). Tan l'entrada com la sortida
estan formats per quatre variables, ja que la sortida es codifica en BCD natural (Veieu la
taula de la veritat). Es suposa que a les sortides YXZK es connecta un descodificador de
BCD a set segments per visualitzar la quantitat d'uns (aquesta part no es fa).
U1
A Y0
a) Determineu la taula de la veritat. (0,5 punts) B
C
Y1
Y2
b) Implementeu el circuit lògic corresponent a la sortida "Z" amb un D Y3
Y4
descodificador 4 a 16 (Figura 1) i les portes lògiques necessàries. ~G Y5
Y6
Y7
(0,6 punts) Y8
c) Implementeu la taula de la veritat dels segments "Z" i "K" Y9
Y10
DCD_4TO16

(independentment) utilitzant un multiplexor (MUX 4:1) i les portes Y11


Y12
lògiques necessàries. Utilitzeu els bits més significatius com Y13
Y14
senyals de selecció del multiplexor. (1,4 punts) Y15

Fig. 1.Desc 4 a 16. D és el


bit menys significatiu.

Resposta: a) Taula de la veritat:


A B C D Y X Z K

1
U1
A Y0
B
C Apartat b)
Y1
Y2
D Y3
Y4
~G Y5
Y6
Y7
Y8
Y9 DCD_4TO16
Y10
Y11
Y12
Y13
Y14
Y15

Apartat c) A i B són els bits de selecció. B és el menys significatiu.

D0 Y
D1 U3
D2 ~W
D3
A
B
~G En

MUX_4TO1

You might also like