You are on page 1of 18
Se Re RES TET CAPITULO Fontes de Tensao (Reguladores de Tensdo) eS RZ RITE ITT SE ORT 19.1 INTRODUCAO Este capitulo faz uma introduc & operagio de cireuitos fontes, de tensio, que sio compostos, principalmente, por filtros,retifi- cadores e reguladores de tensio. (Consulte o Cap. 2 como refe- fBncia para a desrigioinicial dos circuitosretifiadores com fo.) Iniciando com una tensio ac, obtém-se uma tenséo de estacionéria por meio da retificagao deste sinal de entrada. De- pois é realizada a filtragem para um nivel de, ¢, finalmente, o sinal E regulado para se obter na sada o nivel desejado de tensto de Em geral, a regulagio é feita por um Cl regulador de tensio, que recebe uma tensio dee fornece um nivel ligeiramente menor, 0 {qual permanece constante, mesmo que a tensdo de entrada varie, ‘ow a carga conectada mude de valor. Na Fig. 19.1 hi um diagrama de blocos mostrando os esté- gios de uma fonte de tensio tipica, e a forma de onda nos vari- ‘08 pontos docireuito. A tensdo ac, normalmente 120 V ms, ali- menta um transformador, cuja fungio é reduzi-Ia para o nivel de tensdo de desejado. Diodos icadores fornecem, entdo, uma tensdo retificada de onda completa, que ¢ inicialmente file trada por um capacitor simples para produzir uma tensao de. Esta tensio de resultante ainda possui algum ripple ou varia- <0 ac. O circuit regulador pode aproveitar esta entrada de para produzir uma tenstio de que nfo s6 possui menos ripple, como ainda mantém constante 0 nivel na safda, mesmo para variagSes na entrada ou na carga conectada. Esta regulagao é, via de re- ra, obtida utilizando-se um dos varios Cs reguladores exis- tentes. 19 ote 19.2 CONSIDERACOES GERAIS SOBRE FILTROS circuito retificador converte um sinal com valor em um sinal com valor médio diferente de zero. A s tante de um retificador é uma tensio de pulsante, que ainda nio seria adequada para alimentar uma carga. Esta tensdo poderia ser utilizada, por exemplo, em um carregador de baterias, onde a tensdo de média ésuficientemente grande para proporcionar uma corrente de carga para a bateria, Entretanto, como tensdo de para ser utlizada em rédios, aparelhos de som, computadores ¢ assim por diante, nao seria de maneira alguma a indicada. E necessdrio um filtro para que a tensdo de de safda da fonte seja mais esté- vel Regulacdo de Tensao do Filtro Tensao de Ripple Antes de entrarmos em detalhes sobre o circuito de filtragem, seria mais apropriado considerar os métodos usuais de andlise de filtros, de forma que possamos comparar a eficiéncia de um circuito atuando como filtro. A Fig. 19.2 mostra uma tensio de safda tipica de um filtro, e servird como exemplo para defini mos alguns dos fatores considerados no sinal. A safda filtrada da Fig. 19.2 apresenta um nivel dee alguma variacdo ac (ripple). Embora uma bateria forega safda de essencialmente constante, a tensio de derivada de uma fonte de sinal ac pela retificagio e Fig, 19.1 Diagrams de blocosapresenando os esti de umn fonte de wens, 550 Dispositivos Eletrdnicos e Teoria de Circuitos [rncyy Fig. 19.2 Forma de onda de saida do filtro, mostrando o nivel de ea tensto de ripple filtragem conteré alguma variagio ac (ripple). Quanto menor for 1 variago ac comparada ao nivel de, melhor € a operagio de filtragem. Considere a medida da tensio de safda de um filtro realizada por um voltimetro de e por um voltimetro ac (rms). O voltimetro de lera apenas o nivel médio ou de da tensdo de safda, O medi- dor ac (rms) s6 lerd o valor rms da componente ae da tenso de saida (assumindo que o sinal ac é acoplado através de um capacitor, que bloqueia o nfvel de). Definigio: Ripple tenslio de ripple (r ms) x 100% | (19.1) EXEMPLO 19.1 Utilizando um voltimetro de e ac para medir o sinal de saida de tum filtro, obtemos as leituras de 25 V de e 1,5 V rms. Calcule 0 ripple da tensdo de saida do filtro. Solugao V, (rms) 1sV = 1009 = ete 25V X 100% = 6% REGULACAO DE TENSAO Outro fator importante em uma fonte de tenso é 0 quanto a tensiio de de saida varia, ao longo de uma faixa de operagio do circuito. A tensio fornecida na saida, nas condigdes em que nao hhé carga (nenhuma corrente drenada da fonte), € reduzida quan- do hé corrente de carga drenada da fonte. O quanto a tensao de varia entre as condigdes de carga e sem carga é descrito por um fator chamado regulagao de tensio. Definigao: Regulagio de tensio Regulagdo _tensio sem carga— tensio com carga plena de tensiio tensio com carga plena Ve NR X 100% 9.2) EXEMPLO 19.2 Uma fonte de tensio de fornece 60 V quando nio hi carga co- nectada na saida. Quando conectada uma carga, a safda cai para 56 V, Caleule o valor da regulagao de tensio. Solugio Bq, (19.2: @V.R. = SV x 100% Va, 60 V~S6V GOV=56V 5 109% = 7, aan 100% = 7.1% Se o valor da tensio para carga total é 0 mesmo para a situa- «do em que no ha carga, a regulagao de tensto calculada € 0%, que € o melhor caso. Isto significa que a fonte é uma fonte de tenstio perfeita, na qual a tensao de safda ¢ independente da cor- rente drenada da fonte. Quanto menor a regulagdo de tens, melhor é a fonte, FATOR DE RIPPLE DO SINAL RETIFICADO Embora a tensio retificada nao seja uma tenséo filtrada, ela contém uma componente de e ripple. Veremos adiante que 0 si- nal retificado de onda-completa possui uma componente de maior ‘e menos ripple do que a tensio retificada de meia-onda, ara um sinal retificado de meia-onda, a tensio de de saida é Vac = 0,318V 9.3) 0 valor rms da componente ac pode ser calculado (veja Apéndi- ce B)e resulta V,(rms) = 0,385Viq «ag.4y ripple percentual de um sinal retificado de meia-onda pode, entio, ser calculado: Vrms) 0,385V - Wen 100% = ays % 100% = 121% 19.5 Para uma tensio retficada de onda-completa, 0 valor de é Visc = 0,636V 9.6) valor rms da componente ac do sinal de safda pode ser caleu- Jado (veja Apendice B) e resulta V,(ems) = 0,308, 19.7) CO ripple percentual de um sinal rtificado de onda-completa pode eentio ser obtido: y, AS) ggg, _ 0.308Vm Vac 0,636V X 100% = 48% (19.8) Em resumo, um sinal retificado de onda-completa possui ‘menos ripple do que um sinal retificado de meia-onda e é, portanto, mais adequado para se aplicar a um filtro. 19.3 FILTRO A CAPACITOR 0 circuito de filtro mais popular é 0 que utiliza um simples, capacitor, como mostrado na Fig. 19.3. Um capacitor € conecta- do na saida do retificador, e uma tensdo de € obtida nos termi nais deste, A Fig. 19.4a mostra a tensdo de saida de um retific Fontes de Tensto (Reguladores de Tensio) 551 a oe \ ‘Saida do circuito retificador \ Filtro a capacitor : : 7 o_3IE- ~~ % F : ; i Fig. 19.4 Operasio de filtragem do capacitor: (a) retificador de tenso de onda-complets; (b) teasbo de said filtrada dor de onda-completa, antes do sinal ser filtrado, enquanto que a Fig. 19-4b mostra a forma de onda resultante ap6s 0 capacitor, cconectado na sada do retificador. Observe que a forma de onda filtrada 6, essencialmente, uma tensio de apresentando algum ripple (ou variacdo ac). ‘A Fig. 19.5a mostra um retificador em ponte de onda-com- pleta, ¢ a forma de onda na saida, obtida do circuito para uma ‘carga conectada (R,). Se nio houvesse carga conectada nos ter- ‘minais do capacitor, a forma de onda na saida seria, idealmente, tum nivel de constante, igual em valor & tensfo de pico (V,) do ircuito retificador. Entretanto, normalmente a tensfo de gerada €utilizada por varios cireuitos eletrOnicos, que representam uma ‘carga para a fonte de tensio. Como sempre haverd uma carga na safda do filtro, devemos considerar este caso pratico na nossa dis- cussio. Instantes de Tempo da Forma de Onda na Saida ‘A Fig. 19.5b mostra a forma de onda existente nos terminais de ‘um filtro a capacitor. O tempo T, é 0 tempo durante o qual os ° T . Fig, 19.6 Tensto de sida aproximada do iro a capacitor Como o ciclo de carga-descarga ocorre para cada meio ciclo (para o retificador de onda-completa), 0 periodo da forma de onda re- tificada € T/2, metade do periodo do sinal de entrada. A tensio filtrada, como mostra a Fig. 19.6, mostra uma forma de onda na sada com um nivel de Ve uma tensio de ripple V, (rms), resul- tado da carga e descarga do capacitor. Posteriormente, so con- siderados alguns detalhes sobre estas formas de onda e elemen- tos do circuito. TENSAO DE RIPPLE, V, (rms) (O apéndice B apresenta detalhes na determinagao do valor da tensio de ripple, em termos dos outros pardmetros do circuito. A tensdo de ripple pode ser calculada de 24Vi RC v,(rms) avafe ¢ 9.9) onde J,, esta em miliampéres, C em microfarads, ¢ R, em kiloohms, EXEMPLO 19.3 Calcule a tensio de ripple de um retificador de onda-completa com um capacitor de 100 4F, conectado a uma carga que drena 50 mA. Solucao Eq. (19.9): V-(rms) TENSAO DC, Vs Do Apéndice B, podemos expressar 0 valor de da forma de ‘onda na saida, através do filtro, como sendo igual a Ta 4171, afc Vae = Vin — (19.10) onde V, é a tensao de pico do retificador, 1,, 6 a corrente em miliampéres, ¢ C6 0 valor do capacitor do filtro em microfarads. val a EXEMPLO 19.4 Seo valor de pico da tensio retificada no Exemplo 19.3 for igual 230 V, calcule a tensio de fomecida pelo filtro. Solugao 4.1Tlae Bq. (19.10): Vise = Vin Ripple de um Filtro a Capacitor Utilizando a definicao de ripple (Ea. (19.1)], Eq. (19.9), € Ea (19.10), com Vx. = V,, podemos obter a expressao para o ripple {da forma de onda na Safda de um filtro a capacitor. 100% 4 x 100 X 100% = = x 100% Va RC 9.11) onde festa em miliampéres, Cem mictofarads, V,. em volts, Rem kiloohms, EXEMPLO 19.5, Calcule o ripple de um filtro a capacitor, para uma tensio retifi- cada de 30 V. O valor do capacitor & C = 50 uF, eacorrente de carga igual a 50 mA. Solugao Eq. (19.11): 2.4(50) 10027,9) Poderfamos, também, calcular o ripple, utilizando a definigao basica X 100% = 4,3% ~12¥ X 100% = 4,3% Periodo de Conducao do Diodo e Corrente de Pico do Diodo Da discussao anterior, deve ficar claro que quanto maior o valor da capacitincia, menor 60 ripple, e maior é a tensao média na sai- da, resultando em melhor filtragem. Daf se poderia concluir que, para melhorar a performance de um filtro, € necessério somente ‘aumentar o tamanho do capacitor. O capacitor, entretanto, também afeta a corrente de pico drenada através dos diodos retificadores, ‘e como ser mostrado adiante, quanto maior 0 valor do capacitor, maior é a corrente drenada dos dios retificadores. Lembre-se de que 0s diodos conduzem durante 0 periodo 7, (ver Fig. 19.5), quando o diodo deve fornecer a corrente média necessaria para carregar 0 capacitor. Quanto menor este interva- lo, maior é 0 fluxo de corrente de carregamento. A Fig. 19.7 ‘mostra esta relago para um sinal retificado de meia-onda (seria ‘a mesma operagio para a onda-completa). Observe que para va- Fontes de Tensio (Reguladores de Tensto) 553, @ f__> © Fig. 19:7 Tensdo de sida e formas de onda da corente no diado: (a) pequeno C; (6) alto C. lores menores de capacitor, com T, maior, a corrente de pico do iodo é menor do que para valores mais elevados de capacitores. ‘Como a corrente média drenada da fonte é igual & corrente ‘média do diodo, durante o periodo de carregamento, a seguinte relago pode ser empregada (assumindo corrente do diodo cons- tante durante o tempo de carregamento): (19.12) tempo de conduco do diodo T = Uji = 2 X 60 para onda-completa) ccorrente média drenada do filtro corrente de pico através dos diodos em condugao V,, coma 19.4 FILTRO RC E possivel reduzir ainda mais o ripple na safda de um filtro. Para isto, podemos acrescentar uma segao RC adicional ao filtro, como ‘mostrado na Fig. 19.8. Esta seco RC permite que passe quase R Saige a c, = fT 3 Fito com Adicio carga capaci fro RC Ry Fi 19.8 Estigio de fileo RC. 120 V ae a3 = Retificador de onda complete Fito : ce a t / Fig. 19.9 Retficador de onda completa e filtro RC. 554 —_Dispositivos Elettonicos e Teoria de Circuitos Nivel de testo de ‘os termina do (™ + eth AY, om Te he @ Fig. 19.10 Circuitos equivalentes (a) dee (b) ac do fit RC. toda a componente de, ¢ atenua (reduz) consideravelmente a ‘componente ac. A Fig. 19.9 mostra um retificador de onda com pleta com um filtro composto por um capacitor e um circuito RC. A operacio do filtro pode ser analisada, utilizando-se superposi- {90 para as componentes de e ac do sina. Analise DC para a Secao RC do Filtro A Fig. 19.10a mostra o circuito equivalente de a ser utilizado na andlise do filtro RC da Fig. 19.9. Como ambos 0s capacitores sio circuitos abertos para operacao de, a tensio de resultante na safda é e Ri v Vi ie BER e 9.13) EXEMPLO 19.6 Calcule a tensio de em uma carga de 1 KO, para um filtro RC em que R = 120 fe C= 10 wE. A tensao de no capacitor que ante cede 0 circuito RCé V,, = 60 V. Solugao R 1000 ie = Rey, = OO _ cov) Ba. (19-13% Vie = ey, Me 730 + 100° 53,6V Analise AC para a Secao RC do Filtro A Fig. 19.10b mostra 0 circuito equivalente ac da segio RC. Devido ao divisor de tensdo entre a impediincia ac do capacitor © oresistor, a componente ac da tensdo de safda na carga € Xe Vices) = FEV coms (19.14) EXEMPLO 19.7 Calcule as componentes de e ac do sinal de safda, através da car- ga R, no circuito da Fig. 19.11. Calcule o ripple na saida Fig. 19.11 Filtro RC para o Exemplo 193. Solucao Caleulo DC: PPR Ra Eq. (19.13). Vie = aya Vie Sap 5 15M) = 1364 Calcul AC: A impediincia capacitiva do circuito RC é 13 _ 13 a Bq. (19.15). Xo= = Fy = O13 KO = 1300 A componente ac da tensio de safda, calculada utilizando-se a Eq. (19.12)é Xe 130 (rms) = —£V, (ems) = =39V Vetems) = Ve 599 15 Y= 39 ( ripple na saida é portanto Ve (ems) x roe Para um retficador de onda completa, com um ripple ac em 120, Hz, a impedancia de um capacitor pode ser calculada utilizando (19.15) ‘onde C é dado em microfarads e X, em kiloohms. 19.5 REGULACAO DE TENSAO POR TRANSISTOR Hi dois tipos de reguladores de tensio a transistor: 0 regulador de tensio tipo série e 0 regulador de tensio tipo paralelo. Cada, T tipo de circuito pode fornecer uma tensio de de safda regulada, ‘ow fixa em um certo valor, mesmo para uma variagdo da tensio 1a entrada ou uma alteracao do valor da carga conectada. Regulacao de Tensao em Série A Fig. 19.12 mostra o diagrama de blocos de um circuito regula- dor tipo série, Os elementos em série controlam o quanto da ten- sdo de entrada passa para a saida. A tenséo de saida é amostrada por um circuito, que prové uma tensio de realimentagao para ser ‘comparada com uma tensiio de referéncia, 1, Seatensdo de safda aumentar, o circuito comparador fornece tum sinal de controle que faz.com que o elemento de controle diminua o nivel da tensio de saida — mantendo, com isto, a tenstio de safda constante, 2, Se a tensao de safda diminuir, o circuito comparador fornece tum sinal de controle para o elemento de controle aumentar 0 nivel de tensio na saida, CIRCUITO REGULADOR TIPO SERIE Um regulador simples, série, esté mostrado na Fig. 19.13. transistor Q, é 0 elemento de controle, ¢ 0 diodo Zener D, forne- ‘ce a tensio de referéncia. A operagio de regulacdo pode ser des- ccrita como se segue: 1, Sea tensao de saida diminuir, a tensfo base-emissor aumen- ta, fazendo com que o transistor conduza mais, e desta forma aumentando a tensfo de saida — mantém a safda constante, 2. Se a tensfo de saida aumentar, a tenso base-emissor din ‘nui, ¢ 0 transistor conduz menos, reduzindo, assim, a tenso nna safda — mantém a saida constante. 7 emento _ (eoteada suo-reglads) regolads) | Ostia de ammosrager Tensio de Cireito referencia ‘eomparador Fig. 19.12 Diagrama de blocos de um regulador de tensio tipo série. a ¥, € ¥, (tensto (tensio sdo-epulada) regula) By Fig. 19.13 Circuito egulador tipo see 555 Fontes de Tensio (Reguladores de Tensto) EXEMPLO 19.8 Calcule a tenso de safda ¢ a corrente no Zener do circuito regu- lador da Fig. 19.14, para R, = 1k. OB v, ¥, 20 (eas) (co-requlada) % Fig. 19.14 Circuito pars o Exemplo 198 Solucio Vy = Vz ~ Vag = 12 V - 0,7 V = 11,3 ¥ Vee =Vi~ Vo =20V- 11,3 V=8,7V 2V-12V_ 8V =v UY. = 36,4 mA. te 0.0 220 a ~ 64 REGULADOR TIPO SERIE APERFEIGOADO AFig. 19.15 mostra um circuito regulador tipo série de perfor- ‘mance melhor do que 0 anterior. Os resistores Ry € Ry atuam como o circuito de amostragem, o diodo Zener proporciona a tensiio de referéncia, eo transistor Q, controla acorrente de base para o transistor Q, a fim de variar a corrente que passa neste transistor. Se a tenstio de safda tentar aumentar, a tensio V; amostrada por R, ¢ R, aumenta,fazendo com que a tensio base-emissor do transistor Q, se eleve (ja que V, permanece fixa). Se Q; conduz mais corrente, menos corrente passa pelo transistor Q,, € em conseqiiéncia pela carga, reduzindo a tensdo de saida — man- tendo, assim, a tensio de safda constante. Agora, se a tensao de safda tentar diminuir,o proceso andlogo ocorre, 56 que para este caso mais corrente & fornecida para a carga, impedindo que a tensio seja reduzida na safda. ‘Atensdo V, fomecida pelos resistoresR, eR, deve igualara soma, da tensiio base-emissor de Q, com a tensio do diodo Zener, ouseja, R z= Va= Be Vo Vor. + Ve= Va gs (19.16) Solucionando a Eq. (19.16) para a tensdo de safda regulada, V, RAR 5 Vos tse + Von.) (19.17) Ry 556 —_Dispositivas EletrOnicos ¢ Teoria de Circuitos +f- Fig. 19.18 Circuito egulador tipo série aperteioado, EXEMPLO 19.9 EXEMPLO 19.10 Qual o valor da tenso regulada fornecida pelo circuito da Fig. Calcule a tenséo de safda regulada no circuito da Fig. 19.17. 19.15, com os seguintes elementos: Ry = 20 kA, Ry = 30k e V,=83V? a Solugao Da Eq, (19.17), a tensio de safda regulada é 20kO + 30k ', soe OSV F0.7V)=15V REGULADOR TIPO SERIE COM AMP-OP A Fig. 19.16 mostra outra versio de um regulador tipo sé- rie. O amp-op compara a tensfo de referéncia do diodo Zener com a tensio realimentada dos resistores R, e R,. Se a tensio de safda variar, a condugSo do transistor Q; € controlada para mantra tensao de saida constante. A tensio de safda sera man- tida em (19.18) Fig. 19.16 Circuito egulador tipo série com amp-op. Fig. 19.17 Circuito para o Exemplo 19.10, Solugao (; 4 30K Eq. (19.18): Vo= (1+ 049 Joav = 248 CIRCUITO LIMITADOR DE CORRENTE ‘Uma forma de protecao contra curto-circuito ou sobrecarga é limitar a corrente, como mostra a Fig. 19.18. Quando a corrente J, aumenta, a queda de tensdo através do resistor de curto-circui- 10 Rc aumenta, No momento em que a queda em Rye atinge um certo nivel, o transistor Q, passa a conduzir, desviando a corren- te da base do transistor Q,, reduzindo com isto a corrente de car~ 20 J, que passa no transistor Q,.Concluimos, portanto, que a a¢20 de Rece O; limita a corrente que é fornecida para a carga. LIMITADOR REALIMENTADO O circuito limitador de corrente reduz a tensio forecida para ‘a carga, quando a corrente atinge um valor. O circuito da Fig. 19.19 apresenta um limitador realimentado, que reduz.a tensio.e corrente de saida, protegendo a carga de um excesso de corren- te, assim como o regulador. Fontes de Tensto (Reguladores de Tensio) 557 Fig. 19.19 Circuito egulador tipo série com limitador reaimentado O limitador de corrente realimentado implementado pelo divisor de tenso adicional entre R, e R,, existente no circuito da Fig. 19.19 (comparado ao da Fig. 19.17). O circuito divisor cothe a tenso na safda (emissor) de Q;. Quando J, atinge o valor ‘maximo permitido, a tensiio através de Rec liga Q,, limitando, assim, a corrente. Se a resisténcia de carga diminuir, a tensio que controla Q, torna-se menor, de modo que /, também cai, quando V, reduz de valor — isto gracas ao limitador realimen- tado, Quando a resisténcia de carga retorna ao seu valor nomi- Sinal de controle nal, o circuito prossegue com a sua regulagdo de tensio nor- mal. Regulacdo de Tensao em Paralelo regulador de tensiio tipo paralelo realiza a regulagdo desvi- ando corrente de carga, de modo que a tenséo na saida fica con- ‘rolada pela quantidade de corrente fornecida & carga. A Fig, 19.20 mostra o diagrama de blocos deste tipo de regulador. A Re (cares) ealimentagio Fig. 19.20 Diagrama de blocos de um regulador de tens tipo paraelo. 558 Disposttivos Fletonicose Teoria de Circuits, tensdo de entrada nao regulada fornece corrente & carga. Parte da corrente é roubada pelo elemento de controle a fim de man- ter a tenso regulada na saida, Se a tenso na carga tentar vari ar devido & propria variagdo da carga, 0 circuito de amostra- ‘gem realimenta o sinal a um comparador, que entéo formece um sinal de controle para alterar a quantidade de corrente que est sendo desviada da carga, Se a tensZo de safda tentar aumentar, p. ex., 0 circuito de amostragem prové um sinal realimentado a0 circuito comparador que dat fornece um sinal de controle para drenar a corrente, em paralelo, proporcionando, assim, menos corrente & carga. REGULADOR TIPO PARALELO COM TRANSISTOR ‘AFig. 19.21 mostra um circuito regulador tipo paralelo sim- ples, Hi uma queda de tensio ndo-regulada em R,, que depen- de da corrente fornecida & carga R,. A tensio através da carga 6 determinada pelo diodo Zener, ¢ pela tensio base-emissor do transistor. Se a resisténcia da carga diminuir, menos corrente ‘entra na base de Q,, resultando em menor corrente desviada pe- lo coletor. Portanto, a corrente de carga aumenta, mantendo a tensio regulada através da carga. A tensio de saida para a car- gaé (19.19) (one o-reglada) Fig, 19.21 Regulaor de tnsio em paraelo com TBA EXEMPLO 19.11 Determine a tenso regulada e as correntes do circuito para 0 regulador tipo paralelo da Fig. 19.22. Solucao A tensiio na carga é Eq. (19.19): Vi, Para a carga dada, 82V+0,7V=8,9V Vs _ 89 Re too. a = 89 m4 he Com a tenso nao regulada em 22 V, a corrente através de Ry € Mev 2V-89V “Rs 120 Is 109 mA tal que a corrente de coletor & Fig 19.22 Circuit para o Exemplo 19.11 Te = Ig ~ 1, = 109 mA ~ 89 mA = 20 mA (A corrente através do Zener ¢ base do transistor pode ser des- prezada em relagio a Ic, pois Iy = I/B). REGULADOR TIPO PARALELO APERFEICOADO O circuito da Fig. 19.23 mostra um regulador tipo parale- lode performance melhor do que o apresentado anteriormen- te. O diodo zener fornece uma tensao de referéncia, de for- ma que o resistor R, tenha, em seus terminais, a variagao da tensdo na saida, Quando a tensio de safda tenta variar, acor- rente desviada pelo transistor Q, varia, mantendo aquela ten- so constante. O transistor Q, proporciona uma corrente de base maior para o transistor Q, do que o circuito da Fig. zendo.com que este regulador seja capaz.de suprira carga com ‘uma corrente de maior intensidade. A tensio de sada é de- terminada pelo diodo zener e pelas duas tensOes base-emis- sor dos transistores. V, = Vi =Ve* Vine, + Var, (19.20) REGULADOR DE TENSAO TIPO PARALELO UTILIZANDO AMP-OP A Fig. 19.24 mostra um regulador tipo paralelo apresentando uum amp-op como elemento comparador de tensio. A tensio zener € comparada & tensdo realimentada, obtida do divisor de tensdo de R,e R, para produzir a corrente de controle para o elemento em paralelo Q,. A corrente através do resistor R,€, portanto, con- tolada para produzir uma queda de tensio em R, que mantenha a tensio de saida fixa, Regulador Chaveado O regulador chaveado é um circuito de muito uso, pois con- segue transferir de modo eficiente a poténcia para a carga ali- mentada. Basicamente, 0 regulador chaveado passa a tensio para a carga em pulsos, que sio filtrados para produzirem uma tensiio de uniforme. A Fig. 19.25 mostra os componentes bé- sicos deste tipo de regulador. A maior complexidade deste circuit é compensada pela melhoria na performance de ope- ragio. k, ¥, twato YY rto-reulada) % — Fontes dle Tensto (Reguladores de Tensto) 559) oe Fig. 19.23 Circuito reguador tipo paaleto aperteigoudo Ky Fig, 19.24 Regulador de tensdo tipo paralelo util ‘Tensio ifeencial GND Amplitude da sensio de ena Weve Tensto de sada regulada ve Carga Regulasio para variagdo da carga nao nome Fig, 19.25 Representaio em blocos do regulador de tenso de es termina. 19.6 CIs REGULADORES DE TENSAO Ha uma classe de Cls disponiveis que operam como reguladores de tensio, Os Cls reguladores contém os circuitos de fonte de re- feréncia, amplificador comparador, dispositivo de controle, ¢ pro- tegio contra sobrecarga, tudo em um tinico encapsulamento. Em- bora a estrutura interna dos Cls seja um pouco diferente da des- crita para os circuitos reguladores discretos, a operacdo é exata- ‘mente a mesma, As unidades de CI proporcionam regulagdo para ‘uma tensio positiva fixa, tensdo negativa fixa ou uma tensio ajus- ‘vel. ‘Uma fonte de tensio pode ser implementada, utilizando-se um transformador conectado & rede ac, para que a tensto seja redu- ida a0 nivel de amplitude desejado, retificando depois a tenstio {que sai do transformador,filtrando, em seguida, com um capacitor eum circuito RC, e finalmente, regulando a tensao de por meio de um CI regulador. Os reguladores podem ser escolhidos para 560 Dispositivos Elettonicos e Teoria de Circultos ‘uma operago com correntes de carga de centenas de miiampéres, até dezenas de ampéres, correspondendo a poténcias de safda que variam desde miliwatts até dezenas de watts Reguladores de Tensao de Trés Terminais [A Fig. 19.25 mostra a conexao de um CI regulador de trés termi- nais a uma carga, O regulador com tensio de safda fixa é alimen- tado por uma tensio de nao regulada, V,,aplicada a um terminal, ¢ fornece uma tensio de regulada, V, em um segundo terminal, com o terceiro terminal conectado & terra, Para um dado regula dor, as especificagées do dispositivo indicam a faixa na qual a tensio de entrada pode variar sem que a saida sejaalterada, con- siderando, ainda, uma faixa de comrente de carga. As especifica- «es listam também o quanto a tensio de safda varia para deter- rminada variag3o na corrente de carga (regulagio na carga) ou na tensdo de entrada (regulagao na rede). Reguladores de Tensio Positiva Fixa A série 78 de reguladores fornece tensdes reguladas fixes de 5 até 24 V. A Fig, 19.26 mostra como um CI desta série, um 7812, Fig. 19.26 Conexio de um regular de tensio 7812. &conectado para regular a tenso em +12 V de. Uma tensio de entrada niio-regulada V,€ filtrada pelo capacitor C, e alimenta 0 CI no terminal IN. O terminal OUT do CI fornece +12 V regu- lada, que ¢ filtrada pelo capacitor C, (empregado para atenuar 0 ruido de alta freqléncia). O terceiro terminal do CI é conectado Yow 25,46 V pico 120 Vis is Vine (cada metade) hs | “a a terra (GND). Mesmo variando a tensdo de entrada e a carga dentro de uma faixa permitida, a tensdio de safda permanece cons- tante, ou com pequenas variagdes, dentro de limites especifica- dos. Estes limites sio fornecidos pelas folhas de especificagées do fabricante. O Quadro 19.1 apresenta uma lista de Cls regula- dores de tensdes positivas. QUADRO 19.1 Reguladores de Tensio Positiva da Série 7800 digo Cr Tenso de Sata (V) ¥, Minimo (V) 7805 +s 13 7806 +6 83 78308 “8 10s 7810 +10 12s 7812 +12 146 wsi3 +5 m9 78 +18 210 Te 424 m1 A conexaio de um 7812 em uma fonte de tensio completa & ‘mostrada no esquema da Fig. 19.27. A tensdo ac da rede (120 V rms) é reduzida para 18 V rms, em cada metade do transforma- dor com derivagdo central (center tap). Um retificador de onda completa e um filtro (capacitor) produzem uma tensio de no- regulada, representada com uma amplitude de aproximadamen- te 22 V, com um ripple ac de poucos volts como entrada para 0 regulador de tensfo, Esta tensto € apresentada ao CI 7812, que formece em sua saida +12 V de regulada. ESPECIFICACOES DE UM REGULADOR DE TENSAO POSITIVA, A folha de especificagdes de reguladores de tenso normal- mente apresenta 0s dados mostrados na Fig. 19.28, para o grupo da série 7800. Devemos fazer algumas consideragdes para 0s pa- metros mais importantes. ‘Tensii de saida: As especificagSes para 07812 mostram que a tensio de saida 6, tipicamente, +12 V, mas tem como limite inferior 11,5 V, e limite superior 12,5 V. Your +2v-——— VeH2V oo1ue Fig, 19.27 Fonte de tensio de +12 V de Lo suits Se Oo = comum eile | Regulator La > Entada Naas sy as ax a6 ax Te Valores www | lo Tey mee Disp conina tl 20 Ee perio aoa re fica jay | ele Ertpertara "88 ate 1S0C ae aed caracteriieasceticas do mA 7812C: Partmetto Min | tf Moe | Boia Tensio de sada ius vs |v Regul na enteada 3 0 | mv Rejegtoderpple ss n a Regulsto ou sla 4 v0 | mv Resisténcia de sada opis a “Tensto de deexcitasio 20 v Cor desitnem caste 350 ma Corrente de pico na sata 22 A Fig, 19.28 Folha de especiicagdes para Cl reguladores de tensio Regulagio na sada: A regulagdo de tensio na saida é nor- malmente de 4 mV, até um maximo de 100 mV (em correntes de safda de 0,25 até 0,75 A). Esta informagao especifica que a tenstio de saida pode variar apenas 4 mY da tensdo nominal 12 Vide. Corrente de safda em curto-cireuito: A corrente de saida é Jimitada em, tipicamente, 0,35 A, se a safda entrar em curto (pre- sumivelmente por um acidente ou por uma falha de outro com- ponent. Corrente de pico na saida: A corrente maxima nominal pa- ra Cls desta série € 1,5 A, entretanto a corrente tipica de pico na safda que pode ser drenada por uma carga € 2,2 A. Isto mos- tra que, embora o fabricante afirme que a capacidade do Cl € de fornecer 1,5 A, existe a possibilidade de se puxar um pouco ais de corrente (possivelmente por um breve perfodo de tem- Po). 561 Fontes de Tensio (Reguladores de Tensio) Tensio de desexcitagio: A tensio de desexcitagio, tipica- mente 2 V, € 0 valor minimo de tensdo através dos terminais cntrada-safda para que 0 Cl opere como um regulador. Se a ten- stio de entrada cai muito lentamente ou a safda se eleva de modo {que uma tensio de 2 V, no minimo, nao é mantida entre entrada @ saida do CI, a regulagio nao é mais garantida. Por isso, a ten- so de entrada deve ser mantida em um nivel elevado, garantin- do uma diferenca de tensio entre entrada e saida superior & ten- sdo de desexcitagao. Reguladores de Tensao Negativa Fixa [A sétie de Cls 7900 ¢ formada por reguladores de tensio negati- va, semelhantes aos da série 7800. O Quadro 19.2 apresenta a lista de Cls reguladores de tensio negativa. Como mostrado, os Cls reguladores atendem a uma faixa de tensdes negativas, for- necendo a tensdo esperada na safda, se o valor na entrada est abaixo de um valor minimo especificado. Por exemplo, 0 7912 formece uma saida de —12 V, se a tensio na entrada do CI for mais negativa do que ~ 14,6 V. QUADRO 19.2 Reguladores de Tensto Negativa da Serie 7900 Adiga CL Tenso de Said (V) V, Minimo (¥) ‘005 “5 13 7905 6 -84 7908 “8 105 73909 ~9 m2 -2 7915 a5 7918 a8 7928 = EXEMPLO 19.12 Desenhe uma fonte de tensio, utilizando um retificador em pon- te de onda completa, um filtro a capacitor, e um Cl regulador para uma saida de +5 V. Solugio circuito resultante é mostrado na Fig. 19.29. Fig, 19.29 Fonte positiva de $V. 562 Dispositives Eletronicos ¢ Teoria de Circuitos EXEMPLO 19.13 Para um transformador com uma safda de 15 V,e um filtro com um capacitor de 250 1F, calcule a tenso minima necessaria na entrada, quando se conecta uma carga que drena 400 mA da fon- te. Solucao As tensbes através do capacitor sio V.(pico) = V3 Vrms) = vee 2,4(400) = V3) «6.65 v3 250, ial Vac = Vm = Vpico) = 15 V ~ 6,65 V = 8,35 V Como o sinal na entrada excursiona em tomo deste nivel de, a tensio de entrada minima pode eair até 0 valor de V; (baixo) = Vie ~ Ve(pico) = 15 V ~ 6,65 V = 8,35. V Como este valor de tensio é maior do que o minimo exigido para 0 Cl regulador (do Quadro 19.1 3 V), 0 Cl pode fornecer uma tensio regulada para a carga dada, EXEMPLO 19.14 No circuito da Fig. 19.29, determine o valor maximo de corrente de carga em que a regulagdo & mantida Solugao Para manter V(min) = 7,3 V, V-(pico) = Vm ~ Vémin) = 15 V — 7,3 V = tal que _ Vepico) _ 7,.7V Yarms) = “75 =p gg = 44 V valor da corrente de carga é, portanto, Vdrms)C _ (4,4 V)(250) lerereaiare eee ree aerate Qualquer valor de corrente acima deste nivel nao garantiria a ‘operacao do regulador. 8 Hi reguladores de tensdo dispontveis comercialmente que per- mitem ao usuério ajustar a tensdo de safda para um valor deseja- do. 0 LM317, p. ex., pode ser operado com a tensio de saida re- gulada em um nivel entre 1,2 V e 37 V. A Fig. 19.30 mostra como a tensio de safda regulada de um LM317 pode ser ajustada. Reguladores de Tensao Ajustaveis 4 tn Moe —, IM aur ADI ‘ Vin te Ta Fig. 19.30 Conexto de um repulador de tenso ajustivel LM 317, Os resistores R, ¢ R, determinam o valor da tensio em qual- ‘quer nivel dentro da faixa especificada (1,2 V até 37 V). A ten- so de safda é calculada da seguinte forma a Veer = 1,25 V e 9.21) EXEMPLO 19.15 Determine a tensio regulada no circuito da Fig. 19.30, com Ry = 240 De R, = 2.4 KO. Solugao 2.4 kO Eq.(19.21): Vy = 1,25 v(1+ a ) +400 HAY(2.4 KO) 3,75 V + 0,24 V = 13,99 V EXEMPLO 19.16 Determine a tensio de safda regulada do circuito da Fig. 19.31 ig, 1931 Regulador de tensdoajustivel para © Exemplo 19.16 Solugao A tensto de sada calelada utlizando a Ea, (19.21) € 1,8kO j= 12s (1-288) «0 wane 30)= Ve = 1,25 +3400 (100 #A)(1,8 kQ)= 10,8 V_ ‘Uma verificago da tensio no capacitor mostra que a diferenca entre entrada e safda de 2 V pode ser mantida para uma corrente de carga de no minimo 200 mA. 19.7 ANALISE POR COMPUTADOR Programa 19.1 Regulador Tipo Série com Amp-op circuito regulador tipo série com amp-op mostrado na Fig. 19.16 pode ser analisado utilizando-se o PSpice para Windows. Fig. 19.33 Grfico de suida do programa mostrandoaregulagio de tensfo ota no circuit da Fig. 19.32, Fontes de Tensio (Reguladores de Tensio) 563 19,32 mostra o desenho do circuito neste programa. Em Setup programa-se uma varredura na tensio de de 8 V a 15 V, com ineremento de 0,5 V. O diodo D, fornece uma ten- silo Zener de 4,7 V (V, = 4,7), € 0 transistor Q, & configurado com beta = 100, Utilizando a Eq. (19.18), vor (1+S)ue=(14 88)arv eva Observe na Fig. 19.32 que a tensio de saida regulada € 9.25 V, quando a entrada é de 10 V. Observe também que a saida é mi {ida regulada em aproximadamente 9,3 V para valores de tensio nna entrada acima de 9 V. Programa 19.2 Regulador de Tensao em Paralelo com Amp-op citcuito regulador de tensdo em paralelo da Fig, 19.34 foi de- senhado no PSpice para Windows, Com a tensdo Zener fixada Fg, 19.32 Regulador tipo série com amp-op desenha- ddano PSpice para Windows. regulated output voltage 564 Dispositivos Eletronicos ¢ Teoria de Circuitos 19.0900 RS 9.2950 1 o2nss04 20k Fig. 19.4 Regulador de tensio tipo parallo com amp-op (4esenhado no PSpice para Windows verso 6.1. Unregulated input voltage Regulated output voltage fe V(RL:I} ¢ VL ig. 19.35 Gratico de sada do programa mostando a regulago de tenso obtida no ctcuito da Fig. 1934 # _ em 4.7 V co pardmetro beta do transistor fixado em 100, a safda obtida do regulador é de 9,255 V para uma entrada de 10 V. Uma vvarredura na tensio de entrada de 8 V a 15 V produz o grafico de safda mostrado na Fig. 19.35. O circuito proporciona uma boa regulagio de tenso para uma faixa de valores de tensio de en- trada de aproximadamente 9,5 V a 14 V. A tenslo de safda & mantida regulada em cerca de 9,3 V. PROBLEMAS § 19.2 Consideracdes Gerais Sobre Filtros 1, Qual € 0 fator de ripple de um sina senoidal, que possui um ripple com pico de 2 V, sobre um valor médio de 50 V? 2. Um filtro fornece uma saida de 28 V, sem carga, e25 V para uma ‘operagao com carga maxima, Calcule a regulagio de tensao em ‘ermos percentuais. 3. Um retificador de meta-onda fomece 20 V de. Qual é 0 valor da tensto de ripple? 4, Qual é a tensdo de ripple em rms de um retificador de onda-com- pleta, com tensio de saida de 8 V de? § 193 Filtro a Capacitor ‘5. Um filtro a capacitor simples € alimentado por um retificador de ‘onda-completa, que fornece 14,5 V de com um fator de ripple de 8.5%. Qual é a tensio de ripple na safda (em rms)? 6, Um sinal retiicado de onda-completa de 18 V de pico ¢injetado em. tum filtro a capacitor. Qual 60 valor da regulagZo de tensd0 do filtro, se temos, na Saida, uma tensio de 17 V de com carga méxima? 7. Umit a capacitor de 400 uF tem comoentrada uma tensforetifica- ‘dade onda-completa, cam 18 V de pico. Determine o ripple eos valo- res das testes de no capacitor, para uma carga que drena 100 mA. 8, Um retificador de onda-completa operando na rede de 60 Hz pro- {daz uma tensdo retificada com 20 V de pico. Se um capacitor de 200 AF for utiizado, calcul o ripple para uma corrente de carga, {de 120 mA, 9. Um retificador de onda-completa(operando em uma rede de 60 Hz) alimenta um filtro (C = 100 iF), que fornece 12 V de, quando co- nectado a uma carga de 2,5 KN. Calcul a tensio de ripple na said 10, Determine o valor do capacitor necessério para se obler uma ten- sito fitrada com ripple de 15%, quando a corrente de carga & de 150 mA. A tenséo retificada de onda-completa é de 24 V de e a fonte de 60 Hz. 11. Um capacitor de 500 jF fornece uma corrente de carga de 200mA ‘com ripple de 8%, Calcule a amplitude da tensio retiicada obtida da rede de 60 Hz e os valores das tensbes no capacitor. 12, Caleule o valor do capacitor necessério para se obter uma tensdo filtrada com ripple de 7%, quando a corrente de carga é de 200 mA. A tensio retficada de onda-completa é de 30 V de ea frequéncia dda rede elétrica & de 60 He. 13. Caleule o ripple percentual da tensio sobre um capacitor de 120 ‘HF, para uma corrente de carga de 80 mA. O retificador de onda- ‘completa, operando a partir de uma rede de 60 Hz, fornece uma tensio retficada com valor de pico de 25 V. § 19-4 Filtro RC 14, Umestigio RC éincludo em ume fonteap6s o capacitor de fitragem, para que o ripple sejareduzido para 2%, Caleule a tensio de ripple na saida do filtro RC, que fomece uma tensdo de 80 V de 15, Um filtto RC (R = 33.0, C = 120 uF) € utlizado para filtrar um sinal de 24 V de e 2 V rms, retificado em onda-completa. Calcule © ripple percentual na saida do estigio RC para uma corrente de ‘carga de 100 mA..Calcule também 0 ripple do sina filtrado apli- ceado a0 circuito RC. Fontes de Tensto (Reguladores de Tensto) 565 16, Um filtro com um Gnico capacitor possui na entrada 40 V de. Se ‘esta tenslo for injetada em umestigio RC(R = 500, C= 40 nF), {qual seria a corrente de safda, considerando uma carga de 500 2? 17. Caleule o valor rms da tensio de ripple na safda de um filtro RC, aque alimenta uma carga de I kO. A tensio de entrada para. filtro 6de 50 V de com um ripple de 2,5 V rms, retificada em onda-com- pletae filtrada por um capacitor. Os componentes do filtro RC so R= 1002 C= 100 ue 18, Se a tensdo de safda do Problema 17 for de 50 V para o circuit sem carga, caleule a regulacdo percentual de tensto considerando para o célculo uma carga de 1 KA. § 19.5 Regulacao de Tensao por Transistor 19, Calcule a tenso de saida e a corrente no diodo Zener no cireuito regulador da Fig. 19,36. (Ba 100) v (eegulado) vy sv (eo egulado) Fig. 19.36 = = Problema 19. v,<40V Fig, 19.37 Problema 20. 21, Caleule a tensto de saida do circuito da Fig. 19.38. Fig. 19.38 Problema 21. 566 Dispositives Eletronicos ¢ Teoria de Cireultos 22, Determine a tensio regulada ¢ as correntes no circuito regulador paralelo da Fig. 19.39. ¥ v aisyy 3a aisy) ov 250 mA Fig, 19.40 Problema 24, IN our mas ce v.05) { im Fig. 19.41 Problema 2s. 15.V ms =_ 3 Fig, 19.42 Problema 27 § 19.6 Cls Reguladores de Tensao 23, Desenhe o circuito de uma fonte de tensio de 12 V composta por ‘um retificador de onda-completa, um capacitor de filtragem e um CI regulador, “24. Calcule a tensio de entrada minima do retficador de onda-com- pletae do capacitor na Fig. 19.40, quando conectados a uma carga gue drena 250 mA de corrente. 25, Considerando a regulagdo realizada pelo circuito da Fig. 19.41, determine o valor maximo permitido para a corrente de carga 26, Determine a tensio regulada no circuito da Fig. 19.30 com R, 20. Me R= 18k. 27, Determine o valor da tensio regulada na said do circuito da Fig. 19.42 “ero: Os aes indicum problemas nis ii § 19.7 Anilise por Computador "28. Modifique o circuito da Fig. 19.32 incluindo um resistor R, como ‘carga, Mantendo a tensio de entrada fixa em 10 V, faga uma var redura de 100 0 a 20 k no valor do resistor, e obtenha a tensio de saida no PSpice para Windows. #29, Para o circuito da Fig. 19.34, faa uma varredura de 5kO.a 2022 no valor de R,e obtenha a tenséo de sada, *30, Faga uma analise do circuito da Fig. 19.19 com o PSpice, para V, = 4.7 V, beta (Q,) = beta(Q,) = 100, variando V, de 5 V a 20 V.

You might also like