You are on page 1of 10

Giới thiệu về DSP Builder cho Intel

FPGA
Đã cập nhật cho Intel® Quartus® Prime Design Suite: 19.3

Đăng ký HB_DSPB_INTRO | 2019.10,20


Gửi thông tin phản hồi Tài liệu mới nhất trên web: PDF | Html
Vui mừng

Vui mừng

1. Giới thiệu về thiết kế DSP ............................................. ...................................................... ............ 3


1.1. Các tính năng kiến trúc FPGA cho các thiết kế DSP ............................................ .................. 3
1.2. Quy trình thiết kế DSP trong FPGA ............................................. ......................................... 4
1.3. Dòng thiết kế DSP phần mềm và phần cứng trong FPGA .......................................... ......... 4

2. Giới thiệu về DSP Builder cho Intel FPGA .......................................... ........................................ 5


2.1. Tích hợp công cụ ... ...................................................... ... 5

3. Cài đặt và cấp phép DSP Builder cho Intel FPGA ........................................ .............. 7
3.1. Yêu cầu hệ thống ................................................ ............................................ 7
3.2. Cài đặt DSP Builder cho Intel FPGA ............................................ ........................... số 8
3.3. Cấp phép Trình tạo DSP cho Intel FPGA ............................................ ........................... 9

4. Lịch sử sửa đổi tài liệu để giới thiệu về DSP Builder cho Intel FPGA ................. 10

Giới thiệu về DSP Builder cho Intel FPGA Gửi thông tin phản hồi

2
HB_DSPB_INTRO | 2019.10,20

Gửi thông tin phản hồi

1. Giới thiệu về Thiết kế DSP

1.1. Các tính năng kiến trúc FPGA cho các thiết kế DSP
Bạn có thể cấu hình FPGA để hoạt động ở các chế độ khác nhau tương ứng với chức năng yêu cầu của
bạn. Bạn có thể sử dụng ngôn ngữ mô tả phần cứng (HDL) phù hợp như VHDL hoặc Verilog HDL để triển
khai bất kỳ thiết kế phần cứng nào. Do đó, cùng một FPGA có thể triển khai một bộ định tuyến DSL, một
modem DSL, một bộ mã hóa JPEG, một hệ thống phát sóng kỹ thuật số hoặc một giao diện vải chuyển
mạch bảng nối đa năng.

FPGA mật độ cao kết hợp các tính năng silicon nhúng có thể triển khai các hệ thống hoàn chỉnh
bên trong FPGA, tạo ra một hệ thống trên thực thi chip lập trình (SOPC). Các tính năng silicon
nhúng như bộ nhớ nhúng, khối DSP và bộ xử lý nhúng rất thích hợp để triển khai các chức năng
DSP như bộ lọc đáp ứng xung hữu hạn (FIR), biến đổi Fourier nhanh (FFT), bộ tương quan, bộ cân
bằng, bộ mã hóa và bộ giải mã.

Các khối DSP được nhúng cung cấp các chức năng như cộng, trừ và nhân, là các phép toán số
học phổ biến trong các hàm DSP. Nói chung, Intel FPGA cung cấp băng thông số nhân lớn hơn
nhiều so với bộ xử lý DSP, vốn chỉ cung cấp một số lượng nhân giới hạn.

Một yếu tố quyết định của băng thông DSP tổng thể là băng thông số nhân, do đó băng thông
DSP tổng thể của FPGA có thể cao hơn nhiều khi sử dụng FPGA so với bộ xử lý DSP.

Nhiều ứng dụng DSP sử dụng thiết bị bộ nhớ ngoài để quản lý lượng lớn xử lý dữ liệu. Bộ nhớ
nhúng trong FPGA đáp ứng các yêu cầu này và cũng loại bỏ nhu cầu về thiết bị bộ nhớ ngoài trong
một số trường hợp.

Các bộ xử lý nhúng trong FPGA cung cấp khả năng tích hợp hệ thống linh hoạt vì sự phân vùng
linh hoạt của hệ thống giữa phần cứng và phần mềm. Bạn có thể triển khai các thành phần phần
mềm của hệ thống trong bộ xử lý nhúng và triển khai các thành phần phần cứng trong tài nguyên
logic chung của FPGA. Các thiết bị của Intel cung cấp sự lựa chọn giữa bộ xử lý lõi mềm nhúng và
bộ xử lý lõi cứng nhúng.

Bạn có thể triển khai các bộ xử lý lõi mềm như Nios® Bộ xử lý nhúng II trong FPGA và thêm
nhiều thiết bị ngoại vi hệ thống. Bộ xử lý Nios II hỗ trợ kiến trúc bus đa quản trị do người dùng
xác định để tối ưu hóa băng thông bus và loại bỏ các nút cổ chai tiềm ẩn trong các bộ xử lý DSP.
Bạn có thể sử dụng bus multimaster để xác định bao nhiêu bus và bao nhiêu hiệu suất cần thiết
cho một ứng dụng cụ thể. Các bộ xử lý DSP không có sẵn tạo ra sự thỏa hiệp giữa kích thước và
hiệu suất khi họ chọn số lượng bus dữ liệu trên chip, có khả năng hạn chế hiệu suất.

Các bộ xử lý nhúng mềm trong FPGA cung cấp quyền truy cập vào các lệnh tùy chỉnh như lệnh
MUL trong bộ xử lý Nios II có thể thực hiện thao tác nhân trong hai chu kỳ đồng hồ bằng cách sử
dụng hệ số nhân phần cứng. Các thiết bị FPGA cung cấp một nền tảng linh hoạt để

Tập đoàn Intel. Đã đăng ký Bản quyền. Agilex, Altera, Arria, Cyclone, Enpirion, Intel, logo Intel, MAX, Nios, Quartus và Stratix từ và
logo là các thương hiệu của Tập đoàn Intel hoặc các công ty con của tập đoàn tại Hoa Kỳ và / hoặc các quốc gia khác. Intel đảm
bảo hiệu suất của FPGA và các sản phẩm bán dẫn của mình theo các thông số kỹ thuật hiện tại theo bảo hành tiêu chuẩn của ISO
Intel, nhưng có quyền thực hiện các thay đổi đối với bất kỳ sản phẩm và dịch vụ nào vào bất kỳ lúc nào mà không cần thông báo. 9001: 2015
Intel không chịu trách nhiệm hoặc nghĩa vụ pháp lý phát sinh từ việc áp dụng hoặc sử dụng bất kỳ thông tin, sản phẩm hoặc dịch Đã đăng ký
vụ nào được mô tả ở đây trừ khi được Intel đồng ý rõ ràng bằng văn bản. Khách hàng của Intel nên lấy phiên bản mới nhất của
thông số kỹ thuật của thiết bị trước khi dựa vào bất kỳ thông tin nào được công bố và trước khi đặt hàng sản phẩm hoặc dịch vụ.

* Các tên và thương hiệu khác có thể được coi là tài sản của người khác.
1. Giới thiệu về Thiết kế DSP

HB_DSPB_INTRO | 2019.10,20

tăng tốc các chức năng quan trọng về hiệu suất trong phần cứng vì khả năng cấu hình của các tài
nguyên logic của thiết bị. Bộ xử lý DSP có các khối tăng tốc phần cứng được xác định trước,
nhưng FPGA có thể triển khai các trình tăng tốc phần cứng cho từng ứng dụng, cho phép đạt
được hiệu suất tốt nhất từ việc tăng tốc phần cứng. Bạn có thể triển khai các khối tăng tốc phần
cứng với các chức năng IP có thể tham số hóa hoặc từ đầu bằng HDL.

Intel cung cấp nhiều IP cho thiết kế DSP trên FPGA. Bạn có thể tham số hóa IP Intel DSP để triển
khai phần cứng hiệu quả nhất và mang lại tính linh hoạt tối đa. Bạn có thể dễ dàng chuyển IP
sang các họ FPGA mới, dẫn đến hiệu suất cao hơn và chi phí thấp hơn. Tính linh hoạt của logic có
thể lập trình và IP mềm cho phép bạn nhanh chóng điều chỉnh thiết kế của mình theo các tiêu
chuẩn mới mà không cần đợi thời gian chờ lâu thường được kết hợp với bộ xử lý DSP.

1.2. Quy trình thiết kế DSP trong FPGA


Theo truyền thống, các kỹ sư hệ thống sử dụng luồng phần cứng dựa trên HDL, chẳng hạn như
Verilog HDL hoặc VHDL, để triển khai hệ thống DSP trong FPGA. Các công cụ của Intel như DSP
Builder, cho phép bạn tuân theo quy trình thiết kế dựa trên phần mềm trong khi nhắm mục tiêu
FPGA. DSP Builder dành cho Intel® FPGA đơn giản hóa việc triển khai phần cứng các chức năng
DSP, cung cấp công cụ xác minh cấp hệ thống cho kỹ sư hệ thống không nhất thiết phải quen
thuộc với quy trình thiết kế HDL và cho phép kỹ sư hệ thống triển khai các chức năng DSP trong
FPGA mà không cần học HDL. DSP Builder cho Intel FPGA cung cấp giao diện từ Simulink trực tiếp
đến phần cứng FPGA. Ngoài ra, bạn có thể kết hợp các thiết kế được tạo bởi DSP Builder cho Intel
FPGA vào hệ thống Platform Designer để triển khai hệ thống DSP hoàn chỉnh.

1.3. Dòng thiết kế DSP phần mềm và phần cứng trong FPGA
Intel FPGA với bộ xử lý nhúng hỗ trợ quy trình thiết kế dựa trên phần mềm. Intel cung cấp các
công cụ phát triển Nios II EDS để biên dịch, gỡ lỗi, lắp ráp và liên kết các thiết kế phần mềm. Sau
đó, bạn có thể sử dụng RAM trên chip hoặc thiết bị nhớ ngoài để tải các thiết kế phần mềm này
xuống FPGA.

Bộ xử lý nhúng và tăng tốc phần cứng mang lại sự linh hoạt, hiệu suất và hiệu quả chi phí trong
một quy trình phát triển quen thuộc với các nhà phát triển phần mềm. Bạn có thể kết hợp quy
trình thiết kế phần mềm với tăng tốc phần cứng. Trong quy trình này, trước tiên bạn lập cấu hình
mã C và xác định các chức năng quan trọng nhất về hiệu suất. Sau đó, bạn có thể sử dụng IP DSP
của Intel hoặc phát triển các hướng dẫn tùy chỉnh của riêng bạn để tăng tốc các tác vụ đó trong
FPGA. Bạn có thể chạy mã điều khiển hệ thống với các thuật toán DSP không hoạt động nghiêm
trọng khác trên bộ xử lý nhúng Nios II. Intel cũng cung cấp các công cụ tích hợp hệ thống như
Trình thiết kế nền tảng để phân vùng cấp hệ thống và kết nối với nhau. Bạn có thể sử dụng Trình
thiết kế nền tảng để xây dựng toàn bộ hệ thống phần cứng bằng cách kết hợp bộ xử lý nhúng,
chẳng hạn như bộ xử lý nhúng Nios II,

Bạn có thể sử dụng quy trình thiết kế phần cứng dựa trên HDL để phát triển triển khai phần
cứng thuần túy của hệ thống DSP. Intel cung cấp một bộ công cụ phát triển FPGA hoàn chỉnh
bao gồm Intel Quartus® Prime và giao diện với các công cụ EDA khác như Synopsys, Synplify và
Precision Synthesis. Các công cụ này cho phép thiết kế phần cứng, mô phỏng, gỡ lỗi và xác minh
trong hệ thống của hệ thống DSP. Bạn cũng có thể tuân theo quy trình thiết kế DSP Builder cho
Intel FPGA và triển khai các hệ thống DSP chỉ dành cho phần cứng trong FPGA mà không cần học
HDL.

Giới thiệu về DSP Builder cho Intel FPGA Gửi thông tin phản hồi

4
HB_DSPB_INTRO | 2019.10,20

Gửi thông tin phản hồi

2. Giới thiệu về DSP Builder cho Intel FPGA


DSP Builder cho Intel FPGA rút ngắn chu kỳ thiết kế DSP bằng cách giúp bạn tạo biểu diễn phần
cứng của thiết kế DSP trong môi trường phát triển thân thiện với thuật toán. DSP Builder cho
Intel FPGA tích hợp khả năng phát triển, mô phỏng và xác minh thuật toán của các công cụ thiết
kế cấp hệ thống MathWorks MATLAB và Simulink với phần mềm Intel Quartus Prime và các công
cụ tổng hợp và mô phỏng của bên thứ ba. Bạn có thể kết hợp các khối Simulink với DSP Builder
cho khối Intel FPGA để xác minh thông số kỹ thuật cấp hệ thống và thực hiện mô phỏng.

Hình 1. Trình tạo DSP cho Quy trình thiết kế cấp hệ thống FPGA của Intel

Tạo hệ thống trong

MATLAB hoặc Simulink

Chạy Tổng hợp HDL

(Phần mềm Quartus Prime)

Mô phỏng hệ thống

với Testbench
(Mô phỏng ModelSim)

Xác minh Hệ thống trong Phần

cứng (Bộ phân tích Logic Signal Tap)

Đánh giá phần cứng

trong một DSP

Bộ dụng cụ phát triển

Thông tin liên quan


Tập 3: Bộ khối nâng cao DSP Builder trong Sổ tay DSP Builder

2.1. Tích hợp công cụ


DSP Builder cho Intel FPGA hoạt động với Simulink, trình mô phỏng ModelSim và Intel
Quartus Prime (bao gồm cả Trình thiết kế nền tảng).

Tập đoàn Intel. Đã đăng ký Bản quyền. Agilex, Altera, Arria, Cyclone, Enpirion, Intel, logo Intel, MAX, Nios, Quartus và Stratix từ và
logo là các thương hiệu của Tập đoàn Intel hoặc các công ty con của tập đoàn tại Hoa Kỳ và / hoặc các quốc gia khác. Intel đảm
bảo hiệu suất của FPGA và các sản phẩm bán dẫn của mình theo các thông số kỹ thuật hiện tại theo bảo hành tiêu chuẩn của ISO
Intel, nhưng có quyền thực hiện các thay đổi đối với bất kỳ sản phẩm và dịch vụ nào vào bất kỳ lúc nào mà không cần thông báo. 9001: 2015
Intel không chịu trách nhiệm hoặc nghĩa vụ pháp lý phát sinh từ việc áp dụng hoặc sử dụng bất kỳ thông tin, sản phẩm hoặc dịch Đã đăng ký
vụ nào được mô tả ở đây trừ khi được Intel đồng ý rõ ràng bằng văn bản. Khách hàng của Intel nên lấy phiên bản mới nhất của
thông số kỹ thuật của thiết bị trước khi dựa vào bất kỳ thông tin nào được công bố và trước khi đặt hàng sản phẩm hoặc dịch vụ.

* Các tên và thương hiệu khác có thể được coi là tài sản của người khác.
2. Giới thiệu về DSP Builder cho Intel FPGA
HB_DSPB_INTRO | 2019.10,20

Simulink

DSP Builder cho Intel FPGA có thể tương thích với các bộ khối Simulink khác. Đặc biệt, bạn có thể
sử dụng bộ khối Simulink cơ bản để tạo các testbench tương tác. Bàn kiểm tra tự động cho phép
bạn so sánh kết quả mô phỏng Simulink với kết quả đầu ra của trình mô phỏng ModelSim mô
phỏng HDL được tạo cho thiết kế DSP Builder của bạn.

Mô phỏng ModelSim

Bạn có thể chạy trình mô phỏng ModelSim từ bên trong DSP Builder cho Intel FPGA, nếu tệp thực
thi ModelSim nằm trong đường dẫn của bạn. Bạn có thể sử dụng một tập lệnh để tích hợp giữa
DSP Builder cho bộ khối nâng cao Intel FPGAs và trình mô phỏng ModelSim. Luồng testbench tự
động chạy thử nghiệm và trả về kết quả cho biết kết quả đầu ra có khớp nhau hay không.

Intel Quartus Prime

Bộ khối nâng cao cho phép bạn xây dựng các đường dẫn dữ liệu DSP tốc độ cao, hiệu suất cao.
Trong hầu hết các thiết kế sản xuất, có một lớp RTL bao quanh đường dữ liệu này để thực hiện
giao tiếp với bộ xử lý, I / O tốc độ cao, bộ nhớ, v.v. Để hoàn thành thiết kế, hãy sử dụng Trình thiết
kế nền tảng hoặc RTL để chỉ định các thành phần cấp bảng. Sau đó, Intel Quartus Prime có thể
hoàn thành quá trình tổng hợp và định vị. Bạn có thể tự động tải một thiết kế vào Intel Quartus
Prime bằng cách nhấp vàoChạy Quartus Prime trong mô hình cấp cao nhất.

Nhà thiết kế nền tảng

DSP Builder cho Intel FPGA tạo giao diện ống dẫn và hw.tcl tệp cho mỗi thiết kế tập hợp khối
nâng cao. Nó tạo ra một giao diện ánh xạ bộ nhớ chỉ khi thiết kế có chứa các khối giao diện
hoặc các khối bộ nhớ ngoài. Nó cũng có thể tạo ra một Avalon®
Giao diện phát trực tuyến. Tràhw.tcl tệp có thể làm lộ bus bộ xử lý để kết nối trong Platform
Designer. Một DSP Builder cho Intel FPGA hệ thống con của bộ khối nâng cao có sẵn từNội dung
hệ thống trong Trình thiết kế nền tảng sau khi bạn thêm đường dẫn vào hw.tcl tệp vào đường
dẫn tìm kiếm IP của Trình thiết kế nền tảng

Giới thiệu về DSP Builder cho Intel FPGA Gửi thông tin phản hồi

6
HB_DSPB_INTRO | 2019.10,20

Gửi thông tin phản hồi

3. Cài đặt và cấp phép Trình tạo DSP cho Intel FPGA

3.1. yêu cầu hệ thống


DSP Builder cho Intel FPGA tích hợp với các công cụ MathWorks MATLAB và Simulink và với phần
mềm Intel Quartus Prime.

Đảm bảo có ít nhất một phiên bản của công cụ MathWorks MATLAB và Simulink trên máy trạm
của bạn trước khi bạn cài đặt DSP Builder cho Intel FPGA. Bạn nên sử dụng cùng một phiên bản
của phần mềm Intel Quartus Prime và DSP Builder cho Intel FPGA. DSP Builder cho Intel FPGA chỉ
hỗ trợ các phiên bản MATLAB 64 bit.

Từ v18.0, bộ khối nâng cao DSP Builder cho Intel FPGA có sẵn cho Intel Quartus Prime Pro
Edition và Intel Quartus Prime Standard Edition. DSP Builder cho bộ khối tiêu chuẩn Intel FPGA
chỉ khả dụng cho Intel Quartus Prime Standard Edition.

Bảng 1. DSP Builder cho Intel FPGA MATLAB Phụ thuộc

Phiên bản Các phiên bản được hỗ trợ của MATLAB

DSP Builder Standard DSP Builder Advanced Blockset


Blockset

Phiên bản tiêu chuẩn Intel Quartus Prime Intel Quartus Prime Pro
Chỉnh sửa

19.3 Không có sẵn R2019a


R2018b
R2018a
R2017b
R2017a
R2016b

19.1 Không được hỗ trợ R2013a R2018b


R2018a
R2017b
R2017a
R2016b

18.1 R2013a R2013a R2018a


R2017b
R2017a
R2016b

18.0 R2013a R2013a R2017b


R2017a
R2016b
R2016a
R2015b

17.1 R2013a R2013a R2016a


tiếp tục ...

Tập đoàn Intel. Đã đăng ký Bản quyền. Agilex, Altera, Arria, Cyclone, Enpirion, Intel, logo Intel, MAX, Nios, Quartus và Stratix từ và
logo là các thương hiệu của Tập đoàn Intel hoặc các công ty con của tập đoàn tại Hoa Kỳ và / hoặc các quốc gia khác. Intel đảm
bảo hiệu suất của FPGA và các sản phẩm bán dẫn của mình theo các thông số kỹ thuật hiện tại theo bảo hành tiêu chuẩn của ISO
Intel, nhưng có quyền thực hiện các thay đổi đối với bất kỳ sản phẩm và dịch vụ nào vào bất kỳ lúc nào mà không cần thông báo. 9001: 2015
Intel không chịu trách nhiệm hoặc nghĩa vụ pháp lý phát sinh từ việc áp dụng hoặc sử dụng bất kỳ thông tin, sản phẩm hoặc dịch Đã đăng ký
vụ nào được mô tả ở đây trừ khi được Intel đồng ý rõ ràng bằng văn bản. Khách hàng của Intel nên lấy phiên bản mới nhất của
thông số kỹ thuật của thiết bị trước khi dựa vào bất kỳ thông tin nào được công bố và trước khi đặt hàng sản phẩm hoặc dịch vụ.

* Các tên và thương hiệu khác có thể được coi là tài sản của người khác.
3. Cài đặt và cấp phép Trình tạo DSP cho Intel FPGA
HB_DSPB_INTRO | 2019.10,20

Phiên bản Các phiên bản được hỗ trợ của MATLAB

DSP Builder Standard DSP Builder Advanced Blockset


Blockset

Phiên bản tiêu chuẩn Intel Quartus Prime Intel Quartus Prime Pro
Chỉnh sửa

R2015b
R2015a
R2014b
R2014a
R2013b

Ghi chú: Bộ tạo khối nâng cao DSP Builder cho Intel FPGA sử dụng các loại điểm cố định Simulink cho tất cả
các hoạt động và yêu cầu các phiên bản được cấp phép của Điểm cố định Simulink. Intel cũng đề
xuất Hộp công cụ Hệ thống DSP và Hộp công cụ Hệ thống Truyền thông mà một số ví dụ thiết kế
sử dụng.

Thông tin liên quan


Cài đặt và cấp phép phần mềm Intel.

3.2. Cài đặt DSP Builder cho Intel FPGA

1. Cài đặt DSP Builder cho Intel FPGA từ Intel Quartus Prime Design Suite. Trong trình cài
đặt phần mềm, đảm bảo bạn bật DSP Builder cho Intel FPGA trong
Chọn các thành phần cửa sổ.

Hình 2. Chọn thành phần - Trình tạo DSP

Giới thiệu về DSP Builder cho Intel FPGA Gửi thông tin phản hồi

số 8
3. Cài đặt và cấp phép Trình tạo DSP cho Intel FPGA
HB_DSPB_INTRO | 2019.10,20

Thư mục cài đặt mặc định là c: \ intelfpga \ <phiên bản> \quartus chúng tôi
Windows hoặc /opt / intelfpga <phiên bản> /quartus trên Linux.

Hình 3. DSP Builder cho cấu trúc thư mục FPGA của Intel
ở đâu <đường dẫn> là thư mục cài đặt có chứa phần mềm Intel Quartus Prime
<đường dẫn>

Thư mục cài đặt chứa phần mềm Quartus Prime.

dspba
Chứa bộ khối nâng cao DSP Builder.
phụ trợ
Chứa các tệp back-end cho các lõi IP khác nhau.

Khối
Chứa các tệp nhị phân và các tập lệnh MATLAB.

thiết bị
Chứa các thông số kỹ thuật của thiết bị.

Docs
Chứa các tệp trợ giúp tích hợp Simulink.
dspba_cockpit
Chứa các tệp hỗ trợ GUI.
Các ví dụ
Chứa các ví dụ thiết kế.
Thư viện
Chứa các thư viện HDL bổ sung.

tin nhắn
Chứa các thông báo lỗi.
polycache
Chứa các tệp hỗ trợ dấu phẩy động.
SysConAPI
Chứa các tệp API.

Sau khi cài đặt DSP Builder cho Intel FPGA, các thư viện có sẵn trong trình duyệt thư
viện Simulink trong phần mềm MATLAB.

3.3. Cấp phép Trình tạo DSP cho Intel FPGA


Trước khi bạn có thể sử dụng DSP Builder cho Intel FPGA, hãy yêu cầu tệp giấy phép từ trang web
của Intel tại và cài đặt nó trên máy tính của bạn.

Phần mềm Intel Quartus Prime khuyến nghị bạn chỉ định một đường dẫn đến một
LM_LICENSE_FILE nhưng nó cũng cho phép bạn sử dụng một đường dẫn rõ ràng đến tệp giấy phép.
Tuy nhiên, DSP Builder cho Intel FPGA cho phép bạn chỉ định một đường dẫn đến chỉ một
LM_LICENSE_FILE Biến đổi.

Thông tin liên quan


Cài đặt và cấp phép phần mềm Intel.

Gửi thông tin phản hồi


Giới thiệu về DSP Builder cho Intel FPGA

9
HB_DSPB_INTRO | 2019.10,20

Gửi thông tin phản hồi

4. Lịch sử sửa đổi tài liệu để giới thiệu về DSP Builder cho Intel
FPGA
Phiên bản Phiên bản phần mềm Những thay đổi

2019.10,20 19.3 Hỗ trợ phiên bản MATLAB cập nhật cho DSP Builder v19.3.

2019.04.01 19.1 • Hỗ trợ phiên bản MATLAB cập nhật cho DSP Builder v19.1.
• Đã xóa các tham chiếu đến bộ khối tiêu chuẩn.

2018.09.17 18.1 Hỗ trợ phiên bản MATLAB cập nhật cho DSP Builder v18.1.

2018.05.07 18.0 • Đã thay đổi tên của FP_FFT đến FFT_Float


• Hỗ trợ phiên bản MATLAB cập nhật cho v18.0.
• Bộ khối nâng cao được làm rõ cho Intel Quartus Prime Pro Edition và Intel
Phiên bản tiêu chuẩn Quartus Prime đã bị xóa Tùy chọn luồng
• thiết kế DSP dựa trên FPGA nhân vật. Đã sửa cách viết hoa trên
• Cấu trúc thư mục nhân vật.

2017.05.02 17.0 Hỗ trợ phiên bản MATLAB cập nhật cho DSP Builder v17.0. Hỗ

2015.05.01 15.0 trợ phiên bản MATLAB đã cập nhật cho DSP Builder v15.0. Hỗ trợ

Tháng 12 năm 2014 14.1 phiên bản MATLAB cập nhật cho DSP Builder v14.1. Hỗ trợ phiên

Tháng 6 năm 2014 14.0 bản MATLAB cập nhật cho DSP Builder v14.0. Hỗ trợ phiên bản

Tháng 11 năm 2013 13.1 MATLAB cập nhật cho DSP Builder v13.1. Hỗ trợ phiên bản

Tháng năm 2013 13.0 MATLAB cập nhật cho DSP Builder v13.0. Đã cập nhật phiên bản

Tháng 11 năm 2012 12.1 hỗ trợ MATLAB.

Tháng 6 năm 2012 12.0 • Hỗ trợ phiên bản MATLAB cập nhật
• Nâng cấp từ chương v7.1 Hướng dẫn
• cài đặt cập nhật
• Đã cập nhật hướng dẫn để khởi động DSP Builder

Tháng 11 năm 2011 11.1 Đã cập nhật phiên bản hỗ trợ MATLAB.

Tháng 4 năm 2011 11.0 • Hỗ trợ phiên bản MATLAB được cập
• nhật Đã thêm hỗ trợ cho MATLAB 64-
• bit Hướng dẫn cài đặt đã cập nhật

Tập đoàn Intel. Đã đăng ký Bản quyền. Agilex, Altera, Arria, Cyclone, Enpirion, Intel, logo Intel, MAX, Nios, Quartus và Stratix từ và
logo là các thương hiệu của Tập đoàn Intel hoặc các công ty con của tập đoàn tại Hoa Kỳ và / hoặc các quốc gia khác. Intel đảm
bảo hiệu suất của FPGA và các sản phẩm bán dẫn của mình theo các thông số kỹ thuật hiện tại theo bảo hành tiêu chuẩn của ISO
Intel, nhưng có quyền thực hiện các thay đổi đối với bất kỳ sản phẩm và dịch vụ nào vào bất kỳ lúc nào mà không cần thông báo. 9001: 2015
Intel không chịu trách nhiệm hoặc nghĩa vụ pháp lý phát sinh từ việc áp dụng hoặc sử dụng bất kỳ thông tin, sản phẩm hoặc dịch Đã đăng ký
vụ nào được mô tả ở đây trừ khi được Intel đồng ý rõ ràng bằng văn bản. Khách hàng của Intel nên lấy phiên bản mới nhất của
thông số kỹ thuật của thiết bị trước khi dựa vào bất kỳ thông tin nào được công bố và trước khi đặt hàng sản phẩm hoặc dịch vụ.

* Các tên và thương hiệu khác có thể được coi là tài sản của người khác.

You might also like