You are on page 1of 10

White Paper

FPGA cho high-rate DSP ứng dụng


This white books so sánh hiệu suất của các DSP ứng dụng trong Altera FPGA với các biến phổ DSP xử lý cũng như FPGA cạnh tranh dịch vụ. Với hiệu
suất cao hơn, bạn có thể dễ dàng phân chia thời gian - ghép kênh DSP thiết kế của mình để tăng số lượng kênh xử lý, giảm chi phí tổng thể của hệ
thống thi phí tổng thể của hệ thống mình để tăng lượng kênh Xử lý, giảm chi phí tổng thể của hệ thống mình tăng số lượng kênh xử lý. Bảng 1 cho lợi
ích được thấy về suất hiệu suất mà Altera cung cấp so với silicon giải pháp khác cho DSP
các hệ thống.

Table 1. Lợi nhuận thế về hiệu suất của Altera DSP

Type so sánh Lợi thế về hiệu suất của Altera


Altera FPGA vs. DSP xử lý 10 × DSP xử lý công suất trên mỗi đô la

So sánh FPGA hiệu suất cao: FPGA Stratix II của Altera


U p to 1,8 and
× the higher is better than the×average 1,2
vs. Xilinx's Virtex-4 FPGA

FPGA thấp chi phí:


Lên đến 2 × và trung bình 1,5 × hiệu suất cao hơn
Altera's Cyclone II FPGA vs. Xilinx's Spartan-3 FPGA

Hình 1 so sánh thiết kế hiệu suất trong thiết bị Altera Stratix II và Cyclone II với thiết bị Xilinx Virtex-4 và
Spartan-3, tương ứng.

Hình 1. So sánh IP và mở lõi kết quả của DSP

Stratix II device đã đạt được fĐA on 350 MHz in 9 in the number 17 design, and hai FIR vượt quá 400 MHz. To so sánh, chỉ
có 2 trong số 17 thiết kế trong hoạt động Virtex-4 thiết bị trên 350 MHz.

Tháng 5 năm 2005, ver. 1.1 1

WP-041905-1.1
FPGA cho high-rate DSP ứng dụng Total company Altera

Cyclone II device đã đạt được fĐA on 200 MHz in 9 in the number 17 device and a FIR design too 300 MHz. Không có bất kỳ thiết kế
nào trong thiết kế số 17 trong hoạt động Spartan-3 thiết bị trên 200 MHz.

Data number so sánh hiệu suất

Many way to so sánh hiệu suất của các DSP giải pháp khác nhau và mỗi cách cung cấp một mức độ chính
xác khác nhau. Sau đây là ba cách để so sánh DSP hiệu suất.

Nhúng hệ thống số hiệu suất: This is a simple method for so sánh tương ứng với DSP hiệu suất
không tính đến sự hỗ trợ kiến trúc xung quanh các hứ nệ t c nhâng n thú t c nhâng. This method
is not to be fine in the ba method.

IP Standard point of DSP: This method is so sánh hiệu suất chính xác hơn giữa các silicon giải pháp
khác nhau vì nó đo lường hiệu suất của các công cụ hoạc ni thu kinh của bic nếi thu thứi chit thôu
thi chôit thit thit thit thiôt thit thit Lọc giới hạn ứng dụng đáp ứng (FIR) và Fourier nhanh biến đổi
(FFT) có hai trong số các biến phổ IP DSP tiêu chuẩn.
Standard point level application: This method đo lường công suất chính xác định của một công cụ silicon giải
pháp có thể triển khai khi một công cụ ứng dụng có thể phát triển. Một ví dụ là kết quả tiêu chuẩn điểm của
Berkeley Design Technology Inc. (BDTI).

Các so sánh hiệu suất trong this white book sử dụng IP DSP tiêu chuẩn và ứng dụng cấp điểm tiêu chuẩn. IP hiệu suất
dữ liệu của DSP dựa trên cả IP lõi mở và IP lõi độc quyền để so sánh FPGA Stratix II và Cyclone II của Altera với thiết bị
Virtex-4 và Spartan-3 cươa Xilinứx ,. Tiêu chuẩn dữ liệu ứng dụng dựa trên hệ thống DSP thực tế để so sánh giữa Stratix
FPGA thế hệ đầu tiên của Altera với biến phổ DSP xử lý.

BDTI tiêu chuẩn - FPGA vs. DSP xử lý

Berkeley Design Technology Inc (BDTI) is nha cung cấp hàng đầu về DSP tiêu chuẩn độc lập và xuất bản phân tích kỳ,
FPGA cho DSP, so sánh FPGA hiệu suất so với. thông thường DSP xử lý. Điểm chuẩn mới dựa trên hệ thống ghép kênh
phân chia theo tần số trực tiếp (OFDM) cho thấy Stratix FPGA thế hệ đầu tiên của Altera giúp giảm hơn mức kl bi phi kêm
hảnh k vá b phi ki ki knh k bá vi ki ki bnh% chi phi ki knh kb vi ki kim hýnhk 95% chi (Xem Bảng 2).

Bảng 2. BDTI tiêu chuẩn kết quả trên OFDM hệ thống So sánh Stratix FPGA & DSP khác
Bộ vi xử lý.

Altera Stratix Altera Stratix


DSP A DSP B
EP1S20-6 EP1S80-6
Transport channel <0,2 ~ 0,7 ~ 20 ~ 60

Chi phí (1 ku) (1) ~ $ 15 ~ $ 210 $ 120 $ 600

Chi phí / kênh ~ 100 đô la ~ $ 300 ~$6 ~ $ 10

Note for Table 2:


(1) Tính đến quý 2 năm 2005. Kết quả từ FPGA cho DSP and is not public point of the public. Kt quả © 2005
BDTI

2
Total company Altera FPGA cho high-rate DSP ứng dụng

OFDM host system information


OFDM máy chủ hệ thống được chuẩn hóa để sử dụng các thuật toán từ bảng tra cứu đến các chuyên gia biến đổi được phép về MAC. Dữ
liệu kích thước nằm trong khoảng từ 4 đến 16 bit trong khi dữ liệu tốc độ từ 40 đến 320 Mbps. Dữ liệu bao gồm các giá trị thực và phức
tạp. Xem Hình 2.

Hình 2. OFDM hệ thống khối đồ

Đầu tiên chính xác định và đầu ra là 8-bit. FIR filter in this design there FIR share 127 điểm với hệ thống thực hành số và
FFT có FFT 256 điểm với đầu vào và đầu ra theo tự nhiên. Slice there a copy QAM-256. Quyết định Viterbi phần mềm giải
mã được sử dụng trong thiết kế này.

To have the high more effect, based on the result point standard use the design of the client of the real, Stratix II FPGA
của Altera cung cấp hiệu suất Strat cao hơn trung so vình. ViewSách trắng Hiệu suất & Hiệu quả Logic của Stratix II for
more details.

FPGA vs. FPGA

IP DSP hiệu suất tiêu chuẩn để so sánh cả FPGA hiệu suất cao, cao độ mật và FPGA chi phí thấp.

Phân tích FPGA cao độ mật, cao hiệu suất để so sánh FPGA Altera Stratix II và Xilinx Virtex-4 FPGA.

Phân tích FPGA chi phí thấp để so sánh FPGA Altera Cyclone II và Xilinx Spartan-3 FPGA.

IP DSP hiệu suất chuẩn điểm sử dụng các quyền độc quyền IP lõi của Altera và Xilinx và các lõi mở từ
www.opencores.org.

Thiết lập và tiêu chuẩn đo lường phương pháp

FPGA chuẩn hiệu suất đo lường ở đó có một tạp chí chuyên trách nhiệm vụ. Quá trình tiêu chuẩn đo lường có thể cung cấp kết quả
không chính xác và không chính xác. Altera is the same same as to development a method of standard standard of the scale and
Science, are well-family in thecloudation is thereu nt cellation nhn is c isu ệt nágho Để biết phương pháp luận tiêu chuẩn chi tiết, hãy
tham khảoWhite books about FPGA hiệu suất chuẩn phương pháp. Table 3 for standard set up.

3
FPGA cho high-rate DSP ứng dụng Total company Altera

Table 3. Standard setting

Tổng hợp công cụ


FPGA FPGA Speed Địa điểm - & - Đường tuyến

Thể loại gia đình Mũ lưỡi trai


Độc quyền Open Tool
IP Lõi Pháp luật

Synplify Pro
Cao- Altera Stratix II Nhanh nhất (-3) QIS (1), (2) Quartus II phiên bản 5.0 ISE
8.0
Suất
Synplify Pro
FPGA Xilinx Virtex-4 Nhanh nhất (-12) XST (1), (2) 7.1i Dịch vụ đóng gói 1
8.0
Synplify Pro
Altera Cyclone II Nhanh nhất (-6) QIS (1), (2) Quartus II Phiên bản 5.0 ISE
Low Price 8.0
FPGA Synplify Pro
Xilinx Spartan-3 Nhanh nhất (-5) XST (1), (2) 7.1i Dịch vụ đóng gói 1
8.0

Note for Table 3:


(1) QIS - Quartus tổng hợp tích; XST-Xilinx tổng hợp công nghệ
(2) Các công cụ tổng hợp của nhà cung cấp FPGA được sử dụng để biên dịch các quyền độc quyền lõi vì các lõi này được tạo ra từ các danh sách và công cụ
chỉ chịu trách nhiệm về lõi bao bì tổng hợp

IP độc quyền và mở lõi thiết kế


Các quyền độc quyền IP lõi là các lõi được tạo ra từ các công cụ MegaWizard của Altera và CORE Generator của Xilinx.
To so sánh các quyền độc quyền IP lõi, Altera đã sử dụng DSP lõi IP ba loại phổ biến với thiết kế chín tổng hợp:

FIR filter
FFT
Edit transfer error (FEC)

This IP core is create from the tool of each home cung cấp FPGA và được chuẩn hóa mà không cần tối ưu hóa thủ công.

To so open the core, Altera đã chọn và đánh giá IP lõi sáu mở khác nhau liên quan đến DSP từ
www.opencores.org. Các lõi được chọn nếu hệ thống số liệu về biến phổ mức độ của nó trên trang web này lớn hơn 10%. Ngoài ra,
FFT phức tạp lõi được chọn bởi vì nó thường được tìm thấy trong DSP thiết kế.

Các lựa chọn mở lõi được viết bằng HDL chung mã, ngoại trừ việc sử dụng các nguồn nguyên thủy dành riêng cho FPGA trong ban đầu thiết
kế, chẳng hạn như khớni bâo như khớn túo To allow Total the device as well as for other FPGA and to supply a so sánh công bằng, các công
cụ gốc của FPGA trong mỗi thiết bị có thể đạt được hiệu suất tốt nhất. Sau khi các công cụ thủy nguyên có thể dành riêng cho FPGA được
chuyển đổi, các lõi mở sẽ được chuẩn hóa mà không cần tối ưu hóa thủ công hơn nữa để giữ thó với sự bảo vệ chung với na

Add information for cả IP độc quyền và mở sẵn lõi trong phụ lục.

So sánh quyền độc quyền IP và mở lõi của FPGA cao hiệu suất
Đối với FPGA hiệu suất cao và độ cao mật độ, dòng Stratix II của Altera cung cấp lên đến 1,8 × hiệu
suất cao hơn và trung bình có 1,2 × hiệu suất cao hơn Xilinx Virtex-4 FPGA. Xem Hình 3 để so sánh
tương đồng hiệu suất và Bảng 4 để biết hiệu suất dữ liệu chi tiết cho Stratix II và Virtex-4 của họ.

4
Total company Altera FPGA cho high-rate DSP ứng dụng

Các FPGA hiện đại nhúng các chuyên gia kỹ thuật số để tăng tốc độ của các phép toán nhân tích lũy vốn rất cần thiết cho
nhiều DSP thiết kế. Tuy nhiên, tốt nhất hệ thống hiệu suất tốt nhất phụ thuộc nhiều hơn vào thô tốc độ. Điều quan trọng
là phải kết nối các nhân số này với một bổ sung logic cấu trúc và các tuyến vải sợi loại có cùng một suất.

Line Stratix II Tích hợp các mạch DSP hoạt động ở tốc độ lên đến 450 MHz với logic mô-đun thích ứng với hiệu suất cao
(ALM) và kết hợp định mức ct ct c nhao thết người kế hoạch DSP của bạn. Như thể hiện trong Hình 1, Stratix II device của
họ hoạt động ở tần số trên 350 MHz ở 9 trong số 17 thiết kế và FIR vượt quá 400 MHz. To so sánh, chỉ có 2 trong số 17
thiết kế trong Virtex-4 vượt quá 350 MHz, thấp hơn hiệu suất được công bố trong Virtex-4 dữ liệu bảng. This forum

that high system is the high system can only get when there are the connection information between the features and the
structure............. ”

Hình 3. Stratix II vs. So sánh IP tương ứng hiệu suất và mở lõi của Virtex-4

5
FPGA cho high-rate DSP ứng dụng Total company Altera

Bảng 4. Chi tiết Stratix II vs. Mở lõi tiêu chuẩn dữ liệu và các quyền độc quyền IP của Virtex-4 DSP

So sánh hiệu suất


IP DSP Design
Stratix II Virtex-4 Stratix II / Thể loại
Cateogry Mười
(MHz) (MHz) Virtex-4 Cộng đồng trung bình

FIR1 368 306 1,20


FPGA FIR2 376 333 1.13
DSP đã được nhúng
FIR3 450 341 1,32 1,20
Based on block
FIR filter FIR4 406 322 1,26
FIR5 368 334 1.10
FFT1 389 293 1,33
FFT 1.19
FFT2 393 370 1,06

Transfer error Reed solomon 284 196 1,45


1,20
Edit (FEC) Viterbi 229 231 0,99
AES (Rijndael) 231 222 1,04 1,04
CORDIC 374 366 1,02 1,02
Liên kết 4 FFT (CFFT) 340 270 1,26 1,26
Đơn giản FM (FM) 177 99 1,78 1,78
Open core

VCS-DCT 231 237 0,97


VCS - Bộ giải mã Huffman VCS 276 232 1.19 1.10

- Bộ Huffman mã hóa 392 344 1,14


VGA / LCD điều khiển 269 246 1,09 1,09

Cộng đồng trung bình 1.19

So sánh quyền độc quyền IP và mở lõi của FPGA chi phí thấp hơn

FPGA Cyclone II chi phí thấp hơn của Altera cung cấp tới 2 × hiệu suất cao hơn và trung bình là 1,5 × hiệu suất cao hơn dòng Xilinx
Spartan-3. Dựa trên chuẩn dữ liệu, Cyclone II device của họ hoạt động ở tốc độ trên 200 MHz in 9 trong số 17 thiết kế và một FIR vượt quá
300 MHz. Không có bất kỳ thiết kế nào trong thiết kế số 17 trong hoạt động Spartan-3 thiết bị trên 200 MHz. Ngoài ra, Cyclone II FPGA
hoạt động tốt hơn Spartan-3 thiết bị trong tất cả các thiết kế được chuẩn hóa. Lợi thế về suất hiệu suất này có thể chuyển trực tiếp thành
kênh cao hơn hoặc chi phí thấp hơn cho các hình dạng thiết kế.

Hình 4 cho so sánh hiệu suất đối sánh giữa FPGA Cyclone II và Spartan-3. Bảng 5 hiển thị hiệu suất dữ
liệu cho FPGA Cyclone II và Spartan-3.

6
Total company Altera FPGA cho high-rate DSP ứng dụng

Hình 4. Cyclone II vs. So sánh quyền tương thích hiệu suất IP Core DSP độc quyền của Spartan-3

Bảng 5. Chi tiết Cyclone II vs. Mở lõi tiêu chuẩn dữ liệu và các quyền IP độc của Spartan-3 DSP

So sánh hiệu suất


IP DSP Design
Cateogry Mười Cyclone II Spartan-3 Cyclone II / Thể loại
(MHz) (MHz) Spartan-3 Cộng đồng trung bình

FIR1 258 172 1,50


FIR2 314 186 1,68
FPGA đã nhúng
Based on DSP block FIR3 208 186 1.12 1,40
FIR filter
FIR4 209 154 1,36
FIR5 136 (1) (1)
FFT1 211 144 1,46
FFT 1,32
FFT2 206 174 1.19

Transfer error Reed solomon 197 100 1,97


1,76
Edit (FEC) Viterbi 172 109 1.57
AES (Rijndael) 147 125 1.18 1.18
CORDIC 246 175 1,40 1,40
Radix 4 FFT phức Trình thu 206 155 1,33 1,33
FM đơn giản
108 50 2,15 2,15
(FM)
Open core
VCS-DCT 1,66 96 1,72
VCS-Huffman
183 128 1,43 1.55
Giải mã
VCS-Huffman
266 178 1,50
Mã hóa
VGA / LCD
173 118 1.16 1,46
Controls

Cộng đồng trung bình 1,48

Note for Table 5:


(1) Dòng Spartan-3 không thể hỗ trợ số lượng bộ nhân chuyên nghiệp cần thiết cho thiết kế này.

7
FPGA cho high-rate DSP ứng dụng Total company Altera

Linked

Dua trên kết nối qua điểm Chuan từ BDTI CUNG như phương pháp djo điểm Chuan Nghiêm ngat của Altera, FPGA
Stratix II và Cyclone II ăn lại các điều khoản của The about HIEU SUAT so với SA RB vi Xử lý DSP PHO well Go FPGA
CANH tranh. Cao hệ thống hiệu suất cho DSP ứng dụng không thể đạt được bằng cách chỉ nhúng các chuyên dụng
nhân - đó là kết quả tổng hợp của các nhân hiệu ứng cấu trúc của các nhân hiệu ứng cấu trúc húc suấn logic triển khai
trong Stratix II FPGA. Ngoài ra, phần mềm phát triển Quartus II của Altera và DSP Builder cung cấp một cách đơn giản
để truy cập hiệu suất DSP trong Stratix II và Cyclone II FPGA mà không tốn một thời gian nào trong thời gian dài.

Altera device cung cấp trung bình 10 × DSP xử lý công suất trên mỗi đô la so với DSP giải pháp xử lý được sử dụng rộng rãi
nhất trong ngành.
FPGA Stratix II của Altera mật độ cao cấp lên đến 1,8 × và trung bình có 1,2 × hiệu suất cao hơn
họ Virtex-4 của Xilinx
FPGA Cyclone II chi phí thấp hơn của Altera cung cấp tới 2 × và trung bình là 1,5 × hiệu suất cao hơn dòng
Spartan-3 của Xilinx

DSP hiệu suất cao hơn trực tiếp chuyển sang tiết kiệm chi phí trong thiết kế điển hình bằng cách tăng thời gian phân
chia khả năng - ghép kênh vý kệ h cn sn x t th c bn x. Altera cung cấp giải pháp DSP toàn diện bao gồm phần mềm tích
hợp hoàn chỉnh, tối ưu hóa hiệu suất thiết bị, chủ sở hữu trí tuệ (IP) tri kt kht thao, tối ưu hóa thiết bị. For more
information, please accesswww.altera.com/dsp.

số 8
Total company Altera FPGA cho high-rate DSP ứng dụng

thừa ruột

Các quyền độc quyền IP lõi DSP thông tin

Cateogry IP DSP Thiết kế mô tả & IP thông số của Altera MegaCore

Design Đồng hồ / Hệ thống số Number


Yo Data width Channel
Mười Head width Feature

FIR1 128 64 16 16 1 Đúng


FPGA đã nhúng
Based on DSP block FIR2 128 64 số 8 số 8 1 Đúng
FIR filter
Altera v.3.2.1 FIR3 128 16 số 8 số 8 1 Đúng
Xilinx v.5.1
FIR4 128 4 số 8 số 8 1 Đúng

FIR5 128 1 số 8 số 8 1 Đúng

Design Động cơ Phức tạp


Vòm.
Của địa điểm
Point Twiddle Động cơ #
Mười Chính xác Lượng thông tin nhan
FFT
Altera v.2.1.2 FFT1 Không. 1024 16-bit 16-bit Quad 1 Tiêu chuẩn
Xilinx v.3.1
FFT2 Online Directory 1024 16-bit 16-bit Quad 1 Tiêu chuẩn

Reed solomon Design Keyword Bit / Icon / Kiểm tra ký hiệu /


Nó rất Giải mã
Giải mã Mười Size Icon Code from Code from

Altera v.3.6.0 Cây lau


DVB chuẩn Next Một nửa số 8 204 16
Xilinx v.5.1 Solomon

Design
Bộ giải mã Viterbi Kiến trúc ngành Soft width Ràng buộc độ dài Tìm lại
Mười
Altera v.4.2.0
Xilinx v.5.0 Viterbi Song song, tương đông 3 7 66

DSP open core information

Core ID Main Name Root URL

AES AES (Rijndael) www.opencores.org/projects.cgi/web/aes_core

CORDIC CORDIC www.opencores.org/projects.cgi/web/cordic/overview

FM Simple FM www.opencores.org/projects.cgi/web/simple_fm_receiver

VGA VGA / LCD điều khiển www.opencores.org/projects.cgi/web/vga_lcd

Nén video
VCS www.opencores.org/projects.cgi/web/video_systems
System

CFFT Radix 4 FFT www.opencores.org/projects.cgi/web/cfft

9
FPGA cho high-rate DSP ứng dụng Total company Altera

Giới thiệu

Hiệu suất Stratix II & Hiệu quả Logic Giấy trắng Phương
pháp luận điểm chuẩn hiệu suất FPGA Giấy trắng
Để biết thêm thông tin về Stratix II FPGA hiệu suất, hãy xem trang web của Altera (
www.altera.com/alterazone)

Bn quyền © 2005 Altera Corporation. Đã đăng ký bản quyền. Altera, Công ty Giải pháp Lập trình, biểu trưng Altera cách, các

thiết bị ký hiệu có thể, và tất cả các từ và các biểu tượng khác được xác định bởi các khu nhàc, và tất cả các từ và các biểu tượng

khác được xác định khu có khác chú thích, nhãn hiệu và dịch vụ nhãn hiệu của Tập đoàn Altera ở Hoa Kỳ và các quốc gia khác. *
101 Mới đổi hiệu lực San
Tất cả các sản phẩm tên hoặc các dịch vụ khác ở đó tài sản của chủ sở hữu tương ứng. Các sản phẩm của Altera được bảo vệ
Jose, CA 95134
theo nhiều chế độ của Hoa Kỳ và nước ngoài cũng như các ứng dụng đang chờ xử lý, các quyền về mặt nạ và bản quy định
(408) 544-7000
Altera an toàn hoạt động của các sản phẩm bán dẫn của mình theo các kỹ thuật số hiện hành theo tiêu chuẩn bảo mật của
www.altera.com
Altera, nhưng có k sinấnt thao báo. Altera không chịu trách nhiệm hoặc nghĩa vụ phát hành từ áp dụng hoặc sử dụng bất kỳ

thông tin, sản phẩm hoặc dịch vụ nào được mô tả bởi kn bđng bt kỳ thông tin. Altera Customer nên lấy mới nhất phiên bản của

thiết bị kỹ thuật số thông tin trước khi dựa vào bất kỳ thông tin nào được công bố và đặt trước.

10

You might also like