You are on page 1of 4
Cuando se conectan motores a una fuente triffsiea, normal- mente es esencial que la co- nexidn de las fases se realice en la secuencia correcta. De lo contrario, los motores pueden girar en direccién opuesta a la normal, lo cual puede tener consecuencias sorprendentes y catastréficas, Para evitar que esto suceda, es conveniente disponer de algdn medio que indique o permita determinar cuando una secuencia de fases dada es correcta o no. Aunque es posible utilizar un oscilos- copio para esta operacién, una mejor alternativa es recurrir a un detector de secuencia de fases como el que se describe eneste proyecto. Proyecto 5 Indicador de | secuencia trifasica Especificaciones y caracteristicas técnicas * Indicacién visual del tipo de secuencia mediante dos LEDs: uno verde para secuencia «correcta» (RST, STR 0 TRS) y uno rojo para secuencia «incorrecta» (RTS, SRT o TSR). * Se conecta directamente a sistemas trifasicos hasta de 380V a través de caimanes u otro tipo de conectores adecuados. No requiere conexién al neutro. * Opera mediante una bateria de 9V, lo cual lo hace muy seguro, compacto, confiable y facil de usar. El circuito, identificado de para indiear que el orden de con la referencia K-304 de las fases aplicadas al instru- CEKIT, se conecta directa- mento es RST, STR o RST, y mente alas lineas de fase deun un LED rojo para indicar que suministro trifisico y propor- el orden de las mismases RTS, ciona una indicacién visual de SRT o RTS. En el primer caso Ja secuencia relativa de las far se habla de una secuencia «eo- ses en dos LEDs. Especifica-rreeta» yen el segundo de una mente, se ilumina un LED ver. secuencia «incorrecta. EMIT © Curso Prictico de Electrénica Industrial y Automaticacion Sp Indicador de secuencia tritésica Funcionamiento En las figuras $.1 y 8.2 se imuestran, en su orden, los Gliagramas de blogues y esque imatico del indicador de se ‘cueneiatifisiea CEKTTK-304 El mismo consta bésicamente de un detector de fases, dos ‘detectors de cruce par cero, tun flip-flop tipo D y dos dri vers de LEDs. Tanto fos de tectores de eruce por cero como los drivers, estén des rrollados alrededor de ICI (ULN2803).Elflip flop se ob tiene de un 4013B (IC2) La deteccién o recepcién de las fases se realiza median te las resistencias RI-R3, co- nectadas en un punto comén & In tierra del cireuitoformando tun neuro virtual, La sei de reloj para! Mip-flop (CLK) se deriva dela fase apicada 2 ta entrada R a wavés de R4, DI ICI-2y R7. Lainformacion de datos de lip lop (D), por su parte, se deriva de a fase apli= ‘cada ln entrada Ta. través de 5, D2, ICI-1 y R6, Los de~ ms componentes camplen funciones auxiliares Por een plo, Dé indica secuencia =co- rrecta», D3 indica secvencia ‘sincorrectar, RB y RO Timitan fa corriente a través de Tos LEDs, DI y D2 protegen los transistores IC1-2¢ ICT-1, ete La idea bésicn det det Funcionamiento dl circuito se ilustra en ls figura 53. En ete ‘dggrama, (a) comesponde a la Secuencia normal de las (ses RSTenun sista rifisio.y(b) alasefal dere resulta cuan- Cars Psi de lowe 82. wtcador de scuonca ice ‘eon Diagrome sequomticn ectrlen Indes yAwomatacn» CREE Electrénica Industrials Figur 2. Dagar do sepae del mitads cock dso eee doscaptcalafseR ahead R Ene) seincan los xin results delaetala Date Tin Qy a sa de ip op undo la ecvenca es dl po RST (caret) es dcr ap cal fie Raised Ry fiseTalaenada 7. En(@) infcanor edo esas Tas misma evado la een cies dl tipo RTS incor: ta). decir se peta in a= sev8y T,quedando plicaa fives ena: Como puede verse, en los puntos de crace porcera de una fase, digamos R, la siguiente S) ces positiva y la tercera (T) es negativa. Esta condcidnesre- lativament facil de detectar ‘ereando un neutro eetificial ‘como sea hecho en el circui- to. Note que dicamente son necesaras dos de as tes fi ses paral medicin, En nues- tro caso, en eada cnuce por ‘cero de positivoanegativo de lnfaseaplicadaalaentradaR, elilip flop rece un puso de relojy aoepea como dato un 1 ‘6un 0, dependend de a po- laridad del fase apliceda ala entrada T. Sila sccuencia de fases es ccamecta (RST, STROTRS), lt entrada T es negativa en este punto. EStsgnifienquee! an sistor ICI-1 se bloquea y por tanto se aplica un A Tigi ka «entadD delfip-flop, Poetan- to, ments se mantenga eta seeuenca asada Q del mis- moesun Logico y eltanssior ICI-4 eonduce. Come esta. 5 do, se lumina el LED Da (ver. de) indicando que la scuencia econo Sil secuencia de fases no escomecta (RTS, SRT TSR), ICI-1 conduc en eta eruce por cro de poitivo a negative dela fas aplicadaalaentradaT, ceneste cao $. Poesto que las Tal de rel sigue siendo derive dda de la ise R, a ertada Dse cencontraré siempre en bajo cuando aparece la sel dee Pert, ons se man- tenguentacontcon lai) del flip-flop es un 1 1dgico y el transterI@1-Sconduce Como ruta, D3 (jo) sin, inicandogu lasecvensacsir consta.Ensmbos cos clot LED (D3 0D pomanecedes- eneriato Se au que tno St come S2 stn corde Construccién y prueba En la figura S.4 se muestra la ‘gua de localizaién de compo- ‘entes de! indicador de secuen- cia rifisca CEKIT K-304 50- bre la tarjeta de circuit impee- sodel mismo. Lalisacompeta demateriles necesaros se e- ‘onaen un recuadro, Lainst- acide as pares se eliza en 4a forma usual teniendopatcu- Jerprectikin con ktorenacn oloscides, los LEDsy osc cats integrads, yl conexin ela bara En las figuras 5S {y56 se indica la forma de wtl- aceequpo.Tengaencuntaque ‘aquise manejan alos vokajes Por Jotano, ex muy cukdaboso exact «care rice te Erinn ttt in Indicador de secuencia trifésica Curso Price de lenin Indus y Automatica » Cxace

You might also like