You are on page 1of 23

P1.

01: Chứng minh đẳng thức:

A B+ A D+ B C D=( A+ D)( A+ C)(B+ D)

P1.02: Chứng minh đẳng thức:

ABC + A B C + A B C+ A B C= A ⊕B ⊕C

P2.17: Cho hàm Y = f(A,B,C,D) = Σ(0,2,4,5,8,10,12,13)


a. Biểu diễn hàm đã cho trên bảng K rồi rút gọn bằng bảng K
b. Từ hàm đã rút gọn vẽ mạch điện
c. Biến đổi hàm đã rút gọn ở P2. a sang cổng NAND.
P2.18 (3 điểm): Cho hàm Y = f(C,D,E,F) = Σ(8,9,11, 12,13, 15)
a. Biểu diễn hàm đã cho trên bảng K rồi rút gọn bằng bảng K
b. Từ hàm đã rút gọn vẽ mạch điện
c. Biến đổi hàm đã rút gọn ở P2. a sang cổng NAND
P3.17: Thiết kế mạch dồn kênh : Có 8 đường vào dữ liệu dồn thành 1 đường ra, mạch có
3 chân điều khiển chọn.

P3.18: Thiết kế mạch tách kênh : Có 1 đường vào tách thành 8 đường ra, mạch có 3 chân
điều khiển chọn.

P4.17: Cho mạch đếm cho như hình sau.


Biết trạng thái đầu Q2 Q1Q0 = 000 và J1 = K1 = 1
Hãy phân tích và cho biết đây là bộ đếm gì ? (đồng bộ hay không đồng bộ, đếm tiến hay
lùi, đếm modul bao nhiêu)
P4.18: Cho mạch đếm cho như hình sau.

Biết trạng thái đầu Q2 Q1Q0 = 000 và J0 = K0 = J1 = K1 = J2 = K2 = J3 = K3 = 1


Hãy phân tích và cho biết đây là bộ đếm gì ? (đồng bộ hay không đồng bộ, đếm tiến hay
lùi, đếm modul bao nhiêu)

P5.17. Thiết kế bộ đếm đồng bộ dùng RS-FF, dị bộ dùng T-FF sử 2 đầu ra Z1, Z2 điều
khiển bằng xung nhịp với dãy tín hiệu ra của Z1, Z2 như giản đồ thời gian như sau:

0 1 2 3 4 5 6 7 8 9 0
Z1 0 1 0 0 1 0 1 0 1 0 0
Z2 0 1 0 1 1 1 1 1 0 1 0
P5.18. Thiết kế bộ đếm đồng bộ dùng RS-FF, dị bộ dùng T-FF sử 2 đầu ra Z1, Z2 điều
khiển bằng xung nhịp với dãy tín hiệu ra của Z1, Z2 như giản đồ thời gian như sau:

0 1 2 3 4 5 6 7 8 9 0
Z1 0 1 0 1 1 0 1 0 1 0 0
Z2 0 0 1 1 1 1 0 1 0 1 0
Câu 17p2
Y
  CD
A
B   00 01 11 10
00 1 1
01 1 1
11 1 1
10 1 1

Y=

C, chuyển toàn NAND

Câu 18
Y
  EF
CD   00 01 11 10
00
01
11 1 1 1
10 1 1 1
Phần 3:
P3.17: Thiết kế mạch dồn kênh : Có 8 đường vào dữ liệu dồn thành 1 đường ra, mạch có
3 chân điều khiển chọn.

Select Data Inputs Output


S2 S1 S0 Y
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
P3.18: Thiết kế mạch tách kênh : Có 1 đường vào tách thành 8 đường ra, mạch có 3 chân
điều khiển chọn.

Mạch tách kênh 1 vào 8 ra


X là kênh dữ liệu vào
Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8 là các kênh đầu ra
C1, C2,C3 là tín hiệu điều khiển chọn
C C C Y Y Y Y Y Y Y Y
X 3 2 1 1 2 3 4 5 6 7 8
X 0 0 0 X 0 0 0 0 0 0 0
X 0 0 1 0 X 0 0 0 0 0 0
X 0 1 0 0 0 X 0 0 0 0 0
X 0 1 1 0 0 0 X 0 0 0 0
X 1 0 0 0 0 0 0 X 0 0 0
X 1 0 1 0 0 0 0 0 X 0 0
X 1 1 0 0 0 0 0 0 0 X 0
X 1 1 1 0 0 0 0 0 0 0 X
P1.02: Chứng minh đẳng thức:

ABC + A B C + A B C+ A B C= A ⊕B ⊕C
P5.17. Thiết kế bộ đếm đồng bộ dùng RS-FF, dị bộ dùng T-FF sử 2 đầu ra Z1, Z2 điều
khiển bằng xung nhịp với dãy tín hiệu ra của Z1, Z2 như giản đồ thời gian như sau:

0 1 2 3 4 5 6 7 8 9 0
Z1 0 1 0 0 1 0 1 0 1 0 0
Z2 0 1 0 1 1 1 1 1 0 1 0

Đồng bộ RS- FF:

RS
ST z z z z Z Z Z Z R4 R3 R2 R1
T 4 3 2 1 4 3 2 1 S4 S3 S2 S1
          0 0 0 0        
0 0 0 0 0 0 1 1 1 x0 01 01 01
1 0 1 1 1 1 1 0 0 01 0x 10 10
2 1 1 0 0 1 0 1 0 0x 10 01 x0
3 1 0 1 0 1 0 1 1 0x x0 0x 0x
4 1 0 1 1 0 0 1 0 10 x0 0x 10
5 0 0 1 0 1 1 1 1 01 01 0x 0x
6 1 1 1 1 0 1 1 0 10 0x 0x 10
7 0 1 1 0 1 0 0 1 01 10 10 0x
8 1 0 0 1 1 1 1 0 0x 0x 01 10
9 1 1 1 0 0 0 0 0 10 10 10 x0
0 0 0 0 0 0 1 1 1 x0 01 01 1

R4
  z2z1
z4z
3   00 01 11 10
00 x x x
01 x x
11 x 1 1
10 x 1

R4=
S4
z2z
  1
z4z 0 0 1 1
3   0 1 1 0
00 x x 1
01 x x 1 1
11 x x
10 x x x

S4=

R3
  z2z1
z4z
3   00 01 11 10
00 x x
01 x x 1
11 1 x 1
10 x X x

R3=

S3
  z2z1
z4z
3   00 01 11 10
00 1 x x 1
01 x x x
11 x x
10 x x

S3=
R2
  z2z1
z4z
3   00 01 11 10 R2=
00 x x
01 x x 1 1
11 x 1
10 x
S2
  z2z1
z4z
3   00 01 11 10
00 1 x x X
01 X x
11 1 X x
10 X 1 x x
S2=
R1
  z2z1
z4z
3   00 01 11 10
00 x x
01 x x 1
11 x x 1 x
10 x 1 1
R1=z1

S1
  z2z1
z4z
3   00 01 11 10
00 1 x x x
01 x x x
11 x
10 x x
S1=

TFF: dị bộ

TF
F
ST z z z z Z Z Z Z T T T T
T 4 3 2 1 4 3 2 1 4 3 2 1
          0 0 0 0        
0 0 0 0 0 0 1 1 1 0 1 1 1
1 0 1 1 1 1 1 0 0 1 0 1 1
2 1 1 0 0 1 0 1 0 1 1 1 0
3 1 0 1 0 1 0 1 1 0 0 0 1
4 1 0 1 1 0 0 1 0 1 0 0 1
5 0 0 1 0 1 1 1 1 1 1 0 1
6 1 1 1 1 0 1 1 0 1 0 0 1
7 0 1 1 0 1 0 0 1 1 1 1 1
8 1 0 0 1 1 1 1 0 0 1 1 1
9 1 1 1 0 0 0 0 0 1 1 1 0
0 0 0 0 0 0 1 1 1 0 1 1 1

T4
  z2z1
z4z
3   00 01 11 10
00 x x 1
01 x x 1 1
11 1 x 1 1
10 x 1
T4=

T3
  z2z1
z4z
3   00 01 11 10
00 1 x x 1
01 x x 1
11 1 x 1
10 x 1
T3=

T2
  z2z1
z4z
3   00 01 11 10
00 1 x x
01 x x 1 1
11 1 x 1
10 x 1
T2=
T1
  z2z1
z4z
3   00 01 11 10
00 1 x x 1
01 x x 1 1
11 x 1
10 x 1 1 1
T1=
P5.18. Thiết kế bộ đếm đồng bộ dùng RS-FF, dị bộ dùng T-FF sử 2 đầu ra Z1, Z2 điều
khiển bằng xung nhịp với dãy tín hiệu ra của Z1, Z2 như giản đồ thời gian như sau:

0 1 2 3 4 5 6 7 8 9 0
Z1 0 1 0 1 1 0 1 0 1 0 0
Z2 0 0 1 1 1 1 0 1 0 1 0

ST Z Z R2S
T z4 z3 z2 z1 Z4 3 Z2 1 R4S4 R3S3 2 R1S1
          0 0 0 0        
0 0 0 0 0 1 1 0 1 01 01 x0 01
1 1 1 0 1 0 1 1 0 10 0x 01 10
2 0 1 1 0 0 0 1 1 x0 10 0x 01
3 0 0 1 1 1 1 1 1 01 01 0x 0x
4 1 1 1 1 1 1 1 0 0x 0x 0x 10
5 1 1 1 0 0 1 0 1 10 0x 10 01
6 0 1 0 1 1 0 1 0 01 10 01 10
7 1 0 1 0 0 0 0 1 10 x0 10 01
8 0 0 0 1 0 0 1 0 x0 x0 01 10
9 0 0 1 0 0 0 0 0 x0 x0 10 x0
0 0 0 0 0 1 1 0 1 01 01 x0 01
R4
  z2z1
z4z
3   00 01 11 10
00 x x
01 x x x
11 x 1 1
10 x x x 1
R4=

S4
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x 1 x
11 x x
10 x x x

S4=

R3
  z2z1
z4z
3   00 01 11 10
00 x x
01 x 1 x 1
11 x
10 x x x x
R3=

S3
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x x
11 x x x x
10 x x x

S3=

R2
  z2z1
z4z
3   00 01 11 10
00 x 1
01 x x
11 x 1
10 x x x 1

R2=

S2
  z2z1
z4z
3   00 01 11 10
00 1 x
01 x 1 x x
11 x 1 x
10 x x x

S2=z1

R1
  z2z1
z4z
3   00 01 11 10
00 1 x
01 x 1 x
11 x 1 1
10 x x x

R1=

S1
  z2z1
z4z
3   00 01 11 10
00 1 x
01 x x 1 S1=
11 x 1
10 x x x 1
TF
F
ST z z z z Z Z Z Z T T T T
T 4 3 2 1 4 3 2 1 4 3 2 1
          0 0 0 0        
0 0 0 0 0 1 1 0 1 1 1 0 1
1 1 1 0 1 0 1 1 0 1 0 1 1
2 0 1 1 0 0 0 1 1 0 1 0 1
3 0 0 1 1 1 1 1 1 1 1 0 0
4 1 1 1 1 1 1 1 0 0 0 0 1
5 1 1 1 0 0 1 0 1 1 0 1 1
6 0 1 0 1 1 0 1 0 1 1 1 1
7 1 0 1 0 0 0 0 1 1 0 1 1
8 0 0 0 1 0 0 1 0 0 0 1 1
9 0 0 1 0 0 0 0 0 0 0 1 0
0 0 0 0 0 1 1 0 1 1 1 0 1
T4
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x 1 x
11 x 1 1
10 x x x 1

T4=

T3
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x 1 x 1
11 x
10 x x x

T3=

T2
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x 1 x
11 x 1 1
10 x x x 1
T2=

T1
  z2z1
z4z
3   00 01 11 10
00 1 1
01 x 1 x 1
11 x 1 1 1
10 x x x 1

T1=
P4.17: Cho mạch đếm cho như hình sau.

Biết trạng thái đầu Q2 Q1Q0 = 000 và J1 = K1 = 1


Hãy phân tích và cho biết đây là bộ đếm gì ? (đồng bộ hay không đồng bộ, đếm tiến hay
lùi, đếm modul bao nhiêu)

-Đây là mạch đếm đồng bộ do có : Xung Ck cấp đồng thời vào các FF

-Phương trình định thời: CLK=CLK1=CLK2=CLk3

-Phương trình kích:

J1=K1=1

J2=K2=

J3=K3=

-Phương trình đặc trưng của JKFF

Phương trình trạng thái:


Có trạng thái đầu

Trạng thái
trước Trạng thái sau

0 0 0 0 0 1
0 0 1 0 1 0
0 1 0 0 1 1
0 1 1 1 0 0
1 0 0 1 0 1
1 0 1 1 1 0
1 1 0 1 1 1
1 1 1 0 0 0

Đây là mạch đếm đồng bộ, đếm tiến từ 0 đến 7. Modul 16.

You might also like